CN107403639B - 存储器控制器的操作方法 - Google Patents

存储器控制器的操作方法 Download PDF

Info

Publication number
CN107403639B
CN107403639B CN201710201596.5A CN201710201596A CN107403639B CN 107403639 B CN107403639 B CN 107403639B CN 201710201596 A CN201710201596 A CN 201710201596A CN 107403639 B CN107403639 B CN 107403639B
Authority
CN
China
Prior art keywords
memory
read operation
refresh read
refresh
memory blocks
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710201596.5A
Other languages
English (en)
Other versions
CN107403639A (zh
Inventor
李俊镐
张实完
崔贤镇
咸东勋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN107403639A publication Critical patent/CN107403639A/zh
Application granted granted Critical
Publication of CN107403639B publication Critical patent/CN107403639B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3275Power saving in memory, e.g. RAM, cache
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • G11C11/5642Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/143Detection of memory cassette insertion or removal; Continuity checks of supply or ground lines; Detection of supply variations, interruptions or levels ; Switching between alternative supplies
    • G11C5/144Detection of predetermined disconnection or reduction of power supply, e.g. power down or power standby
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0032Serial ATA [SATA]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Read Only Memory (AREA)

Abstract

本发明提供了一种存储器控制器的操作方法,所述存储器控制器配置为控制非易失性存储器装置执行刷新读操作、检测非易失性存储器装置的上电状态或断电状态以及发出刷新读命令。控制接收到刷新读命令的非易失性存储器装置以针对多个存储块中的每一个执行一次刷新读操作,所述刷新读操作包括对多条字线之一的读操作。

Description

存储器控制器的操作方法
相关申请的交叉引用
本申请要求于2016年5月19日在韩国知识产权局提交的韩国专利申请No.10-2016-0061431的优先权,其公开内容以引用方式全文合并于此。
技术领域
本公开涉及一种半导体装置,更具体地,涉及一种操作存储器控制器的方法,该存储器控制器控制非易失性存储器装置执行刷新读操作以防止数据劣化。
背景技术
为了提高半导体存储器装置的集成度,已经对具有3维(3D)结构的半导体存储器装置进行了研究。3D半导体存储器装置具有与2D半导体存储器装置不同的结构特点。由于3D半导体存储器装置与2D半导体存储器装置之间的结构差异,已经研究了驱动3D半导体存储器装置的各种方法。
3D非易失性存储器装置具有即使在不向其供应电力时也保持数据的特点。然而,由于存储在存储单元中的电荷随时间损失,因此非易失性存储器装置的存储单元会丧失对数据的保持。因此,需要一种防止非易失性存储器装置的数据退化的方法。
发明内容
本公开提供了一种操作存储器控制器的方法,其通过由非易失性存储器装置执行的刷新读操作来防止数据退化。
本公开还提供了一种执行刷新读操作的非易失性存储器装置。
本公开还提供了一种对基于非易失性存储器装置且支持串行高 级技术附件(SATA)接口的数据存储装置进行操作的方法。
根据本公开的一个方面,提供了一种配置为控制非易失性存储器装置的存储器控制器的操作方法,所述非易失性存储器装置具有多个存储块,每个存储块包括连接至多条字线的多个存储单元。所述操作方法包括:检测所述非易失性存储器装置的上电状态并发出刷新读命令。控制接收到刷新读命令的非易失性存储器装置的多个存储块中的每一个对所述多条字线之一执行一次刷新读操作,所述刷新读操作包括读操作。
根据本公开的另一方面,提供了一种配置为控制非易失性存储器装置的存储器控制器的操作方法,所述非易失性存储器装置包括具有连接至多条字线的多个存储单元的多个存储块。所述操作方法包括:检测所述非易失性存储器装置的断电状态并发出刷新读命令。控制接收到刷新读命令的非易失性存储器装置的多个存储块中的每一个对所述多条字线之一执行一次进行了读操作的刷新读操作。
根据本公开的另一方面,提供了一种配置为控制非易失性存储器装置的存储器控制器的操作方法,所述非易失性存储器装置具有包括连接至多条字线的多个存储单元的多个存储块。所述操作方法包括:在所述非易失性存储器装置上电之后,以刷新读间隔发出刷新读命令。控制接收到刷新读命令的非易失性存储器装置的多个存储块在刷新读间隔期间顺序地执行刷新读操作。控制所述多个存储块中的每一个执行一次刷新读操作,所述刷新读操作包括对所述多条字线之一执行读操作。
根据本公开的另一方面,提供了一种包括具有多个存储块的存储单元阵列的非易失性存储器装置。每个存储块包括连接至多条字线的多个存储单元。控制逻辑构造为:响应于刷新读命令针对所述多个存储块中的每一个选择所述多条字线之一,并且执行一次包括对所选择的字线进行读操作的刷新读操作。页缓冲器连接至多个存储块的多条位线,并且配置为确定并存储多条位线的电压电平。
根据本公开的另一方面,提供了一种支持串行高级技术附件(SATA)接口的数据存储装置的操作方法。所述操作方法包括:从主 机接收省电模式请求信号。响应于省电模式请求信号执行一次刷新读操作,所述刷新读操作包括对连接至数据存储装置的多个存储块中的每一个的多条字线之一进行的读操作。由所述多个存储块中的每一个执行刷新读操作。在执行刷新读操作之后,将指示进入省电模式的可能性的响应信号发送至主机。
根据本公开的另一方面,提供了具有多个存储块的非易失性存储器装置。每个存储块包括多个存储单元,通过多条第一地址线之一和多条第二地址线之一选择每个存储单元。第一地址线和第二地址线中的每一个选择多于一个的存储单元,并且能够同时擦除存储单元。存储器控制器响应于检测到存储器刷新事件而针对每个存储块对通过各条第一地址线中的仅一条特定第一地址线和全部第二地址线所选择的存储单元执行读操作。
附图说明
通过以下参考附图的详细说明,将更加清晰地理解本公开的实施例,其中:
图1是示出根据本公开实施例的存储系统的框图;
图2是示出图1的存储器控制器的框图;
图3是示出图1的非易失性存储器装置的框图;
图4是示出图3的存储单元阵列的示例的电路图;
图5是示出与图4的存储块对应的结构的立体图;
图6是示出图5的晶体管结构的剖视图;
图7是用于描述图4的存储单元的阈值电压分布的示图;
图8是示出读操作中存储单元的误码率的曲线图;
图9是示出图1的存储器控制器的操作的流程图;
图10至图13是用于描述由图9的非易失性存储器装置执行的刷新读操作的示图;
图14至图16是用于描述由根据本公开实施例的非易失性存储器装置执行的加强刷新读操作的示图;
图17和图18是用于描述图14至图16的加强刷新读操作的示图;
图19至图22是用于描述由根据本公开实施例的非易失性存储 器装置执行的普通刷新读操作的示图;
图23是示出应用了根据本公开实施例的执行刷新读操作的存储系统的固态盘(SSD)系统的示例的框图;
图24是示出应用了根据本公开实施例的执行刷新读操作的存储系统的通用闪速存储(UFS)系统的示例的框图;
图25是用于描述图24的UFS接口的示图;
图26是用于描述通过SATA接口执行的差分信号传输方法的示图;
图27是用于描述通过SATA接口执行的电源管理方法的示图;
图28是用于描述在省电模式下通过图24的UFS装置执行的加强刷新读操作的示图;以及
图29是用于描述通过图24的UFS系统执行的刷新读操作的示图。
具体实施方式
图1是示出根据本公开实施例的存储系统100的框图。
参照图1,存储系统100可包括存储器控制器110和非易失性存储器装置120。存储系统100还可包括向存储器控制器110和非易失性存储器装置120供应电力的电源模块130。
存储器控制器110可将数据DATA写入非易失性存储器装置120或者读取存储在非易失性存储器装置120中的数据DATA。非易失性存储器装置120可包括非易失性存储器元件,比如NAND闪速存储器、NOR闪速存储器、相变随机存取存储器(PRAM)、电阻RAM(ReRAM)、磁性RAM(MRAM)等。下面,将基于非易失性存储器装置120包括NAND闪速存储器的假设来描述本公开。例如,假设非易失性存储器装置120包括电荷俘获闪速存储器。
存储器控制器110可向非易失性存储器装置120发送命令CMD、地址ADDR、控制信号CTRL和数据DATA,从而将数据DATA写入非易失性存储器装置120中。存储器控制器110可向非易失性存储器装置120发送命令CMD、地址ADDR和控制信号CTRL,从而读取存储在非 易失性存储器装置120中的数据DATA。
非易失性存储器装置120可响应于从存储器控制器110接收的信号执行数据DATA读操作、写操作和擦除操作等。非易失性存储器装置120可包括具有成行(字线)成列(位线)排列的各个存储单元的存储单元阵列122。各存储单元中的每一个可存储1位数据(一位)或M位数据(多位,其中M是等于或大于2的数字)。各存储单元中的每一个可实现为具有电荷存储层(例如浮置栅极或电荷俘获层)的存储单元、具有可变电阻器的存储单元等。
存储单元阵列122可具有单层阵列结构(2维(2D)阵列结构)或多层阵列结构(3维(3D)阵列结构)。3D存储阵列可在硅衬底上的有源区中以单片方式形成在各存储单元阵列中的至少一个的物理层级(其具有形成在衬底上或衬底中的用于各存储单元的操作的电路)处。术语“单片”表示3D存储阵列每个层级的层直接堆叠在该3D存储阵列的更低层级的层上。
在根据本公开的技术构思的实施例中,3D存储阵列可包括在竖直方向上布置的NAND串,从而使得至少一个存储单元位于另一存储单元上。所述至少一个存储单元可包括电荷俘获层。以引用方式全文合并于本公开中的美国专利公布第7,679,133号、第8,553,466号、第8,654,587号和第8,559,235号以及美国专利申请公开第2011-0233648号公开了包括多个层级和各层级之间共享的字线和/或位线的3D存储阵列的适当构造。另外,美国专利申请公开第2014-0334232和美国专利公布第8,488,381以引用方式全文合并于本公开中。
存储器控制器110可包括刷新读控制器111。刷新读控制器111可控制非易失性存储器装置120的存储单元阵列122执行刷新读操作。刷新读操作可防止在对存储单元阵列122的存储单元进行编程后存储单元的电荷随时间损失的现象,并且可维护数据保持。
刷新读控制器111可控制存储单元阵列122中包括的多个存储块中的每一个执行刷新读操作,该刷新读操作包括针对相应的存储块的多条字线之一的读操作。刷新读控制器111可控制存储块中的每一 个执行一次刷新读操作。
电源模块130可执行用于向存储系统100的每个部件供应电力的电源管理。当电源管理集成电路(PMIC)方案应用于电源模块130时,可根据动态电压和频率调整(DVFS)算法实现存储系统100的省电功能。
电源模块130可检测供应给存储系统100的电力状态。电源模块130可检测电力供应状态中的变化并将电力检测信号PDS发送至存储器控制器110。电源模块130可在存储系统100上电或断电时发送电力检测信号PDS。当存储系统100断电时,电源模块130可根据系统关机命令响应于正常断电或突然断电发送电力检测信号PDS。
存储器控制器110可响应于电力检测信号PDS控制刷新读控制器111进行操作。刷新读控制器111可响应于电力检测信号PDS同时控制存储单元阵列122的所有存储块连续地执行刷新读操作。刷新读控制器111可响应于电力检测信号PDS控制存储单元阵列122的存储块以刷新读间隔顺序地执行刷新读操作。
图2是示出图1的存储器控制器110的框图。
参照图2,存储器控制器110可包括刷新读控制器111、中央处理单元(CPU)112、RAM113、ROM114、ECC引擎115、主机接口116和闪存接口117。
如上文参照图1描述的那样,刷新读控制器111可在存储系统100上电或断电时,控制非易失性存储器装置120中包括的存储单元阵列122的所有存储块同时执行连续地进行刷新读操作的加强刷新读操作。刷新读控制器111可在存储系统100上电后控制存储单元阵列122的存储块执行以刷新读间隔顺序地执行刷新读操作的普通刷新读操作。
CPU 112可控制存储器控制器110的主要操作。
RAM 113可根据CPU 112的控制进行操作,并且可用作存储器控制器110的高速缓存存储器、缓冲存储器、操作存储器等。当RAM 113用作工作存储器时,可临时地存储由CPU112处理的数据。当RAM 113用作缓冲存储器时,可对要从主机HOST发送至图1的非易失性存储 器装置120或要从非易失性存储器装置120发送至主机HOST的数据进行缓冲。当RAM 113用作高速缓存存储器时,非易失性存储器装置120可高速操作。
ROM 114可将操作存储器控制器110所需的各种类型的信息以固件方式进行存储。例如,CPU 112可读取存储在ROM 114中的固件并驱动所读取的固件。
例如,刷新读控制器111可实现为固件,可存储在ROM 114或非易失性存储器装置120的一部分中,并且可由CPU 112驱动。可替换地,刷新读控制器111可实现为软件层,可存储在RAM 113中,并且可由CPU 112驱动。
ECC引擎115可检测从非易失性存储器装置120读取的数据的错误并进行纠正。例如,ECC引擎115可通过利用奇偶性纠正错误。ECC引擎115可通过利用诸如低密度奇偶校验(LDPC)码、BCH码、turbo码、卷积码等的编码调制来纠正所读取的数据的错误。
存储器控制器110可通过主机接口116与主机HOST通信。例如,主机接口116可包括各种接口,例如通用串行总线(USB)、多媒体卡(MMC)、高速外围部件互连(PCI-E)、高级技术附件(ATA)、串行ATA(SATA)、并行ATA(PATA)、串行连接的小型计算机系统(SAS)、小型计算机系统接口(SCSI)、嵌入式MMC(eMMC)和增强型小型磁盘接口(ESDI)等。
存储器控制器110可通过闪存接口117与非易失性存储器装置120通信。例如,闪存接口117可配置为支持NAND闪速存储器、多电平闪速存储器和单电平闪速存储器。
图3是示出图1的非易失性存储器装置120的框图。
参照图3,非易失性存储器装置120可包括存储单元阵列122、地址解码器123、控制逻辑124和输入/输出(I/O)电路125。
存储单元阵列122可连接至字线WL、串选择线SSL、地选择线GSL和位线BL。存储单元阵列122可以通过字线WL、串选择线SSL和地选择线GSL连接至地址解码器123,并且通过位线BL连接至I/O电路125。存储单元阵列122可包括多个存储块BLK1至BLKn。
每个存储块BLK1至BLKn可包括多个存储单元和多个选择晶体管。存储单元可连接至字线WL。选择晶体管可连接至串选择线SSL或地选择线GSL。存储块BLK1至BLKn中的每一个的存储单元可形成为存储1位数据的单电平单元或形成为存储多位数据的多电平单元。存储块BLK1至BLKn中的每一个的存储单元可通过在垂直于衬底的方向上堆叠而形成3D结构。将参照图4和图5详细描述存储块的结构。
地址解码器123可对存储单元阵列122的字线WL执行选择操作和驱动操作。地址解码器123可从存储控制器110接收地址ADDR,可对接收到的地址ADDR进行解码,并且可驱动多条字线WL。
控制逻辑124可从存储控制器110接收命令CMD和控制信号CTRL,并且可以响应于接收到的信号来控制地址解码器123和I/O电路125。例如,控制逻辑124可响应于命令CMD和控制信号CTRL而控制地址解码器123和I/O电路125将数据DATA写入存储单元阵列122。控制逻辑124可响应于命令CMD和控制信号CTRL而控制地址解码器123和I/O电路125输出存储在存储单元阵列122中的数据DATA。控制逻辑124可响应于命令CMD和控制信号CTRL而控制地址解码器123和I/O电路125擦除存储单元阵列122的一部分。
控制逻辑124可控制电压生成器,其生成操作非易失性存储器件120所需的各种电压。例如,电压生成器可生成各种电压,例如多个选择读取电压、多个非选择读取电压、多个编程电压、多个导通电压和多个擦除电压,并且向地址解码器122提供所生成的电压。
I/O电路125可通过多条位线BL连接至存储单元阵列122。I/O电路125可控制多条位线BL,使得将从存储控制器110接收的数据DATA写入存储单元阵列122。I/O电路125可控制多条位线BL以输出存储在存储单元阵列122中的数据DATA。
I/O电路125可包括页缓冲器126。例如,I/O电路125可包括诸如列选择电路、写驱动器、检测放大器、数据缓冲器等的部件。在读操作期间,页缓冲器126可连接至从存储块BLK1至BLKn中读取的存储单元的位线BL。页缓冲器126可对位线BL的电压电平与预定的参考电压进行比较,并将取决于比较结果的逻辑值存储在连接至相应 位线BL的锁存器中。
在存储块BLK1至BLKn的刷新读操作期间,页缓冲器126可连接至相应的存储块的位线BL,可对所连接的位线BL的电压电平与预定的参考电压进行比较,并且将比较结果存储在锁存器中。根据实施例,虽然页缓冲器126在刷新读操作期间连接至相应的存储块的位线BL,但是页缓冲器126可无视或者可不执行对所连接的位线BL的电压电平与预定的参考电压进行比较以及存储比较结果的操作。根据另一实施例,在刷新读操作期间,页缓冲器126可不连接至相应的存储块的位线BL。
图4是示出图3的存储单元阵列122的示例的电路图。对参照图3描述的存储块BLK1至BLKn中的第一存储块BLK1的一部分进行描述,但是本公开不限于此。其它存储块BLK2至BLKn可具有与第一存储块BLK1相同的结构。
第一存储块BLK1可包括多个NAND串NS11至NS22、多条字线WL1至WL8、多条位线BL1和BL2、地选择线GSL、串选择线SSL和公共源极线CSL。串选择线SSL可划分为第一串选择线SSL1和第二串选择线SSL2。就这一点而言,可根据实施例不同地改变NAND串的数量、字线的数量、位线的数量、地选择线的数量和串选择线的数量。
第一存储块BLK1可构造为利用划分的串选择线SSL1和SSL2的奇偶架构。位线BL1和BL2可分成偶数位线BL1e和BL2e以及奇数位线BL1o和BL2o。在奇偶架构中,包括在公共字线中并连接至奇数位线BL1o和BL2o的存储单元可在第一时间编程或读取,而包括在公共字线中并连接至偶数位线BL1e和BL2e的存储单元可在第二时间编程或读取。
在实施例中,第一存储块BLK1可构造为利用一条串选择线SSL的全位线(ABL)架构。在ABL架构中,所有位线BL1和BL2可同时选择读操作和编程操作。包括在公共字线中并连接至所有位线BL1和BL2的存储单元可同时编程或读取。
NAND串NS11和NS21可设置在第一位线BL1和公共源极线CSL之间。NAND串NS12和NS22可设置在第二位线BL2和公共源极线CSL 之间。每个NAND串(例如,NS11)可包括串联连接的串选择晶体管SST、多个存储单元MC1至MC8和地选择晶体管GST。
共同连接至单条位线的NAND串可构成单列。例如,共同连接至第一位线BL1的NAND串NS11和NS21可对应于第一列,并且共同连接至第二位线BL2的NAND串NS12和NS22可对应于第二列。
共同连接至单条串选择线的NAND串可构成单行。例如,共同连接至第一串选择线SSL1的NAND串NS11和NS12可对应于第一行,并且共同连接至第二串选择线SSL2的NAND串NS21和NS22可对应于第二行。
串选择晶体管SST可连接至相应的串选择线SSL1和SSL2。多个存储单元MC1至MC8可分别连接至相应的字线WL1至WL8。地选择晶体管GST可连接至相应的地选择线GSL。串选择晶体管SST可连接至相应的位线BL1和BL2。地选择晶体管GST可连接至公共源极线CSL。
在本实施例中,具有相同高度的字线(例如WL1)可彼此共同连接。例如,当对连接至第一字线WL1并包括在NAND串NS11和NS12中的存储单元进行编程时,可选择第一字线WL1和第一串选择线SSL1。
NAND串的列数可增加或减少。随着NAND串的列数改变,连接至NAND串的列的位线的数量和连接至一条串选择线的NAND串的数量也可改变。
NAND串的高度可增加或减小。例如,堆叠在每个NAND串上的存储单元的数量可增加或减少。随着堆叠在每个NAND串上的存储单元的数量改变,字线的数量也可改变。例如,提供给每个NAND串的串选择晶体管或地选择晶体管的数量可增加。随着提供给每个NAND串的串选择晶体管或地选择晶体管的数量改变,串选择线或地选择线的数量也可改变。如果串选择晶体管或地选择晶体管的数量增加,则串选择晶体管或地选择晶体管可以按存储单元MC1至MC8的形式堆叠。
例如,可以以NAND串NS11、NS12、NS21和NS22的行为单位来执行编程操作和读操作。可通过串选择线SSL1和SSL2以单个行为单位选择NAND串NS11、NS12、NS21和NS22。可通过第一串选择线SSL1以单个行为单位选择NAND串NS11和NS12。可通过第二串选择线SSL2以单个行为单位选择NAND串NS21和NS22。
可在所选择的各行NAND串NS11、NS12、NS21和NS22中以页为单位执行编程操作和读操作。页可以是连接至单条字线的单行存储单元。可通过字线WL1至WL8在所选择的各行NAND串NS11、NS12、NS21和NS22中以页为单位选择存储单元。
图5是示出对应于图4的存储块BLK1的结构的立体图。
参照图5,存储块BLK1可形成在垂直于衬底SUB的方向上。在图5中,虽然将存储块BLK1示出为包括两条选择线GSL和SSL、八条字线WL1至WL8和三条位线BL1至BL3,但是存储块BLK1实际上可包括更多的线或更少的线。
可在具有第一导电类型(例如,p型)的衬底SUB上提供沿着第一方向(例如,Y方向)延伸并掺杂有具有第二导电类型(例如,n型)的杂质的公共源极线CSL。沿着第一方向延伸的多个绝缘层IL可沿着第三方向(例如,Z方向)顺序地设置在衬底SUB的位于两条相邻的公共源极线CSL之间的区域上,并且可沿着第三方向彼此间隔开预定距离。例如,多个绝缘层IL可包括诸如氧化硅的绝缘材料。
沿着第一方向顺序设置并在第三方向上穿过多个绝缘层IL的多个柱P可设置在衬底SUB的位于两条相邻的公共源极线CSL之间的区域上。例如,多个柱P可穿过多个绝缘层IL以与衬底SUB接触。更具体地,每个柱P的表面层S可包括具有p型的硅材料并且用作沟道区。同时,每个柱P的内层I可包括诸如氧化硅的绝缘材料或气隙。
在两条相邻的公共源极线CSL之间的区域中,可沿着绝缘层IL、柱P和衬底SUB的暴露表面设置电荷存储层CS。电荷存储层CS可包括栅极绝缘层(其也可称作“隧道绝缘层”)、电荷俘获层和阻挡绝缘层。例如,电荷存储层CS可具有氧化物-氮化物-氧化物(ONO)结构。在两条相邻的公共源极线CSL之间的区域中,可在电荷存储层CS的暴露表面上设置诸如选择线GSL和SSL以及字线WL1至WL8之类的栅电极GE。
漏极或漏极接触件DR可分别设置在多个柱P上。例如,漏极或漏极接触件DR可包括掺杂有具有第二导电类型的杂质的硅材料。可 在漏极接触件DR上设置在第二方向(例如,X方向)上延伸且沿第一方向彼此间隔开预定距离的位线BL1至BL3。
柱P中的每一个可与绝缘层IL和在第三方向上排列的选择线GSL和SSL以及字线WL1至WL8一起形成NAND串NS。NAND串NS可包括多个晶体管结构TS。将参照图6详细描述晶体管结构TS。
图6是示出图5的晶体管结构TS的剖视图。
参照图6,柱P的表面层S可为p型硅并且将用作主体。电荷存储层CS可包括隧道绝缘层17、电荷俘获层18和阻挡绝缘层19。与柱P相邻的隧道绝缘层17可包括氧化硅层。电荷俘获层18可包括氮化硅层。阻挡绝缘层19可包括具有高介电常数的高介电层或金属氧化物层(例如,氧化铝层和氧化铪层)。下面将柱P的p型硅S称作主体。
由于栅电极GE和主体S之间的电压差,会在栅电极GE和主体S之间形成电场。电场可分布至隧道绝缘层17、电荷俘获层18和阻挡绝缘层19。
分布至隧道绝缘层17的电场可导致Fowler-Nordheim隧穿。存储单元MC可通过分布至隧道绝缘层17的电场来编程或擦除。也就是说,可通过分布至隧道绝缘层17的电场来确定在编程操作期间由电荷俘获层18俘获的电荷的量或在擦除操作期间从电荷俘获层18流出的电荷的量。存储单元MC可构造为电荷俘获闪速(CTF)存储单元。
存储在电荷存储层CS中的电荷可在CTF存储单元编程之后随时间放电。随着重复编程和擦除操作的次数增加,隧道绝缘层17劣化,因此,在CTF存储单元中电荷损失现象可能变得更严重。因此,存储单元MC的阈值电压可能改变。下面将参照图7描述存储单元MC的阈值电压变化。
图7是用于描述图4的存储单元的阈值电压分布的示图。为了使描述简洁,假设存储单元是三电平单元(TLC)。本公开不限于此。各存储单元中的每一个可设置为存储单个位的单电平单元(SLC)或者存储至少两个位的多电平单元(MLC)。可替换地,可将各存储单元中的每一个的操作模式可变地改变为SLC模式或MLC模式。
参照图7,存储单元可编程为处于擦除状态E和第一编程状态P1至第七编程状态P7中的一个。例如,可基于第一验证电压VP1至第七验证电压VP7将存储单元编程为处于擦除状态E和第一编程状态P1至第七编程状态P7中的一个。
存储单元的阈值电压可能会在存储单元编程之后随时间改变。例如,在存储单元编程之后,编程为处于第七编程状态P7的存储单元可能随时间成为编程状态P7'。也就是说,编程为处于第七编程状态P7的存储单元可能具有高于第七验证电压VP7的阈值电压。编程为处于第七编程状态P7的存储单元的阈值电压可能小于第七验证电压VP7,使得编程为必须处于第七编程状态P7的存储单元在该存储单元编程之后可能随时间处于编程状态P7'。
同样,编程为处于第一编程状态P1至第六编程状态P6中的存储单元在该存储单元编程之后可能随时间分别处于编程状态P1'至P6'。这可理解为表示存储在存储单元的电荷存储层中的电荷随时间移动到沟道层,从而使得存储单元的阈值电压减小。存储单元的阈值电压分布可称作电荷损失现象。
当基于具有变化的阈值电压的存储单元来读取数据时,所读取的数据可能包括错误。例如,存储单元可基于第一选择读取电压Vrd1至第七选择读取电压Vrd7识别其编程状态。第一选择读取电压Vrd1至第七选择读取电压Vrd7可具有用于识别第一编程状态P1至第七编程状态P7的电压电平。在经过预定时间段之后,存储单元可能具有取决于电荷丢失现象的编程状态P1'至P7'。就这一点而言,当基于第一选择读取电压Vrd1至第七选择读取电压Vrd7执行读操作时,所读取的数据可能包括错误。
图8是示出读操作中存储单元的误码率的曲线图。
参照图8,当非易失性存储器装置120执行读操作时,包括在第一读操作期间读取的数据中的误码率BER1会很高。较高的误码率BER1可能无法使用图2的ECC引擎115来校正。
第一读操作可能会在存储单元编程之后执行。因此,在存储单元编程之后直到执行第一读操作,误码率会随着更多时间的流逝而增 加。这可理解为表示存储单元处于图7的编程状态P1'至P7'的概率增加,编程状态P1'至P7'具有由于存储单元随时间丢失电荷的现象而改变的阈值电压。
在第二读操作期间的误码率BER2会远小于在第一读操作期间的误码率BER1。在第三读操作期间的误码率BER3会小于在第二读操作期间的误码率BER2。
来自于第二读操作的误码率BER2减小的原因很可能是因为通过第一读操作使得存储单元的电荷损失得到了一定程度的补偿。也就是说,在第一读操作期间电压施加到图3的存储单元阵列122,从而可补偿存储单元的阈值电压变化。例如,由于在第一读操作期间施加到选择线CSL和SSL以及字线WL1到WL8的电压,导致移动到沟道层的电荷可以(但不是全部地)移动到电荷存储层,因此存储单元的阈值电压可增加。这种通过读操作来补偿电荷损失的操作称作刷新读操作。
为了防止由于非易失性存储器件120的已编程的存储单元的电荷损失而发生错误,非易失性存储器装置120可设计为执行刷新读操作。然而,由于在非易失性存储器装置120执行编程操作之后需要多长时间来执行读操作是未知的,因此难以执行最优的刷新读操作。
根据本公开的各实施例,存储器控制器110可在存储系统100通电时控制非易失性存储器装置120的刷新读操作。存储器控制器110可在存储系统100断电时控制非易失性存储器装置120的刷新读操作。存储器控制器110可在驱动存储系统100时周期性地控制非易失性存储器装置120的刷新读操作。
图9是示出图1的存储器控制器110的操作的流程图。
存储器控制器110可检测存储系统100的上电或断电。例如,存储器控制器110可接收从电源模块130提供的电力检测信号PDS以检测存储系统100的上电或断电。根据系统关机命令,存储系统100的断电可包括可预见的正常断电或不可预见的突然断电。
例如,可通过检测非易失性存储器装置120的上电或断电来提供电源模块130的电力检测信号PDS。因此,存储器控制器110可检测非易失性存储器装置120的上电或断电。
在操作S920中,存储器控制器110可在存储系统100或非易失性存储器装置120上电或断电时发出刷新读命令RRD CMD。例如,存储器控制器110可响应于电源模块130的电力检测信号PDS发出刷新读命令RRD CMD,并将刷新读命令RRD CMD提供给非易失性存储器装置120。刷新读命令RRD CMD可指示图3的包括在非易失性存储器装置120的存储单元阵列122中的所有存储块BLK1至BLKn同时执行连续地进行刷新读操作的加强刷新读操作。
例如,当存储系统100上电之后驱动存储器控制器110时,存储器控制器110可发出刷新读命令RRD CMD。刷新读命令RRD CMD可指示包括在非易失性存储器装置120的存储单元阵列122中的图3的所有存储块BLK1至BLKn执行以刷新读间隔顺序地进行刷新读操作的普通刷新读操作。
在操作S930中,存储器控制器110可控制接收刷新读命令RRD CMD的非易失性存储器装置120执行刷新读操作。例如,非易失性存储器装置120可执行加强刷新读操作或普通刷新读操作。
存储单元阵列122的所有存储块BLK1至BLKn可根据加强刷读操作同时连续地执行刷新读操作,从而补偿由于存储块BLK1至BLKn的存储单元的电荷损失而导致的数据劣化。所有存储块BLK1至BLKn可根据正常刷新读操作而在刷新读间隔期间顺序地执行刷新读操作,从而维护存储块BLK1至BLKn的存储单元的数据保持。
就这一点而言,可执行刷新读操作以防止非易失性存储器装置120的数据劣化并且维护数据保持,因此用于识别所读取的存储单元数据的存储块BLK1至BLKn的位线BL的电压电平不重要。因此,存储块BLK1至BLKn的位线BL可不连接至图3的I/O电路125的页缓冲器126。
根据实施例,尽管存储块BLK1至BLKn的位线BL连接至页缓冲器126,但是对位线BL的电压电平和预定参考电压进行比较并存储比较结果的操作可不予处理,或者可不由页缓冲器126执行。
随后,可不将非易失性存储器装置120执行的刷新读操作的结果提供给存储器控制器110。
图10至图13是用于描述由图9的非易失性存储器装置120执行的刷新读操作的示图。
参照图1、图9和图10,在操作S920中,存储器控制器110可发出刷新读命令RRDCMD,并向非易失性存储器装置120提供刷新读命令RRD CMD。在操作S1010中,非易失性存储器装置120可响应于刷新读命令RRD CMD从包括在存储单元阵列122中的存储块BLK1至BLKn中的每一个选择单个页(或单条字线)。
例如,根据由存储器控制器110提供的地址ADDR,可从存储块BLK1至BLKn中的每一个选择相同的页或不同的页。根据实施例,当存储块BLK1至BLKn划分为预定组时,从第一组中选择的页可不同于从第二组中选择的页。
在操作S1020中,非易失性存储器装置120可对从存储块BLK1至BLKn中的每一个中选择的页执行读操作。例如,对所选择的页的读操作可向所选择的页施加选择读取电压,并且读取连接至所选择的页的存储单元的数据。
就这一点而言,一般的读操作可确定存储单元的阈值电压分布是低于选择读取电压还是高于选择读取电压从而读取存储单元数据,因此重要的是选择所述选择读取电压。然而,刷新读操作将选择读取电压施加到所选择的字线是为了防止存储单元的数据劣化并维护数据保持,因此选择所述选择读取电压并不重要。因此,在刷新读操作期间施加到选择的字线的选择读取电压可设置为图7的多个选择读取电压Vrd1至Vrd7中的任一个。
参照图11,示出了在刷新读操作期间将电压施加到存储单元阵列122的实施例。例如,可通过包括在非易失性存储器装置120的存储单元阵列122中的存储块BLK1至BLKn当中的第一存储块BLK1来执行刷新读操作。对第一存储块BLK1的刷新读操作描述为对从多条字线WL1至WL8中选择的单条字线WL1执行的读操作。
可将串选择电压VSSL施加到串选择线SSL,并且可将地选择电压VGSL施加到地选择线GSL,从而使得在第一存储块BLK1中串选择晶体管SST和地选择晶体管GST导通。例如,串选择电压VSSL和地 选择电压VGSL可以是读取电压Vread、电源电压VDD或具有与其类似的电平的电压。
可将读取电压Vread施加到未选择的字线WL2到WL8,并且可将第一选择读取电压Vrd1施加到第一存储块BLK1中的所选择的字线WL1。读取电压Vread可具有比存储单元的阈值电压Vth的分布电平更高的电平,如图7所示。因此,施加了读取电压Vread的所有存储单元MC2至MC8可导通。第一选择读取电压Vrd1可设置为具有用于确定第一编程状态P1至第七编程状态P7的电压Vrd1至Vrd7中的最低电压电平,如图7所示。
例如,在第一存储块BLK1中,位线BL1至BLm可预充电至电源电压VDD。
位线BL1至BLm的电压电平可根据连接至所选择的字线WL1的存储单元的数据而改变。例如,如果在连接至所选择的字线WL1的存储单元中存在具有低于第一选择读取电压Vrd1的阈值电压的存储单元,则预充电至相应位线BL的电源电压VDD可放电到公共源极线CSL,从而可减小位线BL的电压。如果在连接至所选择的字线WL1的存储单元中存在具有高于第一选择读取电压Vrd1的阈值电压的存储单元,则相应的位线BL可保持预充电的电源电压VDD的电平。
位线BL1至BLm可连接至图3的I/O电路125的页缓冲器126。当位线BL1至BLm的电压电平低于预定电压电平时,页缓冲器126可在与相应的位线BL连接的锁存器中存储例如逻辑低。当位线BL1至BLm的电压电平高于预定电压电平时,页缓冲器126可在与相应的位线BL连接的锁存器中存储例如逻辑高。
根据实施例,位线BL可不连接至图3的I/O电路125的页缓冲器126。这种情况下,可通过仅向串选择线SSL、地选择线GSL、未选择的字线WL2至WL8和选择的字线WL1施加电压电平来执行刷新读操作。
根据实施例,第一存储块BLK1的刷新读操作可替换为针对多条字线WL1至WL8中的字线WL2至WL8之一的读操作,而不是针对第一字线WL1的读操作。例如,可基于将第二字线WL2设置为所选择的字 线并且将其它字线WL1和WL3至WL8设置为未选择的字线的读操作来执行第一存储块BLK1的刷新读操作。
根据实施例,第一存储块BLK1的刷新读操作可选择选择读取电压Vrd2至Vrd7中的一个,而不是第一选择读取电压Vrd1,并将所选择的选择读取电压施加到所选择的字线WL1。例如,可通过将第二选择读取电压Vrd2施加到所选择的字线WL1来执行第一存储块BLK1的刷新读操作。
同样地,存储器控制器110可通过从包括在相应的存储块BLK2至BLKn中的多条字线WL1至WL8中选择第一字线WL1、将第一选择读取电压Vrd1施加到所选择的字线WL1以及将读取电压Vread施加到未选择的字线WL2到WL8,来执行存储块BLK1至BLKn中的除第一存储块BLK1之外的每一个的刷新读操作。相应的存储块BLK2至BLKn的位线BL1至BLm可预充电到电源电压VDD,并且可具有根据连接至所选择的字线WL1的存储单元的数据而改变的电压电平。对应的存储块BLK2至BLKn的位线BL1至BLm的电压电平可提供给图3的I/O电路125的页缓冲器126。根据一个实施例,对应的存储块BLK2至BLKn的位线BL1至BLm的电压电平可不提供给图3的I/O电路125的页缓冲器126。
根据实施例,存储块BLK2至BLKn的刷新读操作可替换为针对多条字线WL1至WL8中的字线WL2至WL8之一的读操作,而不是针对第一字线WL1的读操作。
根据实施例,每个存储块BLK2至BLKn的刷新读操作可选择选择读取电压Vrd2至Vrd7中的一个而不是第一选择读取电压Vrd1,并将所选择的选择读取电压施加到所选择的字线WL1。
参照图12A,存储单元阵列122的存储块BLK1至BLKn中的每一个可选择不同的字线,并且通过将相同的选择读取电压Vrd1施加到对应的存储块BLK1至BLKn的选择的字线,来基于选择的字线的读操作执行刷新读操作。
例如,第一存储块BLK1可通过选择第一字线WL1、将第一选择读取电压Vrd1施加到选择的第一字线WL1、并将读取电压Vread施 加到未选择的字线WL2至WL8来执行刷新读操作。第二存储块BLK2可通过选择第二字线WL2、将第一选择读取电压Vrd1施加到选择的第二字线WL2、并将读取电压Vread施加到未选择的字线WL1和WL3至WL8来执行刷新读操作。第n存储块BLKn可通过选择第八字线WL8、将第一选择读取电压Vrd1施加到选择的第八字线WL8、并将读取电压Vread施加到未选择的字线WL1到WL7来执行刷新读操作。
根据实施例,位线BL1到BLm可连接至也可不连接至对不同字线执行读操作的存储块BLK1至BLKn中的每一个中的图3的I/O电路125的页缓冲器126。
参照图12B,存储单元阵列122的存储块BLK1至BLKn中的每一个可选择不同的字线,并且通过将不同的选择读取电压Vrd1至Vrd7施加到对应的存储块BLK1至BLKn的选择的字线,来基于所选择的不同字线的读操作执行刷新读操作。
例如,第一存储块BLK1可通过选择第一字线WL1、将第一选择读取电压Vrd1施加到选择的第一字线WL1、并将读取电压Vread施加到未选择的字线WL2至WL8来执行刷新读操作。第二存储块BLK2可通过选择第二字线WL2、将第二选择读取电压Vrd2施加到选择的第二字线WL2、并将读取电压Vread施加到未选择的字线WL1和WL3至WL8来执行刷新读操作。第n存储块BLKn可通过选择第八字线WL8、将第七选择读取电压Vrd7施加到选择的第八字线WL8、并将读取电压Vread施加到未选择的字线WL1到WL7来执行刷新读操作。
参照图13,存储单元阵列122的存储块BLK1至BLKn可划分为预定组,并且可根据组基于对不同字线的读操作来执行刷新读操作。
例如,第一存储块BLK1和第二存储块BLK1可通过选择第一字线WL1、将第一选择读取电压Vrd1施加到选择的第一字线WL1、并将读取电压Vread施加到未选择的字线WL2至WL8来执行刷新读操作。第i存储块BLKi和第j存储块BLKj可通过选择第二字线WL2、将第一选择读取电压Vrd1施加到选择的第二字线WL2、并将读取电压Vread施加到未选择的字线WL1和WL3至WL8来执行刷新读操作。第n-1存储块BLKn-1和第n存储块BLKn可通过选择第八字线WL8、将 第一选择读取电压Vrd1施加到选择的第八字线WL8、并将读取电压Vread施加到未选择的字线WL1到WL7来执行刷新读操作。
根据实施例,根据预定的组,位线BL1到BLm可连接至也可不连接至对不同字线执行读操作的存储块BLK1至BLKn中的每一个中的图3的I/O电路125的页缓冲器126。
根据实施例,根据预定的组对不同字线执行刷新读操作的存储块BLK1至BLKn中的每一个可选择选择读取电压Vrd2至Vrd7之一,而不是施加至所选择字线的第一选择读取电压Vrd1,并将所选择的选择读取电压施加到所选择的字线。
图14至图16是用于描述由根据本公开实施例的非易失性存储器装置120执行的加强刷新读操作的示图。
参照图1和图14,存储器控制器110可检测存储系统100的上电(操作S1410)。例如,存储器控制器110可接收由电源模块130提供的电力检测信号PDS并且检测存储系统100的上电。
当存储系统100上电时,存储器控制器110可执行非易失性存储器装置120的加强刷新读操作(操作S1420)。加强刷新读操作是这样的刷新读操作,即,由图3的包括在非易失性存储器装置120的存储单元阵列122中的所有存储块BLK1至BLKn同时连续地进行刷新读操作。例如,如果非易失性存储器装置120上电,则可同时对第一存储块BLK1到第n存储块BLKn连续地执行刷新读操作。
根据实施例,可控制对第一存储块BLK1到第n存储块BLKn执行的刷新读操作,从而使得对选自包括在相应存储块中的多条字线之一的字线(或页)执行读操作,在读操作期间将施加至所选择的字线的选择读取电压设置为多个选择读取电压Vrd1至Vrd7之一,并且与连接至所选的字线的存储单元相连的位线连接至页缓冲器或不连接至页缓冲器。
根据实施例,在加强刷新读操作期间,第一存储块BLK1至第n存储块BLKn中的每一个可通过选择相同的字线或不同的字线来执行读操作。在加强刷新读操作期间,第一存储块BLK1至第n存储块BLKn中的每一个可通过使用相同的选择读取电压或不同的选择读取电压 来执行读操作。
参照图1和图15,存储器控制器110可检测存储系统100的正常断电(操作S1510)。例如,存储器控制器110可接收由电源模块130提供的电力检测信号PDS并且检测其中将存储系统100正常地关机的正常断电。可根据存储系统100的系统关机命令执行正常断电。
当存储系统100断电时,存储器控制器110可执行非易失性存储器装置120的加强刷新读操作(操作S1520)。可通过图3的包括在非易失性存储器装置120的存储单元阵列122中的所有存储块BLK1至BLKn同时连续地执行加强刷新读操作。
参照图1和图16,存储器控制器110可检测存储系统100的突然断电(操作S1610)。例如,存储器控制器110可接收由电源模块130提供的电力检测信号PDS并且检测其中存储系统100的电力供应停止的突然断电。
当存储系统100突然断电时,存储器控制器110可执行非易失性存储器装置120的加强刷新读操作(操作S1620)。非易失性存储器装置120还可包括备用电源。备用电源可构造为利用提供给存储系统100的电力充电的电容器。在突然断电期间,可由图3的包括在存储单元阵列122中的所有存储块BLK1至BLKn通过利用在非易失性存储器装置120的备用电源中充电的备用电力来同时连续地执行加强刷新读操作。
图17和图18是用于描述图14至图16的加强刷新读操作的示图。图17是描述加强刷新读操作的流程图。图18示出了执行图17的加强刷新读操作的处理。
参照图17,图1的存储器控制器110可检测到存储系统100的上电/断电,然后执行非易失性存储器装置120的加强刷新读操作。
在操作S1710中,存储器控制器110可设置用于指示要执行刷新读操作的存储块的存储块索引j。例如,当存储系统上电或断电时,存储器控制器110可设置存储块索引j=1。存储器控制器110可执行如图11所示的第一存储块BLK1的刷新读操作。
根据实施例,存储器控制器110可将正好在存储系统100突然 断电之前操作的存储块设置为存储块索引j。
根据实施例,存储器控制器110可将在存储块BLK1至BLKn中确定为第一个请求刷新读操作的存储块设置为存储块索引j。例如,存储器控制器110可根据存储块BLK1至BLKn的状态信息来建立刷新读操作的进行顺序。存储块BLK1至BLKn的状态信息可包括相应的存储块BLK1至BLKn的总可用量、有效数据量、数据分布状态、损耗水平等。总可用量可表示用于存储数据的总量。有效数据量可表示当前存储的数据的量。数据分布状态可指数据的物理位置。损耗水平可指取决于编程和擦除(P/E)操作的损耗程度。
在操作S1720中,存储器控制器110可设置页索引i。存储器控制器110可选择包括在对应于存储块索引j的存储块中的多个页之一,并将所选择的页设置为索引i。例如,存储器控制器110可在选择如图11所示的第一存储块BLK1的第一字线WL1(或页)时设置页索引i=1。为了便于描述,假设所选择的页面i是第一字线WL1。
在操作S1730中,存储器控制器110可发出针对所选择的页面i的刷新读命令。
在操作S1740中,存储器控制器110可检查根据关于页面i的刷新读操作的读操作是否完成。例如,非易失性存储器装置120可通过将第一选择读取电压Vrd1施加到第一字线WL1并将读取电压Vread施加到未选择的字线WL2到WL8来执行读操作,如图11所示。
例如,在第一存储块BLK1的第一字线WL1的读操作期间,连接至第一字线WL1的存储单元的数据可通过位线BL1至BLm提供给图3的I/O电路125的页缓冲器126。可替换地,可不将连接至第一字线WL1的存储单元的数据提供给页缓冲器126。
在操作S1750中,存储器控制器110可使存储块索引j增加+1。
在操作S1760中,存储器控制器110可检查是否存在要执行刷新读命令的任何其它存储块。例如,如果第二存储块BLK2对应于存储块索引j+1,则存储器控制器110可返回操作S1730来重复对第二存储块BLK2的页面i的读操作。如果存储块索引j+1对应于大于n的数,则由于执行了所有第一存储块BLK1至第n存储块BLKn的刷新 读操作,因此存储器控制器110可结束加强刷新读操作。
根据实施例,在操作S1710中,如果将正好在存储系统100突然断电之前操作的存储块设置为存储块索引j,则在操作S1750和操作S1760中,所有第一存储块BLK1至第n存储块BLKn可通过重复从正好在存储系统100突然断电之前操作的存储块的下一存储块到最后一个存储块的读操作来执行刷新读操作。
参照图18,当存储系统100或非易失性存储器装置120上电时,存储器控制器110可向非易失性存储器装置120提供刷新读命令RRD CMD,并且非易失性存储器装置120可响应于刷新读命令RRD CMD连续地执行从第一存储块BLK1到第n存储块BLKn的刷新读操作。当存储系统100或非易失性存储器装置120断电时,存储器控制器110可向非易失性存储器装置120提供刷新读命令RRD CMD,并且非易失性存储器装置120可响应于刷新读命令RRD CMD连续地执行从第一存储块BLK1到第n存储块BLKn的刷新读操作。
图19至图22是用于描述由根据本公开实施例的非易失性存储器装置120执行的普通刷新读操作的示图。图19是描述普通刷新读操作的流程图。图20至图22示出了执行图19的普通刷新读操作的处理。
参照图1、图9、图14和图19,存储器控制器110可检测存储系统100或非易失性存储器装置120的上电(操作S910和操作S1410),并且执行非易失性存储器装置120的加强刷新读操作(操作S1420)。随后,在操作S1910中,存储器控制器110可确定在存储系统100或非易失性存储器装置120上电之后的经过时间Time。
在操作S1920中,存储器控制器110可确定经过时间Time是否大于刷新读取间隔RRD_I。作为确定的结果,如果经过时间Time大于或等于刷新读取间隔RRD_I,则存储器控制器110可执行非易失性存储器装置120的刷新读操作(操作S1930)。作为确定的结果,如果经过时间Time小于刷新读取间隔RRD_I,则存储器控制器110可不执行非易失性存储器装置120的刷新读操作(操作S1940)。
例如,存储器控制器110可根据存储系统100的温度信息来改 变刷新读取间隔RRD_I。例如,存储器控制器110可在参考温度设置刷新读取间隔RRD_I。当存储系统100的温度信息高于参考温度时,存储器控制器110可将刷新读取间隔RRD_I设置为短。当存储系统100的温度信息低于参考温度时,存储器控制器110可将刷新读取间隔RRD_I设置为长。
存储系统100的温度信息可由嵌入在存储系统100中的温度传感器提供。例如,温度传感器可嵌入在存储器控制器110或非易失性存储器装置120中。包括存储系统100的电子装置的主机可向存储器控制器110提供温度信息。
存储器控制器110可根据非易失性存储器装置120的存储块BLK1至BLKn的状态信息来改变刷新读取间隔RRD_I。存储块BLK1至BLKn的状态信息可包括相应的存储块BLK1至BLKn的总可用量、有效数据量、数据分布状态、损耗水平等。
在操作S1930中,可通过响应于由存储器控制器110发出的刷新读命令选择包括在相应的存储块BLK1至BLKn中的单个页(或字线)并且对从存储块BLK1至BLKn选择的页执行读操作,来执行非易失性存储器装置120的刷新读操作,如参照图10描述的那样。
参照图20,在存储系统100或非易失性存储器装置120上电之后,存储器控制器110可发出刷新读命令RRD CMD,并且非易失性存储器装置120可执行加强刷新读操作。
在存储系统100或非易失性存储器装置120上电之后,存储器控制器110可以按刷新读间隔RRD_I发出刷新读命令RRD CMD,并且非易失性存储器装置120可响应于刷新读命令RRD CMD执行针对图3的相应的第一存储块BLK1到第n存储块BLKn的刷新读操作。
非易失性存储器装置120可根据在刷新读取间隔RRD_I期间提供的刷新读命令RRDCMD,顺序地执行从第一存储块BLK1到第n存储块BLKn的刷新读操作。也就是说,第一存储块BLK1至第n存储块BLKn可在刷新读取间隔RRD_I期间顺序地执行刷新读操作。因此,存储块BLK1至BLKn中的每一个可以按刷新读取周期RP执行刷新读操作。
参照图21,非易失性存储器装置120可对存储块BLK1至BLKn进行分组,并且对分组的存储块BLK1至BLKn执行普通刷新读操作。在存储系统100或非易失性存储器装置120上电之后,存储器控制器110可发出刷新读命令RRD CMD用以控制非易失性存储器装置120的加强刷新读操作。
在存储系统100或非易失性存储器装置120上电之后,存储器控制器110可以按刷新读间隔RRD_I发出刷新读命令RRD CMD,并且非易失性存储器装置120可响应于刷新读命令RRD CMD执行针对存储块组BLK1-BLK2、BLK3-BLK4、……的刷新读操作。
参照图22,存储器控制器110可执行非易失性存储器装置120的存储块BLK1至BLKn的猝发式(burst)刷新读操作。在存储系统100或非易失性存储器装置120上电之后,存储器控制器110可发出刷新读命令RRD CMD用以控制非易失性存储器装置120的加强刷新读操作。
在存储系统100或非易失性存储器装置120上电之后,存储器控制器110可以按刷新读间隔RRD_I发出刷新读命令RRD CMD,并且非易失性存储器装置120可响应于刷新读命令RRD CMD连续地执行存储块BLK1至BLKn的前一半的刷新读操作,并且在刷新读周期RP的二分之一RP/2之后,连续地执行存储块BLK1至BLKn的后一半的刷新读操作。
图23是示出应用了根据本公开实施例的执行刷新读操作的存储系统的固态盘(SSD)系统2300的示例的框图。
参照图23,SSD系统2300可包括主机2100和SSD 2200。SSD 2200可通过信号连接件2001与主机2100交换信号SIG,并通过电源连接件2002接收电力PWR。SSD 2200可包括SSD控制器2210、多个闪速存储器2221至222n、备用电源2230和缓冲存储器2240。
SSD控制器2210可响应于从主机2100接收到的信号SIG控制多个闪速存储器2221至222n。例如,SSD控制器2210和多个闪速存储器2221至222n可包括参照图1至图22描述的存储器控制器和非易失性存储器装置。
SSD控制器2210可包括刷新读控制器2212和提供SSD 2200的温度信息的温度传感器2214。刷新读控制器2212可控制闪速存储器2221至222n中包括的多个存储块中的每一个执行刷新读操作,该刷新读操作包括针对相应的存储块的多条字线之一的读操作。
刷新读控制器2212可根据加强刷新读操作而同时地控制包括在闪速存储器2221至222n中的所有存储块连续地执行刷新读操作。刷新读控制器2212可根据普通刷新读操作而在刷新读间隔期间控制包括在闪速存储器2221至222n中的所有存储块顺序地执行刷新读操作。
刷新读控制器2212可根据温度传感器2214的温度信息来改变普通刷新读操作的刷新读取间隔。可替换地,刷新读控制器2212可根据包括在闪速存储器2221至222n中的所有存储块的总可用量、有效数据量、数据分布状态或取决于编程和擦除P/E操作的损耗水平来改变刷新读间隔。
备用电源2230可通过电源连接件2002连接至主机2100。备用电源2230可利用从主机2100接收的电力PWR充电。备用电源2230可在主机2100没有正常地供电时为SSD系统2300提供电力。例如,备用电源2230可放置在SSD 2200内或放置在SSD 2200外。例如,备用电源2230可放置在SSD系统2300的主板中,并且可向SSD 2200供应备用电力。
SSD 2200可在突然断电期间通过使用充在备用电源2230中的电力PWR执行闪速存储器2221至222n的刷新读操作。
缓冲存储器2240可作为SSD 2200的缓冲存储器进行操作。例如,缓冲存储器2240可临时地存储从主机2100或闪速存储器2221至222n接收的数据,或者可临时地存储实现为软件层的刷新读控制器2212。例如,刷新读控制器2212可实现为固件并存储在闪速存储器2221至222n的若干个中。
图24是示出应用了根据本公开实施例的执行刷新读操作的存储系统的通用闪速存储(UFS)系统2400的示例的框图。
参照图24,UFS系统2400可包括UFS主机2410和UFS装置2420。UFS主机2410和UFS装置2420可通过UFS接口2430相连接。UFS 系统2400可基于作为非易失性存储器装置的闪速存储器,并且可主要用于诸如智能电话的移动装置中。
UFS主机2410可包括应用2412、装置驱动器2414、主机控制器2416和主机接口2418。应用2412可为在UFS主机2410中执行的各种应用程序。设备驱动器2414可用于驱动连接至UFS主机2410并在UFS主机2410中使用的外围设备,并且可驱动UFS装置2420。应用2412和装置驱动器2414可通过软件、固件等实现。
主机控制器2416可根据应用2412和装置驱动器2414的请求生成要提供给UFS装置2420的协议或命令,并且通过主机接口2418向UFS设备2420提供所生成的命令。主机控制器2416可在接收到来自装置驱动器2414的写请求时通过主机接口2418向UFS装置2420提供写命令和数据,在接收到来自装置驱动器2414的读请求时通过主机接口2418向UFS装置2420提供读命令,并从UFS装置2420接收数据。
UFS装置2420可通过装置接口2421连接至UFS主机2410。主机接口2418和装置接口2421可通过用于发送和接收数据的数据线或者通过用于提供电力的电源线相连接。
UFS装置2420可包括装置控制器2422、缓冲存储器2424和非易失性存储器装置2426。装置控制器2422可控制非易失性存储器装置2426的全部操作,例如写操作、读操作、擦除操作等。装置控制器2422可通过地址和数据总线与缓冲存储器2424或非易失性存储器装置2426交换数据。装置控制器2422可包括CPU、装置直接存储器存取(DMA)、闪速DMA、命令管理器、缓冲管理器、闪存转换层(FTL)、闪存管理器等。
UFS装置2420可通过装置接口2421将从UFS主机2410接收的命令提供给装置DMA和命令管理器。命令管理器可指定缓冲存储器2424以通过缓冲管理器接收数据,并在数据传输准备完成时向UFS主机2410发送响应信号。
UFS主机2410可响应于响应信号向UFS装置2420发送数据。UFS装置2420可通过装置DMA和缓冲管理器将发送的数据存储在缓冲存 储器2424中。存储在缓冲存储器2424中的数据可通过闪速DMA提供给闪存管理器。闪存管理器可参照FTL的地址映射信息将数据存储在非易失性存储器装置2426的所选择的地址。
当UFS主机2410的命令所需的数据传输和程序完成时,UFS装置2420可向UFS主机2410发送响应信号,并且通过装置接口2421向UFS主机2410通知命令完成。UFS主机2410可通知装置驱动器2414和应用2412是否完成了命令的响应信号的接收,并结束相应的命令。
UFS系统2400中包括的装置控制器2422和非易失性存储器装置2426可包括参照图1至图22描述的存储器控制器和非易失性存储器装置。装置控制器2422可包括刷新读控制器2423。刷新读控制器2423可控制非易失性存储器装置2426中包括的多个存储块中的每一个执行刷新读操作,该刷新读操作包括针对相应的存储块的多条字线之一的读操作。
刷新读控制器2423可根据加强刷新读操作而同时地控制包括在非易失性存储器装置2426中的所有存储块连续地执行刷新读操作。刷新读控制器2212可根据普通刷新读操作而在刷新读间隔期间控制包括在非易失性存储器装置2426中的所有存储块顺序地执行刷新读操作。
图25是用于描述图24的UFS接口2430的示图。
参照图25,UFS接口2430可使用SATA接口。SATA接口可主要分为物理层、链路层和传输层。
链路层和传输层可将用于传输数据的信息数据转换为包数据并将包数据传送至物理层。链路层和传输层可从由物理层传送的信号提取信息数据,并将所提取的信息数据传送至作为上层的应用层。物理层可将从链路层传送的包数据转换为电子信号,并将该电子信号以高速发送至外部。物理层可将从外部接收的信号传送至链路层。为此,物理层可构造为模拟电路,并且链路层和传输层可构造为数字电路。
SATA接口的物理层(即,模拟电路)可认定为模拟前端。SATA接口的模拟前端可构造为用于将模拟信号转换为数字信号或将数字信号转换为模拟信号的物理块。
在图25中,主机SATA接口2418可包括发射器2511和接收器2514,并且UFS装置SATA接口2421可包括接收器2512和发射器2513。发射器2511和2513以及接收器2512和2514可对应于SATA接口的物理层。主机SATA接口2418的发射器2511可连接至UFS装置SATA接口2421的接收器2512。UFS装置SATA接口2421的发射器2513可连接至主机SATA接口2418的接收器2514。主机SATA接口2418和UFS装置SATA接口2421可通过构造为用于传输差分信号Tx+和Tx-或Rx+和Rx-的两对单向数据线的SATA线缆彼此连接。
图26是用于描述通过SATA接口执行的差分信号传输方法的示图。
参照图26,在SATA接口中,数据传输可表示为等于通过数据线传输的两个信号Tx+和Tx-或者Rx+和Rx-之间的差的数据值。在没有数据传输的阶段,两个信号均可保持在中间逻辑状态或浮空状态。例如,在没有数据传输的阶段,两个信号可为共模电压电平。
图27是用于描述通过SATA接口执行的电源管理方法的示图。
参照图24和图27,SATA接口的协议可定义物理层就绪状态(下面称作“PHYRDY状态”)。SATA接口的协议可定义用于在省电模式下运转的SATA接口的部分状态和睡眠(slumber)状态。PHYRDY状态、部分状态和睡眠状态可为在SATA规范中定义的加电状态。
PHYRDY状态可指激活物理层的所有物理块的状态。部分状态和睡眠状态可指SATA接口基本没有工作的省电模式。也就是说,部分状态和睡眠状态可指没有向物理层的一些物理块供电的状态。
可通过将SATA接口从相应模式恢复为PHYRDY状态所花费的唤醒时间及功耗来将部分状态和睡眠状态彼此区分开。在部分状态下,可不向数据发送和接收相关的物理块供电。在睡眠状态下,可不向除静噪电路之外的所有物理块供电。因此,考虑到PHYRDY状态唤醒的时间,部分状态可比睡眠状态恢复得更快。SATA接口在睡眠状态下的功耗可小于SATA接口在部分状态下的功耗。
SATA接口2430可为电源管理方法并且可支持初始化电源管理(IPM)功能。IPM可分为主机IPM(HIPM)和装置IPM(DIPM)。HIPM 根据主机SATA接口2418的请求改变主机SATA接口2418和UFS装置SATA接口2421的电源状态。DIPM根据UFS装置SATA接口2421的请求改变主机SATA接口2418和UFS装置SATA接口2421的电源状态。
想要工作在省电模式下的主机SATA接口2418可通过使用HIPM向UFS装置SATA接口2421发送省电模式请求信号。接收到省电模式请求信号的UFS装置SATA接口2421可在可进入省电模式时向主机SATA接口2418发送响应信号。通过这种处理,主机SATA接口2418和UFS装置SATA接口2421可工作在省电模式下。也就是说,主机SATA接口2418和UFS装置SATA接口2421可保持部分状态和睡眠状态之一。
在省电模式期间,想要工作在活动模式下的主机SATA接口2418可发送用于退出节电模式的请求信号,并且可执行用于与SATA接口2430形成通信链路的带外(OOB)信令。OOB信令也可在上电序列操作期间执行。通过这种处理,主机SATA接口2418和UFS装置SATA接口2421可工作在活动模式下。
图28是用于描述在省电模式下通过图24的UFS装置2420执行的加强刷新读操作的示图。
参照图24、图27和图28,主机SATA接口2418和UFS装置SATA接口2421可检测没有命令发送的空闲阶段。如果命令空闲阶段大于预设时间(例如,60ms),则主机SATA接口2418可将请求UFS装置SATA接口2421工作在省电模式(例如,睡眠状态)下的信号PMREQ发送至UFS装置SATA接口2421。
如果主机SATA接口2418向UFS装置SATA接口2421发送省电模式请求信号PMREQ,则接收到省电模式请求信号PMREQ的UFS装置SATA接口2421可在可进入省电模式时向主机SATA接口2418发送响应信号PMACK。UFS装置2420可响应于睡眠状态的省电模式请求信号PMREQ执行非易失性存储器装置2426的加强刷新读操作。如果非易失性存储器装置2426的加强刷新读操作完成,则UFS装置SATA接口2421可向主机SATA接口2418发送用于指示可进入省电模式的响应信号PMACK。
例如,当非易失性存储器装置2426的加强刷新读操作开始时,UFS装置SATA接口2421可向SATA接口2418发送等待信号WAIT。等待信号WAIT可通知主机SATA接口2418将首先执行UFS装置2420的加强刷新读操作。
图29是用于描述通过图24的UFS系统2400执行的刷新读操作的示图。
参照图24和图29,当UFS系统2400上电时,UFS装置2420可执行同时连续地刷新读取非易失性存储器装置2426的所有存储块的加强刷新读操作。
在UFS系统2400上电后,UFS装置2420可执行以刷新读间隔RDD_I顺序地刷新读取非易失性存储器装置2426的存储块的普通刷新读操作。
UFS装置2420可根据主机2410的省电模式请求响应于睡眠状态的省电模式请求信号PMREQ来同时执行连续地刷新读取非易失性存储器装置2426的所有存储块的加强刷新读操作。如果非易失性存储器装置2426的加强刷新读操作完成,则UFS装置2420可向主机2410发送用于指示可进入省电模式的响应信号PMACK。随后,UFS装置2420可变为不向各模块供电的休眠模式,从而可减少功耗。
当UFS系统2400断电时,UFS装置2420可同时执行连续地刷新读取非易失性存储器装置2426的所有存储块的加强刷新读操作。例如,在突然断电期间,UFS装置2420可通过使用充在UFS装置2420的备用电源中的备用电力来执行加强刷新读操作。
本公开的上述实施例不仅可实现为装置和方法,还可实现为实现与本公开实施例的各部件相对应的功能的程序或者通过记录有程序的记录介质实现。本领域普通技术人员之一可根据上述说明容易地完成这种实现。
如本领域中常规的那样,实施例可以按照实行所描述的一个功能或多个功能的块的方式描述和示意。利用诸如逻辑门、集成电路、微处理器、微控制器、存储器电路、无源电子部件、有源电子部件、光学部件、硬线电路等的模拟和/或数字电路来物理地实现此处可称 作单元或模块等的这些块,并且可以可选地通过固件和/或软件进行驱动。例如,电路可实施在一个或多个半导体芯片中或在诸如印刷电路板等的衬底支承件上。可通过专用硬件、或通过处理器(例如,一个或多个经编程的微处理器和相关电路)、或通过用以执行块的一些功能的专用电路与用以执行该块的其它功能的处理器的组合来实现构成该块的电路。实施例的每个块可物理地分为两个或更多个交互的独立块,而没有脱离本公开的范围。同样,实施例的块可物理地组合为更多复合块,而没有脱离本公开的范围。
虽然已经参考本公开实施例具体示出并说明了本公开,但应当理解的是,在不脱离所附权利要求的精神和范围的情况下,其中可作出各种形式和细节上的修改。

Claims (20)

1.一种存储器控制器执行的操作方法,所述存储器控制器配置为控制非易失性存储器装置,所述非易失性存储器装置包括多个存储块,每个存储块包括连接至多条字线的多个存储单元,所述操作方法包括:
检测所述非易失性存储器装置的上电状态,并响应于检测到上电状态发出刷新读命令;以及
控制接收到刷新读命令的非易失性存储器装置的多个存储块中的每一个针对所述多条字线之一执行一次刷新读操作,所述刷新读操作包括读操作。
2.根据权利要求1所述的操作方法,其中,所述控制步骤包括:同时对全部所述多个存储块连续地执行刷新读操作。
3.根据权利要求1所述的操作方法,其中:
所述控制步骤包括向所述非易失性存储器装置提供地址信号,并且
在刷新读操作期间,在根据所述地址信号的多个存储块的每一个中,多条位线中的对其执行读操作的一条位线是相同的。
4.根据权利要求1所述的操作方法,其中:
所述控制步骤包括向所述非易失性存储器装置提供地址信号,并且
在刷新读操作期间,在根据所述地址信号的多个存储块的每一个中,多条位线中的对其执行读操作的一条位线是不同的。
5.根据权利要求1所述的操作方法,其中:
所述控制步骤包括向所述非易失性存储器装置提供地址信号,并且
在刷新读操作期间,将所述多个存储块划分为预定的组,并且在根据所述地址信号的预定的组的每一个中,多条位线中的对其执行读操作的一条位线是不同的。
6.根据权利要求1所述的操作方法,还包括在刷新读操作期间对以下不予处理:
(1)根据所述多个存储块中的每一个的读操作向页缓冲器提供数据的操作,所述数据被传送至所述多个存储块中的每一个的位线,以及(2)利用页缓冲器确定传送至位线的数据的电压电平的操作。
7.根据权利要求1所述的操作方法,其中,在刷新读操作期间的控制步骤中,根据所述多个存储块中的每一个的读操作,不向页缓冲器提供传送至所述多个存储块中的每一个的位线的数据。
8.根据权利要求1所述的操作方法,其中,在刷新读操作期间的控制步骤中,向所述多条字线之一选择性地施加用于确定所述多个存储单元的数据的多个选择读取电压当中的一个选择读取电压。
9.根据权利要求8所述的操作方法,其中,在刷新读操作期间的控制步骤中,在全部所述多个存储块中,施加至所述多条字线之一的选择读取电压是相同的。
10.根据权利要求8所述的操作方法,其中,在刷新读操作期间的控制步骤中,在所述多个存储块的每一个中,施加至所述多条字线之一的选择读取电压是不同的。
11.一种存储器控制器执行的操作方法,所述存储器控制器配置为控制非易失性存储器装置,所述非易失性存储器装置包括具有多个存储单元的多个存储块,其中所述多个存储块中的每一个连接至多条字线,所述操作方法包括:
检测所述非易失性存储器装置的断电状态并发出刷新读命令;以及
控制接收到刷新读命令的非易失性存储器装置的多个存储块中的每一个对所述多条字线之一执行一次进行了读操作的刷新读操作。
12.根据权利要求11所述的操作方法,其中,所述控制步骤包括:当所述非易失性存储器装置根据系统关机命令断电时,同时对全部所述多个存储块连续地执行刷新读操作。
13.根据权利要求11所述的操作方法,其中,所述控制步骤包括:当所述非易失性存储器装置根据突然断电而断电时,同时对全部所述多个存储块连续地执行刷新读操作。
14.根据权利要求13所述的操作方法,其中,所述控制步骤包括:从正好在突然断电之前操作的存储块开始,对全部所述多个存储块执行刷新读操作。
15.根据权利要求13所述的操作方法,其中,所述控制步骤包括:利用连接至所述非易失性存储器装置的备用电源执行刷新读操作。
16.一种存储器控制器执行的操作方法,所述存储器控制器配置为控制非易失性存储器装置,所述非易失性存储器装置包括具有多个存储单元的多个存储块,其中所述多个存储块中的每一个连接至多条字线,所述操作方法包括:
检测所述非易失性存储器装置的上电状态,并响应于检测到上电状态以刷新读间隔发出刷新读命令;以及
控制接收到刷新读命令的非易失性存储器装置的多个存储块在所述刷新读间隔期间顺序地执行刷新读操作,并且控制所述多个存储块中的每一个执行一次刷新读操作,所述刷新读操作包括对所述多条字线之一执行读操作。
17.根据权利要求16所述的操作方法,其中,所述控制步骤包括:根据所述非易失性存储器装置的温度改变刷新读间隔。
18.根据权利要求16所述的操作方法,其中,所述控制步骤包括:根据所述多个存储块的总可用量、有效数据量、数据分布状态或取决于编程和擦除操作的损耗水平来改变刷新读间隔。
19.根据权利要求16所述的操作方法,其中:
所述控制步骤包括向所述非易失性存储器装置提供地址信号,并且
将所述多个存储块划分为预定的组,并且所述预定的组中的每一个在刷新读间隔期间根据所述地址信号执行刷新读操作。
20.根据权利要求19所述的操作方法,其中:
所述控制步骤包括向所述非易失性存储器装置提供地址信号,并且
根据所述地址信号针对所述多个存储块的前二分之一连续地执行刷新读操作,并且在刷新读间隔之后,根据所述地址信号针对所述多个存储块的后二分之一连续地执行刷新读操作。
CN201710201596.5A 2016-05-19 2017-03-30 存储器控制器的操作方法 Active CN107403639B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2016-0061431 2016-05-19
KR1020160061431A KR102644275B1 (ko) 2016-05-19 2016-05-19 리프레쉬 리드 동작을 수행하는 불휘발성 메모리 장치를 제어하는 메모리 콘트롤러의 동작 방법

Publications (2)

Publication Number Publication Date
CN107403639A CN107403639A (zh) 2017-11-28
CN107403639B true CN107403639B (zh) 2020-12-11

Family

ID=60330383

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710201596.5A Active CN107403639B (zh) 2016-05-19 2017-03-30 存储器控制器的操作方法

Country Status (3)

Country Link
US (1) US9984757B2 (zh)
KR (1) KR102644275B1 (zh)
CN (1) CN107403639B (zh)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11955187B2 (en) * 2017-01-13 2024-04-09 Pure Storage, Inc. Refresh of differing capacity NAND
US10289341B2 (en) * 2017-06-30 2019-05-14 Western Digital Technologies, Inc. Operating parameter offsets in solid state memory devices
US10447512B2 (en) 2017-08-07 2019-10-15 Micron Technology, Inc. Channel equalization for multi-level signaling
US10425260B2 (en) * 2017-08-07 2019-09-24 Micron Technology, Inc. Multi-level signaling in memory with wide system interface
US10403337B2 (en) 2017-08-07 2019-09-03 Micron Technology, Inc. Output driver for multi-level signaling
US10530617B2 (en) 2017-08-07 2020-01-07 Micron Technology, Inc. Programmable channel equalization for multi-level signaling
US10277435B2 (en) 2017-08-07 2019-04-30 Micron Technology, Inc. Method to vertically align multi-level cells
KR102244921B1 (ko) * 2017-09-07 2021-04-27 삼성전자주식회사 저장 장치 및 그 리프레쉬 방법
JP6837419B2 (ja) * 2017-12-05 2021-03-03 ルネサスエレクトロニクス株式会社 半導体記憶装置、及び半導体記憶装置のリフレッシュ方法
CN109901785B (zh) * 2017-12-08 2022-04-05 华为云计算技术有限公司 命令排序方法、降低读时延方法及固态硬盘ssd控制器
KR102518370B1 (ko) * 2018-01-19 2023-04-05 삼성전자주식회사 저장 장치 및 이의 디버깅 시스템
KR20190106008A (ko) * 2018-03-07 2019-09-18 에스케이하이닉스 주식회사 메모리 시스템, 그것의 동작 방법 및 전자 장치
KR20190108788A (ko) * 2018-03-15 2019-09-25 에스케이하이닉스 주식회사 메모리 시스템 및 메모리 시스템의 동작방법
US10128842B1 (en) 2018-03-23 2018-11-13 Micron Technology, Inc. Output impedance calibration for signaling
CN110838314A (zh) * 2018-08-17 2020-02-25 北京兆易创新科技股份有限公司 一种存储数据的加固方法及装置
KR102617411B1 (ko) * 2018-08-31 2023-12-26 에스케이하이닉스 주식회사 메모리 시스템 및 메모리 시스템의 동작방법
KR102645740B1 (ko) * 2018-10-30 2024-03-11 에스케이하이닉스 주식회사 저장 장치 및 그 동작 방법
KR20200132566A (ko) * 2019-05-17 2020-11-25 에스케이하이닉스 주식회사 메모리 장치 및 이의 동작 방법
KR102629487B1 (ko) * 2019-05-28 2024-01-26 에스케이하이닉스 주식회사 메모리 컨트롤러 및 그 동작 방법
US11153231B2 (en) * 2019-07-19 2021-10-19 Arm Limited Apparatus and method for processing flush requests within a packet network
KR20210110071A (ko) * 2020-02-28 2021-09-07 삼성전자주식회사 스토리지 장치 및 상기 스토리지 장치의 동작 방법
US11404127B1 (en) 2021-02-11 2022-08-02 Sandisk Technologies Llc Read refresh to improve power on data retention for a non-volatile memory
US20230041983A1 (en) * 2021-08-04 2023-02-09 Micron Technology, Inc. Interface for refreshing non-volatile memory
US11687260B2 (en) 2021-08-10 2023-06-27 Micron Technology, Inc. Pre-shutdown media management operation for vehicle memory sub-system
CN114036096B (zh) * 2021-11-04 2024-05-03 珠海一微半导体股份有限公司 一种基于总线接口的读控制器
US11797215B2 (en) 2021-12-09 2023-10-24 SK Hynix Inc. Memory device and memory system performing error check and scrub operation

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5768193A (en) * 1996-06-17 1998-06-16 Aplus Integrated Circuits, Inc. Bit-refreshable method and circuit for refreshing a nonvolatile flash memory
US8243525B1 (en) * 2009-09-30 2012-08-14 Western Digital Technologies, Inc. Refreshing non-volatile semiconductor memory by reading without rewriting
CN102881329A (zh) * 2011-07-12 2013-01-16 三星电子株式会社 非易失性存储器件的擦除系统和方法
CN104036825A (zh) * 2013-03-07 2014-09-10 三星电子株式会社 存储器控制器和包括存储器控制器的存储器系统

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100524059B1 (ko) * 1998-10-01 2005-12-21 삼성전자주식회사 컴퓨터의 에스.티.알. 기능 지원장치
US7447096B2 (en) 2006-05-05 2008-11-04 Honeywell International Inc. Method for refreshing a non-volatile memory
US8938655B2 (en) 2007-12-20 2015-01-20 Spansion Llc Extending flash memory data retension via rewrite refresh
US8281061B2 (en) 2008-03-31 2012-10-02 Micron Technology, Inc. Data conditioning to improve flash memory reliability
US8443221B2 (en) 2011-03-04 2013-05-14 Sandisk Technologies Inc. Methods, systems, and computer readable media for advanced power management for serial advanced technology attachment (SATA)-based storage devices
US8972652B2 (en) 2012-11-19 2015-03-03 Spansion Llc Data refresh in non-volatile memory
US9627085B2 (en) 2012-11-29 2017-04-18 Silicon Motion Inc. Refresh method for flash memory and related memory controller thereof
US9342401B2 (en) 2013-09-16 2016-05-17 Sandisk Technologies Inc. Selective in-situ retouching of data in nonvolatile memory
KR102110767B1 (ko) 2013-12-24 2020-06-09 삼성전자 주식회사 메모리 컨트롤러 구동방법 및 메모리 컨트롤러

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5768193A (en) * 1996-06-17 1998-06-16 Aplus Integrated Circuits, Inc. Bit-refreshable method and circuit for refreshing a nonvolatile flash memory
US8243525B1 (en) * 2009-09-30 2012-08-14 Western Digital Technologies, Inc. Refreshing non-volatile semiconductor memory by reading without rewriting
CN102881329A (zh) * 2011-07-12 2013-01-16 三星电子株式会社 非易失性存储器件的擦除系统和方法
CN104036825A (zh) * 2013-03-07 2014-09-10 三星电子株式会社 存储器控制器和包括存储器控制器的存储器系统

Also Published As

Publication number Publication date
US20170337979A1 (en) 2017-11-23
KR20170130788A (ko) 2017-11-29
KR102644275B1 (ko) 2024-03-06
US9984757B2 (en) 2018-05-29
CN107403639A (zh) 2017-11-28

Similar Documents

Publication Publication Date Title
CN107403639B (zh) 存储器控制器的操作方法
CN107068190B (zh) 修正编程电压的存储器设备编程方法
US10957397B2 (en) Non-volatile memory device, storage device, and programming method thereof for performing an erase detect operation
US9947394B2 (en) Nonvolatile memory device including page buffer and method for reading data without a dumping process for backing up data
KR101891164B1 (ko) 프로그램 스케줄러를 포함하는 플래시 메모리 장치
CN107369470B (zh) 存储设备的编程方法和使用其的存储系统
KR20170097267A (ko) 읽기 전압 서치 유닛을 포함하는 데이터 저장 장치
KR20140031556A (ko) 플래시 메모리를 포함하는 플래시 메모리 시스템 및 그것의 비정상 워드 라인 검출 방법
CN105551521B (zh) 存储系统及其操作方法
TWI699770B (zh) 記憶體系統及其操作方法
US9589640B2 (en) Data storage device including nonvolatile memory device and operating method thereof
CN111128280B (zh) 存储装置及其操作方法
CN106469571B (zh) 存储系统及其操作方法
US11183250B2 (en) Memory controller, memory device and memory system having improved threshold voltage distribution characteristics and related operating methods
CN108986861B (zh) 对非易失性存储器装置进行编程的方法
KR102546304B1 (ko) 데이터 중복 제거를 수행할 수 있는 플래시 메모리 장치의 동작 방법과 상기 플래시 메모리 장치를 포함하는 데이터 저장 시스템
US11315650B2 (en) Memory system, memory controller, and method of operating memory system
US10048892B2 (en) Methods of detecting fast reuse memory blocks and memory block management methods using the same
CN107045891B (zh) 非易失性存储器装置及其操作方法
US9892035B2 (en) Memory system for storing data corresponding to logical addresses into physical location accessible using interleaving, and operation method thereof
KR20220075684A (ko) 메모리 시스템 및 메모리 시스템의 동작 방법
US20160180938A1 (en) Memory system
CN111798903B (zh) 存储器系统、存储器装置和存储器控制器
US20210064260A1 (en) Memory system, memory controller, and operation method thereof
US20230385193A1 (en) Memory system, memory controller and operating method thereof for determining garbage collection victim block

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant