CN107395198A - 一种时钟数据恢复装置和方法 - Google Patents

一种时钟数据恢复装置和方法 Download PDF

Info

Publication number
CN107395198A
CN107395198A CN201710628971.4A CN201710628971A CN107395198A CN 107395198 A CN107395198 A CN 107395198A CN 201710628971 A CN201710628971 A CN 201710628971A CN 107395198 A CN107395198 A CN 107395198A
Authority
CN
China
Prior art keywords
data
delay
clock
input data
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710628971.4A
Other languages
English (en)
Other versions
CN107395198B (zh
Inventor
杨聪杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chipone Technology Beijing Co Ltd
Original Assignee
Chipone Technology Beijing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chipone Technology Beijing Co Ltd filed Critical Chipone Technology Beijing Co Ltd
Priority to CN201710628971.4A priority Critical patent/CN107395198B/zh
Publication of CN107395198A publication Critical patent/CN107395198A/zh
Application granted granted Critical
Publication of CN107395198B publication Critical patent/CN107395198B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/081Details of the phase-locked loop provided with an additional controlled phase shifter
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/091Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector using a sampling device

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

一种时钟数据恢复装置和方法,所述时钟数据恢复装置包括:时钟发生装置,用于接收包含时钟信息的输入数据,基于所述输入数据产生时钟信号;延迟调整装置,用于根据时钟信号之一的采样边沿与输入数据中的时钟沿之间的关系来对输入数据进行延迟,使得所述时钟信号之一的采样边沿落入输入数据的时钟采样范围内;以及采样装置,用于根据所述时钟信号对延迟后的输入数据进行数据恢复,得到输出数据。可以实现对数据延迟的自适应调整,从而提高采样准确度,节约成本。

Description

一种时钟数据恢复装置和方法
技术领域
本公开涉及集成电路技术领域,具体涉及一种时钟数据恢复装置和方法。
背景技术
在集成电路(IC)技术领域,特别是驱动IC技术领域,时钟数据恢复是重要的一部分。通常,时钟数据恢复包括利用时钟发生器从含有时钟信息的数据中提取时钟信号,并根据时钟信号对数据进行数据恢复。然而时钟在经过时钟发生器时会产生延迟,为了确保时钟信号对数据的正确采样,需要进行延迟补偿。传统方法采用(OTP,One TimeProgrammable)一次性可编程方式,通过通过观测数据与时钟相位关系手动调整延时大小。然而传统的OTP电路面积较大,需要反复调试来确定最优值,增加测试时间和设计成本。
发明内容
有鉴于此,本公开提供了一种时钟数据恢复装置,包括:时钟发生装置,用于接收包含时钟信息的输入数据,基于所述输入数据产生时钟信号;延迟调整装置,用于根据时钟信号之一的采样边沿与输入数据中的时钟沿之间的关系来对输入数据进行延迟,使得所述时钟信号之一的采样边沿落入输入数据的时钟采样范围内;采样装置,用于根据所述时钟信号对延迟后的输入数据进行数据恢复,得到输出数据。
优选地,所述延迟调整装置包括:数据延迟模块,用于对输入数据进行不同的延迟以产生多个延迟后的输入数据,并在控制信号的控制下选择所述多个延迟后的输入数据之一提供给采样装置;选择控制模块,用于根据所述时钟信号之一的采样边沿与所述多个延迟后的输入数据中的时钟沿之间的关系来产生控制信号。
优选地,所述数据延迟模块包括:多个数据延迟器,分别用于对输入数据进行不同的延迟以产生多个延迟后的输入数据;选择器,用于在控制信号的控制下选择所述多个延迟后的输入数据之一提供给采样装置。
优选地,所述选择控制模块包括:时钟延迟器,用于对时钟信号中与输入数据的时钟沿相邻的时钟信号进行延迟,以得到延迟后的时钟信号;触发单元,用于分别根据所述延迟后的时钟信号的采样边沿与所述多个延迟后的输入数据的时钟沿之间的关系来提供多个触发信号;逻辑判断单元,用于根据所述多个触发信号来产生控制信号。
优选地,所述多个数据延迟器包括第一数据延迟器,第二数据延迟器,…,第N数据延迟器,分别用于将输入数据延迟delay1,delay1+ΔT,delay1+2ΔT,delay1+3ΔT,…,delay1+(N-1)ΔT,其中N为大于1的整数,delay1表示第一默认延迟时间,ΔT表示单位延迟时间;并且所述触发单元包括:N-2个单位延迟器,分别用于将延迟了delay1的输入数据再延迟ΔT,2ΔT,…,(N-2)ΔT;第一触发器,第二触发器,…,第N-1触发器,其中第一触发器的第一输入端连接到第一数据延迟器的输出端,第二至第N-1触发器的第一输入端分别连接到N-2个单位延迟器的输出端,第一至第N-1触发器的第二输出端均连接到时钟延迟器的输出端,并且第一至N-1触发器的输出端分别提供第一触发信号、第二触发信号、……第N-1触发信号。
优选地,所述多个数据延迟器包括第一数据延迟器,第二数据延迟器,…,第N数据延迟器,分别用于将输入数据延迟delay1,delay1+ΔT,delay1+2ΔT,delay1+3ΔT,…,delay1+(N-1)ΔT,其中N为大于1的整数,delay1表示第一默认延迟时间,ΔT表示单位延迟时间;并且所述触发单元包括第一触发器,第二触发器,…,第N-1触发器,第一至N-1触发器的第一输入端分别连接到第一至第N-1数据延迟器的输出端,第一至N-1触发器的第二输入端连接到时钟延迟器的输出端,第一至N-1触发器的输出端分别提供第一触发信号、第二触发信号……第N-1触发信号。
优选地,所述时钟信号包括等间隔相位的第一时钟信号、第二时钟信号……第n时钟信号,其中n为大于1的整数;并且所述时钟延迟器用于将第n-1时钟信号延迟Td,其中Td表示第二默认延迟时间。
根据本公开的另一方面,提供了一种时钟数据恢复方法,包括:接收包含时钟信息的输入数据,并基于所述输入数据产生时钟信号;根据时钟信号之一的采样边沿与输入数据中的时钟沿之间的关系来对输入数据进行延迟,使得所述时钟信号之一的采样边沿落入输入数据的时钟采样范围内;根据所述时钟信号对延迟后的输入数据进行数据恢复,得到输出数据。
优选地,所述根据时钟信号之一的采样边沿与输入数据中的时钟沿之间的关系来对输入数据进行延迟包括:分别对输入数据进行不同的延迟以产生多个延迟后的输入数据;对时钟信号中与输入数据的时钟沿相邻的时钟信号进行延迟,以得到延迟后的时钟信号,分别根据所述延迟后的时钟信号的采样边沿与所述多个延迟后的输入数据的时钟沿之间的关系来提供多个触发信号,并根据所述多个触发信号来产生控制信号;以及根据控制信号选择所述多个延迟后的输入数据之一。
优选地,所述分别对输入数据进行不同的延迟以产生多个延迟后的输入数据包括:分别将输入数据延迟delay1,delay1+ΔT,delay1+2ΔT,delay1+3ΔT,…,delay1+(N-1)ΔT,其中N为大于1的整数,delay1表示第一默认延迟时间,ΔT表示单位延迟时间;并且所述分别根据所述延迟后的时钟信号的采样边沿与所述多个延迟后的输入数据的时钟沿之间的关系来提供多个触发信号包括:分别根据所述延迟后的时钟信号的采样边沿与延迟了delay1,delay1+ΔT,delay1+2ΔT,delay1+3ΔT,…,delay1+(N-2)ΔT的输入数据的时钟沿之间的关系来产生N-1个触发信号。
优选地,所述时钟信号包括等间隔相位的第一时钟信号、第二时钟信号、……第n时钟信号,其中n为大于1的整数;并且所述对时钟信号中与输入数据的时钟沿相邻的时钟信号进行延迟包括:将第n-1时钟信号延迟Td,其中Td表示第二默认延迟时间。
本公开通过根据时钟信号之一的采样边沿与输入数据中的时钟沿之间的关系来对输入数据进行延迟,实现了对数据延迟的自适应调整,提高采样准确度,节约了成本。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单介绍,显而易见地,下面的描述中的附图仅涉及本公开的一些实施例,而非对本公开的限制。
图1示出了根据本公开实施例的时钟数据恢复装置的示意框图。
图2示出了根据本公开实施例的延迟调整装置的框图。
图3示出了根据本公开实施例的数据延迟模块的框图。
图4A示出了根据本公开一实施例的选择控制模块的框图。
图4B示出了根据本公开另一实施例的选择控制模块的框图
图5A、5B和5C示出了输入数据的延迟选择方法的示意图。
图6示出了根据本公开实施例的选择控制模块执行的操作的示意流程图。
图7示出了根据本公开实施例的时钟数据恢复方法的示意流程图。
图8示出了根据本公开实施例的根据时钟信号之一的采样边沿与输入数据中的时钟沿之间的关系来对输入数据进行延迟的方法的流程图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整的描述。显然所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
本公开提供了一种时钟数据恢复装置和方法,通过根据时钟信号之一的采样边沿与输入数据中的时钟沿之间的关系来对输入数据进行延迟,使得所述时钟信号之一的采样边沿落入输入数据的时钟采样范围内。与传统方法相比,本公开实施例的时钟数据恢复装置和方法无需手动操作即可实现对数据延迟的自适应调整,提高采样准确度,节约了成本。
图1示出了根据本公开实施例的时钟数据恢复装置的示意框图。
如图1所示,时钟数据恢复装置包括时钟发生装置1、延迟调整装置2和采样装置3。
时钟发生装置1用于接收包含时钟信息的输入数据data,基于所述输入数据data产生时钟信号clk_1,clk_2,…,clk_n。
延迟调整装置2用于根据时钟信号之一clk_n-1的采样边沿与输入数据data中的时钟沿之间的关系来对输入数据data进行延迟以得到延迟后的输入数据data_d,使得所述时钟信号之一clk_n-1的采样边沿落入延迟后的输入数据data_d的时钟采样范围内。
采样装置3基于所述时钟信号clk_1,clk_2,…,clk_n对延迟后的输入数据data_d进行数据恢复,得到输出数据output。
图2示出了根据本公开实施例的延迟调整装置2的框图。如图2所示,延迟调整装置2可以包括数据延迟模块21和选择控制模块22。数据延迟模块21用于对输入数据data进行不同的延迟以产生多个延迟后的输入数据,并在控制信号的控制下选择所述多个延迟后的输入数据之一作为输出data_d提供给采样装置。选择控制模块22用于根据所述时钟信号之一clk_n-1的采样边沿与所述多个延迟后的输入数据中的时钟沿之间的关系来产生控制信号。
图3示出了根据本公开实施例的数据延迟模块21的框图。如图3所示,数据延迟模块21可以包括多个数据延迟器和选择器211。数据延迟器分别用于对输入数据data进行不同的延迟以产生多个延迟后的输入数据。在本实施例中,数据延迟器的数目可以为4个,分别为数据延迟器D1、D2、D3和D4(下文简称延迟器D),其中数据延迟器D1用于将数据data延迟delay1得到延迟数据data_d1,数据延迟器D2用于将数据data延迟delay1+ΔT得到延迟数据data_d2,数据延迟器D3用于将数据data延迟delay1+2ΔT得到延迟数据data_d3,数据延迟器D4用于将数据data延迟delay1+3ΔT得到延迟数据data_d4。其中delay1表示第一默认延迟时间,ΔT表示单位延迟时间。选择器211用于在控制信号ctl的控制下选择所述多个延迟后的输入数据data_d1、data_d2、data_d3和data_d4之一作为输出data_d提供给采样装置3。在本实施例中,初始默认路径为最短延时delay1的路径,这是在不同仿真条件下确定的最小值。然而本公开的实施例不限于此,可以根据需要选择其他路径作为初始路径。
图4A和4B分别示出了根据本公开不同实施例的选择控制模块22的框图。
如图4A所示,选择控制模块22可以包括时钟延迟器221、触发单元222和逻辑判断单元223。
时钟延迟器221用于对时钟信号clk_1,clk_2,…,clk_n中与输入数据data的时钟沿相邻的时钟信号clk_n-1进行延迟,以得到延迟后的时钟信号clk_n-1_d。在本实施例中,时钟延迟器221可以将时钟信号clk_n-1延迟预设的时间Td。Td的加入是为了保证足够的信号建立时间(setup time)或者保持时间(hold time),从而使得时钟信号clk_n-1能够获得一个较为理想的采样位置。Td的大小可以根据不同的应用条件进行折中选取,其可以为经验值,也可以通过经过仿真、计算或其他方式得到。
触发单元222用于分别根据所述延迟后的时钟信号clk_n-1_d的采样边沿与所述多个延迟后的输入数据的时钟沿之间的关系来提供多个触发信号a1、a2和a3。在本实施例中,如图4A所示,在数据延迟模块21采用图3所示结构的情况下,触发单元222可以包括单位延迟器T1和T2以及触发器dff1、dff2和dff3。单位延迟器T1用于将输入的数据延迟ΔT,单位延迟器T1用于将输入的数据延迟2ΔT。触发器dff1的第一输入端和第二输入端分别接收延迟数据data_d1和延迟后的时钟信号clk_n-1_d,以在输出端提供触发信号a1;延迟数据data_d1经过单位延迟器T1延迟ΔT之后提供给触发器dff2的第一输入端,触发器dff2的第二输入端接收延迟后的时钟信号clk_n-1_d,以在输出端提供触发信号a2;延迟数据data_d1经过单位延迟器T2延迟2ΔT之后提供给触发器dff3的第一输入端,触发器dff3的第二输入端接收延迟后的时钟信号clk_n-1_d,以在输出端提供触发信号a3。然而本领域技术人员应清楚,本公开的实施例不限于此,触发单元222可以采用各种其他方式获得不同延迟的输入数据。例如在图4B的实施例中,可以不需要单位延迟器T1和T2,而是将图3中的数据延迟器D1、D2和D3的输出端直接连接到触发器dff1、dff2和dff3的第一输入端。
逻辑判断单元223用于根据多个触发信号a1、a2和a3来产生控制信号ctl,以便从延迟数据data_d1、data_d2、data_d3和data_d4当中选择期望的一个作为输出data_d提供给采样装置3。
下面参考图5A、5B和5C来详细描述延迟数据的选择。
如图5A所示,时钟信号clk_n-1的采样边沿落后于延迟数据信号data_d1中的时钟上升沿,利用该时钟信号对延迟数据信号data_d1采样有可能会导致错误采样。这种情况下,延迟了Td的时钟信号clk_n-1_d采到延迟数据信号data_d1的高电平,触发器dff1输出高电平,而此时触发器dff2和dff3的输出均为低电平,即,(a1,a2,a3)为100,触发调整逻辑,使得将延迟输入数据data_d1延时△T(即,图3中的第二路延迟数据data_d2)作为真实的数据信号data_real来输出。从图5A可以看出,时钟信号clk_n-1对真实的数据信号data_real的采样点落在合适的位置,使得真实数据信号data_real具有符合要求的信号建立时间和保持时间,从而确保采样的准确性。
类似地,在图5B的情况下,时钟信号clk_n-1的采样边沿落后于延迟数据信号data_d2中的时钟上升沿,延迟了Td的时钟信号clk_n-1_d采到延迟数据信号data_d2的高电平。此时触发器的dff1和dff2输出高电平,而触发器dff3输出低电平,即,(a1,a2,a3)为110,生成控制信号使选择器211将延迟输入数据data_d1延时2△T(即,图3中的第三路延迟数据data_d3)作为真实的数据信号data_real来输出。在图5C的情况下,时钟信号clk_n-1的采样边沿落后于延迟数据信号data_d3中的时钟上升沿,触发器dff1、dff2和dff3均输出高电平,即,(a1,a2,a3)为111,生成控制信号将延迟输入数据data_d1延时3△T(即,图3中的第四路延迟数据data_d4)作为真实的数据信号data_real来输出。另外,在触发器dff1、dff2和dff3均输出低电平的情况下,即,(a1,a2,a3)为000的情况下,可以认为默认延迟了delay1是合适的,生成控制信号将图3中的第一路延迟数据data_d1作为真实的数据信号data_real来输出。当然,以上逻辑判断的方式仅仅为示例,本领域技术人员可以根据需要选择任何其他逻辑判断方式。
控制信号可以采用各种形式,例如四位逻辑信号b<3:0>形式。例如可以如下设置控制信号:(a1,a2,a3)=000时,b<3:0>=0001;(a1,a2,a3)=100时,b<3:0>=0010;(a1,a2,a3)=110时,b<3:0>=0100;(a1,a2,a3)=111时,b<3:0>=1000。
虽然以上图3、图4A和图4B的实施例中以四路延迟(四个数据延迟器D1、D2、D3和D4,三个触发器dff1、dff2和dff3)为例进行了描述,然而本领域技术人员应清楚,本公开的实施例不限于此,本领域技术人员可以根据需要选择任意数目的延迟线路并适应性地修改触发逻辑。
图6示出了根据本公开实施例的选择控制模块22执行的操作的示意流程图。
在步骤S601,初始化延迟路径。在本步骤中,可以选择合适的初始延迟路径,例如可以选择最小默认延迟delay1路径(即,数据延迟器D1)作为初始延迟路径。
在步骤S602,判断延迟数据的建立时间或保持时间是否符合预设的标准。例如,通过以上参考图5A至5C描述的逻辑判断方式来进行判断,如果是,则执行步骤S604,否则执行步骤S603。
在步骤S603,控制数据延迟模块21选择符合建立时间或保持时间要求的延迟路径。
在步骤S604,控制数据延迟模块21将符合要求的延迟数据提供给采样装置3来进行采样。
图7示出了根据本公开实施例的时钟数据恢复方法的流程图。
在步骤S701,接收包含时钟信息的输入数据,并基于所述输入数据产生时钟信号。
在步骤S702,根据时钟信号之一的采样边沿与输入数据中的时钟沿之间的关系来对输入数据进行延迟,使得所述时钟信号之一的采样边沿落入输入数据的时钟采样范围内。具体地,可以使得延迟数据的建立时间或保持时间符合预设的要求。这里所谓建立时间是指利用时钟信号对延迟数据采样的采样点之前延迟数据的信号电平持续时间,所谓保持时间是指所述采样点之后延迟数据的信号电平保持时间。
在步骤S703,根据所述时钟信号对延迟后的输入数据进行数据恢复,得到输出数据。
图8示出了步骤S702的实现方式的示例流程图。
在步骤S7021,分别对输入数据进行不同的延迟以产生N个延迟后的输入数据。例如,分别将输入数据延迟delay1,delay1+ΔT,delay1+2ΔT,delay1+3ΔT,…,delay1+(N-1)ΔT以得到延迟后的输入数据data_d1,data_d2,…,data_dN,其中N为大于1的整数,delay1表示第一默认延迟时间,ΔT表示单位延迟时间。
在步骤S7022,对时钟信号中与输入数据的时钟沿相邻的时钟信号clk_n-1进行延迟(例如延迟Td),以得到延迟后的时钟信号clk_n-1_d。该步骤的执行顺序不限于此,其可以与步骤S7021可以同时执行,也可以先后执行。
在步骤S7023,分别根据所述延迟后的时钟信号的采样边沿与所述多个延迟后的输入数据的时钟沿之间的关系来提供多个触发信号。例如,可以根据延迟后的时钟信号clk_n-1_d的采样边沿分别与延迟输入数据data_d1,data_d2,…,data_dN的时钟沿之间的关系产生触发信号a1,a2,…,aN。例如,在N=4的情况下,触发信号a1、a2和a3可以按照以上参考图5A至图5C描述的方式形成控制逻辑。
在步骤S7024,根据所述多个触发信号来产生控制信号。控制信号可以采用各种形式,例如四位逻辑信号b<3:0>形式。例如可以如下设置控制信号:(a1,a2,a3)=000时,b<3:0>=0001;(a1,a2,a3)=100时,b<3:0>=0010;(a1,a2,a3)=110时,b<3:0>=0100;(a1,a2,a3)=111时,b<3:0>=1000。
在步骤S7025,根据控制信号选择所述多个延迟后的输入数据之一。例如,如参考图5A至5C描述的,可以在(a1,a2,a3)=000时选择第一路延迟数据data_d1,在(a1,a2,a3)=100时选择第二路延迟数据data_d2,在(a1,a2,a3)=110时选择第三路延迟数据data_d3,在(a1,a2,a3)=111时选择第四路延迟数据data_d4。
根据本公开的实施例,通过根据时钟信号之一的采样边沿与输入数据中的时钟沿之间的前后关系来对输入数据进行延迟,可根据采样时钟靠前或靠后来适应性地对数据延时进行相应的增减,以此保证在数据到来时能完成正确采样,消除不同PVT条件下数据与采样时钟的延时不匹配,提高采样准确度,节约了成本。而且,本公开的实施例的数据延迟线路和判断逻辑可以根据需要任意选择,在使用时具备较高的灵活性。
以上所述仅为本公开的优选实施例,并不用于限制本公开,对于本领域技术人员而言,本公开可以有各种改动和变化。凡在本公开的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本公开的保护范围之内。

Claims (11)

1.一种时钟数据恢复装置,其特征在于,包括:
时钟发生装置,用于接收包含时钟信息的输入数据,基于所述输入数据产生时钟信号;
延迟调整装置,用于根据时钟信号之一的采样边沿与输入数据中的时钟沿之间的关系来对输入数据进行延迟,使得所述时钟信号之一的采样边沿落入输入数据的时钟采样范围内;以及
采样装置,用于根据所述时钟信号对延迟后的输入数据进行数据恢复,得到输出数据。
2.根据权利要求1所述的时钟数据恢复装置,其特征在于,所述延迟调整装置包括:
数据延迟模块,用于对输入数据进行不同的延迟以产生多个延迟后的输入数据,并在控制信号的控制下选择所述多个延迟后的输入数据之一提供给采样装置;以及
选择控制模块,用于根据所述时钟信号之一的采样边沿与所述多个延迟后的输入数据中的时钟沿之间的关系来产生控制信号。
3.根据权利要求2所述的时钟数据恢复装置,其特征在于,所述数据延迟模块包括:
多个数据延迟器,分别用于对输入数据进行不同的延迟以产生多个延迟后的输入数据;以及
选择器,用于在控制信号的控制下选择所述多个延迟后的输入数据之一提供给采样装置。
4.根据权利要求3所述的时钟数据恢复装置,其特征在于,所述选择控制模块包括:
时钟延迟器,用于对时钟信号中与输入数据的时钟沿相邻的时钟信号进行延迟,以得到延迟后的时钟信号;
触发单元,用于分别根据所述延迟后的时钟信号的采样边沿与所述多个延迟后的输入数据的时钟沿之间的关系来提供多个触发信号;以及
逻辑判断单元,用于根据所述多个触发信号来产生控制信号。
5.根据权利要求4所述的时钟数据恢复装置,其特征在于,
所述多个数据延迟器包括第一数据延迟器,第二数据延迟器,…,第N数据延迟器,分别用于将输入数据延迟delay1,delay1+ΔT,delay1+2ΔT,delay1+3ΔT,…,delay1+(N-1)ΔT,其中N为大于1的整数,delay1表示第一默认延迟时间,ΔT表示单位延迟时间;并且
所述触发单元包括:
N-2个单位延迟器,分别用于将延迟了delay1的输入数据再延迟ΔT,2ΔT,…,(N-2)ΔT;
第一触发器,第二触发器,…,第N-1触发器,其中第一触发器的第一输入端连接到第一数据延迟器的输出端,第二至第N-1触发器的第一输入端分别连接到N-2个单位延迟器的输出端,第一至第N-1触发器的第二输出端均连接到时钟延迟器的输出端,并且第一至N-1触发器的输出端分别提供第一触发信号、第二触发信号、……第N-1触发信号。
6.根据权利要求4所述的时钟数据恢复装置,其特征在于,
所述多个数据延迟器包括第一数据延迟器,第二数据延迟器,…,第N数据延迟器,分别用于将输入数据延迟delay1,delay1+ΔT,delay1+2ΔT,delay1+3ΔT,…,delay1+(N-1)ΔT,其中N为大于1的整数,delay1表示第一默认延迟时间,ΔT表示单位延迟时间;并且
所述触发单元包括第一触发器,第二触发器,…,第N-1触发器,第一至N-1触发器的第一输入端分别连接到第一至第N-1数据延迟器的输出端,第一至N-1触发器的第二输入端连接到时钟延迟器的输出端,第一至N-1触发器的输出端分别提供第一触发信号、第二触发信号……第N-1触发信号。
7.根据权利要求4所述的时钟数据恢复装置,其特征在于,
所述时钟信号包括等间隔相位的第一时钟信号、第二时钟信号……第n时钟信号,其中n为大于1的整数;并且
所述时钟延迟器用于将第n-1时钟信号延迟Td,其中Td表示第二默认延迟时间。
8.一种时钟数据恢复方法,包括:
接收包含时钟信息的输入数据,并基于所述输入数据产生时钟信号;
根据时钟信号之一的采样边沿与输入数据中的时钟沿之间的关系来对输入数据进行延迟,使得所述时钟信号之一的采样边沿落入输入数据的时钟采样范围内;以及
根据所述时钟信号对延迟后的输入数据进行数据恢复,得到输出数据。
9.根据权利要求8所述的时钟数据恢复方法,其特征在于,所述根据时钟信号之一的采样边沿与输入数据中的时钟沿之间的关系来对输入数据进行延迟包括:
分别对输入数据进行不同的延迟以产生多个延迟后的输入数据;
对时钟信号中与输入数据的时钟沿相邻的时钟信号进行延迟,以得到延迟后的时钟信号,分别根据所述延迟后的时钟信号的采样边沿与所述多个延迟后的输入数据的时钟沿之间的关系来提供多个触发信号,并根据所述多个触发信号来产生控制信号;以及
根据控制信号选择所述多个延迟后的输入数据之一。
10.根据权利要求9所述的时钟数据恢复方法,其特征在于,
所述分别对输入数据进行不同的延迟以产生多个延迟后的输入数据包括:分别将输入数据延迟delay1,delay1+ΔT,delay1+2ΔT,delay1+3ΔT,…,delay1+(N-1)ΔT,其中N为大于1的整数,delay1表示第一默认延迟时间,ΔT表示单位延迟时间;并且
所述分别根据所述延迟后的时钟信号的采样边沿与所述多个延迟后的输入数据的时钟沿之间的关系来提供多个触发信号包括:分别根据所述延迟后的时钟信号的采样边沿与延迟了delay1,delay1+ΔT,delay1+2ΔT,delay1+3ΔT,…,delay1+(N-2)ΔT的输入数据的时钟沿之间的关系来产生N-1个触发信号。
11.根据权利要求9所述的时钟数据恢复方法,其特征在于,
所述时钟信号包括等间隔相位的第一时钟信号、第二时钟信号、……第n时钟信号,其中n为大于1的整数;并且
所述对时钟信号中与输入数据的时钟沿相邻的时钟信号进行延迟包括:将第n-1时钟信号延迟Td,其中Td表示第二默认延迟时间。
CN201710628971.4A 2017-07-28 2017-07-28 一种时钟数据恢复装置和方法 Active CN107395198B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710628971.4A CN107395198B (zh) 2017-07-28 2017-07-28 一种时钟数据恢复装置和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710628971.4A CN107395198B (zh) 2017-07-28 2017-07-28 一种时钟数据恢复装置和方法

Publications (2)

Publication Number Publication Date
CN107395198A true CN107395198A (zh) 2017-11-24
CN107395198B CN107395198B (zh) 2023-10-13

Family

ID=60342074

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710628971.4A Active CN107395198B (zh) 2017-07-28 2017-07-28 一种时钟数据恢复装置和方法

Country Status (1)

Country Link
CN (1) CN107395198B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112148654A (zh) * 2019-06-27 2020-12-29 凌阳科技股份有限公司 调整时钟信号的时钟沿的方法及电路
CN112702634A (zh) * 2019-10-23 2021-04-23 西安诺瓦星云科技股份有限公司 图像显示方法、装置和系统以及显示屏控制器
CN113054995A (zh) * 2021-03-29 2021-06-29 南方电网数字电网研究院有限公司 时钟数据恢复方法及装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005086789A (ja) * 2003-09-11 2005-03-31 Ricoh Co Ltd クロックデータリカバリ回路
CN101136739A (zh) * 2006-08-31 2008-03-05 澜起科技(上海)有限公司 时钟和数据恢复
JP2014027333A (ja) * 2012-07-24 2014-02-06 Tokyo Institute Of Technology データ回復装置、信号処理装置、データ回復方法、信号処理方法、プログラムおよび記録媒体
CN103973299A (zh) * 2013-01-29 2014-08-06 奇景光电股份有限公司 数据及时钟恢复装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005086789A (ja) * 2003-09-11 2005-03-31 Ricoh Co Ltd クロックデータリカバリ回路
CN101136739A (zh) * 2006-08-31 2008-03-05 澜起科技(上海)有限公司 时钟和数据恢复
JP2014027333A (ja) * 2012-07-24 2014-02-06 Tokyo Institute Of Technology データ回復装置、信号処理装置、データ回復方法、信号処理方法、プログラムおよび記録媒体
CN103973299A (zh) * 2013-01-29 2014-08-06 奇景光电股份有限公司 数据及时钟恢复装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112148654A (zh) * 2019-06-27 2020-12-29 凌阳科技股份有限公司 调整时钟信号的时钟沿的方法及电路
CN112702634A (zh) * 2019-10-23 2021-04-23 西安诺瓦星云科技股份有限公司 图像显示方法、装置和系统以及显示屏控制器
CN112702634B (zh) * 2019-10-23 2023-10-20 西安诺瓦星云科技股份有限公司 图像显示方法、装置和系统以及显示屏控制器
CN113054995A (zh) * 2021-03-29 2021-06-29 南方电网数字电网研究院有限公司 时钟数据恢复方法及装置

Also Published As

Publication number Publication date
CN107395198B (zh) 2023-10-13

Similar Documents

Publication Publication Date Title
US9906335B2 (en) Receiver clock test circuitry and related methods and apparatuses
US7849370B2 (en) Jitter producing circuitry and methods
TWI723006B (zh) 使用經校準、單一時脈來源同步串列器-解串列器協定之高速資料傳輸
CN206993091U (zh) 一种时钟数据恢复装置
CN107395198A (zh) 一种时钟数据恢复装置和方法
US7573957B2 (en) Strobe technique for recovering a clock in a digital signal
CN109217951B (zh) 一种基于fpga的传输延时测试方法及装置
US20070224958A1 (en) Receiver circuit and receiver circuit testing method
US7721134B2 (en) Method for on-chip diagnostic testing and checking of receiver margins
CN103577373A (zh) 用于在串行数据信号中对准和减少歪斜的技术
KR20080047403A (ko) 디지털 신호에서 클록을 회복하기 위한 스트로브 기술
CN103703508A (zh) 在没有高速位时钟情况下的高速数据测试
US6891410B2 (en) Method and apparatus for determining a processing speed of an integrated circuit
CN114280454A (zh) 芯片测试方法、装置、芯片测试机及存储介质
US20110309869A1 (en) Duty cycle correction in a delay-locked loop
CN107068192A (zh) 用于存储器的时序测量的本地时钟信号产生电路
US8689159B1 (en) Redundancy for on-chip interconnect
US9490817B1 (en) Method and apparatus for gals system
Kubíček et al. Blind oversampling data recovery with low hardware complexity
US10771048B2 (en) Measurement of the duration of a pulse
US20220209759A1 (en) Clock sweeping system
US6172544B1 (en) Timing signal generation circuit for semiconductor test system
EP1646882A1 (en) Integrated circuit with bit error test capability
CN105845179A (zh) 存储器的数据建立时间的测量电路和测量方法
CN103248343A (zh) 用于校正时钟占空比的边沿选择技术

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant