CN107251430A - 三输入比较器 - Google Patents

三输入比较器 Download PDF

Info

Publication number
CN107251430A
CN107251430A CN201680011053.0A CN201680011053A CN107251430A CN 107251430 A CN107251430 A CN 107251430A CN 201680011053 A CN201680011053 A CN 201680011053A CN 107251430 A CN107251430 A CN 107251430A
Authority
CN
China
Prior art keywords
input
voltage
output
selection signal
polarity selection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201680011053.0A
Other languages
English (en)
Other versions
CN107251430B (zh
Inventor
雅各布斯·艾伯塔斯·范伊登
Y·元勇斯戈尔
凯斯·E·克堤斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Microchip Technology Inc
Original Assignee
Microchip Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Microchip Technology Inc filed Critical Microchip Technology Inc
Publication of CN107251430A publication Critical patent/CN107251430A/zh
Application granted granted Critical
Publication of CN107251430B publication Critical patent/CN107251430B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/21EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • H03K5/2472Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
    • H03K5/2481Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors with at least one differential stage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Analogue/Digital Conversion (AREA)
  • Dc-Dc Converters (AREA)
  • Electronic Switches (AREA)
  • Amplifiers (AREA)

Abstract

一种三输入电压比较器提供切换模式电力供应器中的脉冲宽度调制PWM输出的终止。当来自切换晶体管的感测电流超过限制电流参考及误差电流参考中的任一者或两者时,PWM信号的切断发生。所述三输入电压比较器替换通常所使用的两输入电压比较器,且还排除必须将电压箝位电路提供于所述切换模式电力供应器中的电压误差放大器的输出上的必要。所述三输入电压比较器还可包括可选择极性控制以用于将其更多功能集成到切换模式电力供应器设计中。

Description

三输入比较器
相关专利申请案
此申请案主张2015年3月6日由康巴斯·凡·埃登(Cobus van Eeden)、勇远永荣(Yong Yuenyongsgool)及柯蒂斯(Keith Curtis)申请且标题为“三输入比较器(ThreeInput Comparator)”的共同拥有的第62/129,435号美国临时专利申请案的优先权,所述美国临时专利申请案特此出于所有目的以引用方式并入本文中。
技术领域
本发明涉及切换模式电力供应器,且特定来说,涉及用于切换模式电力供应器中的比较器。
背景技术
切换模式电力供应器可具有除输出电压控制之外的电流控制模式。电流控制模式可用于防止电力供应器的过度负载,且还防止电力电感器的饱和。然而,为将这些电流保护特征提供于切换模式电力供应器中,可能需要切换模式电力供应器的控制器外部的组件,且还可能在使用外部固定电压箝位时给所述控制器内的运算放大器的输出增加负担。
发明内容
因此,需要切换模式电力供应器中的电流控制特征,所述电流控制特征可提供于控制器内且不给其电路操作增加负担。
根据实施例,一种三输入电压比较器可包括:第一输入;第二输入;第三输入;及输出,其可处于第一逻辑电平或第二逻辑电平,其中:当所述第一输入上的电压可小于所述第二输入及所述第三输入上的电压时,所述输出可处于第一逻辑电平;当所述第一输入上的电压可大于所述第二输入上的电压且小于所述第三输入上的电压时,所述输出可处于所述第二逻辑电平;当所述第一输入上的电压可大于所述第二输入及所述第三输入上的电压时,所述输出可处于所述第二逻辑电平;且当所述第一输入上的电压可小于所述第二输入上的电压且大于所述第三输入上的电压时,所述输出可处于所述第二逻辑电平。
根据另一实施例,所述第一逻辑电平可为高逻辑电平,且所述第二逻辑电平可为低逻辑电平。根据另一实施例,其中所述第一逻辑电平可为低逻辑电平,且所述第二逻辑电平可为高逻辑电平。根据另一实施例,所述第一输入及所述第三输入可为非反相输入,且所述第二输入可为反相输入。
根据另一实施例,一种具有输出极性控制的三输入电压比较器可包括:第一电压比较器,其具有第一输入、第二输入及第一输出;第二电压比较器,其具有第三输入及与所述第一电压比较器共用的所述第二输入以及第二输出;第一异或门,其具有耦合到所述第一电压比较器的所述输出的第一输入及耦合到第一极性选择信号的第二输入;第二异或门,其具有耦合到所述第二电压比较器的所述输出的第一输入及耦合到第二极性选择信号的第二输入;与门,其具有耦合到所述第一异或门的输出的第一输入及耦合到所述第二异或门的输出的第二输入;及第三异或门,其具有耦合到所述与门的输出的第一输入、耦合到第三极性选择信号的第二输入及第三输出。
根据另一实施例,所述第一输入及所述第三输入可为非反相输入,且所述第二输入可为反相输入。根据另一实施例,当所述第二输入上的电压可大于所述电压比较器的所述第一输入及所述第三输入上的电压时,则当所述第一极性选择信号、所述第二极性选择信号及所述第三极性选择信号可处于逻辑低时,所述第三异或门的所述第三输出可处于所述逻辑低。根据另一实施例,当所述第二输入上的电压可大于所述电压比较器的所述第一输入上的电压且小于所述电压比较器的所述第三输入上的电压时,则当所述第一极性选择信号、所述第二极性选择信号及所述第三极性选择信号处于逻辑低时,所述第三异或门的所述第三输出可处于所述逻辑低。根据另一实施例,当所述第二输入上的电压可小于所述电压比较器的所述第一输入上的电压且大于所述电压比较器的所述第三输入上的电压时,则当所述第一极性选择信号、所述第二极性选择信号及所述第三极性选择信号可处于逻辑低时,所述第三异或门的所述第三输出可处于所述逻辑低。根据另一实施例,当所述第二输入上的电压可小于所述电压比较器的所述第一输入及所述第三输入上的电压时,则当所述第一极性选择信号、所述第二极性选择信号及所述第三极性选择信号可处于逻辑低时,所述第三异或门的所述第三输出可处于逻辑高。根据另一实施例,当所述第二输入上的电压可大于所述电压比较器的所述第一输入及所述第三输入上的电压时,则当所述第一极性选择信号可处于逻辑低且所述第二极性选择信号及所述第三极性选择信号可处于逻辑高时,所述第三异或门的所述第三输出可处于所述逻辑高。根据另一实施例,当所述第二输入上的电压可大于所述电压比较器的所述第一输入上的电压且小于所述电压比较器的所述第三输入上的电压时,则当所述第一极性选择信号可处于逻辑低且所述第二极性选择信号及所述第三极性选择信号可处于逻辑高时,所述第三异或门的所述第三输出可处于所述逻辑高。
根据另一实施例,当所述第二输入上的电压可小于所述电压比较器的所述第一输入上的电压且大于所述电压比较器的所述第三输入上的电压时,则当所述第一极性选择信号可处于逻辑低且所述第二极性选择信号及所述第三极性选择信号可处于逻辑高时,所述第三异或门的所述第三输出可处于所述逻辑低。根据另一实施例,当所述第二输入上的电压可小于所述电压比较器的所述第一输入及所述第三输入上的电压时,则当所述第一极性选择信号可处于逻辑低且所述第二极性选择信号及所述第三极性选择信号可处于逻辑高时,所述第三异或门的所述第三输出可处于所述逻辑高。根据另一实施例,在所述第二输入上的电压可大于所述电压比较器的所述第一输入及所述第三输入上的电压时,则当所述第一极性选择信号可处于逻辑高、所述第二极性选择信号可处于逻辑低且所述第三极性选择信号可处于所述逻辑高时,所述第三异或门的所述第三输出可处于所述逻辑高。根据另一实施例,当所述第二输入上的电压可大于所述电压比较器的所述第一输入上的电压且小于所述电压比较器的所述第三输入时,则当所述第一极性选择信号可处于逻辑高、所述第二极性选择信号可处于逻辑低且所述第三极性选择信号可处于所述逻辑高时,所述第三异或门的所述第三输出可处于所述逻辑低。根据另一实施例,在所述第二输入上的电压可小于所述电压比较器上的所述第一输入上的电压且大于所述电压比较器的所述第三输入时,则当所述第一极性选择信号可处于逻辑高、所述第二极性选择信号可处于逻辑低且所述第三极性选择信号可处于所述逻辑高时,所述第三异或门的所述第三输出可处于所述逻辑高。根据另一实施例,当所述第二输入上的电压可小于所述电压比较器的所述第一输入及所述第三输入上的电压时,则当所述第一极性选择信号可处于逻辑高、所述第二极性选择信号可处于逻辑低且所述第三极性选择信号可处于所述逻辑高时,所述第三异或门的所述第三输出可处于所述逻辑高。
根据另一实施例,一种切换模式电力供应器可包括产生耦合到三输入电压比较器的输出信号的误差放大器,其中所述三输入电压比较器可比较所述误差放大器的所述输出信号与两个额外参考输入信号,且可取决于其比较结果而产生第一逻辑电平或第二逻辑电平的输出。
根据另一实施例,互补输出产生器(COG)可具有耦合到所述三输入电压比较器的所述输出的输入,其中当所述三输入电压比较器的所述输出可处于第一逻辑电平时,来自所述COG的脉冲宽度调制(PWM)信号可启用,且当所述三输入电压比较器的所述输出可处于第二逻辑电平时,来自所述COG的脉冲宽度调制(PWM)信号终止。根据另一实施例,所述两个额外参考信号可为电流误差信号及电流限制信号。根据另一实施例,所述三输入电压比较器、误差放大器及COG可提供于还可用作所述切换模式电力供应器中的PWM产生器的微控制器中。
附图说明
通过参考结合附图的以下描述可获得对本发明的更完整理解,其中:
图1说明具有输出箝位以通过使用齐纳二极管而防止电力电感器电流饱和的典型现有技术切换模式电力供应器的示意性框图;
图2说明用于确定窗中信号电压振幅及窗外信号电压振幅的现有技术窗比较器的示意性框图;
图3说明根据本发明的特定实例实施例的一个三输入电压比较器的示意性框图;
图4说明根据本发明的另一特定实例实施例的具有极性控制的一个三输入电压比较器的示意性框图;
图5说明图4中所展示的三输入电压比较器电路的输入组合及所得输出的表;及
图6说明根据本发明的特定实例实施例的并入有图4中所展示的三输入电压比较器电路的切换模式电力供应器的示意性框图。
虽然本发明易受各种修改及替代形式的影响,但本发明的特定实例实施例已在图式中展示且在本文详细描述。然而,应理解,本文中对特定实例实施例的描述不希望将本发明限制于本文所揭示的特定形式。
具体实施方式
常规模拟切换模式电力供应控制器具有电流控制模式。此装置是(例如,但不限于)高速微控制器可调适脉冲宽度调制器,型号MCP 1630,其由本申请案(可于www.microchip.com处获得其信息且借此出于所有目的以引用方式并入本文中)的受让人制造。具有集成比较器及可配置逻辑的微控制器可用于设计具有最少外部组件的切换模式电力供应器。通常,固定电压箝位可用于本技术控制器电路中的电压控制回路运算放大器的输出处。
然而,需要通过能够消除运算放大器的输出处的固定电压箝位而不给控制器中的运算放大器的输出增加负担的电流控制模式特征。根据各种实施例,电路可经提供以通过使用到控制器中的电流回路比较器的第三输入来限制切换模式电力供应器的最大电感器电流。因此,切换模式电力供应器可具备具有硬电流限制的比较器。
本文中所呈现的特定实例实施例提供以下优点:三输入比较器比使用第二单独电压比较器便宜。根据本发明及本文中所主张的教示,三输入电压比较器可提供单个偏压网络及反相多路复用器(其不必使用微控制器的可配置逻辑单元(CLC)块);提供较小特殊功能寄存器(SFR)占用面积,且可用于产生窗及电力供应比较器,其允许固定电流限制且还允许可编程电流限制。
现参考图式,示意性地说明特定实例实施例的细节。将由相同数字表示图式中的相同元件,且将由具有不同小写字母后缀的相同数字表示类似元件。
参考图1,其描绘具有输出箝位以通过使用齐纳二极管而防止电力电感器电流饱和的典型现有技术切换模式电力供应器的示意性框图。此现有技术切换模式电力供应器(整体上由数字100表示)可包括固定电压参考(FVR)102、数/模转换器(DAC)104、运算放大器(OpAmp)106、反馈补偿(FB Comp)网络108、OpAmp 106的输出上的齐纳箝位二极管110、峰值电流模式控制(PCMC)斜率补偿网络112、电压比较器114、定时器116、互补输出产生器(COG)118、高侧电力开关(P沟道MOSFET)120、低侧电力开关(N沟道MOSFET)122、电流测量传感器(例如,电阻器)124、电力电感器126及滤波器电容器128。此类型的切换模式电力供应器的操作已为熟悉切换模式电力供应器设计的技术者所熟知。
来自DAC 104的参考电压耦合到OpAmp 106的非反相输入,且滤波器电容器128上的电压耦合到FB Comp网络108,FB Comp网络108进一步耦合到OpAmp 106的反相输入。OpAmp 106用作电压误差放大器。OpAmp 106的输出由齐纳二极管110箝位以硬限制其输出以防止电力电感器126的电流饱和(当OpAmp 106电路于高电压轨处饱和时这可引起脉冲宽度调制(PWM)失控)。当齐纳二极管110箝制来自OpAmp 106的输出电压时,所述齐纳二极管将自所述OpAmp 106汲取最大电流,因此使用不必要电力且将应变放于OpAmp 106电路晶体管上。下文揭示在无使用齐纳二极管箝位的固有缺点的情况下防止电力电感器126的电流饱和的更好的方式。
参考图2,其描绘用于确定窗中及窗外信号电压振幅的现有技术窗比较器的示意性框图。在电力供应器应用中,齐纳箝位二极管汲取OpAmp 106的输出上的最大电流,如上文所揭示。窗比较器需要两个单独且独立比较器246及248以及微控制器的可配置逻辑单元(CLC)模块(例如,门250或253)。此外,需要分压器电阻器240、242及244提供多个参考电压以由比较器246及248使用。本文中需要且揭示低电力、较不复杂且更廉价解决方案。
参考图3,其描绘根据本发明的特定实例实施例的三输入电压比较器的示意性框图。出于论述目的,示意性地表示两个比较器352a及352b以及与逻辑门354(图3(a))。当电流感测(ISense)输入超过误差电流(IError)或限制电流(ILimit)时,与门354的输出前进到逻辑低,如同三输入比较器352的输出前进到逻辑低(图3(b))。这提供正常电流控制操作,同时还提供硬电流限制。在实际实施方案中,两个比较器352a及352b将组合成具有一个输出及三个模拟输入电压比较电路的单个比较器352电路,因此消除对逻辑门354的需要。
三输入比较器352的用途是双重的:1)电流感测输入(ISense)与误差电流(IError)参考相比较,且当电流感测(ISense)超过误差电流(IError)值时,比较器352的输出前进到逻辑低,借此终止来自PWM产生器的PWM脉冲;及2)如果误差电流(IError)信号归因于误差放大器OpAmp 106中的饱和条件而锁定为高,那么当电流感测(ISense)信号超过限制电流(ILimit)参考值时,比较器352输出将仍为低。
下表包括图3中所展示的三输入比较器352的逻辑表,其中限制限流(ILimit)及误差电流(IError)比较能力如下:
现参考图4,其描绘根据本发明的另一特定实例实施例的具有极性控制的三输入电压比较器的示意性框图。具有极性控制的三输入电压比较器(整体上由数字400表示)可包括第一电压比较器462a、第二电压比较器462b、第一异或(XOR)门464、第二XOR门466、与门468及第三XOR门464。预期且在本发明的范围内,模拟及数字半导体集成电路设计领域且受益于本发明的一般技术人员可设计具有大体上相同结果的其它逻辑电路及替代逻辑电路。
第一比较器462a及第二比较器462b是“连体(Siamese Twin)”比较器,其中其具有单独输出电路,其各自具有一个独立输入电路及第二共用输入电路。输出驱动需求可为最小的,仅足以驱动XOR门输入。根据各种实施例,三输入电压比较器400还可包含以下特征:1)输出极性控制;2)输出电压电平改变中断(interrupt on change);及3)输出到COG 118自动切断逻辑的连接。电压电平改变中断是微控制器上的共同特征。其是指数字输入/输出(I/O)端口。一般来说,微控制器可经配置使得可能输入端口中的一或两者用作中断输入(需要逻辑低或到逻辑低的转变以产生中断且不能将所述端口用于任何其它事物)。这是产生中断的老式方法。此外,I/O端口的大多数可经配置以进一步提供除其输入功能性之外的“电压电平改变中断”功能,其不同于上文中断输入功能。当此激活时,在已经配置有此功能的输入中的任何者上的从逻辑低到逻辑高(或反之亦然)的任何信号转变将触发中断。
图4中所展示的三输入电压比较器400提供共用偏压、消除对一个多路复用器的需求、具有共用控制且提供当设计切换模式电力供应器时允许多个逻辑解决方案的极性控制。当ISense输入小于ILimit及IError输入时,输出可处于逻辑高。图5中展示三输入电压比较器400的输入、输出及极性组合的更复杂且更详细表。
参考图6,其描绘根据本发明的特定实例实施例的并入有图4中所展示的三输入电压比较器电路的切换模式电力供应器的示意性框图。切换模式电力供应器(整体上由数字600表示)可包括微控制器602,所述微控制器可包括:用于将固定电压参考提供到运算放大器(OpAmp)106的第一数/模转换器(DAC)104、反馈补偿(FB Comp)网络108、斜率补偿网络112、定时器116、互补输出产生器(COG)118、三输入电压比较器400、第二DAC 684及数字处理器与存储器680。微控制器602可进一步耦合到高侧电力开关(P沟道MOSFET)120、低侧电力开关(N沟道MOSFET)122、电流测量传感器(例如,电阻器)124、电力电感器126及滤波器电容器128。
在电流模式连续电流电力供应器设计中,PWM脉冲由时基电路116起始。当PWM脉冲处于作用中时,比较电感器126中的电流与误差放大器/回路滤波器106/108/112的输出。当增大的电感器126电流高于放大器/滤波器106/108/112的输出时,PWM脉冲终止。使用三输入比较器400,第三输入由可编程DAC 684驱动。当输入电流大于DAC684的输出时,则PWM脉冲也终止。此次级功能用作电流限制,因此即使OpAmp/滤波器106/108要求更多电流,到比较器400的第三输入也将电流限制于固定最大值,从而提供过电流保护(电流限制)保障。
来自第一DAC 104的参考电压耦合到OpAmp 106的非反相输入,且滤波器电容器128上的电压耦合到FB Comp网络108,FB Comp网络108进一步耦合到OpAmp 106的反相输入。OpAmp 106用作电压误差放大器。OpAmp 106的输出耦合到斜率补偿网络112,斜率补偿网络112产生耦合到三输入电压比较器400的参考A输入的限制电流(ILimit)信号。第二DAC684将误差电流(IError)信号提供到三输入电压比较器400的参考B输入。来自电流测量传感器124的感测电流(ISense)信号耦合到三输入电压比较器400的输入。电压比较器400的输出耦合到COG 118。定时器116控制来自COG 118的脉冲宽度调制(PWM)周期且来自三输入电压比较器400的输出控制PWM工作循环。每当感测电流(ISense)信号高于限制电流(ILimit)信号及/或误差电流(IError)信号时,来自COG 118的PWM输出将终止。
数字处理器680可将数字值提供到第一DAC 104及第二DAC 684的输入。数字处理器680还可将极性配置信息提供到电压比较器400的三个极性输入Pol.A、Pol.B及Pol.。此极性配置信息可存储于数字处理器680的存储器中。中断信号可由电压比较器400产生且耦合到数字处理器,及/或所述中断信号可在逻辑状态的改变发生于微控制器680的输入处时产生。

Claims (22)

1.一种三输入电压比较器,其包括:
第一输入;
第二输入;
第三输入;及
输出,其处于第一逻辑电平或第二逻辑电平,其中:
当所述第一输入上的电压小于所述第二输入及所述第三输入上的电压时,所述输出处于所述第一逻辑电平;
当所述第一输入上的电压大于所述第二输入上的电压且小于所述第三输入上的电压时,所述输出处于所述第二逻辑电平;
当所述第一输入上的电压大于所述第二输入及所述第三输入上的电压时,所述输出处于所述第二逻辑电平;且
当所述第一输入上的电压小于所述第二输入上的电压且大于所述第三输入上的电压时,所述输出处于所述第二逻辑电平。
2.根据权利要求1所述的三输入电压比较器,其中所述第一逻辑电平是高逻辑电平,且所述第二逻辑电平是低逻辑电平。
3.根据权利要求1所述的三输入电压比较器,其中所述第一逻辑电平是低逻辑电平,且所述第二逻辑电平是高逻辑电平。
4.根据前述权利要求中任一权利要求所述的三输入电压比较器,其中所述第一输入及所述第三输入是非反相输入,且所述第二输入是反相输入。
5.一种具有输出极性控制的三输入电压比较器,其包括:
第一电压比较器,其具有第一输入、第二输入及第一输出;
第二电压比较器,其具有第三输入及与所述第一电压比较器共用的所述第二输入、以及第二输出;
第一异或门,其具有耦合到所述第一电压比较器的所述输出的第一输入及耦合到第一极性选择信号的第二输入;
第二异或门,其具有耦合到所述第二电压比较器的所述输出的第一输入及耦合到第二极性选择信号的第二输入;
与门,其具有耦合到所述第一异或门的输出的第一输入及耦合到所述第二异或门的输出的第二输入;及
第三异或门,其具有耦合到所述与门的输出的第一输入、耦合到第三极性选择信号的第二输入及第三输出。
6.根据权利要求5所述的三输入电压比较器,其中所述第一输入及所述第三输入是非反相输入,且所述第二输入是反相输入。
7.根据权利要求5或权利要求6所述的三输入电压比较器,其中当所述第二输入上的电压大于所述电压比较器的所述第一输入及所述第三输入上的电压时,则当所述第一极性选择信号、所述第二极性选择信号及所述第三极性选择信号处于逻辑低时,所述第三异或门的所述第三输出处于所述逻辑低。
8.根据权利要求5或权利要求6所述的三输入电压比较器,其中当所述第二输入上的电压大于所述电压比较器的所述第一输入上的电压且小于所述电压比较器的所述第三输入上的电压时,则当所述第一极性选择信号、所述第二极性选择信号及所述第三极性选择信号处于逻辑低时,所述第三异或门的所述第三输出处于所述逻辑低。
9.根据权利要求5或权利要求6所述的三输入电压比较器,其中当所述第二输入上的电压小于所述电压比较器的所述第一输入上的电压且大于所述电压比较器的所述第三输入上的电压时,则当所述第一极性选择信号、所述第二极性选择信号及所述第三极性选择信号处于逻辑低时,所述第三异或门的所述第三输出处于所述逻辑低。
10.根据权利要求5或权利要求6所述的三输入电压比较器,其中当所述第二输入上的电压小于所述电压比较器的所述第一输入及所述第三输入上的电压时,则当所述第一极性选择信号、所述第二极性选择信号及所述第三极性选择信号处于逻辑低时,所述第三异或门的所述第三输出处于逻辑高。
11.根据权利要求5或权利要求6所述的三输入电压比较器,其中当所述第二输入上的电压大于所述电压比较器的所述第一输入及所述第三输入上的电压时,则当所述第一极性选择信号处于逻辑低且所述第二极性选择信号及所述第三极性选择信号处于逻辑高时,所述第三异或门的所述第三输出处于所述逻辑高。
12.根据权利要求5或权利要求6所述的三输入电压比较器,其中当所述第二输入上的电压大于所述电压比较器的所述第一输入上的所述电压且小于所述电压比较器的所述第三输入上的所述电压时,则当所述第一极性选择信号处于逻辑低且所述第二极性选择信号及所述第三极性选择信号处于逻辑高时,所述第三异或门的所述第三输出处于所述逻辑高。
13.根据权利要求5或权利要求6所述的三输入电压比较器,其中当所述第二输入上的电压小于所述电压比较器的所述第一输入上的所述电压且大于所述电压比较器的所述第三输入上的所述电压时,则当所述第一极性选择信号处于逻辑低且所述第二极性选择信号及所述第三极性选择信号处于逻辑高时,所述第三异或门的所述第三输出处于所述逻辑低。
14.根据权利要求5或权利要求6所述的三输入电压比较器,其中当所述第二输入上的电压小于所述电压比较器的所述第一输入及所述第三输入上的所述电压时,则当所述第一极性选择信号处于逻辑低且所述第二极性选择信号及所述第三极性选择信号处于逻辑高时,所述第三异或门的所述第三输出处于所述逻辑高。
15.根据权利要求5或权利要求6所述的三输入电压比较器,其中当所述第二输入上的电压大于所述电压比较器的所述第一输入及所述第三输入上的所述电压时,则当所述第一极性选择信号处于逻辑高、所述第二极性选择信号处于逻辑低且所述第三极性选择信号处于所述逻辑高时,所述第三异或门的所述第三输出处于所述逻辑高。
16.根据权利要求5或权利要求6所述的三输入电压比较器,其中当所述第二输入上的电压大于所述电压比较器的所述第一输入上的所述电压且小于所述电压比较器的所述第三输入时,则当所述第一极性选择信号处于逻辑高、所述第二极性选择信号处于逻辑低且所述第三极性选择信号处于所述逻辑高时,所述第三异或门的所述第三输出处于所述逻辑低。
17.根据权利要求5或权利要求6所述的三输入电压比较器,其中当所述第二输入上的电压小于所述电压比较器的所述第一输入上的所述电压且大于所述电压比较器的所述第三输入时,则当所述第一极性选择信号处于逻辑高、所述第二极性选择信号处于逻辑低且所述第三极性选择信号处于所述逻辑高时,所述第三异或门的所述第三输出处于所述逻辑高。
18.根据权利要求5或权利要求6所述的三输入电压比较器,其中当所述第二输入上的电压小于所述电压比较器的所述第一输入及所述第三输入上的所述电压时,则当所述第一极性选择信号处于逻辑高、所述第二极性选择信号处于逻辑低且所述第三极性选择信号处于所述逻辑高时,所述第三异或门的所述第三输出处于所述逻辑高。
19.一种切换模式电力供应器,其包括产生耦合到三输入电压比较器的输出信号的误差放大器,其中所述三输入电压比较器比较所述误差放大器的所述输出信号与两个额外参考输入信号,且取决于其比较结果而产生第一逻辑电平或第二逻辑电平的输出。
20.根据权利要求19所述的切换模式电力供应器,其进一步包括具有耦合到所述三输入电压比较器的所述输出的输入的互补输出产生器COG,其中当所述三输入电压比较器的所述输出处于第一逻辑电平时,来自所述COG的脉冲宽度调制PWM信号启用,且当所述三输入电压比较器的所述输出处于第二逻辑电平时,来自所述COG的脉冲宽度调制PWM信号终止。
21.根据权利要求19或权利要求20所述的切换模式电力供应器,其中所述两个额外参考信号是电流误差信号及电流限制信号。
22.根据权利要求20或权利要求21所述的切换模式电力供应器,其中所述三输入电压比较器、所述误差放大器及所述COG提供于也用作所述切换模式电力供应器中的PWM产生器的微控制器中。
CN201680011053.0A 2015-03-06 2016-03-04 三输入比较器 Active CN107251430B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201562129435P 2015-03-06 2015-03-06
US62/129,435 2015-03-06
US15/060,539 US10153757B2 (en) 2015-03-06 2016-03-03 Three input comparator
US15/060,539 2016-03-03
PCT/US2016/020848 WO2016144735A2 (en) 2015-03-06 2016-03-04 Three input comparator

Publications (2)

Publication Number Publication Date
CN107251430A true CN107251430A (zh) 2017-10-13
CN107251430B CN107251430B (zh) 2021-08-24

Family

ID=56850918

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201680011053.0A Active CN107251430B (zh) 2015-03-06 2016-03-04 三输入比较器

Country Status (6)

Country Link
US (1) US10153757B2 (zh)
EP (1) EP3266105B1 (zh)
KR (1) KR20170126882A (zh)
CN (1) CN107251430B (zh)
TW (1) TW201705688A (zh)
WO (1) WO2016144735A2 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111771325A (zh) * 2018-02-16 2020-10-13 微芯片技术股份有限公司 使用单一比较器的欠电压及过电压保护
CN112039593A (zh) * 2020-09-07 2020-12-04 青岛海信宽带多媒体技术有限公司 一种光模块

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10164535B2 (en) * 2016-11-23 2018-12-25 Texas Instruments Incorporated Cycle-by-cycle peak current limiting in current mode buck/boost converters
DE112018000747T5 (de) 2017-02-09 2019-10-17 Microchip Technology Incorporated Schaltung mit schnellem einschwingverhalten
DE102017205127B4 (de) * 2017-03-27 2019-01-24 Dialog Semiconductor (Uk) Limited PWM-gesteuerte Schleife mit Anti-Ansammlungs-Schutz
US10917129B2 (en) * 2017-11-14 2021-02-09 Stmicroelectronics International N.V. Circuit for determining whether an actual transmission was received in a low-voltage differential sensing receiver
TWI662789B (zh) * 2018-11-19 2019-06-11 國家中山科學研究院 Pressure switch filter
KR20210152242A (ko) 2020-06-08 2021-12-15 에스케이하이닉스 주식회사 논리회로
KR20220017318A (ko) 2020-08-04 2022-02-11 에스케이하이닉스 주식회사 반도체장치

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0261451A1 (de) * 1986-09-02 1988-03-30 Siemens Aktiengesellschaft Frequenzverdopplungsschaltung für phasenverschobene, inkrementale Pulse eines Winkelschrittgebers
US4859872A (en) * 1987-03-31 1989-08-22 Mitsubishi Denki Kabushiki Kaisha Synchronizing signal processing circuit
CN1526077A (zh) * 2001-06-01 2004-09-01 �ʼҷ����ֵ������޹�˾ 数字系统及其错误检测方法
CN2800640Y (zh) * 2004-12-01 2006-07-26 崇贸科技股份有限公司 切换式控制装置
CN1832337A (zh) * 2005-03-09 2006-09-13 圆创科技股份有限公司 低失真的三元状态切换式放大器
US20070173216A1 (en) * 2006-01-23 2007-07-26 Blum Gregory A Method and circuit for squelch detection in serial communications
CN101667048A (zh) * 2009-08-04 2010-03-10 上海贝岭股份有限公司 一种带自检功能的基准电路
CN101814832A (zh) * 2010-04-12 2010-08-25 西南交通大学 一种改进的开关电源脉冲序列控制方法及其装置
CN103208980A (zh) * 2012-01-17 2013-07-17 比亚迪股份有限公司 一种窗口电压比较装置
CN103744322A (zh) * 2013-12-13 2014-04-23 青岛歌尔声学科技有限公司 一种控制信号生成电路
CN103916112A (zh) * 2014-04-21 2014-07-09 南京航空航天大学 具有限流功能的交流固态功率控制器控制方法及装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5819026A (ja) 1981-07-24 1983-02-03 Nec Corp パルス幅変調回路
GB2173059A (en) * 1985-03-27 1986-10-01 Philips Electronic Associated Ssb pulse modulator
DE3885750D1 (de) 1988-09-26 1993-12-23 Siemens Ag CMOS-Pulsweitenmodulator.
JP3578839B2 (ja) * 1995-07-18 2004-10-20 三菱電機株式会社 ディジタル受信機
US7298209B1 (en) 2003-11-06 2007-11-20 Marvell World Trade Ltd. Class D amplifier

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0261451A1 (de) * 1986-09-02 1988-03-30 Siemens Aktiengesellschaft Frequenzverdopplungsschaltung für phasenverschobene, inkrementale Pulse eines Winkelschrittgebers
US4859872A (en) * 1987-03-31 1989-08-22 Mitsubishi Denki Kabushiki Kaisha Synchronizing signal processing circuit
CN1526077A (zh) * 2001-06-01 2004-09-01 �ʼҷ����ֵ������޹�˾ 数字系统及其错误检测方法
CN2800640Y (zh) * 2004-12-01 2006-07-26 崇贸科技股份有限公司 切换式控制装置
CN1832337A (zh) * 2005-03-09 2006-09-13 圆创科技股份有限公司 低失真的三元状态切换式放大器
US20070173216A1 (en) * 2006-01-23 2007-07-26 Blum Gregory A Method and circuit for squelch detection in serial communications
CN101667048A (zh) * 2009-08-04 2010-03-10 上海贝岭股份有限公司 一种带自检功能的基准电路
CN101814832A (zh) * 2010-04-12 2010-08-25 西南交通大学 一种改进的开关电源脉冲序列控制方法及其装置
CN103208980A (zh) * 2012-01-17 2013-07-17 比亚迪股份有限公司 一种窗口电压比较装置
CN103744322A (zh) * 2013-12-13 2014-04-23 青岛歌尔声学科技有限公司 一种控制信号生成电路
CN103916112A (zh) * 2014-04-21 2014-07-09 南京航空航天大学 具有限流功能的交流固态功率控制器控制方法及装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111771325A (zh) * 2018-02-16 2020-10-13 微芯片技术股份有限公司 使用单一比较器的欠电压及过电压保护
CN112039593A (zh) * 2020-09-07 2020-12-04 青岛海信宽带多媒体技术有限公司 一种光模块
CN112039593B (zh) * 2020-09-07 2021-11-12 青岛海信宽带多媒体技术有限公司 一种光模块

Also Published As

Publication number Publication date
US10153757B2 (en) 2018-12-11
EP3266105B1 (en) 2019-09-04
EP3266105A2 (en) 2018-01-10
CN107251430B (zh) 2021-08-24
WO2016144735A3 (en) 2016-11-03
US20160261258A1 (en) 2016-09-08
WO2016144735A2 (en) 2016-09-15
KR20170126882A (ko) 2017-11-20
TW201705688A (zh) 2017-02-01

Similar Documents

Publication Publication Date Title
CN107251430A (zh) 三输入比较器
CN108923632B (zh) 一种多电平boost装置
CN109039061B (zh) 一种多电平boost装置
WO2019120295A1 (en) Power supply circuit, series power supply method and computing system thereof
EP2156541B1 (en) Pulse width modulation control of a matrix converter
JP6079407B2 (ja) マルチレベル変換回路
US20130003431A1 (en) Multilevel power converter and methods of manufacturing and operation thereof
CN111937291B (zh) 混合i-t型多电平转换器
WO2019069654A1 (ja) 電力変換装置
US8076918B2 (en) Multi-phase driving circuit with phase adjusting function
US9496788B2 (en) Multi-phase boost converter with phase self-detection and detecting circuit thereof
US20240275304A1 (en) Control for a multi-level inverter
US10097109B1 (en) Three-level voltage bus apparatus and method
US8599580B2 (en) Buck converter
EP2639956A1 (en) Driver circuit and inverter circuit
US20170104409A1 (en) Adaptive bus voltage auto-selection system
JP5533313B2 (ja) レベルシフト回路及びスイッチング電源装置
JP6717380B2 (ja) 半導体モジュール、及び半導体モジュールに使われるスイッチング素子のチップ設計方法
US20160149492A1 (en) Voltage adjusting apparatus
US20150085546A1 (en) Multi-level converter apparatus and methods using clamped node bias
CN102457186A (zh) 电流模式切换式电源供应器及其控制电路与控制方法
JP5471862B2 (ja) レベルシフト回路及びスイッチング電源装置
CN109256939B (zh) 电流选择电路和驱动电路
JP6314823B2 (ja) 開閉用スイッチング素子の駆動回路及び開閉用スイッチング素子の駆動装置
US20230318465A1 (en) Pulse width modulator for a stacked half bridge

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant