CN107153507A - 一种基于NAND Flash的数据读取装置和方法 - Google Patents

一种基于NAND Flash的数据读取装置和方法 Download PDF

Info

Publication number
CN107153507A
CN107153507A CN201610119827.3A CN201610119827A CN107153507A CN 107153507 A CN107153507 A CN 107153507A CN 201610119827 A CN201610119827 A CN 201610119827A CN 107153507 A CN107153507 A CN 107153507A
Authority
CN
China
Prior art keywords
data
reading
status
signal
memory cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610119827.3A
Other languages
English (en)
Inventor
苏志强
刘会娟
钱建琴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
GigaDevice Semiconductor Beijing Inc
Original Assignee
GigaDevice Semiconductor Beijing Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by GigaDevice Semiconductor Beijing Inc filed Critical GigaDevice Semiconductor Beijing Inc
Priority to CN201610119827.3A priority Critical patent/CN107153507A/zh
Publication of CN107153507A publication Critical patent/CN107153507A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • G06F11/1068Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices in sector programmable memories, e.g. flash disk
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Quality & Reliability (AREA)
  • Read Only Memory (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明实施例公开了一种基于NAND Flash的数据读取装置和方法,所述装置包括:存储单元,用于存储数据;错误检测和纠正单元,用于对根据读数据操作指令从所述存储单元读取的数据进行判断和矫正,并根据判断和矫正结果产生读取成功状态信号或读取失败状态信号;智能检测单元,用于根据所述读取失败状态信号发送新的读数据操作指令至所述存储单元,以再次触发数据读取操作;第二数据选择单元,用于根据所述读取成功状态信号,输出所述错误检测和纠正单元发送的所述读取的数据。本发明实施例提供的技术方案,可以提高NAND Flash使用过程中的可靠性,提高数据读取成功率。

Description

一种基于NAND Flash的数据读取装置和方法
技术领域
本发明实施例涉及数据存储技术领域,尤其涉及一种基于NAND Flash的数据读取装置和方法。
背景技术
半导体存储器包括易失性存储器和非易失性存储器。NAND Flash是Flash内存,即闪存的一种,属于非易失性存储设备。
在现有技术中,读取NAND Flash中存储数据的方法如下:当发起某次读取数据命令后,从存储单元读出的数据送入错误检查和纠正(Error Correcting Code,ECC)模块,ECC模块会对读取的数据进行判断。如果读取的数据的错误量超出既定量,ECC模块会对读取的数据进行矫正操作。如果矫正后的数据的错误量依然超出既定量,则输出此次读取数据失败的指示;如果读取的数据的错误量在既定量范围内,则将读取到的数据作为该次读取结果的结果并输出。
上述读取NAND Flash中存储数据的方法不可靠,经常出现读取失败的情况。
发明内容
本发明实施例提供一种基于NAND Flash的数据读取装置和方法,以优化数据读取过程,提高数据读取的成功率。
一方面,本发明实施例提供了一种基于NAND Flash的数据读取装置,包 括:
存储单元,用于存储数据;
错误检测和纠正单元,用于对根据读数据操作指令从所述存储单元读取的数据进行判断和矫正,并根据判断和矫正结果产生读取成功状态信号或读取失败状态信号,发送所述读取失败状态信号至智能检测单元,发送读取成功状态信号和读取的数据至第第一数据选择单元;
智能检测单元,用于根据所述读取失败状态信号发送新的读数据操作指令至所述存储单元,以再次触发数据读取操作;
第一数据选择单元,用于根据所述读取成功状态信号,输出所述错误检测和纠正单元发送的所述读取的数据。
另一方面,本发明实施例还提供了一种基于NAND Flash的数据读取方法,包括:
当接收到读数据操作指令时,使存储单元中的数据处于可读状态;
错误检测和纠正单元读取存储单元中的数据,对所述读取的数据进行判断和矫正,并根据判断和矫正结果产生读取成功状态信号或读取失败状态信号;
智能检测单元根据所述读取失败状态信号发送新的读数据操作指令以再次触发数据读取操作;
第一数据选择单元根据所述读取成功状态信号,输出所述读取的数据。
本发明实施例提供的技术方案,可以根据错误检测和纠正单元发出的读取失败状态信号重新发送新得读数据操作指令至存储单元,以再次触发数据读取操作。由于NAND Flash中的错误位多属据临界错误,在重复读数据后大多数能够正确读出数据,因此可以大大提高NAND Flash使用过程中的可靠性,提 高数据读取的成功率,并且减小主芯片对于数据读取装置的检查次数,降低负载和功耗。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图做一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例一提供的一种基于NAND Flash的数据读取装置的结构示意图;
图2是本发明实施例二提供的一种基于NAND Flash的数据读取装置的结构示意图;
图3是本发明实施例三提供的一种基于NAND Flash的数据读取方法的流程示意图;
图4是本发明实施例四提供的一种基于NAND Flash的数据读取方法的流程示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,以下将参照本发明实施例中的附图,通过实施方式清楚、完整地描述本发明的技术方案,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施 例,都属于本发明保护的范围。
实施例一
图1是本发明实施例一提供的一种基于NAND Flash的数据读取装置的结构示意图。参见图1,图中箭头可表示传输数据或者信号的流向,该装置包括:
存储单元10,用于存储数据;
错误检测和纠正单元20,用于对根据读数据操作指令从所述存储单元10读取的数据进行判断和矫正,并根据判断和矫正结果产生读取成功状态信号或读取失败状态信号,发送所述读取失败状态信号至智能检测单元30,发送读取成功状态信号和读取的数据至第一数据选择单元40;
在读取存储单元10中存储的数据时,先向存储单元10发送读数据操作指令,数据操作指令包括需要读取的数据的,错误检测和纠正单元20即可读取到相应的数据,然后对读取的数据进行判断和矫正。其中,错误检测和纠正单元20具体可为ECC(Error Correcting Code)模块,对读取到的数据进行检测判断和矫正的具体过程为现有技术,可参考相关技术。当错误检测和纠正单元20产生读取失败信号时,说明此次读取的数据不满足条件;当产生读取成功状态信号时,说明此次读取的数据满足相应的条件,可将读取的数据输出。
智能检测单元30,用于根据所述读取失败状态信号发送新的读数据操作指令至所述存储单元10,以再次触发数据读取操作;
当智能检测单元30接收到读取失败状态信号时,可以发送新的读数据操作指令至存储单元10,以再次触发数据读取操作,可以提高数据读取的成功率。
其中,所述智能检测单元30还用于:根据所述读取失败状态信号发送参数调整指令至所述存储单元10,以调整读取所述存储单元10时的数据偏移系数 和温度偏移系数。
当智能检测单元30发送新的读数据操作指令至所述存储单元10,以再次触发数据读取操作时,可以发送参数调整指令至所述存储单元10,以调整读取所述存储单元10时的数据偏移系数和温度偏移系数,提高数据读取的成功率。
第一数据选择单元40,用于根据所述读取成功状态信号,输出所述错误检测和纠正单元20发送的所述读取的数据。
若错误检测和纠正单元20产生读取成功状态信号,说明此次数据读取成功,可以将错误检测和纠正单元20发送的读取的数据作为此次读取的数据进行输出。
本实施例提供的技术方案,可以根据错误检测和纠正单元发出的读取失败状态信号重新发送新得读数据操作指令至存储单元,以再次触发数据读取操作。由于NAND Flash中的错误位多属据临界错误,在重复读数据后大多数能够正确读出数据,因此可以大大提高NAND Flash使用过程中的可靠性,提高数据读取的成功率,并且减小主芯片对于数据读取装置的检查次数,降低负载和功耗。
实施例二
图2是本发明实施例二提供的一种基于NAND Flash的数据读取装置的结构示意图,本实施例是在实施例一的基础上进行了优化。
在本实施例中,所述错误检测和纠正单元20,还用于发送所述读取失败状态信号至第二数据选择单元50;
所述智能检测单元30,具体用于根据接收到的当前读取失败状态信号判断 是否满足预设截止条件,若是,则产生截止控制信号,发送至第一数据选择单元40和第二数据选择单元50,若否,则根据所述读取失败状态信号发送新的读数据操作指令至所述存储单元10,以再次触发数据读取操作;
其中,所述预设截止条件为接收到的读取失败状态信号的次数达到预设次数。
在本实施例的另一种实施例方式中,也可以将预设次数设置至无穷大,即当智能检测单元30接收到当前读取失败状态信号时,发送新的读数据操作指令至所述存储单元10,以再次触发数据读取操作。
所述第二数据选择单元50,用于根据所述截止控制信号输出读取失败状态信号;
所述第一数据选择单元40,还用于根据所述截止控制信号,输出所述错误检测和纠正单元20当前发送的读取的数据。
若智能检测单元30产生截止控制信号,说明经过预设次数的读取,读取的数据仍不满足错误检测和纠正单元20的判断和矫正条件,可以将错误检测和纠正单元20最后一次输出的数据作为最终的读取数据输出,并输出读取失败状态信号。
进一步的,参见图2,所述错误检测和纠正单元20,包括:
数据错误量判断子单元201,用于判断所述读取的数据的错误量是否大于设定阈量;
在数据存储的时候,会保存有存储数据的校验数据,例如奇偶校验数据。在读取存储数据的时候,数据错误量判断子单元201根据校验数据判断读取的数据的错误量是否大于设定阈量。
数据矫正子单元202,用于若所述读取的数据的错误量大于所述设定阈量,对所述读取的数据进行矫正;
第一信号控制子单元203,用于若所述读取的数据的错误量不大于所述设定阈量,产生所述读取成功状态信号;
第二信号控制子单元204,用于若所述矫正后的数据的错误量大于所述设定阈量,产生所述读取失败状态信号;
若所述矫正后的数据的错误量不大于所述设定阈量,产生所述读取成功状态信号;
数据输出子单元205,用于输出所述读取的数据至所述第一数据选择单元40。
本实施例提供的技术方案,智能检测单元根据接收到的当前读取失败状态信号判断数据读取失败的次数是否达到预设次数,再次触发数据读取操作,并将读取失败状态信号和读取的数据输出,方便外部读取数据的程序根据输出的状态信号和数据使用输出的数据,可以提高NAND Flash使用过程中的可靠性,并且减小主芯片对于数据读取装置的检查次数,降低负载和功耗。
实施例三
图3是本发明实施例三提供的一种基于NAND Flash的数据读取方法的流程示意图。该方法适用于需要从NAND Flash存储介质中读取存储的数据的情况,可由配置于上述实施例一或实施例二中的数据读取装置来执行,所述装置可由软件和/或硬件实现。参见图3,本实施例提供的基于NAND Flash的数据读取方法具体包括:
S310、当接收到读数据操作指令时,使存储单元中的数据处于可读状态;
S320、错误检测和纠正单元读取存储单元中的数据,对所述读取的数据进行判断和矫正,并根据判断和矫正结果产生读取成功状态信号或读取失败状态信号;
S330、智能检测单元根据所述读取失败状态信号发送新的读数据操作指令以再次触发数据读取操作;
S340、第一数据选择单元根据所述读取成功状态信号,输出所述读取的数据。
进一步的,所述智能检测单元根据所述读取失败状态信号发送新的读数据操作指令以再次触发数据读取操作,包括:
根据当前读取失败状态信号判断是否满足预设截止条件,若是,则产生截止控制信号,若否,则根据所述读取失败状态信号发送新的读数据操作,以再次触发数据读取操作;
第二数据选择单元根据所述截止控制信号,输出读取失败状态信号;
第一数据选择单元根据所述截止控制信号,输出当前读取的数据。
其中,所述预设截止条件为产生的读取失败状态信号的次数达到预设次数。
进一步的,在所述智能检测单元根据所述读取失败状态信号发送新的读数据操作指令以再次触发数据读取操作之前,还包括:
智能检测单元根据所述读取失败状态信号发送参数调整指令至所述存储单元,以调整读取所述存储单元时的数据偏移系数和温度偏移系数。
进一步的,所述错误检测和纠正单元读取存储单元中的数据,对所述读取的数据进行判断和矫正,并根据判断和矫正结果产生读取成功状态信号或读取 失败状态信号,包括:
判断所述读取的数据的错误量是否大于设定阈量;
若所述读取的数据的错误量大于所述设定阈量,对所述读取的数据进行矫正;
若所述读取的数据的错误量不大于所述设定阈量,产生所述读取成功状态信号;
若所述矫正后的数据的错误量大于所述设定阈量,产生所述读取失败状态信号。
本实施例提供的技术方案,可以提高NAND Flash使用过程中的可靠性,,可以提高读取数据的成功率。
实施例四
图4是本发明实施例四提供的一种于NAND Flash的数据读取方法的流程示意图。所述方法是在接收到外部读数据操作指令后顺序执行,参见图4,所述方法包括:
S410、使存储单元中的数据处于可读状态;
S420、读取存储单元中的数据;
S430、判断读取的数据的错误量是否大于设定阈量,若否,跳转至S490;
S440、对所述读取的数据进行矫正;
S450、判断矫正后的数据的错误量是否大于设定阈量,若否,跳转至S490;
S460、产生读取失败状态信号;
S470、判断产生的读取失败的状态信号的次数是否达到预设次数,若否, 跳转至S410;
S480、输出读取失败状态信号;
S490、输出当前读取的数据。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种基于NAND Flash的数据读取装置,其特征在于,包括:
存储单元,用于存储数据;
错误检测和纠正单元,用于对根据读数据操作指令从所述存储单元读取的数据进行判断和矫正,并根据判断和矫正结果产生读取成功状态信号或读取失败状态信号,发送所述读取失败状态信号至智能检测单元,发送读取成功状态信号和读取的数据至第一数据选择单元;
智能检测单元,用于根据所述读取失败状态信号发送新的读数据操作指令至所述存储单元,以再次触发数据读取操作;
第一数据选择单元,用于根据所述读取成功状态信号,输出所述错误检测和纠正单元发送的所述读取的数据。
2.根据权利要求1所述的装置,其特征在于:
所述错误检测和纠正单元,还用于发送所述读取失败状态信号至第二数据选择单元;
所述智能检测单元,具体用于根据接收到的当前读取失败状态信号判断是否满足预设截止条件,若是,则产生截止控制信号,发送至第一数据选择单元和第二数据选择单元,若否,则根据所述读取失败状态信号发送新的读数据操作指令至所述存储单元,以再次触发数据读取操作;
所述第二数据选择单元,用于根据所述截止控制信号输出读取失败状态信号;
所述第一数据选择单元,还用于根据所述截止控制信号,输出所述错误检测和纠正单元当前发送的读取的数据。
3.根据权利要求2所述的装置,其特征在于,所述预设截止条件为接收到的读取失败状态信号的次数达到预设次数。
4.根据权利要求1或2所述的装置,其特征在于,所述智能检测单元还用于:
根据所述读取失败状态信号发送参数调整指令至所述存储单元,以调整读取所述存储单元时的数据偏移系数和温度偏移系数。
5.根据权利要求2所述的装置,其特征在于,所述错误检测和纠正单元,包括:
数据错误量判断子单元,用于判断所述读取的数据的错误量是否大于设定阈量;
数据矫正子单元,用于若所述读取的数据的错误量大于所述设定阈量,对所述读取的数据进行矫正;
第一信号控制子单元,用于若所述读取的数据的错误量不大于所述设定阈量,产生所述读取成功状态信号;
第二信号控制子单元,用于若所述矫正后的数据的错误量大于所述设定阈量,产生所述读取失败状态信号;
数据输出子单元,用于输出所述读取的数据至所述第一数据选择单元。
6.一种基于NAND Flash的数据读取方法,其特征在于,包括:
当接收到读数据操作指令时,使存储单元中的数据处于可读状态;
错误检测和纠正单元读取存储单元中的数据,对所述读取的数据进行判断和矫正,并根据判断和矫正结果产生读取成功状态信号或读取失败状态信号;
智能检测单元根据所述读取失败状态信号发送新的读数据操作指令以再次触发数据读取操作;
第一数据选择单元根据所述读取成功状态信号,输出所述读取的数据。
7.根据权利要求6所述的方法,其特征在于,所述智能检测单元根据所述读取失败状态信号发送新的读数据操作指令以再次触发数据读取操作,包括:
根据当前读取失败状态信号判断是否满足预设截止条件,若是,则产生截止控制信号,若否,则根据所述读取失败状态信号发送新的读数据操作,以再次触发数据读取操作;
第二数据选择单元根据所述截止控制信号输出读取失败状态信号;
第一数据选择单元根据所述截止控制信号,输出当前读取的数据。
8.根据权利要求7所述的方法,其特征在于,所述预设截止条件为产生的读取失败状态信号的次数达到预设次数。
9.根据权利要求6或7所述的方法,其特征在于,在所述智能检测单元根据所述读取失败状态信号发送新的读数据操作指令以再次触发数据读取操作之前,还包括:
根据所述读取失败状态信号发送参数调整指令至所述存储单元,以调整读取所述存储单元时的数据偏移系数和温度偏移系数。
10.根据权利要求7所述的方法,其特征在于,所述错误检测和纠正单元读取存储单元中的数据,对所述读取的数据进行判断和矫正,并根据判断和矫正结果产生读取成功状态信号或读取失败状态信号,包括:
判断所述读取的数据的错误量是否大于设定阈量;
若所述读取的数据的错误量大于所述设定阈量,对所述读取的数据进行矫正;
若所述读取的数据的错误量不大于所述设定阈量,产生所述读取成功状态信号;
若所述矫正后的数据的错误量大于所述设定阈量,产生所述读取失败状态信号。
CN201610119827.3A 2016-03-03 2016-03-03 一种基于NAND Flash的数据读取装置和方法 Pending CN107153507A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610119827.3A CN107153507A (zh) 2016-03-03 2016-03-03 一种基于NAND Flash的数据读取装置和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610119827.3A CN107153507A (zh) 2016-03-03 2016-03-03 一种基于NAND Flash的数据读取装置和方法

Publications (1)

Publication Number Publication Date
CN107153507A true CN107153507A (zh) 2017-09-12

Family

ID=59791382

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610119827.3A Pending CN107153507A (zh) 2016-03-03 2016-03-03 一种基于NAND Flash的数据读取装置和方法

Country Status (1)

Country Link
CN (1) CN107153507A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108052414A (zh) * 2017-12-28 2018-05-18 湖南国科微电子股份有限公司 一种提升ssd工作温度范围的方法及系统
CN110109714A (zh) * 2019-04-25 2019-08-09 深圳忆联信息系统有限公司 提升固件加载效率的方法、装置、计算机设备及存储介质
CN114407810A (zh) * 2021-12-23 2022-04-29 惠州市德赛西威汽车电子股份有限公司 一种防止Flash数据读取失败的方法
CN116665761A (zh) * 2023-05-24 2023-08-29 珠海妙存科技有限公司 数据分析方法、数据分析装置、电子设备和存储介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101529522A (zh) * 2005-10-25 2009-09-09 晟碟以色列有限公司 从闪速存储器中的错误恢复的方法
US8189386B2 (en) * 2008-07-29 2012-05-29 Samsung Electronics Co., Ltd. Non-volatile memory device and associated programming method using error checking and correction (ECC)
CN103745753A (zh) * 2013-12-17 2014-04-23 记忆科技(深圳)有限公司 基于闪存的纠错方法与系统
CN104571961A (zh) * 2014-12-31 2015-04-29 深圳市成为信息技术有限公司 一种三角式存储装置的数据校验备份、写入及读取方法
CN106816179A (zh) * 2015-11-30 2017-06-09 华为技术有限公司 一种闪存纠错方法和装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101529522A (zh) * 2005-10-25 2009-09-09 晟碟以色列有限公司 从闪速存储器中的错误恢复的方法
US8189386B2 (en) * 2008-07-29 2012-05-29 Samsung Electronics Co., Ltd. Non-volatile memory device and associated programming method using error checking and correction (ECC)
CN103745753A (zh) * 2013-12-17 2014-04-23 记忆科技(深圳)有限公司 基于闪存的纠错方法与系统
CN104571961A (zh) * 2014-12-31 2015-04-29 深圳市成为信息技术有限公司 一种三角式存储装置的数据校验备份、写入及读取方法
CN106816179A (zh) * 2015-11-30 2017-06-09 华为技术有限公司 一种闪存纠错方法和装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108052414A (zh) * 2017-12-28 2018-05-18 湖南国科微电子股份有限公司 一种提升ssd工作温度范围的方法及系统
CN110109714A (zh) * 2019-04-25 2019-08-09 深圳忆联信息系统有限公司 提升固件加载效率的方法、装置、计算机设备及存储介质
CN110109714B (zh) * 2019-04-25 2022-03-29 深圳忆联信息系统有限公司 提升固件加载效率的方法、装置、计算机设备及存储介质
CN114407810A (zh) * 2021-12-23 2022-04-29 惠州市德赛西威汽车电子股份有限公司 一种防止Flash数据读取失败的方法
CN114407810B (zh) * 2021-12-23 2023-12-29 惠州市德赛西威汽车电子股份有限公司 一种防止Flash数据读取失败的方法
CN116665761A (zh) * 2023-05-24 2023-08-29 珠海妙存科技有限公司 数据分析方法、数据分析装置、电子设备和存储介质
CN116665761B (zh) * 2023-05-24 2024-01-23 珠海妙存科技有限公司 数据分析方法、数据分析装置、电子设备和存储介质

Similar Documents

Publication Publication Date Title
CN107153507A (zh) 一种基于NAND Flash的数据读取装置和方法
US7412575B2 (en) Data management technique for improving data reliability
US20080253191A1 (en) Flash memory device and set-up data initialization method
CN104932951B (zh) 一种nand闪存出现ecc无法纠错时的数据恢复方法
KR102319402B1 (ko) 복수의 채널들을 통해 반도체 메모리 장치들을 제어하는 메모리 시스템
CN103269230A (zh) 一种自适应调整纠错码的容错系统及方法
JP2008090433A (ja) メモリコントローラ、メモリシステム及びデータ転送方法
KR102319392B1 (ko) 메모리 시스템 및 이의 동작 방법
CN104835534A (zh) 半导体存储装置及其操作方法
TW201306042A (zh) 半導體記憶體裝置及具有半導體記憶體裝置的半導體系統
CN105740088A (zh) 闪存数据纠错方法及装置
CN101739306A (zh) 数据错误处理方法、数据错误检查和纠正装置及系统
CN104184543A (zh) 一种数据传输的方法、装置和系统
CN108958752B (zh) 单片机在线升级系统及方法
TW202029209A (zh) 記憶體系統及其操作方法
US9703628B2 (en) Memory device and system including the same
CN111540401B (zh) 存储系统和存储模块
US8605505B2 (en) Semiconductor integrated circuit and data read method
US20110004817A1 (en) Crc management method performed in sata interface and data storage device using crc management method
CN108845823B (zh) 一种基于f2812芯片的软件在线升级方法
CN112181444B (zh) 一种基于1553b总线的dsp多核数据烧写方法
US20120096333A1 (en) Data input and output method of nand flash memory and embedded system using the same
CN106250193B (zh) 一种基于nand存储器的系统启动方法及系统
CN103399804A (zh) 一种远程打包文件修复的方法及系统
JP2007018414A (ja) メモリビットエラーの訂正機能を有する制御装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20170912