CN107077434B - 多接口设备中集成下游端口 - Google Patents

多接口设备中集成下游端口 Download PDF

Info

Publication number
CN107077434B
CN107077434B CN201580046785.9A CN201580046785A CN107077434B CN 107077434 B CN107077434 B CN 107077434B CN 201580046785 A CN201580046785 A CN 201580046785A CN 107077434 B CN107077434 B CN 107077434B
Authority
CN
China
Prior art keywords
upstream
ports
signal
standard
port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201580046785.9A
Other languages
English (en)
Other versions
CN107077434A (zh
Inventor
M.I.卡基什
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Western Digital Technologies Inc
Original Assignee
Western Digital Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Western Digital Technologies Inc filed Critical Western Digital Technologies Inc
Publication of CN107077434A publication Critical patent/CN107077434A/zh
Application granted granted Critical
Publication of CN107077434B publication Critical patent/CN107077434B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling

Abstract

一种多数据类型接口设备的一方面包括:多个上游端口,其中,所述上游端口中的至少两个上游端口属于不同的类型;多个下游端口,其中,所述下游端口中的至少一个下游端口被配置成用于连接至外部设备;以及一个或多个处理器,所述一个或多个处理器被配置成用于在所述多个上游端口中的一个上游端口处的连接,并且当在所述多个上游端口中的一个上游端口处检测到所述连接时,将与所述多个上游端口中的所述一个上游端口相关联的上游端口信号路由到所述多个下游端口中的被配置成用于连接至所述外部设备的至少一个下游端口。

Description

多接口设备中集成下游端口
背景技术
外部硬盘驱动器可以被配置有多个上游接口,所述上游接口可以使用户便于在来自他/她的主机计算设备的任何接口之间进行选择以运行数据转移。
附图说明
图1是简图,展示了多接口设备的示例性实施例。
图2是简图,展示了连接至多接口设备中的通信中枢的上游端口和下游端口的示例性实施例。
图3是流程图,展示了用于在多接口设备中的接口之间切换的示例性实施例。
具体实施方式
以下结合附图阐述的具体实施方式旨在作为对本公开的各种实例性实施例的说明并且不旨在代表本公开可以被实践的仅有实施例。具体实施方式包括出于提供对本公开的全面理解的目的的具体细节。然而,对于本领域技术人员将明显的是,可以在无需这些具体细节的情况下实践本发明。在一些实例中,以框图形式示出了众所周知的结构和部件以便避免模糊本公开的概念。
词语“示例性”在此用来意指用作为示例、实例或例示。任何在此描述为“示例性的”实施例不一定被解释为是比其他实施例优选或有利。同样,设备或方法的术语“实施例”不需要本公开的所有实施例包括所描述的部件、结构、特征、功能性、过程、优点、益处、或操作模式。
在以下具体实施方式中,将呈现多接口设备的各个方面。多接口设备的这些方面非常适合于使用户在来自他/她的计算设备的任何接口之间进行选择以运行数据转移,并且同时提供灵活性以使多接口设备的下游端口充当用于存储的扩展或者通过具有外围设备的便利性提供对接功能,所述外围设备连接至多接口设备的下游端口或者集成在多接口设备的外壳内部。本领域技术人员将意识到,这些方面可以延伸到所有类型的介质存储设备,所述介质存储设备包括但不限于外部硬盘驱动器、膝上型计算机、个人计算机(PC)、智能电话、平板设备、个人数字助理或组合设备。因此,对具体设备的任何参考仅旨在展示本公开的各个方面,应理解这些方面可以具有宽广的应用范围。
多数据类型接口设备的一个方面包括:多个上游端口,其中,所述上游端口中的至少两个上游端口属于不同的类型;多个下游端口,其中,所述下游端口中的至少一个下游端口被配置成用于连接至外部设备;以及一个或多个处理器,所述一个或多个处理器被配置成用于检测所述多个上游端口中的一个上游端口处的连接,并且当在所述多个上游端口中的所述一个上游端口处检测到所述连接时,将与所述多个上游端口中的所述一个上游端口相关联的上游端口信号路由到所述多个下游端口中的被配置成用于连接至外部设备的至少一个下游端口。
用于在多数据类型接口设备的接口之间进行切换的方法的一个方面包括:在多个上游端口中的一个上游端口处检测连接,其中,所述多个上游端口中的至少两个上游端口属于不同的类型;以及将与所述多个上游端口中的所述一个上游端口相关联的上游端口信号路由到多个下游端口中的连接至外部设备的至少一个下游端口。
将理解的是,本公开的其他方面将从以下具体实施方式中对本领域技术人员变得容易明显,其中通过例示的方式仅示出和描述了本公开的若干实施例。本领域技术人员将认识到,本公开能够具有其他且不同的实施例,并且本公开的若干细节能够在各个其他方面进行修改,均不背离本公开的精神和范围。
图1是简图,展示了多接口设备100的示例性实施例,所述多接口设备被配置成用于在一个或多个上游端口处连接至至少一个主机设备并且在一个或多个下游端口处连接至至少一个外围设备。例如,多接口设备可以包括外部硬盘驱动器、膝上型计算机、个人计算机(PC)、智能电话、平板设备、个人数字助理或组合设备,仅列举了几种。参照图1,多接口设备100可以连接至电源144(例如,壁装电源插座交变电流源)。另外,多接口设备100可以包括位于通信中枢134的上游的多个上游端口110、112和114。上游端口110、112和114中的每一个可以被配置成用于分别耦合到主机设备104、106和108。在示例性实施例中,上游端口110和112可以是第一类型,而上游端口114可以是第二类型。例如,上游端口110和112可以各自是ThunderboltTM型端口,并且上游端口114可以是USB B型3.0端口。可选地,上游端口110、112和114可以包括火线TM(FireWireTM)型端口(例如,IEEE 1394接口)、数据可视接口、显示端口TM(DisplayportTM)、外部串行高级技术附件(eSATA)端口、PS/2端口、串行端口、视频图形阵列(VGA)端口、小型计算机系统接口(SCSI)端口、高清晰度多媒体接口(HDMI)和/或音频端口中的一个或多个。被配置成用于分别连接至上游端口110、112和114的主机设备104、106和108可以包括,例如,外部硬盘驱动器、膝上型计算机、个人计算机(PC)、智能电话、平板设备、个人数字助理或组合设备,仅列举了几种。
仍然参照图1,多接口设备110还可以包括位于通信中枢134的下游的多个下游端口122、124和126。在示例性实施例中,下游端口122、124和126可以是相同的类型。例如,下游端口122、124和126可以各自是USB A型3.0端口。可选地,下游端口122、124和126可以包括火线TM(FireWireTM)端口(例如,IEEE 1394接口)、数据可视接口、显示端口TM(DisplayportTM)、外部串行高级技术附件(eSATA)端口、PS/2端口、串行端口、视频图形阵列(VGA)端口、小型计算机系统接口(SCSI)端口、高清晰度多媒体接口(HDMI)和/或音频端口中的一个或多个。上游端口122、124和126中的每一个可以分别连接至外围设备116、118和120。外围设备116、118和120可以包括,例如,鼠标、键盘、外部硬盘驱动器、膝上型计算机、个人计算机(PC)、智能电话、平板设备、个人数字助理或组合设备,仅列举了几种。
在示例性实施例中,上游端口110和112各自是ThunderboltTM型端口,其分别经由信号线146和148连接至第一上游交换机128。第一上游交换机128可以将上游端口信号经由信号线166和150从ThunderboltTM上游端口110和112分别引导至第一信号转换器136或第二信号转换器130。在示例性实施例中,第一信号转换器136可以被配置成用于将上游信号从高速外围部件互联(PCIe)信号标准转换到外部串行高级技术附件(eSATA)信号标准,所述上游信号被路由至第一存储设备140或第二存储设备142。然后可以经由信号线168将被转换成eSATA标准的上游信号发送至存储交换机138。在示例性实施例中,存储交换机138可以是1:2多路分解器,所述多路分解器被配置成用于将接收的eSATA信号经由信号线170和172分别发送至第一存储设备140或第二存储设备142。第一存储设备140和第二存储设备142可以各自是多接口设备100的内部硬盘驱动器。尽管在图1中展示了两个存储设备140和142,但应理解的是,在不脱离本公开的范围的情况下,单个存储设备或多于两个存储设备可以被包括在多接口设备100中。
进一步参照图1,第二信号转换器130可以将从第一上游交换机128接收的上游信号从高速外围部件互联(PCIe)信号标准转换到通用串行总线(USB)信号标准。在示例性实施例中,第二信号转换器可以是USB可拓展主机控制器接口(xHCI)。经转换的上游信号然后可以通过第二上游交换机被发送至通信中枢134,所述通信中枢可以将经转换的上游信号路由到合适的下游端口。在示例性实施例中,第二上游交换机132可以是2:1多路复用器,所述多路复用器选择输入线152或154用于将上游数据经由信号线156发送至通信中枢134。在示例性实施例中,通信中枢134可以包括USB中枢,所述USB中枢使得信号线156经由信号线158和160分别连接至下游端口122、124和126。下游端口122、124和126可以各自是USB A型端口,根据示例性实施例,所述下游端口被配置成用于分别连接至外部外围设备116、118和120。外部外围设备116、118和120可以包括任何类型的设备,所述设备可以被配置成用于连接至USB A型连接器。例如,外部外围设备116、118和120可以包括键盘、鼠标、膝上型计算机、个人计算机(PC)、智能电话、平板设备、个人数字助理或组合设备。
仍然参照图1,根据示例性实施例,上游端口可以是与上游端口110和112不同类型的端口。例如,上游端口可以是USB B型端口。在示例性实施例中,因为USB B型上游端口114和USB A型下游端口122、124和126使用相同的信号标准(即,USB信号标准)进行通信,所以经由第二上游交换机132和通信中枢134路由到USB B型上游端口114与USB A型下游端口122、124和126之间的信号不需要被转换成不同的信号标准。来自用于第一存储设备140或第二存储设备142之一的USB B型上游端口114的信号也可以通过通信中枢134被路由。在示例性实施例中,从USB B型上游端口114路由至第一存储设备140或第二存储设备142之一的信号可以不需要被转换成不同的信号标准。可选地,如果从USB B型上游端口114路由的信号不需要被转换成不同的信号标准,则第三信号转换器(图1中未示出)可以被包括在通信中枢134与存储交换机138之间。此外,存储交换机138能够直接提供信号转换,在这种情况下,第三信号转换器可以不是必需的。
继续参照图1,可以经由通信中枢134将信号从下游端口122、124和126发送到存储交换机138。将用于上游端口110、112和114之一的下游端口信号通过通信中枢134路由到第二上游交换机138。依据下游端口信号是否用于上游端口114或用于上游端口110和112之一,第二上游交换机132可以将下游端口信号路由至上游端口114或信号转换器130。在示例性实施例中,可以将用于ThunderboltTM上游端口110或112之一的下游端口信号在信号转换器130处从USB信号标准转换到PCIe信号标准。然后可以经由第一上游端口交换机128将经转换的信号路由至合适的上游端口110或112。以这种方式,通过通信中枢134路由的上游信号和下游信号能够兼容地与连接至ThunderboltTM型上游端口110和112的主机设备104和106、连接至USB B型上游端口114的主机设备或者连接至USB A型下游端口116、118和120的外围设备116、118和120进行通信。
图2是简图,展示了经由多接口设备200中的通信中枢210连接的上游端口202a、202b和212以及下游端口214a、214b、214c和214d的示例性实施例。如图2所示,两种不同类型的上游端口可以被包括在多接口设备200中。在示例性实施例中,多接口设备200可以包括两个第一类型的上游端口202a和202b以及一个第二类型的上游端口212。例如,第一上游端口类型可以包括ThunderboltTM型端口,并且第二上游端口类型可以包括USB B型端口。在示例性实施例中,ThunderboltTM型上游端口202a和202b以及USB B型上游端口212都可以经由通信中枢210与下游端口214a、214b、214c和214d进行通信。在示例性实施例中,下游端口214a、214b和214c可以各自是USB A型端口,并且下游端口214d可以连接至内部USB型设备(图2中未示出)。例如,内部USB型设备(图2中未示出)可以是内部硬盘驱动器。
进一步参照图2,ThunderboltTM上游端口202a和202b中的每一个分别经由信号线216和218耦合到第一上游交换机204。第一上游交换机204可以是2:1多路复用器,所述多路复用器选择输入线216或218用于经由信号线220将上游信号发送至信号标准转换器206。信号标准转换器206可以将经由信号线220从第一上游交换机204接收的上游信号从高速外围部件互联(PCIe)标准转换到通用串行总线(USB)标准。在示例性实施例中,信号标准转换器可以是USB可拓展主机控制器接口(xHCI)。然后可以通过第二上游交换机208将经转换的上游信号发送至通信中枢210。通信中枢210可以将经由信号线224接收的上游端口信号分别经由信号线228、230、232或234路由至下游端口214a、214b、214c和214d之一。在示例性实施例中,下游端口214a、214b和214c可以是USB A型端口,所述USB A型端口各自被配置成用于连接至外部外围设备(图2中未示出),并且下游端口214d可以被配置成用于连接至内部USB型设备(图2中未示出)。仍然参照图2,可以经由第二上游交换机208和通信中枢210将信号路由在USB B型上游端口212与USB A型下游端口214a、214b、214c和214d之间。在示例性实施例中,由于USB B型上游端口212和USB A型下游端口214a、214b、214c和214d使用相同的信号标准进行通信,可以不需要将这些信号转换至不同的信号标准。
参照图2,可以经由通信中枢210至第二上游交换机208将下游端口信号从USB A型下游端口214a、214b、214c和214d之一路由至上游端口202a、202b和212之一。依据下游端口信号是否用于USB B型上游端口212或用于ThunderboltTM上游端口202a和202b之一,第二上游交换机210可以将下游端口信号路由至USB B型上游端口212或信号标准转换器206。在示例性实施例中,可以将用于ThunderboltTM上游端口202a和202b之一的下游端口信号在信号标准转换器206处从USB信号标准转换到PCIe信号标准。例如,信号标准转换器206可以是USB可拓展主机控制器接口(xHCI)。然后可以经由第一上游交换机204将经转换的信号路由至合适的ThunderboltTM上游端口202a和202b。以这种方式,通过通信中枢210路由的上游信号和下游信号能够兼容地与连接至ThunderboltTM型上游端口202a和202b的主机设备(图2中未示出)、连接至USB B型上游端口212的主机设备(图2中未示出)或者连接至USB A型下游端口214a、214b和214c的外围设备(图2中未示出)进行通信。
图3是流程图,展示了用于在多接口设备中的接口之间切换的示例性实施例,如由框300所表示的。在流程图中的这些步骤各自可以使用计算机系统的一个或多个处理器或通过一些其他的适当手段来进行控制。如由框302所表示的,可以在多接口设备的多个上游端口中的一个处检测连接。在示例性实施例中,多个上游端口可以包括一个或多个ThunderboltTM型端口以及一个或多个USB B型端口,并且所述多个上游端口可以各自被配置成用于连接至主机设备。可以将上游端口信号路由至连接至外部外围设备的多个下游端口中的至少一个,如由框304所表示的。在示例性实施例中,多个下游端口各自可以是USB A型端口。例如,连接至至少一个下游端口的外部外围设备可以包括键盘、鼠标、膝上型计算机、个人计算机(PC)、智能电话、平板设备、个人数字助理或组合设备。如由框306所表示的,可以将路由的上游端口信号从第一信号标准转换到第二信号标准。在示例性实施例中,可以使用信号转换器(比如,USB可拓展主机控制器接口(xHCI))将上游端口信号从PCIe信号标准转换到USB信号标准。如由框308所表示的,可以将下游端口信号从下游端口路由至多个上游端口之一。在示例性实施例中,可以经由USB可扩展主机控制器接口(xHCI)将下游端口信号从USB A型下游端口路由至ThunderboltTM型上游端口。如由框310所表示的,可以将路由的下游端口信号从第二信号标准转换至第一信号标准。在示例性实施例中,可以使用信号转换器(比如,xHCI)将下游端口信号从USB信号标准转换至PCIe信号标准。可选地,可以经由USB B型接口将下游端口信号从USB A型下游端口路由至USB B型上游端口。以这种方式,通过通信中枢路由的上游信号和下游信号能够兼容地与连接至ThunderboltTM型上游端口的主机设备、连接至USB B型上游端口的主机设备或者连接至USB A型下游端口的外围设备进行通信。
此公开的各个方面被提供为使本领域普通技术人员能够实践本公开。对贯穿此公开呈现的示例性实施例的各种修改将对本领域技术人员容易明显,并且在此公开的概念可以扩展至其他磁存储设备。因此,权利要求书不旨在限制此公开的各个方面,而是旨在符合与权利要求书的语言一致的全部范围。本领域普通技术人员已知或之后将知道的贯穿此公开所描述的示例性实施例的各个部件的所有结构和功能等效物都通过引用明确地结合在此,并且旨在被权利要求书包含。并且,在此公开的任何内容都并非旨在贡献给公众,无论这样的公开是否在权利要求书中被明确地叙述。不应按照35U.S.C.§112(f)的规定来理解权利要求元素,除非使用短语“用于…的装置”来明确叙述元素、或者在方法权利要求的情况下使用短语“用于…的步骤”来叙述元素。

Claims (22)

1.一种多数据类型接口设备,包括:
多个上游端口,其中,所述上游端口中的至少两个上游端口属于信号标准不同的类型;
多个下游端口,其中,所述多个下游端口中的至少一个下游端口被配置成用于连接至外部设备;以及
一个或多个处理器,所述一个或多个处理器被配置成用于:
在所述多个上游端口中的一个上游端口处检测连接;以及
当在所述多个上游端口中的一个上游端口处检测到所述连接时,将与所述多个上游端口中的所述一个上游端口相关联的上游端口信号路由到所述多个下游端口中的被配置成用于连接至所述外部设备的所述至少一个下游端口;
将所述路由的上游端口信号从第一信号标准转换到第二信号标准。
2.如权利要求1所述的设备,其中,所述第一信号标准包括高速外围部件互联(PCIe)标准,并且所述第二信号标准包括通用串行总线(USB)标准。
3.如权利要求2所述的设备,其中,所述一个或多个处理器被进一步配置成用于将与所述下游端口中的一个下游端口相关联的下游端口信号路由到所述多个上游端口中的所述一个上游端口。
4.如权利要求3所述的设备,其中,所述一个或多个处理器被进一步配置成用于将所述路由的下游端口信号从所述USB标准转换到所述PCIe标准。
5.如权利要求3所述的设备,其中,所述一个或多个处理器被进一步配置成用于通过通用串行总线(USB)B型接口或USB可扩展主机控制器接口(xHCI)之一路由所述上游端口信号和所述下游端口信号。
6.如权利要求5所述的设备,其中,所述一个或多个处理器被进一步配置成用于当所述多个上游端口中的所述一个上游端口包括USB B型兼容端口时,通过所述USB B型接口路由所述上游端口信号。
7.如权利要求6所述的设备,其中,所述一个或多个处理器被进一步配置成用于当所述多个上游端口中的所述一个上游端口包括PCIe兼容端口时通过所述xHCI路由所述上游端口信号。
8.如权利要求7所述的设备,其中,所述多个下游端口包括多个USB A型兼容端口。
9.如权利要求2所述的设备,进一步包括至少一个内部存储设备,其中,所述一个或多个处理器被进一步配置成用于:
将与所述多个上游端口中的一个上游端口相关联的第二上游端口信号路由到所述至少一个内部存储设备;并且
将所述路由的第二上游端口信号从所述PCIe标准转换到第三信号标准。
10.如权利要求9所述的设备,其中,所述第三信号标准包括外部串行高级技术附件(eSATA)标准。
11.如权利要求1所述的设备,其中,所述多数据类型接口设备包括外部硬盘驱动器。
12.一种用于在多数据类型接口设备的接口之间进行切换的方法,所述方法包括:
在多个上游端口中的一个上游端口处检测连接,其中,所述多个上游端口中的至少两个上游端口属于信号标准不同的类型;以及
将与所述多个上游端口中的所述一个上游端口相关联的上游端口信号路由到多个下游端口中的连接至外部设备的至少一个下游端口;
将所述路由的上游端口信号从第一信号标准转换到第二信号标准。
13.如权利要求12所述的方法,其中,所述第一信号标准包括高速外围部件互联(PCIe)标准,并且所述第二信号标准包括通用串行总线(USB)标准。
14.如权利要求13所述的方法,进一步包括:将与所述下游端口中的一个下游端口相关联的下游端口信号路由到所述多个上游端口中的所述一个上游端口。
15.如权利要求14所述的方法,进一步包括:将所述路由的下游端口信号从所述USB标准转换到所述PCIe标准。
16.如权利要求14所述的方法,进一步包括:通过通用串行总线(USB)B型接口或USB可扩展主机控制器接口(xHCI)之一来路由所述上游端口信号和所述下游端口信号。
17.如权利要求16所述的方法,进一步包括:当所述多个上游端口中的所述一个上游端口包括USB B型兼容端口时,通过所述USB B型接口路由所述上游端口信号。
18.如权利要求17所述的方法,进一步包括:当所述多个上游端口中的所述一个上游端口包括PCIe兼容端口时,通过所述xHCI路由所述上游端口信号。
19.如权利要求18所述的方法,其中,所述多个下游端口包括多个USB A型兼容端口。
20.如权利要求14所述的方法,进一步包括:
将与所述多个上游端口中的一个上游端口相关联的第二上游端口信号路由到至少一个内部存储设备;以及
将所述路由的第二上游端口信号从所述PCIe信号标准转换到第三信号标准。
21.如权利要求20所述的方法,其中,所述第三信号标准包括外部串行高级技术附件(eSATA)标准。
22.如权利要求12所述的方法,其中,所述多数据类型接口设备包括外部硬盘驱动器。
CN201580046785.9A 2014-12-01 2015-11-18 多接口设备中集成下游端口 Expired - Fee Related CN107077434B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/557,148 2014-12-01
US14/557,148 US9672183B2 (en) 2014-12-01 2014-12-01 Integration of downstream ports in a multiple interface device
PCT/US2015/061241 WO2016089598A1 (en) 2014-12-01 2015-11-18 Integration of downstream ports in a multiple interface device

Publications (2)

Publication Number Publication Date
CN107077434A CN107077434A (zh) 2017-08-18
CN107077434B true CN107077434B (zh) 2020-01-24

Family

ID=56079309

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201580046785.9A Expired - Fee Related CN107077434B (zh) 2014-12-01 2015-11-18 多接口设备中集成下游端口

Country Status (4)

Country Link
US (1) US9672183B2 (zh)
CN (1) CN107077434B (zh)
DE (1) DE112015003832T5 (zh)
WO (1) WO2016089598A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6455382B2 (ja) * 2015-09-24 2019-01-23 富士通株式会社 制御装置および制御プログラム
TWI635398B (zh) * 2017-09-13 2018-09-11 英業達股份有限公司 電子裝置及其擴充底座
CN110262993B (zh) * 2019-06-11 2022-02-08 浙江华创视讯科技有限公司 输入信息的读取方法及电路、存储介质、电子装置
TWI770855B (zh) * 2021-03-04 2022-07-11 凌華科技股份有限公司 裝置測試排序方法、裝置組態生成方法及其設備

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012151327A2 (en) * 2011-05-02 2012-11-08 Apple Inc. Methods and apparatus for transporting data through network tunnels
CN103777686A (zh) * 2012-10-22 2014-05-07 联想(北京)有限公司 一种扩展坞及电子设备

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6584519B1 (en) 1998-12-22 2003-06-24 Canon Kabushiki Kaisha Extender for universal serial bus
US7657692B2 (en) 1999-08-04 2010-02-02 Super Talent Electronics, Inc. High-level bridge from PCIE to extended USB
US20060059293A1 (en) 2004-09-14 2006-03-16 Henry Wurzburg Universal serial bus switching hub
US7478191B2 (en) 2006-04-14 2009-01-13 Standard Microsystems Corporation Method for automatically switching USB peripherals between USB hosts
US7701705B1 (en) 2007-12-10 2010-04-20 Western Digital Technologies, Inc. Information storage device with sheet metal projections and elastomeric inserts
US7984194B2 (en) 2008-09-23 2011-07-19 Microsoft Corporation Dynamically configurable switch for distributed test lab
US8064194B2 (en) 2009-06-16 2011-11-22 Western Digital Technologies, Inc. Mechanically decoupled status lens
US8113873B1 (en) 2009-09-22 2012-02-14 Western Digital Technologies, Inc. Pivot assisted storage device unloading mechanism
US8358395B1 (en) 2010-03-09 2013-01-22 Western Digital Technologies, Inc. Electronic display assembly comprising a display mount and a flex circuit wrapped around and adhered to the display mount
US8133426B1 (en) 2010-05-28 2012-03-13 Western Digital Technologies, Inc. Injection molding with controlled part flexing
US8706944B2 (en) * 2010-12-22 2014-04-22 Intel Corporation Dual bus standard switching bus controller
US8417979B2 (en) 2010-12-23 2013-04-09 Western Digital Technologies, Inc. Method and system for progressive power reduction of inactive device while maintaining ready status with host
JP5346978B2 (ja) 2011-04-15 2013-11-20 シャープ株式会社 インターフェイス装置、配線基板、及び情報処理装置
JP5346979B2 (ja) 2011-04-18 2013-11-20 シャープ株式会社 インターフェイス装置、配線基板、及び情報処理装置
EP2600255B1 (en) * 2011-12-02 2016-10-12 ASUSTeK Computer Inc. Electronic device and method for switching modes of thunderbolt connector thereof
US8498088B1 (en) 2011-12-21 2013-07-30 Western Digital Technologies, Inc. Storage device with replaceable protection device
US8462460B1 (en) 2012-03-29 2013-06-11 Western Digital Technologies, Inc. Shock mount and retainer for a disk drive enclosure
US20130324191A1 (en) * 2012-05-29 2013-12-05 Hsin-Yu Chen External electronic device and method for wirelessly accessing storage device
US9141311B2 (en) * 2012-08-17 2015-09-22 New Concepts Development Corp. Multi-use adapters, solid state storage modules and high capacity storage systems
US8547658B1 (en) 2012-10-18 2013-10-01 Western Digital Technologies, Inc. Data storage device enclosure enabling use of a common shock mount across different products
GB2503600B (en) * 2012-12-21 2014-05-14 Mobile Content Man Solutions Ltd Digital memory imaging system and method

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012151327A2 (en) * 2011-05-02 2012-11-08 Apple Inc. Methods and apparatus for transporting data through network tunnels
CN103777686A (zh) * 2012-10-22 2014-05-07 联想(北京)有限公司 一种扩展坞及电子设备

Also Published As

Publication number Publication date
US20160154759A1 (en) 2016-06-02
US9672183B2 (en) 2017-06-06
DE112015003832T5 (de) 2017-06-08
WO2016089598A1 (en) 2016-06-09
CN107077434A (zh) 2017-08-18

Similar Documents

Publication Publication Date Title
CN107111588B (zh) 经由USB端口使用PCIe协议的数据传输
TWI684869B (zh) 集線器
US7921233B2 (en) Signal converter for an all-in-one USB connector that includes USB 2.0, USB 3.0 and eSATA
US9723358B1 (en) USB docking station and control method thereof
US10162784B2 (en) Adapter for transmitting signals
CN107077434B (zh) 多接口设备中集成下游端口
WO2015189841A1 (en) Multi-host docking device
US9110863B2 (en) Seamless switching of USB devices connected to a monitor hub
US8935445B2 (en) Multi-computers network sharing system having plug-and-play interfaces
US9990328B2 (en) Increased data flow in universal serial bus (USB) cables
EP2733619B1 (en) Electronic device with Thunderbolt interface, connecting method thereof, and docking apparatus
US9043528B2 (en) Bridge between a peripheral component interconnect express interface and a universal serial bus 3.0 device
US8886859B2 (en) USB storage device
US20140297898A1 (en) Multi-channel peripheral interconnect supporting simultaneous video and bus protocols
US20150186320A1 (en) Backward compatible new form factor connector
EP2698722B1 (en) Expansion module and control method thereof
US9465764B2 (en) Interface extension device compatible with USB 2.0 and USB 3.0 standards
US20170046297A1 (en) Thunderbolt Sharing Console and Switching Method Thereof
US8966136B2 (en) Expansion module and cloud device thereof
US20140032802A1 (en) Data routing system supporting dual master apparatuses
US20170220069A1 (en) Docking apparatus and control method thereof
US8804776B2 (en) Connector assembly for converting between parallel signals and serial signals
TW201915763A (zh) 電子裝置及其擴充底座
TW201348968A (zh) 雙模式電子裝置、電子系統以及主控端判斷方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: California, USA

Applicant after: Western Digital Technologies, Inc.

Address before: California, USA

Applicant before: WESTERN DIGITAL TECHNOLOGIES, Inc.

GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20200124

Termination date: 20211118