CN107066402A - 接收路径延迟机制 - Google Patents

接收路径延迟机制 Download PDF

Info

Publication number
CN107066402A
CN107066402A CN201611159933.0A CN201611159933A CN107066402A CN 107066402 A CN107066402 A CN 107066402A CN 201611159933 A CN201611159933 A CN 201611159933A CN 107066402 A CN107066402 A CN 107066402A
Authority
CN
China
Prior art keywords
data
buffer
reception device
delay
data flow
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201611159933.0A
Other languages
English (en)
Other versions
CN107066402B (zh
Inventor
塞巴斯蒂安·伯恩
马特西亚斯·斯塔克
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP BV
Original Assignee
NXP BV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NXP BV filed Critical NXP BV
Publication of CN107066402A publication Critical patent/CN107066402A/zh
Application granted granted Critical
Publication of CN107066402B publication Critical patent/CN107066402B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/10Arrangements for replacing or switching information during the broadcast or the distribution
    • H04H20/106Receiver-side switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/56Queue scheduling implementing delay-aware scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1673Details of memory controller using buffers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1605Handling requests for interconnection or transfer for access to memory bus based on arbitration
    • G06F13/161Handling requests for interconnection or transfer for access to memory bus based on arbitration with latency improvement
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/20Arrangements for broadcast or distribution of identical information via plural systems
    • H04H20/22Arrangements for broadcast of identical information via plural broadcast systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/40Arrangements for broadcast specially adapted for accumulation-type receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H40/00Arrangements specially adapted for receiving broadcast information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/02Details
    • H04L12/16Arrangements for providing special services to substations
    • H04L12/18Arrangements for providing special services to substations for broadcast or conference, e.g. multicast
    • H04L12/1863Arrangements for providing special services to substations for broadcast or conference, e.g. multicast comprising mechanisms for improved reliability, e.g. status reports
    • H04L12/1868Measures taken after transmission, e.g. acknowledgments
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/02Details
    • H04L12/16Arrangements for providing special services to substations
    • H04L12/18Arrangements for providing special services to substations for broadcast or conference, e.g. multicast
    • H04L12/1881Arrangements for providing special services to substations for broadcast or conference, e.g. multicast with schedule organisation, e.g. priority, sequence management
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/901Buffering arrangements using storage descriptor, e.g. read or write pointers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L65/00Network arrangements, protocols or services for supporting real-time applications in data packet communication
    • H04L65/60Network streaming of media packets
    • H04L65/61Network streaming of media packets for supporting one-way streaming services, e.g. Internet radio
    • H04L65/611Network streaming of media packets for supporting one-way streaming services, e.g. Internet radio for multicast or broadcast
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W4/00Services specially adapted for wireless communication networks; Facilities therefor
    • H04W4/06Selective distribution of broadcast services, e.g. multimedia broadcast multicast service [MBMS]; Services to user groups; One-way selective calling services
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H2201/00Aspects of broadcast communication
    • H04H2201/60Aspects of broadcast communication characterised in that the receiver comprises more than one tuner

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

本发明提供了一种用于在多源接收器处对准数据流的方法、接收装置和主机装置。在接收装置处接收用于多个数据流的数据的部分,所述多个数据流携载相应内容,其中每个数据流的所述内容关于时间与至少一个其它数据流不对准。将所述数据的部分转发到主机装置以被存储在相应的延迟缓冲器中。为所述延迟缓冲器中的每个延迟缓冲器维持索引信息。所述数据的部分连同所述索引信息一起被转发到所述主机装置。

Description

接收路径延迟机制
技术领域
本发明涉及多源接收器中的广播数据的接收和处理,并且具体地说但非排他地涉及用于广播数据的存储机制。
背景技术
一些现代广播接收器装置被设计成支持来自不同广播域的多个音频输入。例如,可经由来自域,例如调频广播(FM)、数字音频广播(DAB)和/或互联网电台的音频流,接收终端用户内容(例如电台节目)。这些音频流的传输路径可以具有变化的处理延迟,这导致流在时间上不对准。在接收器处的初始处理可以另外使音频流不对准。
广播接收器可能需要从一个音频流或输入切换到另一个,例如,当接收器移动到输入源的范围之外时,可能会丢失输入。由于不对准,所以变换可能不是无缝的,这降低用户体验。例如,当从具有短的处理延迟的传输路径切换到具有长的处理延迟的传输路径时,在高的处理延迟路径上,数据可能还不是可用的。解决这点的潜在做法是缓冲所接收的音频流以便重新对准传入数据。然而,此类存储可能遭受限制。
发明内容
本申请的实施例可以与用于在多源接收器处接收的广播数据的存储机制有关。
根据第一方面,提供了一种用于在多源接收器处对准数据流的方法,该方法包括:在接收装置处接收用于多个数据流的数据的部分,该多个数据流携载相应内容,其中每个数据流的内容关于时间与至少一个其它数据流不对准;将数据的部分转发到主机装置以被存储在相应的延迟缓冲器中;以及由接收装置维持用于延迟缓冲器中的每个延迟缓冲器的索引信息;其中将数据的部分转发到主机装置另外包括转发用于延迟缓冲器中的每个延迟缓冲器的索引信息与数据的部分。
索引信息可以包括用于每个延迟缓冲器的读取指针和写入指针。维持索引信息可以另外包括:调节读取指针以指向相应的延迟缓冲器中携载对应的内容的部分。将数据的部分转发到主机装置的步骤可以另外包括:将包括数据的部分和写入指针的转发消息发送到主机装置。该方法可以另外包括:将用于所存储的数据部分中的至少一个所存储的数据部分的请求消息发送到主机装置,该请求消息包括相关联的读取指针。该方法可以另外包括:发送作为第一通信消息的一部分的转发消息和请求消息。
该方法可以另外包括:从主机装置接收延迟的数据部分,其中所接收的延迟的数据部分携载对应的内容。该方法可以另外包括:将所接收的延迟的数据部分中的至少一个延迟的数据部分呈现给输出端。数据的一部分可以具有预定大小。将数据的部分转发到主机装置以被存储在相应的延迟缓冲器中可以另外包括响应于在多个数据流中的每个数据流上接收的数据的一部分,转发数据的部分。该方法可另外包括定期将数据的部分转发到主机装置,以被存储在相应的延迟缓冲器中。
该方法可以另外包括:响应于请求,从主机装置接收数据的至少一个所存储的部分。方法可以另外包括:接收在来自主机装置处的额外的源的另外的数据流上接收的数据的另外的部分。该方法可以另外包括:在主机装置处接收另外的数据流的数据的一部分,从另外的源接收另外的数据流,并且另外的数据流携载对应的内容。方法可以另外包括:响应于对来自接收装置的至少一个数据部分的请求,将另外的数据流的数据的所接收的部分从主机装置发送到接收装置。
维持用于延迟缓冲器中的每个延迟缓冲器的索引信息可以另外包括存储与相应的数据部分相关联的元信息。元信息可以包括相应的数据部分的质量信息。该方法可以另外包括:根据至少所存储的元信息识别存储在主机装置处的将被请求的数据部分。方法可以另外包括请求所识别的数据部分。识别存储在主机装置处的数据部分可以包括识别将被呈现的足够质量的至少一个数据部分。
根据第二方面,提供了一种接收装置,该接收装置包括:多个接收器和相关联的部分缓冲器,该多个接收器和相关联的部分缓冲器被配置成接收用于携载相应内容的多个数据流的数据的部分,其中每个数据流的内容关于时间与至少一个其它数据流不对准;控制器,该控制器被配置成将数据的部分转发到主机装置以被存储在相应的延迟缓冲器中;以及存储器,该存储器与控制器一起维持用于延迟缓冲器中的每个延迟缓冲器的索引信息;其中控制器另外被配置成转发用于延迟缓冲器中的每个延迟缓冲器的索引信息与数据的部分。
索引信息可以包括用于每个延迟缓冲器的读取指针和写入指针。控制器可以被配置成通过调节读取指针以指向相应的延迟缓冲器中携载对应的内容的部分来维持索引信息。控制器可以被配置成将包括数据的部分和写入指针的转发消息发送到主机装置。控制器可另外被配置成将用于所存储的数据部分中的至少一个所存储的数据部分的请求消息发送到主机装置,该请求消息包括相关联的读取指针。控制器可以另外被配置成发送作为第一通信消息的一部分的转发消息和请求消息。
接收装置可以另外被配置成从主机装置接收延迟的数据部分,其中所接收的延迟的数据部分携载对应的内容。接收装置可以另外被配置成将所接收的延迟的数据部分中的至少一个所接收的延迟的数据部分呈现给输出端。数据的一部分可以具有预定大小。控制器可以另外被配置成响应于在多个数据流中的每个数据流上接收的数据的一部分,转发数据的部分。控制器可另外被配置成定期将数据的部分转发到主机装置。
接收装置可以另外被配置成响应于请求从主机装置接收数据的至少一个所存储的部分。接收装置可另外被配置成响应于对多个数据流中的至少一个数据流的数据部分的请求,从在主机装置处接收的另外的数据流接收数据部分。控制器可以另外被配置成存储与相应的数据部分相关联的元信息。元信息可以包括相应的数据部分的质量信息。
控制器可以另外被配置成根据至少所存储的元信息识别存储在主机装置处的将被请求的数据部分。接收装置可以另外被配置成请求所识别的数据部分。接收装置可以另外被配置成识别将被呈现的足够质量的至少一个数据部分。
根据第三方面,提供了一种用于缓冲多源接收器的数据流的方法,该方法包括:接收在转发消息中的来自接收装置的数据的部分,该数据的部分形成携载相应内容的多个数据流的一部分,其中每个数据流的内容关于时间与至少一个其它数据流不对准;接收在转发消息中的与多个延迟缓冲器相关联的索引信息;以及根据索引信息将数据的部分存储在相应的延迟缓冲器中。
索引信息可以包括用于每个延迟缓冲器的至少写入指针。该方法可以另外包括接收从延迟缓冲器请求至少一个数据部分的请求消息,该请求消息包括识别所请求的数据部分的索引信息。请求消息中的索引信息可以包括与一个或多个所请求的数据部分相关联的读取指针。转发消息和请求消息可以形成第一通信消息。
该方法可以另外包括将来自延迟缓冲器的数据部分提供到接收装置,所提供的数据部分携载对应的内容。数据的一部分可以具有预定大小。该方法可以另外包括响应于来自接收装置的请求,提供来自延迟缓冲器的数据的至少一个所存储的部分。该方法可以另外包括:从另外的数据流接收数据的另外的部分,该另外的数据流从另外的源接收并且携载对应的内容。该方法可以另外包括:响应于对来自延迟缓冲器的至少一个数据部分的请求,将数据的另外的部分提供到接收装置。
根据第四方面,提供了一种用于缓冲多源接收器的数据流的主机装置,该主机装置包括:输入端,该输入端被配置成接收在转发消息中的来自接收装置的数据的部分,该数据的部分形成携载相应内容的多个数据流的一部分,其中每个数据流的内容关于时间与至少一个其它数据流不对准,该输入端另外被配置成接收在转发消息中的与多个延迟缓冲器相关联的索引信息;以及多个延迟缓冲器,该多个延迟缓冲器被配置成根据索引信息将数据的部分存储在相应的延迟缓冲器中。
索引信息可以包括用于每个延迟缓冲器的至少写入指针。输入端可以另外被配置成接收从延迟缓冲器请求至少一个数据部分的请求消息,该请求消息包括识别所请求的数据部分的索引信息。请求消息中的索引信息可以包括与一个或多个所请求的数据部分相关联的读取指针。转发消息和请求消息可以形成第一通信消息。
主机装置可以另外包括输出端,该输出端被配置成将来自延迟缓冲器的数据部分提供到接收装置,所提供的数据部分携载对应的内容。数据的一部分可以具有预定大小。主机装置可另外包括输出端,该输出端被配置成响应于来自接收装置的请求,提供来自延迟缓冲器的数据的至少一个所存储的部分。输入端可以另外被配置成从另外的数据流接收数据的另外的部分,该另外的数据流从另外的源接收并且携载对应的内容。输出端可以另外被配置成响应于对来自延迟缓冲器的至少一个数据部分的请求,将数据的另外的部分提供到接收装置。
附图说明
将参考附图仅作为例子描述实施例,在附图中:
图1是示出多源接收器的例子的示意图;
图2是示出根据实施例的多源接收器的例子的示意图;
图3是描绘根据实施例执行的方法步骤的流程图;
图4是示出根据另外的实施例的多源接收器的例子的示意图;以及
图5是示出根据另外的实施例的多源接收器的方面的示意图;
应当理解,对于跨越多于一个附图的特征,相似的附图标记指示相似的特征。
具体实施方式
可以参考携载音频数据的包流描述以下实施例。这仅为了易于解释而进行,并且应当理解,至少一些实施例可适用于其它类型的广播或流数据,例如视频数据。应当理解,这里,术语广播旨在覆盖从一个实体到多个其它实体的包流广播,以及从一个实体到特定的几个其它实体或具体的一个其它实体的包流广播。例如,广播包流可以是单播流。
在多源收发器系统中,可以经由对应于不同的传输技术的多个路径传输内容。可以在共同数据源处共同生成内容,但是可以经由不同的传输路径处理和传输该内容。此类传输技术的例子可以包括调频(FM)、数字音频广播(DAB)、互联网广播和/或其它技术。多源接收装置能够沿着这些路径中的两个或更多个路径接收内容的传输。然而,由于相应的路径的处理延迟,所以在传输路径上携载的共同生成的内容可能变得不对准。
接收装置可以依靠来自第一传输路径的将被呈现和提供到用户的内容。如果第一传输路径变得不可用,则接收装置可以切换以代替地从第二传输路径提供内容。例如,当用户驾驶进入隧道中且失去他们的FM信号时,用户可以在驾驶时收听经由FM传输而接收的内容。然后,接收装置可以切换到第二传输例如DAB传输路径以继续将内容提供到用户。由于在第一路径和第二路径上的处理时间的差异,所以在第一路径上接收的内容和在第二路径上接收的内容可能不对准。为了第一路径和第二路径之间的切换能够较少被注意到,相应的路径上的内容需要被对准。接收装置可以通过延迟来自时间上在前的路径的内容直到已从第一路径和第二路径接收内容的至少一部分来进行该对准。接收装置可以通过缓冲来自第一路径和第二路径的所接收到的数据来引入该延迟。
图1是此类多源收发器系统的例子。
图1示出包括接收装置110和传输装置120的多源广播系统100的例子。传输装置120包括共同数据源121和三个传输路径122、传输路径123和传输路径124。共同数据源121可以生成经由相应的路径122、路径123和路径124传输的内容。每个传输路径包括发射器122a、发射器123a和发射器124a以及与该路径相关联的处理延迟122b、处理延迟123b和处理延迟124b。
传输路径122、传输路径123和传输路径124中的每个传输路径可以根据不同的传输技术传输内容。例如,第一路径122可以基于模拟技术例如调频(FM)传输内容;第二路径123可以根据数字传输技术例如数字音频广播(DAB)传输内容;并且第三传输路径124可以根据额外的FM或DAB路径或其它技术传输内容。应当理解,这仅作为例子,并且路径并不局限于此类技术。
三种传输技术中的每种传输技术可以与由在内容可以由相应的发射器122a、发射器123a和发射器124a传输之前内容经受的不同的处理导致的延迟相关联。例如,在第一路径122上的处理可以致使内容经历第一延迟122b,在第二路径123上的处理可以致使内容经历第二延迟123b,并且在第三路径124上的处理可以致使内容经历第三延迟124b。在上面的例子中,路径已经被例示为是FM、DAB和互联网广播。于是,与FM相关联的第一延迟122b相对较短,例如,时间A(被描绘为一个延迟块)。与DAB相关联的第二延迟123b较长,例如,时间B(被描绘为七个延迟块)。与互联网广播相关联的第三延迟124b可以经历最长延迟,例如,时期C(被描绘具有十一个延迟块)。
应当理解,延迟块的数量仅作为例子,并且用于指示由共同数据源121生成的内容沿着每个路径经历的不同延迟。于是,每个路径上的对应的内容在不同的时间到达相应的发射器122a、发射器123a和发射器124a,并且沿着三个路径的内容关于时间不对准。例如,相对于在第一路径122上的内容,在第二路径123上的内容可以以时间(B-A)不对准。相对于在第一路径122上的内容,在第三路径124上的内容可以以时间(C-A)不对准,并且相对于在第二路径123上的内容,在第三路径124上的内容可以以时间(C-B)不对准。
接收装置110包括三个接收路径132、接收路径133和接收路径134,每个接收路径包括相应的接收器132a、接收器133a、接收器134a以及延迟缓冲器141、延迟缓冲器142和延迟缓冲器143。包括在路径132、路径133和路径134中的每个路径上接收的内容的数据流被存储在用于该路径的相应的延迟缓冲器141、延迟缓冲器142和延迟缓冲器143中。延迟缓冲器的输出端经由选择机制112联接到输出端111。输出端111提供来自所选择的延迟缓冲器的数据,以例如经由扬声器被呈现和提供到用户。呈现可以包括解码和另外处理以输出内容。
在该例子中,接收器路径132、接收器路径133和接收器路径134中的每个接收器路径被配置成接收包括共同生成的内容且根据不同的传输技术传输的数据流。例如,第一接收路径132可以被配置成接收根据FM传输的内容;第二接收路径133可以被配置成接收根据DAB传输的内容;并且第三接收路径134可以被配置成接收根据互联网广播传输的内容。
例如,第一接收路径132可以被配置成接收从第一传输路径122传输的内容;第二接收路径133可以被配置成接收从第二传输路径123传输的内容;并且第三接收路径134可以被配置成接收从第三传输路径124传输的用户内容。
相应的接收器132a、接收器133a和接收器134a接收包括内容的相应的数据流。至少部分地由于由相对的处理路径122、处理路径123和处理路径124引入的延迟A、延迟B和延迟C,所以数据流中的内容可能不对准。
在该例子中,为了重新对准内容,接收装置110可以延迟或缓冲相应的数据流,直到在所有包流上已接收用户内容的至少一部分。一般而言,在对应于最快传输路径和最慢的传输路径之间的延迟的时间段内,延迟缓冲器可以延迟到输出端的缓冲器中的数据的可用性。以该方式,仅在所有路径上已经接收对应的用户内容时,数据变得可用于输出端。此时,可以使得缓冲器中的数据(包括内容)可用于输出端111以用于进行呈现。
延迟相应的数据流可以包括将所接收的数据存储在相应的数据缓冲器中。在图1的例子中,第一路径122、第一路径132具有最短的处理延迟,并且为第一个开始接收数据。第一路径上的所接收到的数据流被写入到第一延迟缓冲器141。第一延迟缓冲器141的写入指针141a指示已经被写入到第一缓冲器的数据的量。第一路径和第二路径之间的延迟是(B-A),并且因此在第二路径开始接收包括对应的用户内容的数据之前,在(B-A)的时间段内,第一路径132接收数据。当在第二路径133上接收数据时,数据被写入到第二延迟缓冲器142中。写入指针142a指示已经被写入到第二缓冲器的数据的量。
第一路径和第三路径之间的延迟是(C-A),并且因此在第三路径开始接收包括对应的用户内容的数据之前,在(C-A)的时间段内,第一路径132接收数据。第二路径和第三路径之间的延迟是(C-B),并且因此在第三路径134开始接收包括对应的用户内容的数据之前,在(C-B)的时间段内,第二路径133接收数据。写入指针143a指示写入到第三缓冲器的数据的量。
图1描绘当包括内容的数据流的第一单元被接收和存储在第三缓冲器143中时延迟缓冲器141、延迟缓冲器142和延迟缓冲器143的状态。此时,在(C-A)的时间段内,第一接收路径132正在接收内容,并且在(C-B)的时间段内,第二接收路径133正在接收内容,并且第三接收路径134仅接收该数据流的内容的第一单元。此时,在所有三个延迟缓冲器141、延迟缓冲器142和延迟缓冲器143中,内容的至少一部分是可用的,并且因此延迟缓冲器141、延迟缓冲器142和延迟缓冲器143中的数据变得可用于选择提供到输出端111。
在该例子中,缓冲器被布置为先进先出(FIFO)缓冲器,然而,应当理解,缓冲器可以采取任何合适的形式。
每个缓冲器141、缓冲器142和缓冲器143的读取指针可以指示将从相应的缓冲器读取的数据的下一部分。三个缓冲器141、缓冲器142和缓冲器143的读取指针可以同步,使得该三个缓冲器141、缓冲器142和缓冲器143的读取指针同时指向相应的缓冲器中的包括对应的内容的数据的相应的部分。当处理来自数据流中的至少一个数据流的数据时,读取指针可以同时被更新。这可以允许读取指针保持同步。以该方式,如果接收路径在之间切换(切换机制112将不同的缓冲器联接到输出端111),则所有缓冲器的读取指针关于内容指向相同或对应位置。
缓冲器大小的实施方式将取决于对于数据流需要被存储的数据量。这转而取决于数据自身的大小以及流之间的最大延迟。这可能导致大量存储器的系统要求。一些系统局限于可以提供的存储器的量。例如,嵌入式系统可能具有受限制的存储空间,并且因此可能不能提供必需的存储器的量。
本申请的实施例涉及将接收缓冲器外包给另外的装置的接收器装置。在一个例子中,接收缓冲器可以被外包给主机装置。接收器装置可以将传入数据流存储在主机装置处,并且请求检索所接收的数据流的部分以用于另外的处理和输出。
图2示出可以从多源接收数据流且通过提供数据流以存储在主机装置处来延迟该数据流的多源接收器210的例子。
图2示出具有第一接收器211、第二接收器212和第三接收器213的接收装置210。应当理解,第一接收器、第二接收器和第三接收器可以类似于图1的那些接收器,并且可以被配置成通过发射器例如发射器120从相应的传输路径(例如那些发射器)接收数据流。
第一接收器211联接到第一部分缓冲器214,第二接收器212联接到第二部分缓冲器215,并且第三接收器213联接到第三部分缓冲器216。接收装置210可以另外包括存储器217。应当理解,接收装置210可以另外包括处理器或用于控制接收器的控制器。应当理解,控制器可以被配置成致使接收装置执行本文中所论述的任何方法步骤。
接收装置210可以从多个源接收多个数据流,其中该数据流中的每个数据流包括对应的内容。可以在接收路径的相应的一个接收路径上接收数据流中的每个数据流,每个接收路径包括接收器211、接收器212、接收器213以及部分缓冲器214、部分缓冲器215和部分缓冲器216。和图1的例子中一样,可以缓冲和延迟数据流,以便将数据流内的对应的内容对准。然而,和图1的例子不同,可以在主机装置处实施延迟缓冲器。
图2中所示的主机装置220包括第一延迟缓冲器221、第二延迟缓冲器222和第三延迟缓冲器223。在功能性上,延迟缓冲器221、延迟缓冲器222和延迟缓冲器223可以对应于图1的延迟缓冲器141、延迟缓冲器142和延迟缓冲器143。具体地说,第一延迟缓冲器221、第二延迟缓冲器222和第三延迟缓冲器223中的每个延迟缓冲器可以被配置成存储通过接收装置接收的数据流中的一个数据流。延迟缓冲器221、延迟缓冲器222和延迟缓冲器223中的每个延迟缓冲器可以包括指向将被写入到的缓冲器中的下一个位置的相应的写入指针221a、写入指针222a和写入指针223a。延迟缓冲器221、延迟缓冲器222和延迟缓冲器223中的每个延迟缓冲器可另外包括相应的读取指针221b、读取指针222b和读取指针223b。读取指针中的每个读取指针可以指向相应的缓冲器内的对应的内容的位置。
接收装置210可以将所接收的数据定期传输230到主机装置220以被存储在相应的缓冲器中。主机装置220可以接收所传输的数据并且将所传输的数据存储在相关的缓冲器中。接收装置可以另外将对来自延迟缓冲器的所存储的数据的请求传输230到主机装置220。主机装置220可以读取来自延迟缓冲器的所存储的数据,并且将该所存储的数据提供240到接收装置。然后,接收装置可以另外处理将被输出的数据。应当理解,从延迟缓冲器中的每个延迟缓冲器读取的数据可以包含如通过同步读取指针221b、同步读取指针222b和同步读取指针223b指向的对应的内容。
接收装置210可以控制来自主机装置的数据的存储和检索。接收装置210可以通过将与接收装置210处的延迟缓冲器相关的信息存储在存储器217处来执行该控制。例如,接收装置210可以存储与读取指针221b、读取指针222b、读取指针223b以及写入指针221a、写入指针222a、写入指针223a相关的信息,并且藉由对数据的请求提供该信息。
在操作中,接收装置210可以在三个数据路径上接收三个数据流。每个流的所接收的数据可以被存储在相应的部分缓冲器214、部分缓冲器215、部分缓冲器216中。在一些例子中,在将所接收的数据流中的一个或多个所接收的数据流存储在部分缓冲器中之前,接收装置可以执行对所接收的数据流中的一个或多个所接收的数据流的一些处理。然后,接收装置210可以将请求230发送到主机装置,从而为每个流存储在接收装置210处接收的数据。
在一个例子中,一旦对于数据流中的至少一个数据流,预先需要的数据量已经被接收和存储在部分缓冲器中,就可以做出到主机装置220的请求230。例如,对于每个接收器路径,接收装置210可以每n毫秒接收数据的一部分。可以平衡在接收装置210将数据部分转发到主机装置220之前接收的数据量,以便使部分缓冲器的大小和发送到主机装置220的转发数据部分的消息的数量两者都最小化。在一个例子中,在接收路径中的一个或多个接收路径是数字音频广播(DAB)路径的情况下,预先需要的数据的部分可以对应于DAB帧并且例如是每24毫秒可用的。一旦接收用于每个数据流的数据的一部分,则存储在部分缓冲器214、部分缓冲器215、部分缓冲器216中的每个部分缓冲器中的数据的部分可以被转发到主机装置220以用于进行外部存储。在该例子中,同时或同步发送用于每个数据流的数据部分,以便减少在接收装置210和主机装置220之间发送的消息的数量。
包括将被存储的数据部分的消息230可以另外包括对将被返回到接收器的存储的或延迟的数据的请求。该延迟的数据可以对应于由接收装置210请求以用于另外处理和例如经由扬声器输出到用户的数据。
接收装置210可以控制到主机装置220的数据部分或块的存储和检索。例如,接收装置可以将与数据的位置相关的索引数据存储在延迟缓冲器221、延迟缓冲器222和延迟缓冲器223中。在一个例子中,存储器217可以存储读取和写入指针信息,并且请求230可以包括指示在延迟缓冲器中在哪里写入所转发的数据和在哪里读取所请求的数据的该地址信息。随着将数据写入到延迟缓冲器和从延迟缓冲器读取数据的每个请求,可以更新存储器217中的指针信息。
响应于请求230,主机装置可以发送消息240,该消息240包括数据流中的每个数据流的所请求的延迟的数据部分。在该例子中,每当在接收装置210处接收到用于每个数据流的数据的一部分,将发生通信交换,该通信交换包括所接收的数据部分和对延迟的数据部分230的请求以及包括所请求的数据部分的响应的组合转发。在DAB的例子中,可以每24ms发生通信交换。
图3是描绘根据一个例子的方法步骤的流程图。
在步骤301,接收装置接收用于每个数据流的数据的一部分。数据流携载对应的内容,该对应的内容关于时间可以彼此偏移。当在每个流上接收数据的至少一部分时,该方法可以前进到步骤302。
在步骤302,接收装置可以将第一消息发送到主机装置。第一消息可以包括转发消息,该转发消息将数据流的所接收的数据转发到主机装置以用于进行存储。消息可以包含数据流上的数据的所接收的部分以及索引信息,该索引信息指示主机装置将所转发的部分存储在哪里。主机装置可以将所转发的数据部分存储在对应于数据流中的每个数据流的相应的延迟缓冲器中。索引信息可包括写入指针信息,该写入指针信息向主机装置指示在延迟缓冲器中将数据部分写入到哪里。
在一些例子中,接收装置可以在第一消息中额外地包括请求消息。请求消息可以包括对存储在主机装置处的延迟缓冲器中的延迟的数据的请求。请求消息可以包括索引信息。在该情况下,索引信息可以包括读取指针信息,该读取指针信息向主机装置指示将从延迟缓冲器中哪里读取所请求的数据。
在步骤303,接收装置可以更新索引信息。索引信息可以被存储在接收装置处并且由接收装置维持索引信息。可以更新写入指针以指向将被写入到的延迟缓冲器中的下一个可用空间。可以更新读取指针以指向将从其进行读取的延迟缓冲器中的下一个点。应当理解,读取指针中的每个读取指针将指向延迟缓冲器中的对应的用户内容。为了这样做,接收装置可以计算数据流的用户内容之间的延迟,并且关于该延迟调节相应的读取指针。
在步骤304,接收装置可以从主机装置接收包括所请求的数据部分的第二消息。然后,接收装置可以提供数据部分以用于另外处理和/或将数据部分中的一个或多个数据部分呈现到输出端。
图4示出实施例的另外的例子。在图2和图3的例子中,例子三个数据流被描绘为由接收装置210接收。来自每个流的数据的部分被存储在主机装置220处的延迟缓冲器中。接收装置210可以通过提供用于所请求的数据部分的索引数据给主机装置220,请求来自主机装置220中的延迟缓冲器的数据的部分。
在图4的例子中,主机装置可以另外被配置成接收辅助数据流,并且将该辅助数据流的数据部分提供到接收装置210。这在例如辅助数据流是互联网协议(IP)的情况下可以是有用的。在该例子中,辅助数据相对于由接收装置接收的数据流延迟。换句话说,辅助数据流可以经历大于由其它数据流经历的延迟的传输和处理延迟。例如,IP数据流可以经历大于FM或DAB数据流的延迟。可以在由接收装置210接收的其它数据流上接收对应的数据内容之后,接收由辅助流携载的数据内容。
图4示出接收装置210和主机装置420。应当理解,接收装置210和主机装置420的部分可以类似于在图2中所描绘的接收装置210和主机装置220,并且在该情况下,相似的附图标记可以是指相似的特征。
主机装置420具有第一延迟缓冲器221、第二延迟缓冲器222和第三延迟缓冲器223,以用于存储在相应的第一数据流211、第二数据流212和第三数据流213上接收的以及在来自接收装置210的消息230中接收的数据部分。主机装置420可以另外包括用于接收辅助或额外数据流的辅助输入端401。在一个例子中,辅助数据流可以是经由网络接收的IP流,主机装置420联接到该网络。
在辅助输入端401上接收的数据流可以被存储在辅助缓冲器403中。主机装置420还可以包括可选的采样率转换器402。在一些例子中,数据流211、数据流212和数据流213可以被认为具有相同的采样率。辅助数据流可以具有另一个采样率。在例子中,辅助数据流401的采样率可以被转换为与数据流211、数据流212和数据流213的采样率相同。当处理相应的流时,这可以减轻处理负担。
然而,应当理解,采样率转换器402可以是可选的。在一些情况下,可以在数据流的处理中处置采样率中的差异。还应当理解,数据流211、数据流212和数据流213不一定需要具有相同的采样率,并且类似的测量(例如采样率转换或数据流处理)可以应用于该数据流211、数据流212和数据流213。
图4的例子可以类似于图2的例子进行操作。例如,在已经接收到数据流211、数据流212和数据流213的一部分之后,接收装置210可以将第一消息230发送到主机装置。第一消息可以包括存储数据部分的请求,并且可以包括与数据缓冲器221、数据缓冲器222和数据缓冲器223相关联的索引数据。第一消息230可以另外构成对来自数据流211、数据流212和数据流213的延迟的数据的请求。
响应于第一消息230或请求,主机装置可以以包括来自缓冲器221、缓冲器222和缓冲器223的所请求的延迟的数据的第二消息440作出响应。如果在辅助缓冲器403中数据部分是可用的,则在辅助数据流上接收的数据部分可以在第二消息440中被提供到接收装置210。
应当理解,虽然用于数据流211、数据流212和数据流213的所请求的数据部分包括通过缓冲器已经延迟的数据部分,但是来自辅助数据流的数据部分可以不被延迟。这可以是因为辅助数据流401相对于数据流211、数据流212、数据流213和数据流401上携载的对应的内容可以具有最长延迟。换句话说,可已经在数据流211、数据流212和数据流213上接收通过辅助数据流401接收的内容,并且因此通过辅助数据流401接收的内容不需要另外进行延迟。
应当理解,缓冲器221、缓冲器222和缓冲器223的所需要的大小可以取决于缓冲器引入到数据流的延迟量。因为在一个通信周期中花费的时间内,辅助缓冲器仅需要缓冲数据流401的一部分,所以辅助缓冲器可以小于缓冲器221、缓冲器222和缓冲器223。在该情况下,通信周期包括发送消息230和用消息440答复的时间。在每个通信周期中,可以从辅助缓冲器403读取数据部分。
参考图3,在根据图4的例子中,在步骤304,接收装置210将额外地从辅助数据流接收数据部分。在步骤305,接收装置可以从包括在辅助数据流上的数据部分的所接收的数据部分中另外进行选择以用于呈现。
藉由不为辅助数据缓冲器或数据流提供索引信息的接收装置210已经描述了图4的例子。在辅助数据401上接收对应的内容之前在数据流211、数据流212和数据流213上接收对应的内容,并且数据缓冲器221、数据缓冲器222和数据缓冲器223相应地延迟数据流的实施例中这是适当的。在其它例子中,接收装置还可以提供用于辅助数据流和/或缓冲器的明确的索引信息。该索引信息可以例如与动态缓冲器确定大小有关,和/或可以控制辅助缓冲器的填充水平。在一些另外的实施例中,索引信息可以控制对辅助缓冲器中的辅助数据流的延迟,和/或可以指示或设置将在消息440中提供的数据部分的大小。
在例子中,辅助缓冲器403可以用于处理例如均衡来自接收抖动或采样率转换的副效应。当通过接收装置恒定地监测辅助缓冲器的填充水平时,可以允许考虑高级的决策逻辑,如错误处理。
在上述中,接收装置210已被描述为存储和维持用于缓冲器221、缓冲器222和缓冲器223的索引信息。如所描述的,该索引信息可以包括读取指针和写入指针或关于缓冲器中下一个写入到哪里和缓冲器中从哪里进行下一个读取的信息。在另外的例子中,接收装置210可以另外存储和维持与数据流相关联的元信息。该元信息可以例如包括与将在每个数据流上接收的且将被存储在主机装置220处的数据部分的质量相关的质量信息。
对于基于块的音频流,由数据流211、数据流212和数据流213中的每个数据流携载的数据部分可以定期到达接收装置210处。就接收问题而论,可能出现在用于数据流中的一个或多个数据流的数据部分的接收中的间隙。在极端例子中,在用于数据流的周期性接收窗口中,根本没有数据可以到达。在其它例子中,为数据部分接收的数据可以(部分地)是有缺陷的或被完全接收。接收装置210可以知道属性例如在接收数据部分时用于数据部分的这些属性——例如,在数据部分被发送用于存储和/或被接收以被呈现之前。
关于数据部分的质量的信息可被认为是元信息。该元信息可以例如连同实际数据部分一起进行存储。一旦将使用数据部分,与数据部分在一起存储的相关联的元信息可以被评定用于数据部分的选择和呈现。例如,元信息可以被用于决定相关联的数据部分可以被解码还是因为该相关联的数据部分失效或丢失数据所以应该被省略。还可以基于该元信息执行高级的错误隐藏处理,例如基于即将来临的接收间隙的逐渐减弱但仍然良好的音频和/或切换将被呈现的数据流。
在本申请中,延迟缓冲器可以被外包给主机装置220、主机装置420。在元信息与数据部分在一起进行存储的情况下,由于接收装置210和主机装置220、主机装置420之间的通信延迟,所以该元信息不是接收装置210直接可存取的。此外,在能够确定应该丢弃数据部分之前,请求来自主机的延迟的数据部分且接收所述数据部分和相关联元信息增加通信开销。
根据图5提供接收和主机装置的另外的例子,其中对应于所接收的数据部分的元信息被存储在接收装置210中。这可以允许接收装置210做出关于数据部分中的哪些数据部分携载对应的内容以另外进行呈现或处理和丢弃哪些的决策。在一些例子中,接收装置210可以另外选择性地请求从缓冲器221、缓冲器222、缓冲器223中的哪个进行读取。
图5示出接收装置210和主机装置220的一部分,其中对于存储在主机装置220处的数据部分,元信息被存储在接收装置210处。
图5示出包括存储器217的接收装置210的一部分。存储器217包括与存储在主机装置220中的数据部分相关联的索引信息520和元信息510。示出包括数据缓冲器221的主机装置220的一部分。应当理解,虽然仅为第一数据流221示出索引和元信息以及数据缓冲器,但是为其它数据流做出类似的规定。
数据缓冲器221中的每个所存储的数据部分可以与索引信息520和元信息510相关联。这通过相关联的530示出。应当理解,在一些例子中,对于多于一个连续的数据部分,索引和/或元信息可以是相同的。
图5另外示出元信息510的例子。在该例子中,元信息可以包括多个字段,例如,数据部分包括音频还是为空(音频/空502)的指示、与数据部分相关联的错误信息(错误信息503)、部分与其相关的音频标准(音频标准504)、数据部分的一个或多个属性(音频属性505)和另外的可选的额外字段506。
参考图3,在操作中,在步骤302将所接收的数据部分转发到主机装置用于存储之前,接收装置210可以从所接收的数据部分确定元信息。在步骤302,接收装置210可以从元信息510另外确定请求哪些数据部分,并且相应地发送索引信息。基于用于外部存储的数据部分的元信息,关于延迟的数据流的可用质量,接收装置210能够有预见性。接收装置210可以预先决定数据部分是否将适用于进行呈现,和/或是否将需要数据部分。
在图5的例子中,接收装置210可以请求来自选择的数据流或缓冲器的延迟的数据部分。应当理解,在其它例子数据中,这也是可能的,并且接收装置不需要请求来自所有数据缓冲器的数据部分。
上述描述了在接收装置处为数据流中的每个数据流接收数据的一部分,之后那些部分被发送到主机装置用于存储。应当理解,可以根据通过接收装置接收的数据流的性质,确定组成数据的一部分的数据量。例如,如果数据流中的一个数据流根据DAB标准传输数据,则数据部分可以对应于用于DAB帧的最大大小。
在另一个例子中,可以根据包括DAB超帧的DAB+传输一个或多个数据流。在一个例子中,可以在对应于每个24ms的5个连续的DAB帧的120ms中接收这些超帧。对于DAB+流,例如,可以选择数据部分以对应于超帧大小或对应于例如超帧的子集。在另一个例子中,可以根据T-DMB传输数据流中的一个数据流,在该情况下,所传输的帧可以在大小上变化。在该情况下,可以在例如最大帧大小上或使用其它指标选择数据部分大小。
应当理解,将由接收装置接收且然后被转发到主机用于存储的数据部分的大小的选取可以取决于在接收装置处接收的一个或多个传输标准。在一些例子中,数据部分大小可以对应于标准中的至少一个标准的最大帧大小,或可以是另一个预定的大小。
在一些例子中,对于所有的所接收的数据流,数据部分大小可以是固定的。这可以简化来自数据缓冲器的数据部分的存储和检索。例如,同时在接收装置处在所有数据流上数据部分是可用的。在其它例子中,可以为单独的数据流选择数据部分大小,并且可以根据每个流的传输标准定制数据部分大小。
在上述中,通信周期已被描绘为将多个数据部分转发到主机装置用于存储和对将从主机装置检索的一个或多个所存储的数据部分的请求的第一消息。请求可以形成第一消息的一部分或可以单独发送。包括所请求的数据的第二消息从主机返回。然而,应当理解,在一些情况下,通信周期可以省略对来自主机装置的数据的请求。例如,在一些通信周期中,接收装置可以不要求更多数据用于被呈现的数据,例如,在接收装置处的缓冲器填充状态的独立性。
在上述中,已经描述接收装置可以根据存储在接收装置处且与数据部分相关联的元信息,产生将从主机装置检索的识别数据部分。应当理解,可以根据额外的或替代的因素产生此类识别。例如,识别还可以是基于接收装置处的缓冲器填充水平,或在数据部分具有类似质量的情况下的优选的数据流。例如,接收装置可以给予来自当前呈现的数据流的数据部分以优先权,而不必在流之间过度地来回互换。
应当理解,接收装置和主机装置将包括用于在该接收装置和主机装置之间通信的接口。例如,接收装置和主机装置中的每个可以包括例如在通信周期期间用于发送和接收消息的输入和输出端口。

Claims (10)

1.一种接收装置,其特征在于,包括:
多个接收器和相关联的部分缓冲器,所述多个接收器和相关联的部分缓冲器被配置成接收用于携载相应内容的多个数据流的数据的部分,其中每个数据流的所述内容关于时间与至少一个其它数据流不对准;
控制器,所述控制器被配置成将所述数据的部分转发到主机装置以被存储在相应的延迟缓冲器中;以及
存储器,所述存储器与所述控制器一起维持用于所述延迟缓冲器中的每个延迟缓冲器的索引信息;
其中所述控制器另外被配置成转发用于所述延迟缓冲器中的每个延迟缓冲器的索引信息与所述数据的部分。
2.根据权利要求1所述的接收装置,其特征在于,所述索引信息包括用于每个延迟缓冲器的读取指针和写入指针。
3.根据权利要求2所述的接收装置,其特征在于,所述控制器被配置成通过调节所述读取指针以指向所述相应的延迟缓冲器中携载对应的内容的部分来维持所述索引信息。
4.根据在前的任一项权利要求所述的接收装置,其特征在于,另外被配置成从所述主机装置接收延迟的数据部分,其中所述所接收的延迟的数据部分携载对应的内容。
5.根据权利要求1到4中任一项所述的接收装置,其特征在于,另外被配置成响应于请求从所述主机装置接收数据的至少一个所存储的部分。
6.根据在前的任一项权利要求所述的接收装置,其特征在于,另外被配置成响应于对所述多个数据流中的至少一个数据流的数据部分的请求,从在所述主机装置处接收的另外的数据流接收数据部分。
7.根据在前的任一项权利要求所述的接收装置,其特征在于,所述控制器另外被配置成存储与相应的数据部分相关联的元信息。
8.一种用于在多源接收器处对准数据流的方法,其特征在于,包括:
在接收装置处接收用于多个数据流的数据的部分,所述多个数据流携载相应内容,其中每个数据流的所述内容关于时间与至少一个其它数据流不对准;
将所述数据的部分转发到主机装置以被存储在相应的延迟缓冲器中;以及
由所述接收装置维持用于所述延迟缓冲器中的每个延迟缓冲器的索引信息;
其中将所述数据的部分转发到所述主机装置另外包括转发用于所述延迟缓冲器中的每个延迟缓冲器的索引信息与所述数据的部分。
9.一种用于缓冲多源接收器的数据流的主机装置,其特征在于,包括:
输入端,所述输入端被配置成接收在转发消息中的来自接收装置的数据的部分,所述数据的部分形成携载相应内容的多个数据流的一部分,其中每个数据流的所述内容关于时间与至少一个其它数据流不对准,所述输入端另外被配置成接收在所述转发消息中的与多个延迟缓冲器相关联的索引信息;以及
多个延迟缓冲器,所述多个延迟缓冲器被配置成根据所述索引信息将所述数据的部分存储在所述相应的延迟缓冲器中。
10.一种用于缓冲多源接收器的数据流的方法,其特征在于,包括:
接收在转发消息中的来自接收装置的数据的部分,所述数据的部分形成携载相应内容的多个数据流的一部分,其中每个数据流的所述内容关于时间与至少一个其它数据流不对准;
接收在所述转发消息中的与多个延迟缓冲器相关联的索引信息;以及
根据所述索引信息将所述数据的部分存储在所述相应的延迟缓冲器中。
CN201611159933.0A 2016-01-06 2016-12-15 接收路径延迟机制 Active CN107066402B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP16150355.2A EP3190730A1 (en) 2016-01-06 2016-01-06 Received path delay mechanism
EP16150355.2 2016-01-06

Publications (2)

Publication Number Publication Date
CN107066402A true CN107066402A (zh) 2017-08-18
CN107066402B CN107066402B (zh) 2022-04-15

Family

ID=55080030

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611159933.0A Active CN107066402B (zh) 2016-01-06 2016-12-15 接收路径延迟机制

Country Status (3)

Country Link
US (1) US10212096B2 (zh)
EP (1) EP3190730A1 (zh)
CN (1) CN107066402B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020155989A (ja) * 2019-03-20 2020-09-24 エヌ・ティ・ティ・コミュニケーションズ株式会社 バッファリング処理装置、通信システム、バッファリング処理方法、及びプログラム
JP2020155988A (ja) * 2019-03-20 2020-09-24 エヌ・ティ・ティ・コミュニケーションズ株式会社 バッファリング処理装置、通信システム、バッファリング処理方法、及びプログラム

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3340498B1 (en) * 2016-12-22 2022-07-13 Nxp B.V. Receive path quality information
EP3340497A1 (en) 2016-12-22 2018-06-27 Nxp B.V. Error concealment with redundant data streams
EP3410618B1 (en) 2017-05-31 2021-11-03 Nxp B.V. Received path delay mechanism

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1354927A (zh) * 1999-06-10 2002-06-19 奥地利西门子股份有限公司 将虚拟并置数据流转换成连续并置数据流的方法和设备
CN1731769A (zh) * 2004-08-05 2006-02-08 朗迅科技公司 数字延迟缓存器和相关方法
CN1799038A (zh) * 2003-06-04 2006-07-05 英特尔公司 具有单向链路的存储信道
US20100150276A1 (en) * 2008-12-14 2010-06-17 Apple Inc. Digital Radio Tagging Using an RF Tuner Accessory
US20100271944A1 (en) * 2009-04-27 2010-10-28 Avaya Inc. Dynamic buffering and synchronization of related media streams in packet networks
US20110173635A1 (en) * 2007-07-06 2011-07-14 Aaberg Patrik System, Processor, Apparatus and Method for Inter-Processor Communication
US20130003904A1 (en) * 2011-06-29 2013-01-03 Javier Elenes Delay estimation based on reduced data sets
CN104160634A (zh) * 2011-12-14 2014-11-19 讯宝科技公司 使用解构和延迟的数据流提供空间可选的通信的方法和设备

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050159122A1 (en) * 2004-01-20 2005-07-21 Mayer Robert S. Radio with simultaneous buffering of multiple stations
EP2355381A1 (en) * 2009-12-09 2011-08-10 Alpine Electronics, Inc. Audio processing device and method for processing audio signals
US11163736B2 (en) * 2013-03-04 2021-11-02 Avaya Inc. System and method for in-memory indexing of data
US9467255B2 (en) * 2014-12-23 2016-10-11 Ibiquity Digital Corporation Systems and methods for digital radio broadcast with cross platform reception

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1354927A (zh) * 1999-06-10 2002-06-19 奥地利西门子股份有限公司 将虚拟并置数据流转换成连续并置数据流的方法和设备
CN1799038A (zh) * 2003-06-04 2006-07-05 英特尔公司 具有单向链路的存储信道
CN1731769A (zh) * 2004-08-05 2006-02-08 朗迅科技公司 数字延迟缓存器和相关方法
US20110173635A1 (en) * 2007-07-06 2011-07-14 Aaberg Patrik System, Processor, Apparatus and Method for Inter-Processor Communication
US20100150276A1 (en) * 2008-12-14 2010-06-17 Apple Inc. Digital Radio Tagging Using an RF Tuner Accessory
US20100271944A1 (en) * 2009-04-27 2010-10-28 Avaya Inc. Dynamic buffering and synchronization of related media streams in packet networks
US20130003904A1 (en) * 2011-06-29 2013-01-03 Javier Elenes Delay estimation based on reduced data sets
CN104160634A (zh) * 2011-12-14 2014-11-19 讯宝科技公司 使用解构和延迟的数据流提供空间可选的通信的方法和设备

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020155989A (ja) * 2019-03-20 2020-09-24 エヌ・ティ・ティ・コミュニケーションズ株式会社 バッファリング処理装置、通信システム、バッファリング処理方法、及びプログラム
JP2020155988A (ja) * 2019-03-20 2020-09-24 エヌ・ティ・ティ・コミュニケーションズ株式会社 バッファリング処理装置、通信システム、バッファリング処理方法、及びプログラム
JP7053525B2 (ja) 2019-03-20 2022-04-12 エヌ・ティ・ティ・コミュニケーションズ株式会社 バッファリング処理装置、通信システム、バッファリング処理方法、及びプログラム

Also Published As

Publication number Publication date
EP3190730A1 (en) 2017-07-12
US10212096B2 (en) 2019-02-19
CN107066402B (zh) 2022-04-15
US20170195243A1 (en) 2017-07-06

Similar Documents

Publication Publication Date Title
CN107066402A (zh) 接收路径延迟机制
US5517505A (en) Synchronization method and apparatus for a wireless packet network
US5475681A (en) Wireless in-building telecommunications system for voice and data communications
US8913618B2 (en) Reordering packets
KR20070105931A (ko) 무선통신 시스템에서 서비스데이터유닛의 분할 및 넘버링을처리하는 방법 및 장치
US8973074B2 (en) Method and system for isochronous communication in audio/video networks
US8650604B2 (en) Method and system for synchronization of audio/video (A/V) stream format change in wireless communication systems
EP1879415B1 (en) Radio network controller and method for buffer expansion control in handover of a mobile terminal
EP3410618B1 (en) Received path delay mechanism
CN105718412B (zh) 一种通道频差补偿方法、通道控制方法、装置及系统
JP2007304832A (ja) メモリアクセス制御装置、メモリアクセスシステム、情報再生装置及び電子機器
CN105634988B (zh) 一种抖动缓存处理方法及装置
CN117040712B (zh) 多通道中通道的变更方法、装置、存储介质
JP4456597B2 (ja) データ伝送装置
KR100249970B1 (ko) 종합 정보 통신망(isdn)에서의 지연 보상 장치
JP3306033B2 (ja) 時分割多元接続方式のデータ送受信装置及びデータ送受信方法
JP4001566B2 (ja) データ伝送装置
JP2001285339A (ja) パケットスイッチ装置受信部のデータ処理方式
JPH11252005A (ja) パケット出力タイミング管理方法、並びに該方法を用いた基地局装置及びユーザ局装置
JP2004274635A (ja) 携帯電話システム及びそれに用いるコンテンツ配信方法
JP2004048759A (ja) 通信システムおよび局
JP2009267910A (ja) 通信フレーム処理方法及び通信端末装置
JP2003110650A (ja) 高速情報・低速情報混在伝送方式
CN102473094A (zh) 数据管理单元、数据访问单元、网络元件、网络和用于更新数据结构的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant