CN107016972B - Goa驱动电路和液晶显示面板 - Google Patents

Goa驱动电路和液晶显示面板 Download PDF

Info

Publication number
CN107016972B
CN107016972B CN201710278620.5A CN201710278620A CN107016972B CN 107016972 B CN107016972 B CN 107016972B CN 201710278620 A CN201710278620 A CN 201710278620A CN 107016972 B CN107016972 B CN 107016972B
Authority
CN
China
Prior art keywords
goa driving
unit
film transistor
signal
tft
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710278620.5A
Other languages
English (en)
Other versions
CN107016972A (zh
Inventor
冯托
徐向阳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201710278620.5A priority Critical patent/CN107016972B/zh
Priority to US15/539,727 priority patent/US10347203B2/en
Priority to PCT/CN2017/083061 priority patent/WO2018196020A1/zh
Publication of CN107016972A publication Critical patent/CN107016972A/zh
Application granted granted Critical
Publication of CN107016972B publication Critical patent/CN107016972B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Abstract

本发明公开了一种GOA驱动电路,包括多个GOA驱动单元。对于前K个GOA驱动单元中的每个触发单元,其包括第一薄膜晶体管和第二薄膜晶体管。其中,所述第一薄膜晶体管的栅极连接所述触发单元对应的触发时钟,所述第一薄膜晶体管的漏极连接开启信号,所述第一薄膜晶体管的源极连接所述第二薄膜晶体管的栅极和漏极,所述第二薄膜晶体管的源极连接与所述触发单元相连的输出单元的控制端,K为大于0的整数。并且,所述触发时钟被配置为:在所述输出单元的扫描时钟为高电位时,控制所述触发单元关闭。本发明的GOA驱动电路能够改善前K行扫描线充电不良的状况,进而提高显示画面的质量。

Description

GOA驱动电路和液晶显示面板
技术领域
本发明涉及显示技术领域,尤其涉及一种GOA驱动电路和液晶显示面板。
背景技术
在液晶显示器不断向着低成本高品质方向发展的背景下,阵列基板行驱动(GOA,Gate Driver On Array)技术以其低成本和高集成度等优点得到了广泛的应用。
然而,在现有的GOA驱动电路中,当若干个GOA驱动单元的触发单元均由开启信号(STV,Start Vertical)触发时,由于前K个扫描时钟(CK,Clock)为高电平期间开启信号一直处于高电平,从而造成前K个扫描控制信号Q(k)点(如图2)的电位受自举电容的耦合(Couple)效应减弱,使得前K条栅极线(Gate)达到所需高电位的时间较长,造成充电不良,进而对显示的显示效果和质量造成不利的影响。
综上所述,亟需一种新的GOA驱动电路设计方案以解决上述问题。
发明内容
针对上述技术问题,本发明提出了一种GOA驱动电路和液晶显示面板,通过在前K个GOA驱动单元的触发单元中增加一个控制开启信号输入的薄膜晶体管,来改善前K个GOA驱动单元的输出单元中薄膜晶体管打开不充分的状况,从而来提高显示画面的质量。
根据本发明的一个方面,提供了一种GOA驱动电路,包括多个GOA驱动单元,每个GOA驱动单元包括彼此连接的触发单元和输出单元;其中,
对于前K个GOA驱动单元中的每个触发单元,所述触发单元包括第一薄膜晶体管和第二薄膜晶体管;
其中,所述第一薄膜晶体管的栅极连接所述触发单元对应的触发时钟,所述第一薄膜晶体管的漏极连接开启信号,所述第一薄膜晶体管的源极连接所述第二薄膜晶体管的栅极和漏极,所述第二薄膜晶体管的源极连接与所述触发单元相连的输出单元的控制端,K为大于0的整数;其中,
所述触发时钟被配置为:在所述输出单元的扫描时钟为高电位时,控制所述触发单元关闭。
根据本发明的实施例,第m个GOA驱动单元的输出信号为第m+N/2个GOA驱动单元的触发信号,其中,N为所述GOA驱动电路中扫描时钟的个数,且N=2(K+1);
m为满足0<m≤M的整数,其中,M为GOA驱动单元的个数。
根据本发明的实施例,第K+1个GOA驱动单元中的触发单元包括第三薄膜晶体管;其中,所述第三薄膜晶体管的栅极和漏极连接所述开启信号,所述第三薄膜晶体管的源极连接第K+1个GOA驱动单元中的输出单元的控制端。
根据本发明的实施例,对于第K+1个GOA驱动单元之后的每个GOA驱动单元中的触发单元,所述触发单元包括第四薄膜晶体管;其中,所述第四薄膜晶体管的栅极和漏极连接所述触发单元对应的触发信号,所述第四薄膜晶体管的源极连接与所述触发单元相连的输出单元的控制端。
根据本发明的实施例,第k个GOA驱动单元的触发单元对应的触发时钟,为第k+N/2个GOA驱动单元中的输出单元的扫描时钟,其中k为满足0<k≤K的整数。
根据本发明的实施例,所述K等于3。
根据本发明的实施例,其包括的所有GOA驱动单元依次连接;其中,上一级GOA驱动单元的输出信号为下一级GOA驱动单元的触发信号,且K=1。
根据本发明的实施例,第一级GOA驱动单元的触发单元对应的触发时钟,为H个扫描时钟中除去第一级GOA驱动单元的扫描时钟后剩余中的任意一个,其中,H为所述GOA驱动电路中扫描时钟的个数。
根据本发明的实施例,对于第一级之后的每个GOA驱动单元中的触发单元,所述触发单元包括第五薄膜晶体管,所述第五薄膜晶体管的栅极和漏极连接所述触发单元对应的触发信号,所述第五薄膜晶体管的源极连接与所述触发单元相连的输出单元的控制端。
根据本发明的第二个方面,还提供了一种液晶显示面板,包括以上所述的GOA驱动电路。
与现有技术相比,上述方案中的一个或多个实施例可以具有如下优点或有益效果:
在前K个扫描时钟为高电位时,应用本实施例所述的GOA驱动电路能够使前K行的扫描控制信号Q(k)点的电位受自举电容的耦合效应作用被抬升,从而可以避免前K行的扫描线因开启信号未及时关闭而产生的充电不良。应用本实施例所述的GOA驱动电路能够改善前K行扫描线充电不良的状况,进而提高显示画面的质量。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
附图用来提供对本发明的进一步理解,并且构成说明书的一部分,与本发明的实施例共同用于解释本发明,并不构成对本发明的限制。在附图中:
图1是本发明的实施例中具有H个扫描时钟的GOA驱动电路的结构示意图;
图2是本发明实施例中具有N个扫描时钟的GOA驱动电路的一种结构示意图;
图3是本发明的实施例中具有N个扫描时钟的GOA驱动电路的另一种结构示意图;
图4是本发明的实施例中具有八个扫描时钟的GOA驱动电路的结构示意图;
图5是本发明的实施例中具有八个扫描时钟的GOA驱动电路的工作时序图。
具体实施方式
以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。
实施例一
图1是本发明的实施例中具有H个扫描时钟的GOA驱动电路的结构示意图,其中H为GOA驱动电路200中扫描时钟的个数,且H为大于0的整数。如图1所示,该驱动电路200包括多个GOA驱动单元210,所有GOA驱动单元210依次连接。具体地,上一级GOA驱动单元210的输出信号作为下一级GOA驱动单元210的触发信号,且第一级GOA驱动单元210的触发信号由一触发时钟控制生成。下面结合图1详细地说明该驱动电路200的具体结构。
首先,对第一级GOA驱动单元210的结构进行说明,第一级GOA驱动单元210的主要结构包括触发单元211、输出单元212和下拉单元213。
触发单元211主要用于控制输出单元212的开启时间,实现液晶显示面板的逐行扫描。具体地,触发单元211由第一薄膜晶体管T11和第二薄膜晶体管T21构成。其中,T11用于将开启信号STV输出为触发信号。T11的栅极连接触发时钟,漏极连接开启信号STV,其源极生成触发信号。并且T11的源极与T21的栅极和漏极相连。T21用于输出第一行的扫描控制信号Q(1)。T21的栅极和漏极连接在一起,用于接收T11的源极生成的触发信号,其源极生成第一行的扫描控制信号Q(1)。T21的源极与输出单元212的控制端相连。
输出单元212主要用于将第一个扫描时钟信号CK(1)输出为第一行的扫描信号G(1)。具体地,输出单元212由第六薄膜晶体管T61和自举电容C构成。其中,T61的栅极作为输出单元212的控制端接收由触发单元211生成的第一行的扫描控制信号Q(1)。T61的漏极作为输出单元212的输入端接收第一个扫描时钟信号CK(1)。T61的源极作为输出单元212的输出端,连接第一行的扫描线G(1),用于生成并输出第一行的扫描信号G(1)。自举电容C的一端与T61的栅极相连,另一端与T61的源极相连。其中,自举电容C的作用是在Q(1)为高电平时,存储T61栅源端的电压(栅源端的电压即栅极和源极的电压差),并且当G(1)输出第一行的扫描信号G(1)后,二次抬升T61栅极的电压(即CK(1)为高电平时,第一行的扫描控制信号Q(1)点的电位受自举电容C的耦合效应作用被抬升),以保证T61能够可靠地被开启并输出第一行的扫描信号G(1)。
在本实施例中,T11的栅极所连接的触发时钟被配置为:在输出单元212的输入端接收到的扫描时钟信号CK(1)为高电位时,控制触发单元211关闭。具体而言,在扫描时钟信号CK(1)由低电位变为高电位之前的一段时间内,触发时钟要控制触发单元211处于开启状态,而在扫描时钟信号CK(1)由低电位变为并保持在高电位期间,触发时钟要控制触发单元211处于关闭状态。
进一步地讲,在扫描时钟信号CK(1)由低电位变为高电位之前的一段时间内,触发时钟要控制T11处于开启状态,而在扫描时钟信号CK(1)由低电位变为并保持在高电位期间,触发时钟要控制T11处于关闭状态。
在本实施例中,T11和T21优选地为N型薄膜晶体管。则,首先在扫描时钟信号CK(1)由低电位变为高电位之前的一段时间内,触发时钟要保持高电平以使T11开启并生成触发信号,进而使T21在其栅极和漏极接收到该触发信号后能够开启并生成第一行的扫描控制信号Q(1)。然后在扫描时钟CK(1)由低电位变为并保持在高电位期间,触发时钟要保持低电平以使T11关闭,从而使Q(1)点的电位能够受自举电容C的耦合效应作用被抬升。因此,相比于现有技术,本实施例能够通过增加由触发时钟控制的第一薄膜晶体管T11来避免第一行的扫描线G(1)因STV未及时关闭而产生的充电不良。
本实施例为了使控制简单方便,优选地将T11的栅极所连接的触发时钟设定为,H个扫描时钟中除去第一个扫描时钟CK(1)后剩余的扫描时钟中的任意一个。换句话说,本实施例中T11的栅极所连接的触发时钟可以为除去CK(1)后的其余H-1个扫描时钟中的任意一个。进一步地,本实施例中T11的栅极所连接的触发时钟为第二个扫描时钟CK(2)。当然,也可以单独的设定一个时钟信号作为T11的栅极所连接的触发时钟,只要该时钟信号在输出单元212的扫描时钟CK(1)由低电位变为高电位的前一段时间内,能够控制触发单元211处于开启状态,并且在输出单元212的扫描时钟CK(1)由低电位变为并维持在高电位期间,能够控制触发单元211处于关闭状态即可。因此,在具体实施过程中,本领域技术人员可以根据实际需求来设定T11的栅极所连接的触发时钟。
下拉单元213用于即时将第六薄膜晶体管T61的源极电位和栅极电位拉低为低电位,即关闭第一行的扫描信号G(1)。具体地,下拉单元213由第七薄膜晶体管T71和第八薄膜晶体管T81构成。其中,T81用于下拉第一行的扫描信号G(1)的电位,T81的漏极与输出单元212的输出端连接,即作用于第一行的扫描线G(1)。T71用于下拉第一行的扫描控制信号Q(1),以便关闭第六薄膜晶体管T61。T71的漏极与输出单元212的控制端连接。T71的栅极与T81的栅极连接在一起,并与第二行的扫描线G(2)相连,即接收第二行的扫描线信号G(2),由有效的第二行的扫描线信号G(2)控制第一行的扫描信号G(1)关闭,实现逐行扫描。T71的源极与T81的源极共同连接于直流低电平VSS。
其次,由于第一级之后的所有GOA驱动单元210的结构相同,因此下面以第w级GOA驱动单元210的结构为例,来对第一级之后的GOA驱动单元210的结构进行说明,其中w为满足1<w≤M的整数,且M为GOA驱动单元的个数。第w级GOA驱动单元210的主要结构包括触发单元211、输出单元212和下拉单元213。
触发单元211主要用于控制输出单元212的开启时间,实现液晶显示面板的逐行扫描。具体地,触发单元211由第五薄膜晶体管T51构成,用于输出第w行的扫描控制信号Q(w)。T51的栅极和漏极连接在一起,用于接收前一级GOA驱动单元输出的第w-1行的扫描信号G(w-1),其源极生成第w行的扫描控制信号Q(w)。T51的源极与输出单元212的控制端相连。
输出单元212主要用于将第q个扫描时钟信号CK(q)输出为第w行的扫描信号G(w),其中q=mod(w,H),mod函数是一个求余函数即返回两数相除的余数,w为被除数,H为除数。在此需要说明的是,在本实施例中当w能够整除H时,令q=H,即此时输出单元212用于将第H个扫描时钟信号CK(H)输出为第w行的扫描信号G(w)。具体地,输出单元212由第六薄膜晶体管T61和自举电容C构成。其中,T61的栅极作为输出单元212的控制端接收由触发单元211生成的第w行的扫描控制信号Q(w)。T61的漏极作为输出单元212的输入端接收第q个扫描时钟信号CK(q)。T61的源极作为输出单元212的输出端,连接第w行的扫描线G(w),用于生成并输出第w行的扫描信号G(w)。自举电容C的一端与T61的栅极相连,另一端与T61的源极相连。其中,自举电容C的作用是在Q(w)为高电平时,存储T61栅源端的电压,并且当G(w)输出第w行的扫描信号G(w)后,二次抬升T61栅极的电压(即该级的扫描时钟CK(q)为高电平时,第w行的扫描控制信号Q(w)点的电位受自举电容C的耦合效应作用被抬升),以保证T61能够可靠地被开启并输出第w行的扫描信号G(w)。
下拉单元213用于即时将第六薄膜晶体管T61的源极电位和栅极电位拉低为低电位,即关闭第w行的扫描信号G(w)。具体地,下拉单元213由第七薄膜晶体管T71和第八薄膜晶体管T81构成。其中,T81用于下拉第w行的扫描信号G(w)的电位,T81的漏极与输出单元212的输出端连接,即作用于第w行的扫描线G(w)。T71用于下拉第w行的扫描控制信号Q(w),以便关闭第六薄膜晶体管T61。T71的漏极与输出单元212的控制端连接。T71的栅极与T81的栅极连接在一起,并与第w+1行的扫描线G(w+1)相连,即接收第w+1行的扫描线信号G(w+1),由有效的第w+1行的扫描线信号G(w+1)控制第w行的扫描信号G(w)的关闭,实现逐行扫描。T71的源极与T81的源极共同连接于直流低电平VSS。
综上,在第一个扫描时钟CK(1)为高电位时,应用本实施例所述的GOA驱动电路200能够使第一行的扫描控制信号Q(1)点的电位受自举电容C的耦合效应作用被抬升,从而可以避免第一行的扫描线G(1)因开启信号STV未及时关闭而产生的充电不良。应用本实施例所述的GOA驱动电路200能够改善第一行的扫描线G(1)充电不良的状况,进而提高显示画面的质量。
实施例二
针对现有技术中的GOA驱动电路在GOA驱动单元级联过多时会出现输出信号明显衰减的问题,本实施例对GOA驱动电路的结构进行了改进,如图2所示。图2为本实施例中的GOA驱动电路300的结构示意图,其具有N个扫描时钟信号,其中N为大于0的整数。该GOA驱动电路300包括多个GOA驱动单元310,其中前N/2个GOA驱动单元310的触发单元311均由开启信号STV触发,且第m个GOA驱动单元310的输出信号作为第m+N/2个驱动单元310的触发信号。其中,m为满足0<m≤M的整数,M为GOA驱动单元的个数。上述GOA驱动电路300能够解决因GOA驱动单元级联过多导致的输出信号明显衰减问题。然而,在上述GOA驱动电路300中,由于当前N/2-1个扫描时钟为高电位时,开启信号STV一直处于高电位,使得前N/2-1个GOA驱动单元310中的扫描控制信号Q点(即前N/2-1个触发单元311输出的扫描控制信号)的电位无法受自举电容C的耦合效应作用被抬升,只能保持和开启信号STV相同的电位,从而造成前N/2-1条扫描线(即前N/2-1个输出单元312的输出信号)充电不良,影响显示画面的质量。因此,本发明的GOA驱动电路400基于图2中的GOA驱动电路300的结构进行了进一步完善,从而来改善前N/2-1条扫描线充电不良的状况,提高显示画面的质量。
图3是本发明的实施例中具有N个扫描时钟的GOA驱动电路400的结构示意图。如图3所示,该驱动电路400包括多个GOA驱动单元410。具体地,前N/2-1个GOA驱动单元410的触发信号由触发时钟控制生成,第N/2个GOA驱动单元410的触发信号为开启信号STV,且第m个GOA驱动单元410的输出信号为第m+N/2个GOA驱动单元410的触发信号。下面结合图3详细地说明该驱动电路400的具体结构。
首先,由于前K个GOA驱动单元410的结构相同,因此下面以第k个GOA驱动单元410的结构为例,来对前K个GOA驱动单元410的结构进行说明,其中K为大于0的整数,k为满足0<k≤K的整数,且K=N/2-1。第k个GOA驱动单元410的主要结构包括触发单元411、输出单元412和下拉单元413。
触发单元411主要用于控制输出单元412的开启时间,实现液晶显示面板的逐行扫描。具体地,触发单元411包括第一薄膜晶体管T11和第二薄膜晶体管T21。其中,T11用于将开启信号STV输出为触发信号。T11的栅极连接触发时钟,漏极连接开启信号STV,其源极生成触发信号。并且T11的源极与T21的栅极和漏极相连。T21用于输出第k行的扫描控制信号Q(k)。T21的栅极和漏极连接在一起,用于接收T11的源极生成的触发信号,其源极生成第k行的扫描控制信号Q(k)。T21的源极与输出单元412的控制端相连。
输出单元412主要用于将第k个扫描时钟信号CK(k)输出为第k行的扫描信号G(k)。具体地,输出单元412由第六薄膜晶体管T61和自举电容C构成。其中,T61的栅极作为输出单元412的控制端接收由触发单元411生成的第k行的扫描控制信号Q(k)。T61的漏极作为输出单元412的输入端接收第k个扫描时钟信号CK(k)。T61的源极作为输出单元412的输出端,连接第k行的扫描线G(k),用于生成并输出第k行的扫描信号G(k)。自举电容C的一端与T61的栅极相连,另一端与T61的源极相连。其中,自举电容C的作用是在Q(k)为高电平时,存储T61栅源端的电压,并且当G(k)输出第k行的扫描信号G(k)后,二次抬升T61栅极的电压(即CK(k)为高电平时,第k行的扫描控制信号Q(k)点的电位受自举电容C的耦合效应作用被抬升),以保证T61能够可靠地被开启并输出第k行的扫描信号G(k)。
在本实施例中,T11的栅极所连接的触发时钟被配置为:在输出单元412的输入端接收到的扫描时钟信号CK(k)为高电位时,控制触发单元411关闭。具体而言,在扫描时钟信号CK(k)由低电位变为高电位之前的一段时间内,触发时钟要控制触发单元411处于开启状态,而在扫描时钟信号CK(k)由低电位变为并保持在高电位期间,触发时钟要控制触发单元411处于关闭状态。
进一步地讲,在扫描时钟信号CK(k)由低电位变为高电位之前的一段时间内,触发时钟要控制T11处于开启状态,而在扫描时钟信号CK(k)由低电位变为并保持在高电位期间,触发时钟要控制T11处于关闭状态。
在本实施例中,T11和T21优选地为N型薄膜晶体管。则,首先在扫描时钟信号CK(k)由低电位变为高电位之前的一段时间内,触发时钟要保持高电平以使T11开启并生成触发信号,进而使T21在其栅极和漏极接收到该触发信号后能够开启并生成第k行的扫描控制信号Q(k)。然后在扫描时钟CK(k)由低电位变为并保持在高电位期间,触发时钟要保持低电平以使T11关闭,从而使Q(k)点的电位在CK(k)为高电位时能够受自举电容C的耦合效应作用被抬升。因此,本实施例能够通过增加由触发时钟控制的第一薄膜晶体管T11来避免第k行的扫描线G(k)因STV未及时关闭而产生的充电不良。
本实施例为了使控制简单方便,优选地将T11的栅极所连接的触发时钟设定为第k+N/2个扫描时钟CK(k+N/2)。当然,也可以单独的设定一个时钟信号作为T11的栅极所连接的触发时钟,只要该时钟信号在输出单元412的扫描时钟CK(k)由低电位变为高电位的前一段时间内,能够控制触发单元411处于开启状态,并且在输出单元412的扫描时钟CK(k)由低电位变为并维持高电位期间,能够控制触发单元411处于关闭状态即可。因此,在具体实施过程中,本领域技术人员可以根据实际需求来设定T11的栅极所连接的触发时钟。
下拉单元413用于即时将第六薄膜晶体管T61的源极电位和栅极电位拉低为低电位,即关闭第k行的扫描信号G(k)。具体地,下拉单元413由第七薄膜晶体管T71和第八薄膜晶体管T81构成。其中,T81用于下拉第k行的扫描信号G(k)的电位,T81的漏极与输出单元412的输出端连接,即作用于第k行的扫描线G(k)。T71用于下拉第k行的扫描控制信号Q(k),以便关闭第六薄膜晶体管T61。T71的漏极与输出单元412的控制端连接。T71的栅极与T81的栅极连接在一起,并与第k+1行的扫描线G(k+1)相连,即接收第k+1行的扫描线信号G(k+1),由有效的第k+1行的扫描线信号G(k+1)控制第k行的扫描信号G(k)关闭,实现逐行扫描。T71的源极与T81的源极共同连接于直流低电平VSS。
其次,对第K+1个GOA驱动单元410的结构进行说明,第K+1个GOA驱动单元410的主要结构包括触发单元411、输出单元412和下拉单元413。
触发单元411主要用于控制输出单元412的开启时间,实现液晶显示面板的逐行扫描。具体地,触发单元411由第三薄膜晶体管T31构成,用于输出第K+1行的扫描控制信号Q(K+1)。其中,T31的栅极和漏极连接开启信号STV,其源极生成第K+1行的扫描控制信号Q(K+1)。T31的源极与输出单元412的控制端相连。
输出单元412主要用于将第K+1个扫描时钟信号CK(K+1)输出为第K+1行的扫描信号G(K+1)。具体地,输出单元412包括第六薄膜晶体管T61和自举电容C。其中,T61的栅极作为输出单元412的控制端接收由触发单元411生成的第K+1行的扫描控制信号Q(K+1)。T61的漏极作为输出单元412的输入端接收第K+1个扫描时钟信号CK(K+1)。T61的源极作为输出单元412的输出端,连接第K+1行的扫描线G(K+1),用于生成并输出第K+1行的扫描信号G(K+1)。自举电容C的一端与T61的栅极相连,另一端与T61的源极相连。其中,自举电容C的作用是在Q(K+1)为高电平时,存储T61栅源端的电压,并且当G(K+1)输出第K+1行的扫描信号G(K+1)后,二次抬升T61栅极的电压(即CK(K+1)为高电平时,第K+1行的扫描控制信号Q(K+1)点的电位受自举电容C的耦合效应作用被抬升),以保证T61能够可靠地被开启并输出第K+1行的扫描信号G(K+1)。
下拉单元413用于即时将第六薄膜晶体管T61的源极电位和栅极电位拉低为低电位,即关闭第K+1行的扫描信号G(K+1)。具体地,下拉单元413由第七薄膜晶体管T71和第八薄膜晶体管T81构成。其中,T81用于下拉第K+1行的扫描信号G(K+1)的电位,T81的漏极与输出单元412的输出端连接,即作用于第K+1行的扫描线G(K+1)。T71用于下拉第K+1行的扫描控制信号Q(K+1),以便关闭第六薄膜晶体管T61。T71的漏极与输出单元412的控制端连接。T71的栅极与T81的栅极连接在一起,并与第K+2行的扫描线G(K+2)相连,即接收第K+2行的扫描线信号G(K+2),由有效的第K+2行的扫描线信号G(K+2)控制第K+1行的扫描信号G(K+1)的关闭,实现逐行扫描。T71的源极与T81的源极共同连接于直流低电平VSS。
最后,由于第K+1个之后的所有GOA驱动单元410的结构相同,因此下面以第f个GOA驱动单元410的结构为例,来对第K+1个之后的GOA驱动单元410的结构进行说明,其中f为满足K+1<f≤M的整数。第f个GOA驱动单元410的主要结构包括触发单元411、输出单元412和下拉单元413。
触发单元411主要用于控制输出单元412的开启时间,实现液晶显示面板的逐行扫描。具体地,触发单元411由第四薄膜晶体管T41构成,用于输出第f行的扫描控制信号Q(f)。T41的栅极和漏极连接在一起,用于接收第f-N/2个GOA驱动单元输出的第f-N/2行的扫描信号G(f-N/2),其源极生成第f行的扫描控制信号Q(f)。T41的源极与输出单元412的控制端相连。
输出单元412主要用于将第e个扫描时钟信号CK(e)输出为第f行的扫描信号G(f),其中e=mod(f,N)。在此需要说明的是,在本实施例中当f能够整除N时,令e=N,即此时输出单元212用于将第N个扫描时钟信号CK(N)输出为第f行的扫描信号G(f)。具体地,输出单元412由第六薄膜晶体管T61和自举电容C构成。其中,T61的栅极作为输出单元412的控制端接收由触发单元411生成的第f行的扫描控制信号Q(f)。T61的漏极作为输出单元412的输入端接收第e个扫描时钟信号CK(e)。T61的源极作为输出单元412的输出端,连接第f行的扫描线G(f),用于生成并输出第f行的扫描信号G(f)。自举电容C的一端与T61的栅极相连,另一端与T61的源极相连。其中,自举电容C的作用是在Q(f)为高电平时,存储T61栅源端的电压,并且当G(f)输出第f行的扫描信号G(f)后,二次抬升T61栅极的电压(即第f个GOA驱动单元410的扫描时钟CK(e)为高电平时,第f行的扫描控制信号Q(f)点的电位受自举电容C的耦合效应作用被抬升),以保证T61能够可靠地被开启并输出第f行的扫描信号G(f)。
下拉单元413用于即时将第六薄膜晶体管T61的源极电位和栅极电位拉低为低电位,即关闭第f行的扫描信号G(f)。具体地,下拉单元413由第七薄膜晶体管T71和第八薄膜晶体管T81构成。其中,T81用于下拉第f行的扫描信号G(f)的电位,T81的漏极与输出单元412的输出端连接,即作用于第f行的扫描线G(f)。T71用于下拉第f行的扫描控制信号Q(f),以便关闭第六薄膜晶体管T61。T71的漏极与输出单元412的控制端连接。T71的栅极与T81的栅极连接在一起,并与第f+1行的扫描线G(f+1)相连,即接收第f+1行的扫描线信号G(f+1),由有效的第f+1行的扫描线信号G(f+1)控制第f行的扫描信号G(f)的关闭,实现逐行扫描。T71的源极与T81的源极共同连接于直流低电平VSS。
综上,在前N/2-1个扫描时钟为高电位时,应用本实施例所述的GOA驱动电路400能够使前N/2-1行的扫描控制信号Q点的电位受自举电容C的耦合效应作用被抬升,从而可以避免前N/2-1行的扫描线因开启信号STV未及时关闭而产生的充电不良。应用本实施例所述的GOA驱动电路400能够改善前N/2-1行扫描线充电不良的状况,进而提高显示画面的质量。
实施例三
本实施例对实施例二中的扫描时钟的个数进行了进一步优化。
在实施例二的基础上,本实施例对扫描时钟的个数进行了进一步地限定。优选地,扫描时钟的个数N=8,如图4所示。图4是本发明的实施例中具有八个扫描时钟的GOA驱动电路500的结构示意图。如图4所示,该GOA驱动电路500包括多个GOA驱动单元510。具体地,前三个GOA驱动单元510的触发信号由触发时钟控制生成,第四个GOA驱动单元510的触发信号为开启信号STV,且第m个GOA驱动单元510的输出信号为第m+4个GOA驱动单元510的触发信号。下面结合图4详细地说明该驱动电路500的具体结构。
首先,由于前三个GOA驱动单元510的结构相同,因此下面以第k个GOA驱动单元510的结构为例,来对前三个GOA驱动单元510的结构进行说明,其中k为满足0<k≤3的整数。第k个GOA驱动单元510的主要结构包括触发单元511、输出单元512和下拉单元513。
触发单元511主要用于控制输出单元512的开启时间,实现液晶显示面板的逐行扫描。具体地,触发单元511包括第一薄膜晶体管T11和第二薄膜晶体管T21。其中,T11用于将开启信号STV输出为触发信号。T11的栅极连接触发时钟,漏极连接开启信号STV,其源极生成触发信号。并且T11的源极与T21的栅极和漏极相连。T21用于输出第k行的扫描控制信号Q(k)。T21的栅极和漏极连接在一起,用于接收T11的源极生成的触发信号,其源极生成第k行的扫描控制信号Q(k)。T21的源极与输出单元512的控制端相连。
输出单元512主要用于将第k个扫描时钟信号CK(k)输出为第k行的扫描信号G(k)。具体地,输出单元512由第六薄膜晶体管T61和自举电容C构成。其中,T61的栅极作为输出单元512的控制端接收由触发单元511生成的第k行的扫描控制信号Q(k)。T61的漏极作为输出单元512的输入端接收第k个扫描时钟信号CK(k)。T61的源极作为输出单元512的输出端,连接第k行的扫描线G(k),用于生成并输出第k行的扫描信号G(k)。自举电容C的一端与T61的栅极相连,另一端与T61的源极相连。其中,自举电容C的作用是在Q(k)为高电平时,存储T61栅源端的电压,并且当G(k)输出第k行的扫描信号G(k)后,二次抬升T61栅极的电压(即CK(k)为高电平时,第k行的扫描控制信号Q(k)点的电位受自举电容C的耦合效应作用被抬升),以保证T61能够可靠地被开启并输出第k行的扫描信号G(k)。
在本实施例中,T11的栅极所连接的触发时钟被配置为:在输出单元512的输入端接收到的扫描时钟信号CK(k)为高电位时,控制触发单元511关闭。具体而言,在扫描时钟信号CK(k)由低电位变为高电位之前的一段时间内,触发时钟要控制触发单元511处于开启状态,而在扫描时钟信号CK(k)由低电位变为并保持在高电位期间,触发时钟要控制触发单元511处于关闭状态。
进一步地讲,在扫描时钟信号CK(k)由低电位变为高电位之前的一段时间内,触发时钟要控制T11处于开启状态,而在扫描时钟信号CK(k)由低电位变为并保持在高电位期间,触发时钟要控制T11处于关闭状态。
在本实施例中,T11和T21优选地为N型薄膜晶体管。则,首先在扫描时钟信号CK(k)由低电位变为高电位之前的一段时间内,触发时钟要保持高电平以使T11开启并生成触发信号,进而使T21在其栅极和漏极接收到该触发信号后能够开启并生成第k行的扫描控制信号Q(k)。然后在扫描时钟CK(k)由低电位变为并保持在高电位期间,触发时钟要保持低电平以使T11关闭,从而使Q(k)点的电位在CK(k)为高电位时能够受自举电容C的耦合效应作用被抬升。因此,本实施例能够通过增加由触发时钟控制的第一薄膜晶体管T11来避免第k行的扫描线G(k)因STV未及时关闭而产生的充电不良。
本实施例为了使控制简单方便,优选地将T11的栅极所连接的触发时钟设定为第k+4个扫描时钟CK(k+4)。当然,也可以单独的设定一个时钟信号作为T11的栅极所连接的触发时钟,只要该时钟信号能够在输出单元512的扫描时钟CK(k)由低电位变为高电位的前一段时间内,能够控制触发单元511处于开启状态,并且在输出单元512的扫描时钟CK(k)由低电位变为并维持高电位期间,能够控制触发单元511处于关闭状态即可。因此,在具体实施过程中,本领域技术人员可以根据实际需求来设定T11的栅极所连接的触发时钟。
下拉单元513用于即时将第六薄膜晶体管T61的源极电位和栅极电位拉低为低电位,即关闭第k行的扫描信号G(k)。具体地,下拉单元513由第七薄膜晶体管T71和第八薄膜晶体管T81构成。其中,T81用于下拉第k行的扫描信号G(k)的电位,T81的漏极与输出单元512的输出端连接,即作用于第k行的扫描线G(k)。T71用于下拉第k行的扫描控制信号Q(k),以便关闭第六薄膜晶体管T61。T71的漏极与输出单元512的控制端连接。T71的栅极与T81的栅极连接在一起,并与第k+1行的扫描线G(k+1)相连,即接收第k+1行的扫描线信号G(k+1),由有效的第k+1行的扫描线信号G(k+1)控制第k行的扫描信号G(k)关闭,实现逐行扫描。T71的源极与T81的源极共同连接于直流低电平VSS。
其次,对第四个GOA驱动单元510的结构进行说明,第四个GOA驱动单元510的主要结构包括触发单元511、输出单元512和下拉单元513。
触发单元511主要用于控制输出单元512的开启时间,实现液晶显示面板的逐行扫描。具体地,触发单元511由第三薄膜晶体管T31构成,用于输出第四行的扫描控制信号Q(4)。其中,T31的栅极和漏极连接开启信号STV,其源极生成第四行的扫描控制信号Q(4)。T31的源极与输出单元512的控制端相连。
输出单元512主要用于将第四个扫描时钟信号CK(4)输出为第四行的扫描信号G(4)。具体地,输出单元512包括第六薄膜晶体管T61和自举电容C。其中,T61的栅极作为输出单元512的控制端接收由触发单元511生成的第四行的扫描控制信号Q(4)。T61的漏极作为输出单元512的输入端接收第四个扫描时钟信号CK(4)。T61的源极作为输出单元512的输出端,连接第四行的扫描线G(4),用于生成并输出第四行的扫描信号G(4)。自举电容C的一端与T61的栅极相连,另一端与T61的源极相连。其中,自举电容C的作用是在Q(4)为高电平时,存储T61栅源端的电压,并且当G(4)输出第四行的扫描信号G(4)后,二次抬升T61栅极的电压(即CK(4)为高电平时,第四行的扫描控制信号Q(4)点的电位受自举电容C的耦合效应作用被抬升),以保证T61能够可靠地被开启并输出第四行的扫描信号G(4)。
下拉单元513用于即时将第六薄膜晶体管T61的源极电位和栅极电位拉低为低电位,即关闭第四行的扫描信号G(4)。具体地,下拉单元513由第七薄膜晶体管T71和第八薄膜晶体管T81构成。其中,T81用于下拉第四行的扫描信号G(4)的电位,T81的漏极与输出单元512的输出端连接,即作用于第四行的扫描线G(4)。T71用于下拉第四行的扫描控制信号Q(4),以便关闭第六薄膜晶体管T61。T71的漏极与输出单元512的控制端连接。T71的栅极与T81的栅极连接在一起,并与第五行的扫描线G(5)相连,即接收第五行的扫描线信号G(5),由有效的第五行的扫描线信号G(5)控制第四行的扫描信号G(4)的关闭,实现逐行扫描。T71的源极与T81的源极共同连接于直流低电平VSS。
最后,由于第四个之后的所有GOA驱动单元510的结构相同,因此下面以第f个GOA驱动单元510的结构为例,来对第四个之后的GOA驱动单元510的结构进行说明,其中f为满足4<f≤M的整数。第f个GOA驱动单元510的主要结构包括触发单元511、输出单元512和下拉单元513。
触发单元511主要用于控制输出单元512的开启时间,实现液晶显示面板的逐行扫描。具体地,触发单元511由第四薄膜晶体管T41构成,用于输出第f行的扫描控制信号Q(f)。T41的栅极和漏极连接在一起,用于接收第f-4个GOA驱动单元输出的第f-4行的扫描信号G(f-4),其源极生成第f行的扫描控制信号Q(f)。T41的源极与输出单元512的控制端相连。
输出单元512主要用于将第e个扫描时钟信号CK(e)输出为第f行的扫描信号G(f),其中e=mod(f,8)。在此需要说明的是,在本实施例中当f能够整除8时,令e=8,即此时输出单元212用于将第八个扫描时钟信号CK(8)输出为第f行的扫描信号G(f)。具体地,输出单元512由第六薄膜晶体管T61和自举电容C构成。其中,T61的栅极作为输出单元512的控制端接收由触发单元511生成的第f行的扫描控制信号Q(f)。T61的漏极作为输出单元512的输入端接收第e个扫描时钟信号CK(e)。T61的源极作为输出单元512的输出端,连接第f行的扫描线G(f),用于生成并输出第f行的扫描信号G(f)。自举电容C的一端与T61的栅极相连,另一端与T61的源极相连。其中,自举电容C的作用是在Q(f)为高电平时,存储T61栅源端的电压,并且当G(f)输出第f行的扫描信号G(f)后,二次抬升T61栅极的电压(即第f个GOA驱动单元410的扫描时钟CK(e)为高电平时,第f行的扫描控制信号Q(f)点的电位受自举电容C的耦合效应作用被抬升),以保证T61能够可靠地被开启并输出第f行的扫描信号G(f)。
下拉单元513用于即时将第六薄膜晶体管T61的源极电位和栅极电位拉低为低电位,即关闭第f行的扫描信号G(f)。具体地,下拉单元513由第七薄膜晶体管T71和第八薄膜晶体管T81构成。其中,T81用于下拉第f行的扫描信号G(f)的电位,T81的漏极与输出单元512的输出端连接,即作用于第f行的扫描线G(f)。T71用于下拉第f行的扫描控制信号Q(f),以便关闭第六薄膜晶体管T61。T71的漏极与输出单元512的控制端连接。T71的栅极与T81的栅极连接在一起,并与第f+1行的扫描线G(f+1)相连,即接收第f+1行的扫描线信号G(f+1),由有效的第f+1行的扫描线信号G(f+1)控制第f行的扫描信号G(f)的关闭,实现逐行扫描。T71的源极与T81的源极共同连接于直流低电平VSS。
在本实施例中,上述所有薄膜晶体管优选为N型薄膜晶体管。进一步地,图5给出了该GOA驱动电路500的工作时序图。下面结合图4和图5来详细说明上述驱动过程。
在t0到t1时间段内:CK(5)和STV为高电平,第一个GOA驱动单元510中的触发单元511被开启并输出第一行的扫描控制信号Q(1)。同时STV为高电平,第四个GOA驱动单元510中的T31被开启并输出第四行的扫描控制信号Q(4)。
在t1到t2时间段内:CK(6)和STV为高电平,第二个GOA驱动单元510中的触发单元511被开启并输出第二行的扫描控制信号Q(2)。同时,CK(5)和STV为高电平,第一个GOA驱动单元510中的触发单元511仍处于开启状态并输出第一行的扫描控制信号Q(1);STV为高电平,第四个GOA驱动单元510中的T31仍处于开启状态并输出第四行的扫描控制信号Q(4)。
在t2到t3时间段内:其一,CK(1)和Q(1)为高电平,第一个GOA驱动单元510中的T61被开启并输出第一行的扫描信号G(1)。同时由于CK(5)为低电平,第一个GOA驱动单元510中的T11被关闭,因此第一行的扫描控制信号Q(1)的电位能够受自举电容C的耦合效应作用被抬升,使得第一行的扫描信号G(1)充分充电。并且,当输出第一行的扫描信号G(1)后,第五个GOA驱动单元510中的T41被开启并输出第五行的扫描控制信号Q(5)。其二,CK(7)和STV为高电平,第三个GOA驱动单元510中的触发单元511被开启并输出第三行的扫描控制信号Q(3)。其三,CK(6)和STV为高电平,第二个GOA驱动单元510中的触发单元511仍处于开启状态并输出第二行的扫描控制信号Q(2);STV为高电平,第四个GOA驱动单元510中的T31仍处于开启状态并输出第四行的扫描控制信号Q(4)。
在t3到t4时间段内:其一,CK(2)和Q(2)为高电平,第二个GOA驱动单元510中的T61被开启并输出第二行的扫描信号G(2)。同时由于CK(6)为低电平,第二个GOA驱动单元510中的T11被关闭,因此第二行的扫描控制信号Q(2)的电位能够受自举电容C的耦合效应作用被抬升,使得第二行的扫描信号G(2)充分充电。并且,当输出第二行的扫描信号G(2)后:一方面,第一个GOA驱动单元510中的T71和T81被开启,进而将G(1)和Q(1)拉低为低电平,关闭第一行像素的扫描线G(1);另一方面,第六个GOA驱动单元510中的T41被开启并输出第六行的扫描控制信号Q(6)。其二,CK(7)和STV为高电平,第三个GOA驱动单元510中的触发单元511仍处于开启状态并输出第三行的扫描控制信号Q(3);STV为高电平,第四个GOA驱动单元510中的T31仍处于开启状态并输出第四行的扫描控制信号Q(4)。
在t4到t5时间段内:其一,CK(3)和Q(3)为高电平,第三个GOA驱动单元510中的T61被开启并输出第三行的扫描信号G(3)。同时由于CK(7)为低电平,第三个GOA驱动单元510中的T11被关闭,因此第三行的扫描控制信号Q(3)的电位能够受自举电容C的耦合效应作用被抬升,使得第三行的扫描信号G(3)充分充电。并且,当输出第三行的扫描信号G(3)后:一方面,第二个GOA驱动单元510中的T71和T81被开启,进而将G(2)和Q(2)拉低为低电平,关闭第二行像素的扫描线G(2);另一方面,第七个GOA驱动单元510中的T41被开启并输出第七行的扫描控制信号Q(7)。其二,STV为高电平,第四个GOA驱动单元510中的T31仍处于开启状态并输出第四行的扫描控制信号Q(4)。
在t5到t6时间段内:CK(4)和Q(4)为高电平,第四个GOA驱动单元510中的T61被开启并输出第四行的扫描信号G(4)。同时由于STV为低电平,第四个GOA驱动单元510中的T31被关闭,因此第四行的扫描控制信号Q(4)的电位能够受自举电容C的耦合效应作用被抬升,使得第四行的扫描信号G(4)充分充电。并且,当输出第四行的扫描信号G(4)后:一方面,第三个GOA驱动单元510中的T71和T81被开启,进而将G(3)和Q(3)拉低为低电平,关闭第三行像素的扫描线G(3);另一方面,第八个GOA驱动单元510中的T41被开启并输出第八行的扫描控制信号Q(8)。
在t6到t7时间段内:CK(5)和Q(5)为高电平,第五个GOA驱动单元510中的T61被开启并输出第五行的扫描信号G(5)。并且,当输出第五行的扫描信号G(5)后:一方面,第四个GOA驱动单元510中的T71和T81被开启,进而将G(4)和Q(4)拉低为低电平,关闭第四行像素的扫描线G(4);另一方面,第九个GOA驱动单元510中的T41被开启并输出第九行的扫描控制信号Q(9)。
在t7到t8时间段内:CK(6)和Q(6)为高电平,第六个GOA驱动单元510中的T61被开启并输出第六行的扫描信号G(6)。并且,当输出第六行的扫描信号G(6)后:一方面,第五个GOA驱动单元510中的T71和T81被开启,进而将G(5)和Q(5)拉低为低电平,关闭第五行像素的扫描线G(5);另一方面,第十个GOA驱动单元510中的T41被开启并输出第十行的扫描控制信号Q(10)。
接下来各行扫描线的驱动方式与上述t7到t8时间段内的驱动方式类似,为了减少冗余,在此不做赘述。因此,本实施例中的GOA驱动电路500实现了逐行扫描,并且避免了前三行的扫描线因开启信号STV未及时关闭而产生的充电不良。
综上,在前三个扫描时钟为高电平时,应用本实施例所述的GOA驱动电路500能够使前三行的扫描控制信号Q点的电位受自举电容C的耦合效应作用被抬升,从而可以避免前三行的扫描线因开启信号STV未及时关闭而产生的充电不良。应用本实施例所述的GOA驱动电路500能够改善前三行扫描线充电不良的状况,进而提高显示画面的质量。
实施例四
本发明还提供了一种液晶显示面板。本实施例的液晶显示面板包括实施例一所述的GOA驱动电路200。
综上,在第一个扫描时钟CK(1)为高电位时,应用本实施例所述的液晶显示面板能够使第一行的扫描控制信号Q(1)点的电位受自举电容C的耦合效应作用被抬升,从而可以避免第一行的扫描线G(1)因开启信号STV未及时关闭而产生的充电不良。应用本实施例所述的液晶显示面板能够改善第一行的扫描线G(1)充电不良的状况,进而提高显示画面的质量。
实施例五
本发明还提供了一种液晶显示面板。本实施例的液晶显示面板包括实施例二所述的GOA驱动电路400或实施例三所述的GOA驱动电路500。
综上,在前N/2-1个扫描时钟为高电位时,应用本实施例所述的液晶显示面板能够使前N/2-1行的扫描控制信号Q点的电位受自举电容C的耦合效应作用被抬升,从而可以避免前N/2-1行的扫描线因开启信号STV未及时关闭而产生的充电不良。应用本实施例所述的液晶显示面板能够改善前N/2-1行扫描线充电不良的状况,进而提高显示画面的质量。
以上所述,仅为本发明的具体实施案例,本发明的保护范围并不局限于此,任何熟悉本技术的技术人员在本发明所述的技术规范内,对本发明的修改或替换,都应在本发明的保护范围之内。

Claims (9)

1.一种GOA驱动电路,其特征在于,包括多个GOA驱动单元,每个GOA驱动单元包括彼此连接的触发单元和输出单元;其中,
对于前K个GOA驱动单元中的每个触发单元,所述触发单元包括第一薄膜晶体管和第二薄膜晶体管;
其中,所述第一薄膜晶体管的栅极连接所述触发单元对应的触发时钟,所述第一薄膜晶体管的漏极连接开启信号,所述第一薄膜晶体管的源极连接所述第二薄膜晶体管的栅极和漏极,所述第二薄膜晶体管的源极连接与所述触发单元相连的输出单元的控制端,K为大于0的整数;其中,
所述触发时钟被配置为:在所述输出单元的扫描时钟为高电位时,控制所述触发单元关闭;
第m个GOA驱动单元的输出信号为第m+N/2个GOA驱动单元的触发信号,其中,N为所述GOA驱动电路中扫描时钟的个数,且N=2(K+1);
m为满足0<m≤M的整数,其中,M为GOA驱动单元的个数。
2.根据权利要求1所述的GOA驱动电路,其特征在于,第K+1个GOA驱动单元中的触发单元包括第三薄膜晶体管;其中,所述第三薄膜晶体管的栅极和漏极连接所述开启信号,所述第三薄膜晶体管的源极连接第K+1个GOA驱动单元中的输出单元的控制端。
3.根据权利要求2所述的GOA驱动电路,其特征在于,第K+1个GOA驱动单元之后的每个GOA驱动单元中的触发单元包括第四薄膜晶体管;其中,所述第四薄膜晶体管的栅极和漏极连接第K+1个GOA驱动单元之后的每个GOA驱动单元中的触发单元对应的触发信号,所述第四薄膜晶体管的源极连接与第K+1个GOA驱动单元之后的每个GOA驱动单元中的触发单元相连的输出单元的控制端。
4.根据权利要求2或3所述的GOA驱动电路,其特征在于,第k个GOA驱动单元的触发单元对应的触发时钟,为第k+N/2个GOA驱动单元中的输出单元的扫描时钟,其中k为满足0<k≤K的整数。
5.根据权利要求4所述的GOA驱动电路,其特征在于,所述K等于3。
6.根据权利要求1所述的GOA驱动电路,其特征在于,其包括的所有GOA驱动单元依次连接;其中,上一级GOA驱动单元的输出信号为下一级GOA驱动单元的触发信号,且K=1。
7.根据权利要求6所述的GOA驱动电路,其特征在于,第一级GOA驱动单元的触发单元对应的触发时钟,为H个扫描时钟中除去第一级GOA驱动单元的扫描时钟后剩余中的任意一个,其中,H为所述GOA驱动电路中扫描时钟的个数。
8.根据权利要求6或7所述的GOA驱动电路,其特征在于,第一级之后的每个GOA驱动单元中的触发单元包括第五薄膜晶体管,所述第五薄膜晶体管的栅极和漏极连接第一级之后的每个GOA驱动单元中的触发单元对应的触发信号,所述第五薄膜晶体管的源极连接与第一级之后的每个GOA驱动单元中的触发单元相连的输出单元的控制端。
9.一种液晶显示面板,其特征在于,包括如权利要求1至8中任一项所述的GOA驱动电路。
CN201710278620.5A 2017-04-25 2017-04-25 Goa驱动电路和液晶显示面板 Active CN107016972B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710278620.5A CN107016972B (zh) 2017-04-25 2017-04-25 Goa驱动电路和液晶显示面板
US15/539,727 US10347203B2 (en) 2017-04-25 2017-05-04 GOA drive circuit and liquid crystal display panel
PCT/CN2017/083061 WO2018196020A1 (zh) 2017-04-25 2017-05-04 Goa驱动电路和液晶显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710278620.5A CN107016972B (zh) 2017-04-25 2017-04-25 Goa驱动电路和液晶显示面板

Publications (2)

Publication Number Publication Date
CN107016972A CN107016972A (zh) 2017-08-04
CN107016972B true CN107016972B (zh) 2019-08-02

Family

ID=59447886

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710278620.5A Active CN107016972B (zh) 2017-04-25 2017-04-25 Goa驱动电路和液晶显示面板

Country Status (2)

Country Link
CN (1) CN107016972B (zh)
WO (1) WO2018196020A1 (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101807436A (zh) * 2010-03-31 2010-08-18 友达光电股份有限公司 移位暂存器
CN102651187A (zh) * 2011-05-16 2012-08-29 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、阵列基板及液晶显示器
CN103258495A (zh) * 2013-05-07 2013-08-21 京东方科技集团股份有限公司 移位寄存单元、移位寄存器和显示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100415618B1 (ko) * 2001-12-26 2004-01-24 엘지.필립스 엘시디 주식회사 쉬프트 레지스터
TWI281673B (en) * 2005-02-21 2007-05-21 Au Optronics Corp Shift registers, display panels using same, and improving methods for leakage current
CN101552040B (zh) * 2009-04-28 2011-04-13 友达光电股份有限公司 液晶显示器的移位寄存器
KR102004912B1 (ko) * 2012-11-20 2019-10-01 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 포함하는 평판 표시 장치
CN104505042B (zh) * 2014-12-25 2017-03-01 上海天马微电子有限公司 一种移位寄存单元、栅极驱动装置、显示面板和显示装置
CN104575396B (zh) * 2015-02-05 2017-07-18 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极扫描电路
CN104809985B (zh) * 2015-05-15 2017-12-08 京东方科技集团股份有限公司 一种移位寄存器单元及其驱动方法、栅极驱动电路
CN105096811B (zh) * 2015-09-23 2017-12-08 京东方科技集团股份有限公司 Goa单元、栅极驱动电路及显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101807436A (zh) * 2010-03-31 2010-08-18 友达光电股份有限公司 移位暂存器
CN102651187A (zh) * 2011-05-16 2012-08-29 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、阵列基板及液晶显示器
CN103258495A (zh) * 2013-05-07 2013-08-21 京东方科技集团股份有限公司 移位寄存单元、移位寄存器和显示装置

Also Published As

Publication number Publication date
CN107016972A (zh) 2017-08-04
WO2018196020A1 (zh) 2018-11-01

Similar Documents

Publication Publication Date Title
CN104252851B (zh) 移位寄存器
CN107958656B (zh) Goa电路
CN104167191B (zh) 用于平板显示的互补型goa电路
CN105355179B (zh) 一种扫描驱动电路及其显示装置
CN106601205B (zh) 栅极驱动电路以及液晶显示装置
CN105404033B (zh) 液晶显示装置
CN106409203B (zh) 使用氧化物晶体管的移位寄存器及使用寄存器的显示装置
CN103928009B (zh) 用于窄边框液晶显示器的栅极驱动器
CN104217689B (zh) 移位寄存器
CN108281124A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN106782395B (zh) Goa电路的驱动方法和驱动装置
CN105261343B (zh) 一种goa驱动电路
CN106504720A (zh) 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置
CN104464595B (zh) 扫描驱动电路及显示装置
CN102592552A (zh) 液晶显示装置的驱动装置及其驱动方法
CN105405406A (zh) 栅极驱动电路和使用栅极驱动电路的显示器
CN103680388A (zh) 用于平板显示的可修复的goa电路及显示装置
CN107507597A (zh) 影像显示面板及其栅极驱动电路
CN106601206A (zh) Goa栅极驱动电路以及液晶显示装置
CN101561601B (zh) 液晶显示器的驱动方法及驱动装置
CN106098002B (zh) 扫描驱动电路及具有该电路的平面显示装置
CN106782389A (zh) 一种阵列基板行驱动电路
CN105374331A (zh) 栅极驱动电路和使用栅极驱动电路的显示器
CN108694903A (zh) 阵列基板行驱动电路
CN105390086A (zh) 栅极驱动电路和使用栅极驱动电路的显示器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee after: TCL Huaxing Photoelectric Technology Co.,Ltd.

Address before: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen China Star Optoelectronics Technology Co.,Ltd.

CP01 Change in the name or title of a patent holder