CN106972834B - 一种用于电容耦合斩波放大器的纹波消除环路 - Google Patents
一种用于电容耦合斩波放大器的纹波消除环路 Download PDFInfo
- Publication number
- CN106972834B CN106972834B CN201710104544.6A CN201710104544A CN106972834B CN 106972834 B CN106972834 B CN 106972834B CN 201710104544 A CN201710104544 A CN 201710104544A CN 106972834 B CN106972834 B CN 106972834B
- Authority
- CN
- China
- Prior art keywords
- amplifier
- transmission gate
- pmos tube
- chopper
- cmos transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000010168 coupling process Methods 0.000 title claims abstract description 20
- 230000008878 coupling Effects 0.000 title claims abstract description 19
- 238000005859 coupling reaction Methods 0.000 title claims abstract description 19
- 238000005516 engineering process Methods 0.000 claims abstract description 12
- 230000010354 integration Effects 0.000 claims abstract description 10
- 230000005540 biological transmission Effects 0.000 claims description 66
- 239000003990 capacitor Substances 0.000 claims description 46
- 238000000034 method Methods 0.000 claims description 6
- 230000005611 electricity Effects 0.000 claims description 5
- 230000008569 process Effects 0.000 claims description 2
- 230000002401 inhibitory effect Effects 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 11
- 230000003321 amplification Effects 0.000 description 4
- 238000003199 nucleic acid amplification method Methods 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 3
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000008901 benefit Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000008030 elimination Effects 0.000 description 1
- 238000003379 elimination reaction Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000005764 inhibitory process Effects 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/26—Modifications of amplifiers to reduce influence of noise generated by amplifying elements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/38—DC amplifiers with modulator at input and demodulator at output; Modulators or demodulators specially adapted for use in such amplifiers
- H03F3/387—DC amplifiers with modulator at input and demodulator at output; Modulators or demodulators specially adapted for use in such amplifiers with semiconductor devices only
- H03F3/393—DC amplifiers with modulator at input and demodulator at output; Modulators or demodulators specially adapted for use in such amplifiers with semiconductor devices only with field-effect devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/372—Noise reduction and elimination in amplifier
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
本发明公开了一种用于电容耦合斩波放大器的纹波消除环路,其通过将斩波放大器输出电压纹波转换为交流电流信号,并将其调制为直流电流信号,通过积分模块对直流电流信号积分得到积分电压,由跨导模块转换为补偿电流从而补偿斩波放大器的失调电压,抑制斩波放大器的输出电压纹波。此外,本发明通过在纹波消除环路中利用高频斩波技术和Ping‑Pong自调零技术结合极大地抑制了积分模块失调电压,从而能得到准确的积分电压,形成准确的补偿电流抑制斩波放大器中主放大器的失调电流,得到很好的斩波放大器输出电压纹波抑制效果。
Description
技术领域
本发明属于模拟集成电路技术领域,具体涉及一种用于电容耦合斩波放大器的纹波消除环路。
背景技术
不论在模拟电路还是数字电路中,放大是一个基本的功能。信号常常需要被放大从而去驱动后级负载,克服后级噪声或是为数字电路提供逻辑电平。因此,模拟放大器是模拟和数字电路中必不可少的组成部分。放大器同时也被广泛地运用在反馈系统中。
目前,斩波技术被广泛运用于模拟放大器中,其功能在于能够将放大器的闪烁噪声和失调电压调制到较高频率,并对其进行滤除,减小放大器的噪声和失调;电容由于其匹配精度高,无需占用额外的静态电流,被较多地使用在低功耗放大器的反馈环路中。斩波技术和电容耦合的结合使用,可以使得放大器具有较低的噪声水平、静态功耗,较高的增益精度、共模抑制比等,同时能够实现对电压的轨到轨检测。电容耦合斩波放大器就是斩波技术和电容耦合技术结合使用的一种放大器,因其容易实现高共模抑制比、低噪声、低功耗和轨到轨的输入共模电压范围,从而被广泛地运用在各类信号采集系统中,如生物医疗信号等。
然而,电容耦合斩波放大器由于斩波器的使用,放大器的等效输入失调电压会被斩波为频率在斩波频率的失调电流交流信号,在后级放大器的密勒电容上积分形成输出电压纹波。假使主放大器的失调电压为10mV,主放大器的跨导为10uS,密勒电容为10pF,斩波频率为10kHz,将在放大器输出端造成幅值大约500mV的输出电压纹波,这将对输出的波形产生很大的干扰。
现有技术中主要有两种方式对电容耦合斩波放大器的输出电压纹波进行消除。第一种方式是通过在电容耦合斩波放大器后接低通滤波器的方式消除输出电压纹波,这种方式使得斩波放大器的斩波频率必须是低通滤波器截止频率的上百倍才能得到较好的纹波消除效果。通常情况下,电容耦合斩波放大器的斩波频率是几十kHz,所以低通滤波器的截止频率要低于1kHz,低通滤波器要实现低于1kHz的截止频率,在模拟集成电路中电容和电阻会消耗需要比较大的芯片面积;另一方面,由于低通滤波器的截止频率要低于1kHz,这会限制斩波放大器适用的信号范围。
第二种方式是通过将电容耦合斩波放大器输出电压纹波转换为交流电流信号,斩波器将交流电流信号调制为直流电流信号,通过积分器对直流电流信号进行积分得到积分电压,而后通过跨导将积分电压转换为电流补偿斩波放大器主放大器的失调,从而达到减小斩波放大器输出电压纹波的效果。但是,由于积分器失调电压的存在,通过跨导形成的补偿电流往往不能准确地补偿斩波放大器的失调,对斩波放大器输出电压纹波不能形成很好的抑制效果。
发明内容
鉴于上述,本发明提供了一种用于电容耦合斩波放大器的纹波消除环路,通过将输出电压纹波转化为交流电流信号,并将其调制为直流电流信号并积分形成积分电压,进而通过Ping-Pong自调零技术和高频斩波技术的结合使用,使得失调电压被有效的抑制,从而可以形成准确的积分电压,经转换为电流后能够准确地补偿斩波器主放大器失调,最终达到更好的输出电压纹波抑制效果。
一种用于电容耦合斩波放大器的纹波消除环路,包括:
微分模块,用于对斩波放大器输出的差分电压信号进行微分处理,将其中的纹波转换为差分的方波电流信号;
低频斩波器,用于对差分的方波电流信号进行调制,得到差分的直流电流信号;该低频斩波器与斩波放大器的斩波频率相同;
低失调积分模块,用于对差分的直流电流信号进行积分处理,在积分处理过程中引入高频斩波调制技术和自调零技术,从而得到低失调的差分直流电压信号;
跨导模块,用于将低失调的差分直流电压信号转换为低失调的差分直流电流信号,用以对斩波放大器中的主放大器进行失调校准。
所述微分模块由两个微分电容Cs1~Cs2组成;其中,微分电容Cs1的一端接斩波放大器输出的一路差分电压信号,微分电容Cs2的一端接斩波放大器输出的另一路差分电压信号,微分电容Cs1的另一端与低频斩波器的第一输入端相连,微分电容Cs2的另一端与低频斩波器的第二输入端相连。
所述低频斩波器由四个CMOS传输门M1~M4组成;其中,CMOS传输门M1的输入端与CMOS传输门M3的输入端相连并作为低频斩波器的第一输入端,CMOS传输门M1的输出端与CMOS传输门M2的输出端相连并作为低频斩波器的第一输出端,CMOS传输门M2的输入端与CMOS传输门M4的输入端相连并作为低频斩波器的第二输入端,CMOS传输门M3的输出端与CMOS传输门M4的输出端相连并作为低频斩波器的第二输出端,CMOS传输门M1的第一控制端、CMOS传输门M2的第二控制端、CMOS传输门M3的第二控制端以及CMOS传输门M4的第一控制端均接外部提供的开关信号Φb,CMOS传输门M1的第二控制端、CMOS传输门M2的第一控制端、CMOS传输门M3的第一控制端以及CMOS传输门M4的第二控制端均接外部提供的开关信号Φ,开关信号Φb与开关信号Φ相位互补。
所述低失调积分模块包括两个积分电容Cint1~Cint2、滤波电容Cr、高频斩波器CH、Ping自调零放大器和Pong自调零放大器;其中,高频斩波器CH的第一输入端与低频斩波器的第一输出端以及积分电容Cint1的一端相连,高频斩波器CH的第二输入端与低频斩波器的第二输出端以及积分电容Cint2的一端相连,高频斩波器CH的第一输出端与Ping自调零放大器的正相输入端以及Pong自调零放大器的正相输入端相连,高频斩波器CH的第二输出端与Ping自调零放大器的反相输入端以及Pong自调零放大器的反相输入端相连,Ping自调零放大器的正相输出端与Pong自调零放大器的正相输出端、积分电容Cint1的另一端、滤波电容Cr的一端以及跨导模块的反相输入端相连,Ping自调零放大器的反相输出端与Pong自调零放大器的反相输出端、积分电容Cint2的另一端、滤波电容Cr的另一端以及跨导模块的正相输入端相连。
所述Ping自调零放大器和Pong自调零放大器的结构相同,其具体结构包括七个开关S1~S7、十二个PMOS管P1~P12、九个NMOS管N1~N9、两个高频斩波器CH1~CH2以及调零电容Caz;其中,PMOS管P1~P4的源极共连并接电源电压VDD,PMOS管P1~P4的栅极共连并接外部提供的偏置电压Vb1,PMOS管P1的漏极与PMOS管P5的源极以及PMOS管P6的源极相连,PMOS管P2的漏极与高频斩波器CH1的第一输入端相连,PMOS管P3的漏极与高频斩波器CH1的第二输入端相连,PMOS管P4的漏极与PMOS管P9~P12的源极共连,PMOS管P5的栅极与开关S4的一端以及调零电容Caz的一端相连,PMOS管P6的栅极与开关S5的一端以及调零电容Caz的另一端相连,PMOS管P5的漏极与高频斩波器CH1的第一输出端、PMOS管P7的源极以及NMOS管N1的漏极相连,PMOS管P6的漏极与高频斩波器CH1的第二输出端、PMOS管P8的源极以及NMOS管N2的漏极相连,开关S4的另一端与PMOS管P8的漏极、NMOS管N4的漏极、PMOS管P12的栅极以及开关S6的一端相连,开关S6的另一端作为Ping自调零放大器或Pong自调零放大器的反相输出端,开关S5的另一端与PMOS管P7的漏极、NMOS管N3的漏极、PMOS管P9的栅极以及开关S7的一端相连,开关S7的另一端作为Ping自调零放大器或Pong自调零放大器的正相输出端,开关S4和S5的控制极均接外部提供的开关信号ΦZ,开关S6和S7的控制极均接外部提供的开关信号ΦO,NMOS管N1的栅极与开关S1的一端以及开关S3的一端相连,NMOS管N2的栅极与开关S2的一端以及开关S3的另一端相连,开关S1的另一端作为Ping自调零放大器或Pong自调零放大器的反相输入端,开关S2的另一端作为Ping自调零放大器或Pong自调零放大器的正相输入端,开关S1和S2的控制极均接外部提供的开关信号ΦA,开关S3的控制极接外部提供的开关信号ΦZ,NMOS管N1的源极与NMOS管N2的源极以及NMOS管N5的漏极相连,PMOS管P7的栅极与PMOS管P8的栅极相连并接外部提供的偏置电压Vb4,NMOS管N3的栅极与NMOS管N4的栅极相连并接外部提供的偏置电压Vb5,NMOS管N5的栅极接外部提供的偏置电压Vb6,NMOS管N3的源极与高频斩波器CH2的第一输入端相连,NMOS管N4的源极与高频斩波器CH2的第二输入端相连,高频斩波器CH2的第一输出端与NMOS管N6的漏极相连,高频斩波器CH2的第二输出端与NMOS管N7的漏极相连,NMOS管N6的栅极与NMOS管N7的栅极、NMOS管N8的栅极、NMOS管N8的漏极、PMOS管P10的漏极以及PMOS管P11的漏极相连,NMOS管N5的源极与NMOS管N6的源极、NMOS管N7的源极、NMOS管N8的源极以及NMOS管N9的源极相连并接地GND,PMOS管P10的栅极与PMOS管P11的栅极相连并接外部提供的偏置电压Vref,PMOS管P9的漏极与NMOS管N9的栅极、NMOS管N9的漏极以及PMOS管P12的漏极相连;所述开关信号ΦZ与开关信号ΦO相位互补。
所述Ping自调零放大器在开关信号ΦZ时钟相位中对自身的失调电压进行调零校准,在开关信号ΦO时钟相位中对两路输入信号进行放大后输出;所述Pong自调零放大器在开关信号ΦZ时钟相位中对自身的失调电压进行调零校准,在开关信号ΦO时钟相位中对两路输入信号进行放大后输出;Ping自调零放大器中的开关信号ΦZ与Pong自调零放大器中的开关信号ΦO相位一致。
所述高频斩波器CH、CH1和CH2的结构相同,其具体结构由四个CMOS传输门M5~M8组成;其中,CMOS传输门M5的输入端与CMOS传输门M7的输入端相连并作为高频斩波器的第一输入端,CMOS传输门M5的输出端与CMOS传输门M6的输出端相连并作为高频斩波器的第一输出端,CMOS传输门M6的输入端与CMOS传输门M8的输入端相连并作为高频斩波器的第二输入端,CMOS传输门M7的输出端与CMOS传输门M8的输出端相连并作为高频斩波器的第二输出端,CMOS传输门M5的第一控制端、CMOS传输门M6的第二控制端、CMOS传输门M7的第二控制端以及CMOS传输门M8的第一控制端均接外部提供的开关信号ψb,CMOS传输门M5的第二控制端、CMOS传输门M6的第一控制端、CMOS传输门M7的第一控制端以及CMOS传输门M8的第二控制端均接外部提供的开关信号ψ,开关信号ψb与开关信号ψ相位互补。
所述跨导模块由三个PMOS管PM1~PM3组成;其中,PMOS管PM1的源极接电源电压VDD,PMOS管PM1的栅极接外部提供的偏置电压Vb1,PMOS管PM1的漏极与PMOS管PM2的源极以及PMOS管PM3的源极相连,PMOS管PM2的栅极作为跨导模块的正相输入端,PMOS管PM2的漏极作为跨导模块的正相输出端,PMOS管PM3的栅极作为跨导模块的反相输入端,PMOS管PM3的漏极作为跨导模块的反相输出端。
本发明通过将斩波放大器输出电压纹波转换为交流电流信号,并将其调制为直流电流信号,通过对直流电流信号积分得到积分电压,进而由跨导转换为补偿电流从而补偿斩波放大器的失调电压,抑制斩波放大器的输出电压纹波。此外,本发明通过在纹波消除环路中利用高频斩波技术和Ping-Pong自调零技术结合极大地抑制了积分模块失调,从而能得到准确的积分电压,形成准确的补偿电流抑制斩波放大器的失调电压,得到很好的斩波放大器输出电压纹波抑制效果。
附图说明
图1为带有本发明纹波消除环路的电容耦合斩波放大器结构示意图。
图2为斩波放大器输出电压纹波转化为方波电流信号的示意图。
图3为方波电流信号调制为直流电流信号的示意图。
图4为直流电流信号经积分得到积分电压的示意图。
图5为积分电压偏差的消除示意图。
图6为Ping-Pong自调零放大器的时序示意图。
图7为斩波放大器中主放大器与跨导的连接示意图。
图8为高/低频斩波器的结构示意图。
图9为Ping-Pong自调零放大器的结构示意图。
图10为不带纹波消除环路的电容耦合斩波放大器结构下主放大器输入失调为5mV时的输出纹波示意图。
图11为带有本发明纹波消除环路的电容耦合斩波放大器结构下主放大器输入失调为5mV、纹波消除环路中放大器输入失调为5mV时的输出纹波示意图。
具体实施方式
为了更为具体地描述本发明,下面结合附图及具体实施方式对本发明的技术方案进行详细说明。
如图1所示,本发明用于电容耦合斩波放大器的纹波消除环路,包括:微分电容Cs1~Cs2、低频斩波器CHl、积分电容Cint1~Cint2、高频斩波器CHh1、Ping-Pong自调零放大器结构、滤波电容Cr、跨导模块Gm5;其中:
该纹波消除环路首先由微分电容Cs1~Cs2将输出纹波电压(输出纹波电压产生于主放大器失调输出电流被低频斩波器CHm调制到20kHz后在密勒电容Cm1~Cm2上积分形成)转化为方波电流,如图2所示。
低频斩波器CHl(本实施方式中低频斩波器频率与主通路斩波器频率一致,设置为20KHz)将微分后得到的方波电流信号调制直流电流信号,如图3所示。
Ping-Pong自调零放大器结构、高频斩波器CHh1、积分电容Cint1~Cint2、滤波电容Cr四者形成积分环节对被调制到直流的电流信号进行积分,如图4所示;其中Ping-Pong自调零放大器结构、高频斩波器CHh1、滤波电容Cr的结合用于消除积分模块的失调电压,从而消除直流电流信号积分后的积分电压偏差,如图5所示。
高频斩波器CHh1首先将积分环节中放大器的输入端信号斩波到高频(本实施方式中设置在500KHz)。
根据图6中的时序,在时钟相位ΦZping有效时,Ping自调零放大器结构中放大器输出连接到调零电容Caz1两端,从而在调零电容Caz1上形成一个补偿电压,该补偿电压可以补偿Ping结构放大器的输入失调电压;在时钟相位ΦZpong有效时,Pong自调零放大器结构放大器输出连接到调零电容Caz2两端,从而在调零电容Caz2上形成一个补偿电压,该补偿电压可以补偿Pong结构放大器的输入失调电压。
在时钟相位ΦOping有效时,Ping自调零放大器结构中放大器输出连接到跨导模块Gm5和滤波电容Cr两端,Ping结构中的放大器对斩波到高频输入信号调制回低频并进行放大,同时残余的失调电压(在调零电容提供了补偿电压之后Ping结构中放大器仍有失调电压残余)被斩波器CHh21~CHh22调制到高频,并被滤波电容Cr滤除,进一步消除积分环节的失调电压;同时,ΦOpong在ΦOping有效时处于低电平,Pong结构放大器输出不连接到跨导Gm5和滤波电容Cr两端。
在时钟相位ΦOpong有效时,Pong自调零放大器结构中放大器输出连接到跨导模块Gm5和滤波电容Cr两端,Pong自调零放大器结构中的放大器对斩波到高频输入信号调制回低频并进行放大,同时残余的失调电压(在调零电容提供了补偿电压之后Ping自调零放大器结构中放大器仍有失调电压残余)被斩波器CHh31~CHh32调制到高频,并被滤波电容Cr滤除,进一步消除积分环节的失调电压;同时,ΦOping在ΦOpong有效时处于低电平,Ping结构放大器输出不连接到跨导模块Gm5和滤波电容Cr两端。
时钟相位ΦAping有效的时段包含了ΦOping有效的时段,且是在时钟相位ΦOping有效前就已经有效,这表示Ping自调零放大器结构放大器输入端在输出端连接到跨导模块Gm5和滤波电容Cr两端前就接到高频斩波器CHh1输出端,有利于Ping自调零放大器结构中放大器建立放大状态。这样一旦ΦOping有效,Ping自调零放大器结构直接进入放大状态,在跨导模块Gm5和滤波电容Cr两端形成准确的积分电压。
时钟相位ΦApong有效的时段包含了ΦOpong有效的时段,且是在时钟相位ΦOpong有效前就已经有效,这表示Ping自调零放大器结构放大器输入端在输出端连接到跨导模块Gm5和滤波电容Cr两端前就接到高频斩波器CHh1输出端,有利于Pong自调零放大器结构中放大器建立放大状态。这样一旦ΦOpong有效,Pong自调零放大器结构直接进入放大状态,在跨导模块Gm5和滤波电容Cr两端形成准确的积分电压。
由于Ping-Pong自调零放大器结构、高频斩波器CHh1、滤波电容Cr的结合消除了积分模块的失调电压,积分电容Cint1~Cint2将被调制为直流的电流信号进行积分后可以在跨导模块Gm5两端形成准确的补偿电压。
如图7所示,跨导模块Gm5将补偿电压转化为补偿电流平衡斩波放大器中主放大器Gm1的输出失调电流,使得流向密勒电容Cm1~Cm2被低频斩波器调制到20kHz的失调电流被极大的抑制,从而通过在密勒电容Cm1~Cm2上积分形成的输出电压纹波被极大的抑制。
本实施方式中,各斩波器CHl、CHh1、CHh31~CHh32、CHh31~CHh32的结构如图8所示,Ping-Pong自调零放大器的结构如图9所示。
图10为不带纹波消除环路的电容耦合斩波放大器结构下主放大器输入失调设置为5mV时的输出电压纹波波形,由图10可见,斩波放大器的输出电压纹波峰峰值为100mV。
图11为带有本发明纹波消除环路的电容耦合斩波放大器结构下主放大器输入失调设置为5mV、纹波消除环路中放大器输入失调设置为5mV时的输出电压纹波波形,由图11可见,斩波放大器的输出电压纹波峰峰值为1mV。
本发明通过将斩波放大器输出电压纹波转换为交流电流信号,并将其调制为直流电流信号,通过积分模块对直流电流信号积分得到积分电压,由跨导模块转换为补偿电流从而补偿斩波放大器的失调电压,抑制斩波放大器的输出电压纹波。此外,本发明通过在纹波消除环路中利用高频斩波技术和Ping-Pong自调零技术结合极大地抑制了积分模块失调电压,从而能得到准确的积分电压,形成准确的补偿电流抑制斩波放大器中主放大器的失调电流,得到很好的斩波放大器输出电压纹波抑制效果。
上述对实施例的描述是为便于本技术领域的普通技术人员能理解和应用本发明。熟悉本领域技术的人员显然可以容易地对上述实施例做出各种修改,并把在此说明的一般原理应用到其他实施例中而不必经过创造性的劳动。因此,本发明不限于上述实施例,本领域技术人员根据本发明的揭示,对于本发明做出的改进和修改都应该在本发明的保护范围之内。
Claims (7)
1.一种用于电容耦合斩波放大器的纹波消除环路,其特征在于,包括:
微分模块,用于对斩波放大器输出的差分电压信号进行微分处理,将其中的纹波转换为差分的方波电流信号;
低频斩波器,用于对差分的方波电流信号进行调制,得到差分的直流电流信号;该低频斩波器与斩波放大器的斩波频率相同;
低失调积分模块,用于对差分的直流电流信号进行积分处理,在积分处理过程中引入高频斩波调制技术和自调零技术,从而得到低失调的差分直流电压信号;
跨导模块,用于将低失调的差分直流电压信号转换为低失调的差分直流电流信号,用以对斩波放大器中的主放大器进行失调校准;
所述低失调积分模块包括两个积分电容Cint1~Cint2、滤波电容Cr、高频斩波器CH、Ping自调零放大器和Pong自调零放大器;其中,高频斩波器CH的第一输入端与低频斩波器的第一输出端以及积分电容Cint1的一端相连,高频斩波器CH的第二输入端与低频斩波器的第二输出端以及积分电容Cint2的一端相连,高频斩波器CH的第一输出端与Ping自调零放大器的正相输入端以及Pong自调零放大器的正相输入端相连,高频斩波器CH的第二输出端与Ping自调零放大器的反相输入端以及Pong自调零放大器的反相输入端相连,Ping自调零放大器的正相输出端与Pong自调零放大器的正相输出端、积分电容Cint1的另一端、滤波电容Cr的一端以及跨导模块的反相输入端相连,Ping自调零放大器的反相输出端与Pong自调零放大器的反相输出端、积分电容Cint2的另一端、滤波电容Cr的另一端以及跨导模块的正相输入端相连。
2.根据权利要求1所述的纹波消除环路,其特征在于:所述微分模块由两个微分电容Cs1~Cs2组成;其中,微分电容Cs1的一端接斩波放大器输出的一路差分电压信号,微分电容Cs2的一端接斩波放大器输出的另一路差分电压信号,微分电容Cs1的另一端与低频斩波器的第一输入端相连,微分电容Cs2的另一端与低频斩波器的第二输入端相连。
3.根据权利要求1或2所述的纹波消除环路,其特征在于:所述低频斩波器由四个CMOS传输门M1~M4组成;其中,CMOS传输门M1的输入端与CMOS传输门M3的输入端相连并作为低频斩波器的第一输入端,CMOS传输门M1的输出端与CMOS传输门M2的输出端相连并作为低频斩波器的第一输出端,CMOS传输门M2的输入端与CMOS传输门M4的输入端相连并作为低频斩波器的第二输入端,CMOS传输门M3的输出端与CMOS传输门M4的输出端相连并作为低频斩波器的第二输出端,CMOS传输门M1的第一控制端、CMOS传输门M2的第二控制端、CMOS传输门M3的第二控制端以及CMOS传输门M4的第一控制端均接外部提供的开关信号Φb,CMOS传输门M1的第二控制端、CMOS传输门M2的第一控制端、CMOS传输门M3的第一控制端以及CMOS传输门M4的第二控制端均接外部提供的开关信号Φ,开关信号Φb与开关信号Φ相位互补。
4.根据权利要求1所述的纹波消除环路,其特征在于:所述Ping自调零放大器和Pong自调零放大器的结构相同,其具体结构包括七个开关S1~S7、十二个PMOS管P1~P12、九个NMOS管N1~N9、两个高频斩波器CH1~CH2以及调零电容Caz;其中,PMOS管P1~P4的源极共连并接电源电压VDD,PMOS管P1~P4的栅极共连并接外部提供的偏置电压Vb1,PMOS管P1的漏极与PMOS管P5的源极以及PMOS管P6的源极相连,PMOS管P2的漏极与高频斩波器CH1的第一输入端相连,PMOS管P3的漏极与高频斩波器CH1的第二输入端相连,PMOS管P4的漏极与PMOS管P9~P12的源极共连,PMOS管P5的栅极与开关S4的一端以及调零电容Caz的一端相连,PMOS管P6的栅极与开关S5的一端以及调零电容Caz的另一端相连,PMOS管P5的漏极与高频斩波器CH1的第一输出端、PMOS管P7的源极以及NMOS管N1的漏极相连,PMOS管P6的漏极与高频斩波器CH1的第二输出端、PMOS管P8的源极以及NMOS管N2的漏极相连,开关S4的另一端与PMOS管P8的漏极、NMOS管N4的漏极、PMOS管P12的栅极以及开关S6的一端相连,开关S6的另一端作为Ping自调零放大器或Pong自调零放大器的反相输出端,开关S5的另一端与PMOS管P7的漏极、NMOS管N3的漏极、PMOS管P9的栅极以及开关S7的一端相连,开关S7的另一端作为Ping自调零放大器或Pong自调零放大器的正相输出端,开关S4和S5的控制极均接外部提供的开关信号ΦZ,开关S6和S7的控制极均接外部提供的开关信号ΦO,NMOS管N1的栅极与开关S1的一端以及开关S3的一端相连,NMOS管N2的栅极与开关S2的一端以及开关S3的另一端相连,开关S1的另一端作为Ping自调零放大器或Pong自调零放大器的反相输入端,开关S2的另一端作为Ping自调零放大器或Pong自调零放大器的正相输入端,开关S1和S2的控制极均接外部提供的开关信号ΦA,开关S3的控制极接外部提供的开关信号ΦZ,NMOS管N1的源极与NMOS管N2的源极以及NMOS管N5的漏极相连,PMOS管P7的栅极与PMOS管P8的栅极相连并接外部提供的偏置电压Vb4,NMOS管N3的栅极与NMOS管N4的栅极相连并接外部提供的偏置电压Vb5,NMOS管N5的栅极接外部提供的偏置电压Vb6,NMOS管N3的源极与高频斩波器CH2的第一输入端相连,NMOS管N4的源极与高频斩波器CH2的第二输入端相连,高频斩波器CH2的第一输出端与NMOS管N6的漏极相连,高频斩波器CH2的第二输出端与NMOS管N7的漏极相连,NMOS管N6的栅极与NMOS管N7的栅极、NMOS管N8的栅极、NMOS管N8的漏极、PMOS管P10的漏极以及PMOS管P11的漏极相连,NMOS管N5的源极与NMOS管N6的源极、NMOS管N7的源极、NMOS管N8的源极以及NMOS管N9的源极相连并接地GND,PMOS管P10的栅极与PMOS管P11的栅极相连并接外部提供的偏置电压Vref,PMOS管P9的漏极与NMOS管N9的栅极、NMOS管N9的漏极以及PMOS管P12的漏极相连;所述开关信号ΦZ与开关信号ΦO相位互补。
5.根据权利要求4所述的纹波消除环路,其特征在于:所述Ping自调零放大器在开关信号ΦZ时钟相位中对自身的失调电压进行调零校准,在开关信号ΦO时钟相位中对两路输入信号进行放大后输出;所述Pong自调零放大器在开关信号ΦZ时钟相位中对自身的失调电压进行调零校准,在开关信号ΦO时钟相位中对两路输入信号进行放大后输出;Ping自调零放大器中的开关信号ΦZ与Pong自调零放大器中的开关信号ΦO相位一致。
6.根据权利要求4所述的纹波消除环路,其特征在于:所述高频斩波器CH、CH1和CH2的结构相同,其具体结构由四个CMOS传输门M5~M8组成;其中,CMOS传输门M5的输入端与CMOS传输门M7的输入端相连并作为高频斩波器的第一输入端,CMOS传输门M5的输出端与CMOS传输门M6的输出端相连并作为高频斩波器的第一输出端,CMOS传输门M6的输入端与CMOS传输门M8的输入端相连并作为高频斩波器的第二输入端,CMOS传输门M7的输出端与CMOS传输门M8的输出端相连并作为高频斩波器的第二输出端,CMOS传输门M5的第一控制端、CMOS传输门M6的第二控制端、CMOS传输门M7的第二控制端以及CMOS传输门M8的第一控制端均接外部提供的开关信号ψb,CMOS传输门M5的第二控制端、CMOS传输门M6的第一控制端、CMOS传输门M7的第一控制端以及CMOS传输门M8的第二控制端均接外部提供的开关信号ψ,开关信号ψb与开关信号ψ相位互补。
7.根据权利要求1所述的纹波消除环路,其特征在于:所述跨导模块由三个PMOS管PM1~PM3组成;其中,PMOS管PM1的源极接电源电压VDD,PMOS管PM1的栅极接外部提供的偏置电压Vb1,PMOS管PM1的漏极与PMOS管PM2的源极以及PMOS管PM3的源极相连,PMOS管PM2的栅极作为跨导模块的正相输入端,PMOS管PM2的漏极作为跨导模块的正相输出端,PMOS管PM3的栅极作为跨导模块的反相输入端,PMOS管PM3的漏极作为跨导模块的反相输出端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710104544.6A CN106972834B (zh) | 2017-02-24 | 2017-02-24 | 一种用于电容耦合斩波放大器的纹波消除环路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710104544.6A CN106972834B (zh) | 2017-02-24 | 2017-02-24 | 一种用于电容耦合斩波放大器的纹波消除环路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106972834A CN106972834A (zh) | 2017-07-21 |
CN106972834B true CN106972834B (zh) | 2019-09-20 |
Family
ID=59328488
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710104544.6A Active CN106972834B (zh) | 2017-02-24 | 2017-02-24 | 一种用于电容耦合斩波放大器的纹波消除环路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106972834B (zh) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10630245B2 (en) * | 2017-11-21 | 2020-04-21 | Texas Instruments Incorporated | Capacitively coupled chopper amplifier |
CN107994883A (zh) * | 2017-12-27 | 2018-05-04 | 山东师范大学 | 一种人体生物微弱小信号的斩波放大调理芯片系统 |
CN108494370B (zh) * | 2018-05-31 | 2023-12-29 | 福州大学 | 斩波稳定仪表放大器 |
CN109546974B (zh) * | 2018-11-16 | 2021-09-21 | 华南理工大学 | 一种多通道电流复用斩波放大器和芯片 |
CN109925587A (zh) * | 2019-03-18 | 2019-06-25 | 西安电子科技大学 | 一种基于生物低噪放的深度睡眠改善检测系统及方法 |
CN110138346B (zh) * | 2019-05-17 | 2020-09-04 | 复旦大学 | 一种提高噪声性能的电容耦合型斩波仪表放大器 |
CN112152569B (zh) * | 2019-06-28 | 2022-10-14 | 圣邦微电子(北京)股份有限公司 | 斩波放大装置及方法 |
CN110417361A (zh) * | 2019-08-01 | 2019-11-05 | 中国地质大学(北京) | 斩波放大器和斩波放大器系统 |
US11228291B2 (en) | 2020-05-22 | 2022-01-18 | Analog Devices, Inc. | Chopper amplifiers with multiple sensing points for correcting input offset |
CN111398878B (zh) * | 2020-06-04 | 2020-09-11 | 宁波中车时代传感技术有限公司 | 一种具有纹波抑制功能的霍尔可编程芯片 |
US11139789B1 (en) | 2020-06-05 | 2021-10-05 | Analog Devices, Inc. | Chopper amplifiers with tracking of multiple input offsets |
CN111697963B (zh) * | 2020-06-15 | 2023-03-21 | 电子科技大学 | 一种适用于纹波消除环路的积分器 |
CN111697928B (zh) * | 2020-06-15 | 2023-01-31 | 电子科技大学 | 一种电容耦合斩波放大器 |
CN113346869B (zh) * | 2021-04-27 | 2023-02-10 | 西安电子科技大学 | 一种应用于微弱信号读取的高效纹波抑制电路 |
CN115589262B (zh) * | 2021-07-06 | 2024-05-03 | 华为技术有限公司 | 直流失调电流的消除电路、方法、相关设备及系统 |
CN114245046B (zh) * | 2021-10-27 | 2024-04-09 | 地太科特电子制造(北京)有限公司 | 用于cmos图像传感器的循环式adc及其循环方法 |
CN114665715B (zh) * | 2022-05-24 | 2022-09-06 | 灵矽微电子(深圳)有限责任公司 | 具有纹波抑制电路的斩波运放电路及电器设备 |
CN114978054B (zh) * | 2022-06-20 | 2024-05-14 | 圣邦微电子(北京)股份有限公司 | 自稳零运算放大器 |
CN115189653A (zh) * | 2022-07-11 | 2022-10-14 | 杭州万高科技股份有限公司 | 带失调电压消除电路的斩波调制仪表放大器 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6734723B2 (en) * | 2002-04-05 | 2004-05-11 | Maxim Integrated Products, Inc. | Chopper chopper-stabilized operational amplifiers and methods |
US8120422B1 (en) * | 2009-02-03 | 2012-02-21 | Maxim Integrated Products, Inc. | Ripple reduction loop for chopper amplifiers and chopper-stabilized amplifiers |
CN103997306A (zh) * | 2013-02-16 | 2014-08-20 | 马克西姆综合产品公司 | 快速稳定的电容耦合放大器 |
-
2017
- 2017-02-24 CN CN201710104544.6A patent/CN106972834B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6734723B2 (en) * | 2002-04-05 | 2004-05-11 | Maxim Integrated Products, Inc. | Chopper chopper-stabilized operational amplifiers and methods |
US8120422B1 (en) * | 2009-02-03 | 2012-02-21 | Maxim Integrated Products, Inc. | Ripple reduction loop for chopper amplifiers and chopper-stabilized amplifiers |
CN103997306A (zh) * | 2013-02-16 | 2014-08-20 | 马克西姆综合产品公司 | 快速稳定的电容耦合放大器 |
Non-Patent Citations (2)
Title |
---|
A 140 dB-CMRR Current-Feedback Instrumentation Amplifier Employing Ping-Pong Auto-Zeroing and Chopping;Michiel A. P. Pertijs;《IEEE Journal of Solid-State Circuits》;20100923;全文 * |
A capacitively-coupled biomedical instrumentation amplifier employing chopping and auto-zeroing;Peng Sun;《2012 IEEE Biomedical Circuits and Systems Conference》;20121130;全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN106972834A (zh) | 2017-07-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106972834B (zh) | 一种用于电容耦合斩波放大器的纹波消除环路 | |
CN107294501B (zh) | 一种斩波放大电路装置及其实现方法 | |
CN107137074B (zh) | 一种用于生物电信号的仪表放大器 | |
JP3110430B2 (ja) | ドレインバイアスドトランスレジスタンス装置 | |
US8531238B2 (en) | Multi-stage fully differential amplifier with controlled common mode voltage | |
Chandrakumar et al. | A simple area-efficient ripple-rejection technique for chopped biosignal amplifiers | |
US9564859B2 (en) | Chopped operational-amplifier (OP-AMP) system | |
US20130271216A1 (en) | High Side Current Sense Amplifier | |
US7289783B2 (en) | Mixer circuits and methods with matched bias currents | |
WO2009134735A1 (en) | Chopper-stabilized amplifier and magnetic field sensor | |
US20110316621A1 (en) | Low input bias current chopping switch circuit and method | |
CN108494370A (zh) | 斩波稳定仪表放大器 | |
US20230013952A1 (en) | Analog front-end circuit for bioelectric sensor | |
US10038408B2 (en) | Pseudo-random chopper amplifier | |
CN109921756B (zh) | 一种全差分跨导运算放大器 | |
CN208190611U (zh) | 应用于霍尔电流传感器的读出电路 | |
CN102346210A (zh) | 一种用于水声传感器电压检测的soc芯片 | |
US8138833B1 (en) | Common-mode feedback amplifier | |
Nečásek et al. | Comparison of analog front-ends for digital synthetic impedance device | |
KR20090047619A (ko) | 광대역 증폭기 | |
Rezaee-Dehsorkh et al. | A linear tunable amplifier for implantable neural recording applications | |
CN111587533B (zh) | 共模感测架构 | |
CN102355220B (zh) | 陷波器及低通滤波器 | |
Kolm et al. | A 3rd-order 235MHz low-pass gmC-filter in 120nm CMOS | |
EP3038528A1 (en) | Inductive respiration sensor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |