CN106898297A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN106898297A
CN106898297A CN201611150191.5A CN201611150191A CN106898297A CN 106898297 A CN106898297 A CN 106898297A CN 201611150191 A CN201611150191 A CN 201611150191A CN 106898297 A CN106898297 A CN 106898297A
Authority
CN
China
Prior art keywords
transistor
terminal
signal line
control signal
image element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201611150191.5A
Other languages
English (en)
Inventor
吴易霖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Central Inc
Japan Display Inc
Original Assignee
Japan Display Central Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Central Inc filed Critical Japan Display Central Inc
Publication of CN106898297A publication Critical patent/CN106898297A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0245Clearing or presetting the whole screen independently of waveforms, e.g. on power-on
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种使用减少了每个像素的晶体管数的电路的显示装置。本发明的一个实施方式的显示装置的特征在于,包括与扫描信号线、初始化控制信号线、发光控制信号线和影像信号线连接的多个像素电路,多个像素电路各自包含:与扫描信号线和影像信号线连接的第一晶体管;与第一节点和第一晶体管连接的第二晶体管;与第一节点、第二晶体管和操作信号线连接的第三晶体管;与第二晶体管和发光控制信号线连接的第四晶体管;和与第二晶体管、电源电位线和发光控制线连接的第五晶体管。由此,能够减少一个像素中所含的晶体管的个数,能够实现显示装置的进一步高精细化。

Description

显示装置
技术领域
本发明涉及显示装置。特别是涉及对设置于像素的发光元件进行电流驱动的显示装置。
背景技术
有机电致发光(以下称为有机EL)显示装置,与各像素对应地具有发光元件,通过单独地控制发光来显示图像。发光元件具有具有阳极电极、阴极电极和夹在该一对电极间的有机EL材料的层(以下称为“发光层”)。有机EL显示装置中,阳极电极和阴极电极中的一个电极作为像素电极按每个像素设置,另一个电极作为共用电极设置。共用电极也被称为跨多个像素施加共同的电位的共用电位线。有机EL显示装置通过对于该共用电极的电位按每个像素施加像素电极的电位,控制像素的发光。
在设置于显示装置的各像素的发光元件连接有驱动晶体管。如果这些多个驱动晶体管具有阈值电压的偏差,则会反映到显示装置的亮度上,有时产生显示不良。为了对这样的驱动晶体管的阈值电压的偏差导致的显示不良进行补偿,例如在专利文献1中公开了一种进行驱动晶体管的阈值补偿的显示装置及其驱动方法。
现有技术文献
专利文献
专利文献1:日本特开2015-049335号公报
但是,在该现有技术中,为了对驱动晶体管的阈值电压进行补偿,要求对一个像素设置至少6个晶体管。为了使显示装置进一步高精细化,进一步要求每个像素的晶体管数减少了的电路。
发明内容
本发明鉴于上述实际情况,目的之一在于提供一种使用减少了每个像素的晶体管数的电路的显示装置。
用于解决问题的技术手段
本发明一个方式的显示装置具有:多个扫描信号线;多个初始化控制信号线;多个发光控制信号线;与上述扫描信号线、上述初始化控制信号线和上述发光控制信号线交叉配置的多个影像信号线;和分别与上述扫描信号线、上述初始化控制信号线、上述发光控制信号线和上述影像信号线连接的多个像素电路,上述多个像素电路各自具有:第一晶体管,其具有与上述扫描信号线连接的控制端子、与上述影像信号线连接的第一端子、和第二端子;第二晶体管,其具有与第一节点连接的控制端子、与上述第一晶体管的第二端子连接的第一端子、和第二端子;第三晶体管,其具有与上述第一节点连接的第一端子、与上述第二晶体管的第二端子连接的第二端子、和与上述扫描信号线连接的控制端子;第四晶体管,其具有与上述第二晶体管的第二端子连接的第一端子、第二端子、和与上述发光控制信号线连接的控制端子;第五晶体管,其具有与上述第二晶体管的第一端子连接的第一端子、与电源电位线连接的第二端子、和与上述发光控制信号线连接的控制端子;保持电容,其具有与上述第一节点连接的第一端子和与上述初始化控制信号线连接的第二端子;和与上述第四晶体管的第二端子连接的发光元件。
本发明一个方式的显示装置具有:多个第一扫描信号线;多个第二扫描信号线;多个初始化控制信号线;多个发光控制信号线;与上述第一扫描信号线、上述第二扫描信号线、上述初始化控制信号线和上述发光控制信号线交叉配置的多个影像信号线;和分别与上述第一扫描信号线、上述第二扫描信号线、上述初始化控制信号线、上述发光控制信号线和上述影像信号线连接的多个像素电路组,上述多个像素电路组各自具有:多个像素电路;第一晶体管,其具有与上述发光控制信号线连接的控制端子、与电源电位线连接的第一端子、和第二端子;和第五晶体管,其具有与上述第一扫描信号线连接的控制端子、与上述影像信号线连接的第一端子、和第二端子,上述多个像素电路各自具有:第二晶体管,其具有与第一节点连接的控制端子、与上述第一晶体管的第二端子和上述第五晶体管的第二端子连接的第一端子、和第二端子;第三晶体管,其具有与上述第一节点连接的第一端子、与上述第二晶体管的第二端子连接的第二端子、和与上述第二扫描信号线连接的控制端子;第四晶体管,其具有与上述第二晶体管的第二端子连接的第一端子、第二端子、和与上述发光控制信号线连接的控制端子;保持电容,其具有与上述第一节点连接的第一端子和与上述初始化控制信号线连接的第二端子;和与上述第四晶体管的第二端子连接的发光元件。
根据本发明,能够减少一个像素中所含的晶体管的个数,能够实现显示装置的进一步高精细化。
附图说明
图1是说明本发明的一个实施方式的显示装置的概略结构的立体图。
图2是说明本发明的一个实施方式的显示装置的电路结构的图。
图3是本发明的一个实施方式的像素电路的电路图。
图4是用于说明本发明的一个实施方式的显示装置的驱动方法的时序图。
图5是说明本发明的一个实施方式的显示装置的初始化期间的动作的电路图。
图6是说明本发明的一个实施方式的显示装置的写入和阈值补偿期间的动作的电路图。
图7是说明本发明的一个实施方式的显示装置的发光期间的动作的电路图。
图8是说明本发明的一个实施方式的显示装置的电路结构的电路图。
图9是说明本发明的一个实施方式的显示装置中所含的多个像素电路组各自的电路结构的图。
图10是用于说明本发明的一个实施方式的显示装置的驱动方法的时序图。
图11是说明本发明的一个实施方式的显示装置的初始化期间的动作的电路图。
图12是说明本发明的一个实施方式的显示装置的写入和阈值补偿期间的动作的电路图。
图13是说明本发明的一个实施方式的显示装置的写入和阈值补偿期间的动作的电路图。
图14是说明本发明的一个实施方式的显示装置的发光期间的动作的电路图。
附图标记说明
100:显示装置,102:第一基板,104:第二基板,106:显示区域,108:像素,110:密封材料,112:驱动器IC,114:端子区域,116:连接端子,118:像素电路,120:扫描线驱动电路,122:信号线驱动电路,124:发光元件,Cst、CstA、CstB:保持电容,TR1、TR2、TR2A、TR2B、TR3、TR3A、TR3B、TR4、TR4A、TR4B、TR5:晶体管,IG、SG:扫描信号线,RG:初始化控制信号线,EG:发光控制信号线,Vsig:影像信号线,PVDD:电源电位线,PVSS:共用电位线,VDD:电源电位,VSS:共用电位。
具体实施方式
以下,参照附图等对本发明的实施方式进行说明。但是,本发明能够以诸多不同的方式实施,并不限定于以下例示的实施方式记载的内容来解释。另外,附图为了更明确地进行说明,与实际的样式相比有时示意性地表示各部分的宽度、厚度、形状等,这仅仅是一例而已,并不限定本发明的解释。另外,本说明书和各图中,对于已经出现的图与上述的图同样的要素,附加相同的符号,有时适当省略详细的说明。
<第一实施方式>
用附图对本实施方式的显示装置100的结构及其驱动方法进行说明。
[概略结构]
图1是说明本实施方式的显示装置100的概略结构的立体图。本实施方式的显示装置100具有第一基板102、第二基板104、多个像素108、密封件110、端子区域114和连接端子116。
在第一基板102上设置有显示区域106。在显示区域106中,排列有各自具有至少一个发光元件的多个像素108。
在显示区域106的上表面设置有与第一基板102相对的第二基板104。第二基板104被包围显示区域106的密封件110固定于第一基板102。形成于第一基板102的显示区域106,被第二基板104和密封件110以不暴露于大气中的方式密封。通过这样的密封结构抑制设置于像素108的发光元件的劣化。
在第一基板102的一个端部设置有端子区域114。端子区域114配置于第二基板104的外侧。端子区域114由多个连接端子116构成。在连接端子116配置有将输出影像信号的设备、电源等外部设备与显示面板(图1中为显示装置100)连接的配线基板。与配线基板连接的连接端子116的接点,露出到外部。在第一基板102设置有将从连接端子116输入的影像信号输出到显示区域106的驱动器IC112。
[电路结构]
图2是说明本实施方式的显示装置100的电路结构的电路图。
本实施方式的显示装置100具有多个像素电路118、扫描线驱动电路120、信号线驱动电路122。显示装置100还具有多个扫描信号线SG、多个初始化控制信号线RG、多个发光控制信号线EG、多个影像信号线Vsig和多个电源电位线PVDD。其中,显示装置100具有图2中未图示的共用电位线PVSS。
扫描线驱动电路120分别将信号SG1~SGm输出到多个扫描信号线SG,分别将信号RG1~RGm输出到多个初始化控制信号线RG,分别将信号EG1~EGm输出到多个发光控制信号线EG。
信号线驱动电路122将影像信号Vsig1~Vsign输出到多个影像信号线Vsig。另外,信号线驱动电路122也可以如图所示将电源电位VDD输出到多个电源电位线PVDD。多个影像信号线Vsig和多个电源电位线PVDD与多个扫描信号线SG、多个初始化控制信号线RG和多个发光控制信号线EG交叉配置。
多个像素电路118在显示装置100的显示区域106中矩阵状配置。多个像素电路118各自与多个扫描信号线SG的任一个和多个影像信号线Vsig的任一个连接。而且,多个像素电路118各自与初始化控制信号线RG的任一个、多个发光控制信号线EG的任一个和多个电源电位线PVDD的任一个连接。多个像素电路118的配置并不限定于矩阵状,本实施方式中以m行n列(m和n为整数)的矩阵状配置进行说明。
接着,对本实施方式的显示装置100所具有的多个像素电路118各自的电路结构进行详细说明。
像素电路118各自具有多个晶体管。以下说明中有时将晶体管的栅极端子称为“控制端子”。另外,为了便于说明有时将晶体管的源极端子或漏极端子的任一个称为“第一端子”,将另一个称为“第二端子”。即,晶体管的第一端子根据施加于晶体管的各端子的电位的条件有时作为源极端子发挥功能,有时作为漏极端子发挥功能。第二端子也同样。
图3是说明本实施方式的显示装置100中所含的多个像素电路118各自的电路结构的图。本实施方式的显示装置100所具有的像素电路118各自具有第一~第五晶体管TR1~TR5、保持电容Cst和发光元件124。
第一晶体管TR1的控制端子与扫描信号线SG连接。另外,第一晶体管TR1的第一端子与影像信号线Vsig连接。即,第一晶体管TR1作为所谓选择晶体管发挥功能。
第二晶体管TR2的控制端子与第一节点N1连接。另外,第二晶体管TR2的第一端子与第一晶体管TR1的第二端子连接。第二晶体管TR2作为所谓驱动晶体管发挥功能,将与施加于控制端子的电位相应的电流供给到发光元件124。另外,在显示装置100驱动时,第二晶体管TR2以饱和状态驱动。
第三晶体管TR3的控制端子与扫描信号线SG连接。另外,第三晶体管TR3的第一端子与第一节点N1连接。第三晶体管TR3的第二端子与第二晶体管TR2的第二端子连接。与输出到扫描信号线SG的电位相应地第三晶体管TR3导通时,第二晶体管TR2中控制端子和第二端子导通,成为二极管连接的状态。
第四晶体管TR4的控制端子与发光控制信号线EG连接。另外,第四晶体管TR4的第一端子与第二晶体管TR2的第二端子和第三晶体管TR3的第二端子连接。
第五晶体管TR5的控制端子与发光控制信号线EG连接。另外,第五晶体管TR5的第一端子与第二晶体管的第一端子连接。第五晶体管TR5的第二端子与电源电位线PVDD连接。控制发光控制信号线EG的电位,使第四晶体管TR4和第五晶体管TR5都导通,由此能够对发光元件124供给电流,使之成为发光状态。
保持电容Cst的第一端子与第一节点N1连接。保持电容Cst的第二端子与初始化控制信号线RG连接。
发光元件124的阳极与第四晶体管TR4的第二端子连接。发光元件124的阴极与共用电位线PVSS连接。发光元件124是发出与被供给的电流相应的亮度的光的电流驱动型的元件。本实施方式中,发光元件124是有机发光二极管。
另外,本实施方式中第一~第五晶体管TR1~TR5是P沟道晶体管。但是,并不限定于此,第一~第五晶体管TR1~TR5的任一个或全部也可以为N沟道晶体管。即,第一~第六晶体管TR1、TR2A~TR5A、TR6,P沟道晶体管,也可以为同一极性的晶体管。另外,在全部都为N沟道晶体管的情况下,源极与漏极的关系掉换,所以可以适当变更电路的连接关系。
以上,对本实施方式的显示装置100中所含的像素电路结构进行了说明。本实施方式中,是每个像素具有5个晶体管和1个电容的电路结构。现有技术中,为了对驱动晶体管的阈值电压进行补偿需要对一个像素设置至少6个晶体管。
根据以下详述的显示装置100的驱动方法,能够在上述结构的显示装置100中进行阈值补偿。即,根据显示装置100,相比现有技术的显示装置,能够降低一个像素中所含的晶体管的个数,所以能够进一步实现显示装置100的高精细化。
[驱动方法]
用附图对本实施方式的显示装置100的驱动方法进行说明。
图4是用于说明本实施方式的显示装置100的驱动方法的时序图。图4表示了矩阵状配置的像素电路118中的配置于第N行的像素电路118(以下有时表示为像素电路118a)和配置于第N+1行的像素电路118(以下有时表示为像素电路118b)的时序图。像素电路118a和像素电路118b配置在相同列。
本实施方式的显示装置100,在1帧中,具有初始化期间、写入和阈值补偿期间以及发光期间这3种期间进行驱动。
首先,对初始化期间的驱动进行说明。时刻t1~时刻t2是像素电路118a的初始化期间(Reset[N])。图5是说明本实施方式的显示装置100的初始化期间的动作的电路图。
在初始化期间之前,在第一节点N1蓄积有与上一帧的灰阶数据对应的电荷,所以在写入后续帧的灰阶数据前,通过在初始化期间将电荷放电来初始化到规定的电位。
在进入初始化期间之前,先对第三晶体管TR3的控制端子供给使第三晶体管TR3截止的信号。本实施方式中,第三晶体管TR3为P沟道晶体管,所以先对第三晶体管TR3的控制端子施加高电平(H)的电位来使第三晶体管TR3截止。
另外,最迟在进入初始化期间之前,先对发光控制信号线EG供给使第四晶体管TR4和第五晶体管TR5导通的信号。本实施方式中,第四晶体管TR4和第五晶体管TR5为P沟道晶体管,所以先经由发光控制信号线EG对第四晶体管TR4和第五晶体管TR5的控制端子施加低电平(L)的电位来使第四晶体管TR4和第五晶体管TR5导通。
在该状态下,当时刻t1进入初始化期间时,通过使初始化控制信号线RG变为第一电位V1以使得第三晶体管TR3导通,使保持电容Cst的第二端子电位变化。本实施方式中,第三晶体管TR3为P沟道晶体管,所以经由初始化控制信号线RG对保持电容Cst的第二端子施加正的电位VGH,使第三晶体管TR3导通。
为了使第三晶体管TR3导通,需要将比在施加于第三晶体管TR3的控制端子的高电平的电位VG3上加上第三晶体管TR3的阈值Vth3而得的电位VG3+Vth3高的电位施加到第三晶体管TR3的第一端子(第一节点N1)。由此,以第三晶体管TR3的第一端子为基准时的、第三晶体管TR3的控制端子的电位低于Vth3,所以第三晶体管TR3导通。
由此,能够将上一帧中蓄积于第一节点N1的电荷经由第三晶体管TR3放电。此时,第二晶体管TR2维持截止。
通过初始化期间的动作,上一帧中蓄积于第一节点N1的电荷放电。此时,该电荷经由发光元件124向共用电位线PVSS放电。通过该放电,从保持电容Cst在上一帧写入的影像信号被初始化。具体来说,第一节点N1的电位为不包含上一帧的影像信号的电位,收束于在共用电位线PVSS的电位VSS上加上发光元件124的阈值的电位而得的电位。
当初始化期间结束时,进入写入和阈值补偿期间。时刻t2~时刻t3是像素电路118a的写入和阈值补偿期间(Vsig/OC[N])。写入和阈值补偿期间中,进行灰阶数据的写入和第二晶体管TR2的阈值补偿。
图6是说明本实施方式的显示装置100的写入和阈值补偿期间的动作的电路图。
在时刻t2,通过使初始化控制信号线RG变为低于第一电位V1的第二电位V2以使得第三晶体管TR3截止,使保持电容Cst的第二端子电位变化。本实施方式中,第三晶体管TR3为P沟道晶体管,所以对保持电容的第二端子施加低电平的电位来使第三晶体管TR3截止。
进而在时刻t2,对扫描信号线SG供给使第一晶体管TR1和第三晶体管TR3导通的信号。本实施方式中,第一晶体管TR1和第三晶体管TR3为P沟道晶体管,所以使扫描信号线的电位为低电平使两者的晶体管导通。
在此,通过使第三晶体管TR3导通,第二晶体管TR2中控制端子和第二端子导通,成为二极管连接的状态。在该状态下,对影像信号线Vsig供给灰阶数据。由此,在第一节点N1写入灰阶数据和第二晶体管TR2的阈值的信息。
在此,对灰阶数据和第二晶体管TR2的阈值的信息进行说明。像素电路118a的写入和阈值补偿中,当对影像信号线输出Vsig[N]时,在第二晶体管TR2的第二端子侧(即,第三晶体管TR3侧),输出Vsig[N]加上第二晶体管TR2的阈值Vth2而得的电位Vsig[N]+Vth2。即,对第一节点N1输出Vsig[N]+Vth2的电位。
当写入和阈值补偿期间结束时,进入发光期间。时刻t3以后是像素电路118a的发光期间(Emission[N])。
图7是说明本实施方式的显示装置的发光期间的动作的电路图。在时刻t3,对扫描信号线SG供给使第一晶体管TR1和第三晶体管TR3截止的信号。本实施方式中,第一晶体管TR1和第三晶体管TR3为P沟道晶体管,所以使扫描信号线SG的电位为高电平使第一晶体管TR1和第三晶体管TR3截止。
在该状态下,使第四晶体管TR4和第五晶体管TR5导通。本实施方式中,第四晶体管TR4和第五晶体管TR5为P沟道晶体管,所以使发光控制信号线EG的电位为低电平使第四晶体管TR4和第五晶体管TR5导通。由此,能够在发光元件124流过电流使其发光。
发光期间中,作为驱动晶体管发挥功能的第二晶体管TR2的控制端子电位,维持在Vsig[N]+Vth2。当对第二晶体管TR2的控制端子施加该电位时,第二晶体管TR2的饱和区域的电流值与(Vsig[N]-VDD)的平方成比例,所以能够生成排除了第二晶体管TR2的阈值依赖的驱动电流。由此,能够排除各像素电路中所含的第二晶体管TR2的阈值偏差导致的显示不良。
以上,对本实施方式的显示装置的结构和驱动方法进行了说明。本实施方式的显示装置,能够使一个像素中所含的晶体管的个数为5个,能够相比现有技术减少。而且,根据本实施方式的显示装置的驱动方法,能够实现作为驱动晶体管发挥功能的第二晶体管的阈值补偿。由此,能够实现显示装置的进一步高精细化。
<第二实施方式>
用附图对本实施方式的显示装置200的结构及其驱动方法进行说明。另外,关于显示装置200的概略结构,因为与第一实施方式的显示装置100同样,所以省略详细的说明。
[电路结构]
图8是说明本实施方式的显示装置200的电路结构的电路图。
本实施方式的显示装置200具有多个像素电路组119、扫描线驱动电路120、信号线驱动电路122。显示装置200还具有多个第一扫描信号线IG、多个第二扫描信号线SG、多个初始化控制信号线RG、多个发光控制信号线EG、多个影像信号线Vsig和多个电源电位线PVDD。
扫描线驱动电路120分别将信号IG1/2~IGm-1/m输出到多个的第一扫描信号线IG,分别将信号SG1~SGm输出到多个第二扫描信号线SG,分别将信号RG1/2~RGm-1/m输出到多个初始化控制信号线RG,分别将信号EG1/2~EGm-1/m输出到多个发光控制信号线EG。
信号线驱动电路122将影像信号Vsig1~Vsign输出到多个影像信号线Vsig。另外,信号线驱动电路122也可以如图所示将电源电位VDD输出到多个电源电位线PVDD。多个影像信号线Vsig和多个电源电位线PVDD与多个扫描信号线SG、多个初始化控制信号线RG和多个发光控制信号线EG交叉配置。
多个像素电路组119各自具有多个像素电路。本实施方式中,多个像素电路组119的各自具有2个像素电路(第一像素电路118A和第二像素电路118B)。另外,多个像素电路组119各自在显示装置200的显示区域106中矩阵状配置。另外,多个像素电路组119各自与多个第一扫描信号线IG的任一个和多个影像信号线Vsig的任一个连接。而且,多个像素电路组119各自与多个初始化控制信号线RG的任一个、多个发光控制信号线EG的任一个和多个电源电位线PVDD的任一个连接。多个像素电路组119的配置并不限定于矩阵状,本实施方式中以m/2行n列(m和n为整数、且m为偶数)的矩阵状配置进行说明。
接着,对本实施方式的显示装置200所具有的多个像素电路组119的各自的电路结构进行详细说明。
另外,像素电路组119各自具有多个晶体管。以下说明中有时将晶体管的栅极端子称为控制端子。另外,为了便于说明有时将晶体管的源极端子或漏极端子的任一个称为第一端子,将另一个称为第二端子。即,晶体管的第一端子根据施加电压的条件有时作为源极端子发挥功能,有时作为漏极端子发挥功能。第二端子也同样。
图9是说明本实施方式的显示装置200中所含的多个像素电路组119各自的电路结构的图。本实施方式的显示装置200所具有的多个像素电路组119各自具有第一晶体管TR1、第五晶体管TR5和多个像素电路(第一像素电路118A和第二像素电路118B)。
第一晶体管TR1中,控制端子与发光控制信号线EG连接。另外,第一端子与电源电位线PVDD连接,第二端子与像素电路组119所含的第一像素电路118A和第二像素电路118B连接。
第五晶体管TR5中,控制端子与第一扫描信号线IG连接。另外,第一端子与影像信号线Vsig连接,第二端子与像素电路组119所含的第一像素电路118A和第二像素电路118B连接。
对多个像素电路组119各自所含的多个像素电路(第一像素电路118A和第二像素电路118B)各自的电路结构进行说明。多个像素电路组119各自所含的多个像素电路(第一像素电路118A和第二像素电路118B),具有第二晶体管~第四晶体管TR2~TR4、保持电容Cst、发光元件124。本实施方式中,1个像素电路组119具有第一像素电路118A和第二像素电路118B这2个像素电路。两者的电路结构相同,所以以下特别对第一像素电路118A的电路结构进行说明,对于第二像素电路118B的电路结构省略说明。
第二晶体管TR2A的控制端子与第一节点N1A连接。另外,第二晶体管TR2A的第一端子与第一晶体管TR1的第二端子和第五晶体管TR5的第二端子连接。第二晶体管TR2A作为所谓驱动晶体管发挥功能,将与施加于控制端子的电位相应的电流供给到发光元件124A。另外,在显示装置100的驱动时,第二晶体管TR2以饱和状态驱动。
第三晶体管TR3A的控制端子与第二扫描信号线SG连接。另外,第三晶体管TR3A的第一端子与第一节点N1A连接。第三晶体管TR3A的第二端子与第二晶体管TR2A的第二端子连接。根据到第二扫描信号线SG的电位第三晶体管TR3A导通时,第二晶体管TR2A中控制端子和第二端子导通,成为二极管连接的状态。
第四晶体管TR4A的控制端子与发光控制信号线EG连接。另外,第四晶体管TR4A的第一端子与第二晶体管TR2A的第二端子和第三晶体管TR3A的第二端子连接。控制发光控制信号线EG的电位,使第一晶体管TR1和第四晶体管TR4A都导通,由此能够对发光元件124A供给电流,使之成为发光状态。
保持电容CstA的第一端子与第一节点N1A连接。保持电容CstA的第二端子与初始化控制信号线RG连接。
发光元件124A的阳极与第四晶体管TR4A的第二端子连接。发光元件124A的阴极与共用电位线PVSS连接。发光元件124A是发出与被供给的电流相应的亮度的光的电流驱动型的元件。本实施方式中,发光元件124A是有机发光二极管。
另外,本实施方式中第一~第五晶体管TR1、TR2A~TR4A、TR5是P沟道晶体管。但是,并不限定于此,第一~第五晶体管TR1、TR2A~TR4A、TR5的任一个或全部也可以为N沟道晶体管。即,第一~第6晶体管TR1、TR2A~TR5A、TR6,也可以为同一极性的晶体管。另外,在全部都为N沟道晶体管的情况下,源极与漏极的关系掉换,所以可以适当变更电路的连接关系。
以上,对本实施方式的显示装置200中所含的像素电路118的结构进行了说明。本实施方式中,是每个像素具有4个晶体管和1个电容的电路结构。现有技术中,为了对驱动晶体管的阈值电压进行补偿需要对一个像素设置至少6个晶体管。
根据以下详述的显示装置200的驱动方法,能够在上述结构的显示装置200中进行阈值补偿。即,根据显示装置200,相比现有技术的显示装置,能够降低一个像素中所含的晶体管的个数,所以能够进一步实现显示装置200的高精细化。
[驱动方法]
用附图对本实施方式的显示装置200的驱动方法进行说明。
图10是用于说明本实施方式的显示装置200的驱动方法的时序图。图10表示了矩阵状配置的像素电路组119中的具有配置于第N行的第一像素电路118A和配置于第N+1行的第二像素电路118B的像素电路组119(以下有时表示为像素电路组119a)、以及具有配置于第N+2的第一像素电路118A和配置于第N+3行的第二像素电路118B的像素电路组119(以下有时表示为像素电路组119b)的时序图。
本实施方式的显示装置200,在1帧中,具有初始化期间、写入和阈值补偿期间、和发光期间这3种期间进行驱动。
首先,对初始化期间的驱动进行说明。在初始化期间,相同的像素电路组119中所含的第一像素电路118A和第二像素电路118B进行同样的驱动。因此,特别对第一像素电路118A的驱动进行说明,对于第二像素电路118B的电路结构省略说明。时刻t1~时刻t2为像素电路组119a的初始化期间(Reset[N/N+1]),第一像素电路118A和第二像素电路118B被同时初始化。图11是说明本实施方式的显示装置200的初始化期间的动作的电路图。在初始化期间之前,在第一节点N1A蓄积有与上一帧的灰阶数据对应的电荷,所以在写入后续帧的灰阶数据前,通过在初始化期间将电荷放电来初始化到规定的电位。
在进入初始化期间之前,先对第三晶体管TR3A的控制端子供给使第三晶体管TR3A截止的信号。本实施方式中,第三晶体管TR3A为P沟道晶体管,所以先对第三晶体管TR3A的控制端子施加高电平(H)的电位来使第三晶体管TR3A截止。
另外,在进入初始化期间之前,先使第一晶体管TR1和第四晶体管TR4A导通。本实施方式中,第一晶体管TR1和第四晶体管TR4A为P沟道晶体管,所以先经由发光控制信号线EG对第一晶体管TR1和第四晶体管TR4A的控制端子施加低电平(L)的电位来使第一晶体管TR1和第四晶体管TR4A导通。
在该状态下,当时刻t1进入初始化期间时,通过使初始化控制信号线RG变为第一电位V1以使得第三晶体管TR3A导通,使保持电容的第二端子电位变化。本实施方式中,第三晶体管TR3A为P沟道晶体管,所以经由初始化控制信号线RG对保持电容CstA的第二端子施加正的电位VGH,使第三晶体管TR3A导通。
为了使第三晶体管TR3A导通,需要将比在施加于第三晶体管TR3A的控制端子的高电平的电位VG3上加上第三晶体管TR3A各自的阈值Vth3A而得的电位VG3+Vth3A施加到第三晶体管TR3A的第一端子(节点N1A)。由此,以第三晶体管TR3A的第一端子为基准时的、第三晶体管TR3A的控制端子的电位低于Vth3,所以第三晶体管TR3A导通。
由此,能够将上一帧中蓄积于第一节点N1A的电荷经由第三晶体管TRA放电。此时,第二晶体管TR2维持截止。
通过初始化期间的动作,上一帧中蓄积于第一节点N1A的电荷放电。此时,该电荷经由发光元件124A向共用电位线PVSS放电。通过该放电,从保持电容CstA在上一帧写入的影像信号被初始化。具体来说,第一节点N1A的电位为不具有上一帧的影像信号的电位,收束于共用电位线PVSS的电位VSS上加上发光元件124A的阈值的电位而得的电位。
当初始化期间结束时,进入写入和阈值补偿期间。该处理对像素电路组119各自中所含的第一像素电路118A和第二像素电路118B个别地进行。时刻t2~时刻t3为第一像素电路118A的写入和阈值补偿期间(Vsig/OC[N]),时刻t3~时刻t4是第二像素电路118B的写入和阈值补偿期间(Vsig/OC[N+1])。在写入和阈值补偿期间,各个像素电路(第一像素电路118A和第二像素电路118B)中进行灰阶数据的写入、和作为驱动晶体管发挥功能的第二晶体管TR2A和TR2B的阈值补偿。
图12和图13是说明本实施方式的显示装置200的写入和阈值补偿期间的动作的电路图。
在时刻t2,通过使初始化控制信号线RG变为低于第一电位V1的第二电位V2以使得第三晶体管TR3A和TR3B截止,使保持电容CstA和CstB的第二端子电位变化。本实施方式中,第三晶体管TR3A和TR3B为P沟道晶体管,所以对保持电容CstA和CstB的第二端子施加低电平的电位来使第三晶体管TR3A和TR3B截止。
进而在时刻t2,对第一扫描信号线IG供给使第五晶体管TR5导通的信号。本实施方式中,第五晶体管TR5为P沟道晶体管,所以使第一扫描信号线IG的电位为低电平使第五晶体管TR5导通。
该状态下,通过使多个像素电路(第一像素电路118A和第二像素电路118B)的第三晶体管TR3A、TR3B依次导通,对影像信号线Vsig依次供给灰阶数据。由此,在第一节点N1A写入灰阶数据和第二晶体管TR2A的阈值的信息。接着,在第一节点N1B写入灰阶数据和第二晶体管TR2B的阈值的信息。
图10所示的例子中,在时刻t2~时刻t3,使第二扫描信号线SG[N]为低电平使第三晶体管TR3A导通,由此对第一像素电路118A写入灰阶数据和第二晶体管TR2A的阈值的信息。接着,在时刻t3~时刻t4,使第二扫描信号线SG[N]为高电平使第三晶体管TR3A截止,使第二扫描信号线SG[N+1]为低电平使第三晶体管TR3B导通。由此,对第二像素电路118B写入灰阶数据和第二晶体管TR2B的阈值的信息。
在此,对灰阶数据和第二晶体管TR2A的阈值的信息进行说明。第一像素电路118A的写入和阈值补偿中,当对影像信号线输出Vsig[N]时,在第二晶体管TR2A的第二端子侧,输出Vsig[N]加上第二晶体管TR2A的阈值Vth2A而得的电位Vsig[N]+Vth2A。即,对第一节点N1A输出Vsig[N]+Vth2A的电位。
另一方面,该时刻t2~时刻t4的期间也具有像素电路组119b的初始化期间(Reset[N+2/N+3])。本实施方式中,表示初始化期间(Reset[N+2/N+3]),在时刻t2~时刻t3的期间内开始,在时刻t4结束的方式。但是,初始化期间(Reset[N+2/N+3])的时间并不限定于此。初始化期间(Reset[N+2/N+3]),只要能确保用于将蓄积于第一节点N1的电荷放电的充足的时间即可,所以也可以例如在时刻t3~时刻t4的期间内开始,在时刻t4结束。即,初始化期间(Reset[N+2/N+3])只要至少与像素电路组119a的第二像素电路118B的写入和阈值补偿期间(Vsig/OC[N+1])重叠即可。
通过这样的驱动方法,能够依次驱动各行的像素电路118,充分确保各行的初始化期间、写入和阈值补偿期间变得容易。
当写入和阈值补偿期间结束时,进入发光期间。从时刻t4起为像素电路组119a的发光期间,发光元件124A和124B同时发光。在发光期间,相同的像素电路组119中所含的第一像素电路118A和第二像素电路118B进行同样的驱动,所以特别对第一像素电路118A的驱动进行说明,对于第二像素电路118B的驱动省略说明。
图14是说明本实施方式的显示装置200的发光期间的动作的电路图。在时刻t4,供给使第三晶体管TR3A和第五晶体管TR5截止的信号。本实施方式中,第三晶体管TR3A和第五晶体管TR5为P沟道晶体管,所以使第二扫描信号线SG和第一扫描信号线IG的电位为高电平使第三晶体管TR3A和第五晶体管TR5分别截止。
在该状态下,使第一晶体管TR1和第四晶体管TR4A导通。本实施方式中,第一晶体管TR1和第四晶体管TR4A为P沟道晶体管,所以使发光控制信号线EG的电位为低电平使第一晶体管TR1和第四晶体管TR4A导通。由此,能够在发光元件124A流过电流使其发光。
发光期间中,第二晶体管TR2A的控制端子电位,维持在Vsig[N]+Vth2A。当对第二晶体管TR2A的控制端子施加该电位时,第二晶体管TR2A的饱和区域的电流值与(Vsig[N]-PVDD)的平方成比例,所以能够生成排除了第二晶体管TR2A的阈值依赖的驱动电流。由此,能够排除各像素电路中所含的第二晶体管TR2A的阈值偏差导致的显示不良。
另一方面,在该时刻t4,像素电路组119b的写入和阈值补偿期间(Vsig/OC[N+2])开始。即,像素电路组119b的写入和阈值补偿期间(Vsig/OC[N+2]和Vsig/OC[N+3]),与像素电路组119a的发光期间(Emission[N/N+1])重叠。即,在时刻t5,成为像素电路组119b的写入和阈值补偿期间(Vsig/OC[N+][3]),在之后的时刻t6,成为像素电路组119b的发光期间。
通过这样的驱动方法,能够依次驱动各行的像素电路(第一像素电路118A和第二像素电路118B),充分确保各行的初始化期间、写入和阈值补偿期间以及发光期间变得容易。
以上,对本实施方式的显示装置200的结构和驱动方法进行了说明。本实施方式的显示装置,能够使一个像素中所含的晶体管的个数为4个,能够相比现有技术减少。而且,根据本实施方式的显示装置的驱动方法,能够实现作为驱动晶体管发挥功能的第二晶体管TR2A、TR2B的阈值补偿。由此,能够实现显示装置的进一步高精细化。
另外,本实施方式中对1个像素电路组119具有2个像素电路118的例子进行了说明。但是并不限定于此,在1个像素电路组119具有3个以上的像素电路118的情况下扩展是容易的。
在本发明的思想的范畴内,本领域技术人员能够想到各种变更例和修正例,能够了解到这些变更例和修正例也属于本发明的范围。例如本领域技术人员对上述各实施方式适当地进行构成要素的追加、删除或设计变更、或者进行工序的追加、省略或条件变更,只要包括本发明的主旨,都具有在本发明的范围中。

Claims (12)

1.一种显示装置,其特征在于,具有:
多个扫描信号线;
多个初始化控制信号线;
多个发光控制信号线;
与所述扫描信号线、所述初始化控制信号线和所述发光控制信号线交叉配置的多个影像信号线;和
分别与所述扫描信号线、所述初始化控制信号线、所述发光控制信号线和所述影像信号线连接的多个像素电路,
所述多个像素电路各自具有:
第一晶体管,其具有与所述扫描信号线连接的控制端子、与所述影像信号线连接的第一端子、和第二端子;
第二晶体管,其具有与第一节点连接的控制端子、与所述第一晶体管的第二端子连接的第一端子、和第二端子;
第三晶体管,其具有与所述第一节点连接的第一端子、与所述第二晶体管的第二端子连接的第二端子、和与所述扫描信号线连接的控制端子;
第四晶体管,其具有与所述第二晶体管的第二端子连接的第一端子、第二端子、和与所述发光控制信号线连接的控制端子;
第五晶体管,其具有与所述第二晶体管的第一端子连接的第一端子、与电源电位线连接的第二端子、和与所述发光控制信号线连接的控制端子;
保持电容,其具有与所述第一节点连接的第一端子和与所述初始化控制信号线连接的第二端子;和
与所述第四晶体管的第二端子连接的发光元件。
2.如权利要求1所述的显示装置,其特征在于:
还具有对所述扫描信号线、所述初始化控制信号线、所述发光控制信号线和所述影像信号线输出信号的驱动电路,
所述驱动电路在初始化期间中,对所述第三晶体管的控制端子供给使所述第三晶体管截止的信号,通过使所述初始化控制信号线变为第一电位以使得所述第三晶体管导通,来使所述保持电容的第二端子的电位变化。
3.如权利要求2所述的显示装置,其特征在于:
所述驱动电路在所述初始化期间之后的写入和阈值补偿期间中,
通过使所述初始化控制信号线变为比所述第一电位低的第二电位,来使所述保持电容的第二端子的电位变化,
在对所述扫描信号线供给了使所述第一晶体管和所述第三晶体管导通的信号的状态下,对所述影像信号线供给灰阶数据。
4.如权利要求3所述的显示装置,其特征在于:
所述驱动电路在所述写入和阈值补偿期间之后的发光期间中,
在对所述扫描信号线供给了使所述第一晶体管和所述第三晶体管截止的信号的状态下,使所述第四晶体管和所述第五晶体管导通,
在所述发光元件中流动电流,使所述发光元件发光。
5.如权利要求1所述的显示装置,其特征在于:
所述第一晶体管~所述第五晶体管是相同极性的晶体管。
6.如权利要求5所述的显示装置,其特征在于:
所述第一晶体管~所述第五晶体管是P沟道晶体管。
7.一种显示装置,其特征在于,具有:
多个第一扫描信号线;
多个第二扫描信号线;
多个初始化控制信号线;
多个发光控制信号线;
与所述第一扫描信号线、所述第二扫描信号线、所述初始化控制信号线和所述发光控制信号线交叉配置的多个影像信号线;和
分别与所述第一扫描信号线、所述第二扫描信号线、所述初始化控制信号线、所述发光控制信号线和所述影像信号线连接的多个像素电路组,
所述多个像素电路组各自具有:
多个像素电路;
第一晶体管,其具有与所述发光控制信号线连接的控制端子、与电源电位线连接的第一端子、和第二端子;和
第五晶体管,其具有与所述第一扫描信号线连接的控制端子、与所述影像信号线连接的第一端子、和第二端子,
所述多个像素电路各自具有:
第二晶体管,其具有与第一节点连接的控制端子、与所述第一晶体管的第二端子和所述第五晶体管的第二端子连接的第一端子、和第二端子;
第三晶体管,其具有与所述第一节点连接的第一端子、与所述第二晶体管的第二端子连接的第二端子、和与所述第二扫描信号线连接的控制端子;
第四晶体管,其具有与所述第二晶体管的第二端子连接的第一端子、第二端子、和与所述发光控制信号线连接的控制端子;
保持电容,其具有与所述第一节点连接的第一端子和与所述初始化控制信号线连接的第二端子;和
与所述第四晶体管的第二端子连接的发光元件。
8.如权利要求7所述的显示装置,其特征在于:
还具有对所述第一扫描信号线、所述第二扫描信号线、所述初始化控制信号线、所述发光控制信号线和所述影像信号线输出信号的驱动电路,
所述驱动电路在初始化期间中,对于所述多个像素电路,对所述第三晶体管的控制端子供给使所述第三晶体管截止的信号,通过使所述初始化控制信号线变为第一电位以使得所述第三晶体管导通,来使所述保持电容的第二端子的电位变化。
9.如权利要求8所述的显示装置,其特征在于:
所述驱动电路在所述初始化期间之后的写入和阈值补偿期间中,
通过使所述初始化控制信号线变为比所述第一电位低的第二电位,来使所述保持电容的第二端子的电位变化,
在对所述第一扫描信号线供给了使所述第五晶体管导通的信号的状态下,使所述第三晶体管在每个所述像素电路依次导通,并且对所述影像信号线依次供给灰阶数据。
10.如权利要求9所述的显示装置,其特征在于:
所述驱动电路在所述写入和阈值补偿期间之后的发光期间中,
在对所述第一扫描信号线供给了使所述第三晶体管和所述第五晶体管截止的信号的状态下,使所述第一晶体管和所述第四晶体管导通,
在所述发光元件中流动电流,使所述发光元件发光。
11.如权利要求7所述的显示装置,其特征在于:
所述第一晶体管~所述第五晶体管是相同极性的晶体管。
12.如权利要求11所述的显示装置,其特征在于:
所述第一晶体管~所述第五晶体管是P沟道晶体管。
CN201611150191.5A 2015-12-21 2016-12-14 显示装置 Pending CN106898297A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015-248554 2015-12-21
JP2015248554A JP6721328B2 (ja) 2015-12-21 2015-12-21 表示装置

Publications (1)

Publication Number Publication Date
CN106898297A true CN106898297A (zh) 2017-06-27

Family

ID=59065338

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611150191.5A Pending CN106898297A (zh) 2015-12-21 2016-12-14 显示装置

Country Status (5)

Country Link
US (2) US10446076B2 (zh)
JP (1) JP6721328B2 (zh)
KR (1) KR101849856B1 (zh)
CN (1) CN106898297A (zh)
TW (1) TWI624822B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107342044A (zh) * 2017-08-15 2017-11-10 上海天马有机发光显示技术有限公司 像素电路、显示面板和像素电路的驱动方法
CN110875014A (zh) * 2018-08-30 2020-03-10 上海和辉光电有限公司 一种像素电路及其驱动方法和显示面板

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10885834B2 (en) * 2018-07-31 2021-01-05 Nichia Corporation Image display device
CN111312158B (zh) * 2020-03-04 2021-11-30 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN111261112B (zh) * 2020-03-20 2021-05-14 合肥京东方卓印科技有限公司 像素驱动电路、显示面板、显示装置及像素驱动方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0905673A1 (en) * 1997-09-29 1999-03-31 Sarnoff Corporation Active matrix display system and a method for driving the same
CN101206832A (zh) * 2006-12-15 2008-06-25 株式会社半导体能源研究所 半导体装置以及半导体装置的驱动方法
US20110063275A1 (en) * 2003-05-19 2011-03-17 Seiko Epson Corporation Electro-optical device and driving device thereof
CN103474024A (zh) * 2013-09-06 2013-12-25 京东方科技集团股份有限公司 一种像素电路及显示器
CN104050919A (zh) * 2014-06-18 2014-09-17 京东方科技集团股份有限公司 像素电路和显示装置
CN104157244A (zh) * 2014-05-20 2014-11-19 友达光电股份有限公司 有机发光二极管显示器的像素驱动电路及其操作方法
US20150002558A1 (en) * 2013-07-01 2015-01-01 Samsung Display Co., Ltd. Light-emitting display apparatus and driving method thereof
US20150194477A1 (en) * 2002-01-24 2015-07-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor Device and Method of Driving the Semiconductor Device

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005257276A (ja) * 2004-03-09 2005-09-22 Mitsubishi Electric Corp 位置検出装置
KR100936883B1 (ko) 2008-06-17 2010-01-14 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
CN102760404B (zh) * 2011-04-28 2015-01-28 瀚宇彩晶股份有限公司 发光二极管显示器像素电路及其驱动方法
TWI471842B (zh) * 2011-10-05 2015-02-01 Wintek Corp 有機發光二極體像素的控制電路
JP2014119574A (ja) 2012-12-14 2014-06-30 Samsung Display Co Ltd 電気光学装置の駆動方法および電気光学装置
JP2014219521A (ja) * 2013-05-07 2014-11-20 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 画素回路及びその駆動方法
JP2015049335A (ja) 2013-08-30 2015-03-16 三星ディスプレイ株式會社Samsung Display Co.,Ltd. El表示装置及びel表示装置の駆動方法
CN103700342B (zh) * 2013-12-12 2017-03-01 京东方科技集团股份有限公司 Oled像素电路及驱动方法、显示装置
CN103728751B (zh) * 2013-12-27 2016-03-30 深圳市华星光电技术有限公司 切换显示二维和三维影像的液晶显示器
CN104282263A (zh) * 2014-09-25 2015-01-14 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示装置
TWI533278B (zh) * 2014-10-31 2016-05-11 友達光電股份有限公司 畫素結構及其驅動方法
JP2017116576A (ja) * 2015-12-21 2017-06-29 株式会社ジャパンディスプレイ 表示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0905673A1 (en) * 1997-09-29 1999-03-31 Sarnoff Corporation Active matrix display system and a method for driving the same
US20150194477A1 (en) * 2002-01-24 2015-07-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor Device and Method of Driving the Semiconductor Device
US20110063275A1 (en) * 2003-05-19 2011-03-17 Seiko Epson Corporation Electro-optical device and driving device thereof
CN101206832A (zh) * 2006-12-15 2008-06-25 株式会社半导体能源研究所 半导体装置以及半导体装置的驱动方法
US20150002558A1 (en) * 2013-07-01 2015-01-01 Samsung Display Co., Ltd. Light-emitting display apparatus and driving method thereof
CN103474024A (zh) * 2013-09-06 2013-12-25 京东方科技集团股份有限公司 一种像素电路及显示器
CN104157244A (zh) * 2014-05-20 2014-11-19 友达光电股份有限公司 有机发光二极管显示器的像素驱动电路及其操作方法
CN104050919A (zh) * 2014-06-18 2014-09-17 京东方科技集团股份有限公司 像素电路和显示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107342044A (zh) * 2017-08-15 2017-11-10 上海天马有机发光显示技术有限公司 像素电路、显示面板和像素电路的驱动方法
CN107342044B (zh) * 2017-08-15 2020-03-03 上海天马有机发光显示技术有限公司 像素电路、显示面板和像素电路的驱动方法
CN110875014A (zh) * 2018-08-30 2020-03-10 上海和辉光电有限公司 一种像素电路及其驱动方法和显示面板
CN110875014B (zh) * 2018-08-30 2021-05-11 上海和辉光电股份有限公司 一种像素电路及其驱动方法和显示面板

Also Published As

Publication number Publication date
TWI624822B (zh) 2018-05-21
US20190347991A1 (en) 2019-11-14
JP6721328B2 (ja) 2020-07-15
KR101849856B1 (ko) 2018-04-17
US20170178568A1 (en) 2017-06-22
KR20170074173A (ko) 2017-06-29
US10810939B2 (en) 2020-10-20
JP2017116583A (ja) 2017-06-29
TW201734996A (zh) 2017-10-01
US10446076B2 (en) 2019-10-15

Similar Documents

Publication Publication Date Title
CN110689833B (zh) 显示装置
CN102654979B (zh) 像素电路、显示面板、显示设备和电子单元
CN103295524B (zh) 像素电路及其驱动方法
JP5453121B2 (ja) 表示装置および表示装置の駆動方法
CN106898297A (zh) 显示装置
US20060132395A1 (en) Current Programming Apparatus, Matrix Display Apparatus and Current Programming Method
CN101572055B (zh) 显示装置和显示装置驱动方法
CN104424894B (zh) 驱动电路、显示装置及驱动方法
JP5719571B2 (ja) 表示装置および表示装置の駆動方法
CN105761674B (zh) 像素电路、应用于像素电路的驱动方法、以及阵列基板
US9286833B2 (en) Buffer circuit, scanning circuit, display device, and electronic equipment
CN109523954A (zh) 像素单元、显示面板、驱动方法以及补偿控制方法
CN107516488A (zh) 一种像素电路、其驱动方法、显示面板及显示装置
CN110288950B (zh) 像素阵列、阵列基板及显示装置
CN108492783A (zh) Amoled显示装置的像素驱动电路及amoled显示装置的驱动方法
CN109300436A (zh) Amoled像素驱动电路及驱动方法
JP2015055837A (ja) 表示装置及びその駆動方法
JP6999382B2 (ja) 表示装置
JP2010128183A (ja) アクティブマトリクス型の表示装置およびその駆動方法
US8610647B2 (en) Image display apparatus and method of driving the image display apparatus
TWI609360B (zh) Display device
US20100141640A1 (en) Display device and aging method
CN114667558A (zh) 栅极驱动器和包括该栅极驱动器的显示装置
JP5903421B2 (ja) 表示装置
CN109643508B (zh) 显示装置和电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20170627