CN106803413A - 驱动装置与驱动方法 - Google Patents

驱动装置与驱动方法 Download PDF

Info

Publication number
CN106803413A
CN106803413A CN201610939491.5A CN201610939491A CN106803413A CN 106803413 A CN106803413 A CN 106803413A CN 201610939491 A CN201610939491 A CN 201610939491A CN 106803413 A CN106803413 A CN 106803413A
Authority
CN
China
Prior art keywords
signal
synchronizing signal
synchronizing
unit
reconstruction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610939491.5A
Other languages
English (en)
Inventor
朱怡铭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN106803413A publication Critical patent/CN106803413A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

驱动装置与驱动方法。该驱动装置包含相位检测单元、信号重建单元与多个传送单元。信号重建单元耦接该相位检测单元。相位检测单元用以接收相应于多个数据分组的多个同步信号,并检测同步信号彼此间的相位差以产生检测结果信号。信号重建单元用以根据检测结果信号产生重建同步信号。多个传送单元用以接收重建同步信号,并根据重建同步信号将相应于这些数据分组的多个像素数据同步化以供传送至多个显示装置。

Description

驱动装置与驱动方法
技术领域
本揭示内容是一种驱动技术,且特别涉及一种驱动装置与驱动方法。
背景技术
在多显示器的显示技术(例如虚拟实境显示技术(Virtual Reality,VR))中,各个显示数据的同步化是主要的考虑因素之一。举例而言,显示数据可能由于阻抗匹配或路径长短不一致而具有偏移(Skew)的现象,而一旦显示数据偏移,则可能导致不同步显示,甚至使用者在观看时也可能产生不适感。
发明内容
本揭示内容的一态样是提供一种驱动装置,其包含相位检测单元、信号重建单元与多个传送单元。信号重建单元耦接该相位检测单元。相位检测单元用以接收相应于多个数据分组的多个同步信号,并检测同步信号彼此间的相位差以产生检测结果信号。信号重建单元用以根据检测结果信号产生重建同步信号。传送单元用以接收重建同步信号,并根据重建同步信号将相应于这些数据分组的多个像素数据同步化以供传送至多个显示装置。
本揭示内容的另一态样是提供一种驱动方法,包含下列步骤。藉由同步信号产生器根据多个同步信号彼此间的相位差产生重建同步信号。同步信号是通过解码多个数据分组而得。藉由多个传送单元根据重建同步信号将多个像素数据同步化以供传送至多个显示装置。像素数据是通过解码数据分组而得。
综上所述,本揭示内容的驱动装置可有效地同步化像素数据以供显示装置同步显示以消除不同数据分组的偏斜现象。此外,驱动装置更可控制背光单元的开启时间,以进一步减轻使用者观看的不适感。
以下将以实施方式对上述的说明作详细的描述,并对本揭示内容的技术方案提供更进一步的解释。
附图说明
为让本揭示内容的上述和其他目的、特征、优点与实施例能更明显易懂,所附图示的说明如下:
图1是说明本揭示内容一实施例的驱动装置的示意图;以及
图2是说明本揭示内容一实施例的驱动装置的示意图。
【符号说明】
100:驱动装置
112、114:传送单元
120:相位检测单元
130:信号重建单元
162、164:显示装置
200:驱动装置
240:相位锁定单元
250:信号产生单元
2621、2641:背光单元
272、274:缓冲单元
282、284:接收单元
2821、2841:接收器
2822、2842:解码器
CLK:时钟产生单元
具体实施方式
以下揭示提供许多不同实施例或例证用以实施本发明的特征。本揭示在不同例证中可能重复引用数字符号和/或字母,这些重复皆为了简化及阐述,其本身并未指定以下讨论中不同实施例和/或配置之间的关系。
在实施方式与权利要求书中,除非内文中对于冠词有所特别限定,否则“一”与“该”可泛指单一个或多个。将进一步理解的是,本文中所使用的“包含”、“包括”、“具有”及相似词汇,指明其所记载的特征、区域、整数、步骤、操作、元件和/或组件,但不排除其所述或额外的其中一个或多个其它特征、区域、整数、步骤、操作、元件、组件,和/或其中的群组。
当一元件被称为“连接”或“耦接”至另一元件时,它可以为直接连接或耦接至另一元件,又或是其中有一额外元件存在。相对的,当一元件被称为“直接连接”或“直接耦接”至另一元件时,其中是没有额外元件存在。
关于本文中所使用的“约”、“大约”或“大致约”一般通常指数值的误差或范围约百分之二十以内,较好地是约百分之十以内,而更佳地则是约百分之五以内。文中若无明确说明,其所提及的数值皆视作为近似值,即如“约”、“大约”或“大致约”所表示的误差或范围。
图1是说明本揭示内容一实施例的驱动装置100的示意图。驱动装置100包含多个传送单元112、114、相位检测单元120与信号重建单元130。信号重建单元130耦接相位检测单元120与传送单元112、114。传送单元112、114分别耦接显示装置162、164(例如液晶显示器、有机发光二极管显示器(Organic light-emitting diode dispaly,OLED)或其他类型的显示器。
操作上,相位检测单元120用以接收相应于多个数据分组的多个同步信号,并检测同步信号彼此间的相位差以产生检测结果信号。具体而言,不同数据分组(包含像素数据与同步信号)可能因为阻抗匹配或路径长短不一致而有不同步的现象,而相位检测单元120可检测不同数据分组每一个的同步信号彼此间的相位差,并且据此产生检测结果信号。接着,信号重建单元130(例如同步信号产生器)用以根据检测结果信号产生重建同步信号并传送至传送单元112、114。传送单元112、114用以接收同一重建同步信号,并根据重建同步信号将相应于上述数据分组的多个像素数据同步化以供传送至显示装置162、164(例如使用者左眼位置的显示装置与右眼位置的显示装置)。
如此一来,驱动装置100可根据不同步的数据分组产生相同的重建同步信号,进而同步化上述数据分组的像素数据。因此,显示装置162、164可同步显示像素数据,消除不同数据分组的偏斜(Skew)现象,进而大幅降低由于显示装置162、164不同步显示造成使用者观看过程中的不适感。
为说明相位检测单元120产生检测结果信号的方式,在一实施例中,相位检测单元120还用以从同步信号中选择相位最落后的同步信号作为检测结果信号。换句话说,相位检测单元120将不同数据分组每一个的同步信号当中相位最落后的同步信号作为检测结果信号,而信号重建单元130根据相位最落后的同步信号产生重建同步信号以供同步化像素数据,但本揭示内容不以此为限。
请参考图2。图2是说明本揭示内容一实施例的驱动装置200的示意图。驱动装置200架构与驱动装置100大致上相同,除了相位锁定单元240、信号产生单元250、时钟产生单元CLK、多个接收单元282、284与多个缓冲单元272、274。缓冲单元272、274耦接接收单元282、284与传送单元112、114。
接收单元282、284用以接收上述数据分组,并将数据分组解码以产生同步信号与像素数据。具体而言,接收单元282、284可包含接收器2821、2841与解码器2822、2842。接收器2821、2841用以接收不同的数据分组,而解码器2822、2842分别将接收到的数据分组(例如传送至左眼位置的显示装置与右眼位置的显示装置的数据分组)解码以产生同步信号与像素数据。如上述,解码器2822、2842解码不同的数据分组产生的同步信号可能存在有不同步的现象。缓冲单元272、274(例如帧缓冲器(Frame buffer)用以暂存接收单元282、284产生的像素数据。另一方面,如上述,同步信号则由接收单元282、284传送至相位检测单元120以检测同步信号彼此间的相位差。
时钟产生单元CLK用以产生时钟信号并传送至传送单元112、114。传送单元112、114还用以根据时钟信号同步传送上述经过同步化的像素数据至显示装置162、164进行显示。具体而言,根据相同的时钟信号,传送单元112、114还用以控制缓冲单元272、274传送暂存的像素数据至传送单元112、114以进行像素数据的同步化。因此,传送单元112、114可根据时钟信号同步传送同步化的像素数据至显示装置162、164进行显示。
除了同步化像素数据,本揭示内容更可进一步控制显示装置162、164的背光单元2621、2641。在一实施例中,显示装置200还包含相位锁定单元240与信号产生单元250,信号产生单元250耦接相位锁定单元240。相位锁定单元240(例如相位锁定器)用以接收上述重建同步信号,并根据重建同步信号产生背光同步信号供同步控制显示装置162、164的背光单元2621、2641。须说明的是,背光同步信号与重建同步信号之间相差固定相位差(例如背光同步信号落后重建同步信号固定相位差)。信号产生单元250用以根据背光同步信号产生多个背光控制信号以同步控制背光单元2621、2641。具体而言,由于液晶转动的过程中,使用者观看显示装置162、164也可能产生不适感。在本实施例中,显示装置200利用与重建同步信号间隔固定相位差的背光同步信号,仅在液晶转动结束后控制显示装置162、164的背光单元2621、2641同时开启(亦即点亮),其余时间(亦即液晶转动过程中)背光单元2621、2641均为关闭状态。换句话说,使用者并不会看到液晶转动的过程,因此观看显示装置的不适感亦随之减低。须补充的是,驱动装置200更可调整背光单元2621、2641的显示亮度(例如增加背光单元2621、2641在点亮时的亮度)以补偿因背光单元2621、2641关闭造成的显示亮度减低。
如此一来,本揭示内容的驱动装置200可通过控制显示装置262、264的背光单元2621、2641开启时间,进一步降低使用者因观看到液晶转动过程而产生的不适感。
或者,在另一实施例中,显示装置262、264可以是有机发光二极管显示器。信号产生单元250则可用以根据背光同步信号产生多个遮光控制信号以同步控制显示装置262、264仅在显示时间内显示前述同步化的像素数据,而在显示时间以外的时间内控制显示装置262、264进行遮光。
须补充的是,为了减少路径不一致造成的不同步信号,尽可能缩短传送单元112、114至显示装置162、164的路径亦为驱动装置100、200的设计考虑之一。
实作上,接收单元282、284可包含高速接口接收器,传送单元112、114可包含高速接口传送器。上述高速接口例如移动产业处理器接口(Mobile industry processorinterface,MIPI)、嵌入式显示端口(Embedded display port,eDP),但本揭示内容不以此为限。
综上所述,本揭示内容的驱动装置100、200可有效地同步化像素数据以供显示装置262、264同步显示以消除不同数据分组的偏斜现象。此外,驱动装置100、200更可控制背光单元2621、2641的开启时间,以进一步减轻使用者观看的不适感。
虽然本申请已以实施方式公开如上,然其并非用以限定本申请,任何本领域技术人员在不脱离本申请的精神和范围内,当可作各种的更动与润饰,因此本申请的保护范围当视所附权利要求书界定范围为准。

Claims (15)

1.一种驱动装置,包含:
相位检测单元,用以接收相应于多个数据分组的多个同步信号,并检测这些同步信号彼此间的相位差以产生检测结果信号;
信号重建单元,耦接该相位检测单元并用以根据该检测结果信号产生重建同步信号;以及
多个传送单元,用以接收该重建同步信号,并根据该重建同步信号将相应于这些数据分组的多个像素数据同步化以供传送至多个显示装置。
2.如权利要求1所述的驱动装置,还包含:
相位锁定单元,用以接收该重建同步信号,并根据该重建同步信号产生背光同步信号供同步控制这些显示装置的多个背光单元,其中该背光同步信号与该重建同步信号之间相差一固定相位差。
3.如权利要求2所述的驱动装置,还包含:
信号产生单元,耦接该相位锁定单元并用以根据该背光同步信号产生多个背光控制信号以同步控制这些背光单元。
4.如权利要求1所述的驱动装置,还包含:
时钟产生单元,用以产生时钟信号并传送至这些传送单元,其中这些传送单元还用以根据该时钟信号同步传送这些同步化的像素数据至这些显示装置。
5.如权利要求1所述的驱动装置,还包含:
多个接收单元,用以接收这些数据分组并将这些数据分组解码以产生这些同步信号与这些像素数据。
6.如权利要求5所述的驱动装置,还包含:
多个缓冲单元,耦接这些接收单元与这些传送单元并用以暂存这些接收单元产生的这些像素数据,其中这些传送单元还用以控制这些缓冲单元传送这些像素数据至这些传送单元以将这些像素数据同步化。
7.如权利要求5所述的驱动装置,其中这些接收单元包含多个高速接口接收器,这些传送单元包含多个高速接口传送器。
8.如权利要求1所述的驱动装置,其中该相位检测单元还用以从这些同步信号中选择相位最落后的一同步信号作为该检测结果信号。
9.一种驱动方法,包含:
藉由同步信号产生器根据多个同步信号彼此间的相位差产生重建同步信号,其中这些同步信号是通过解码多个数据分组而得;以及
藉由多个传送单元根据该重建同步信号将多个像素数据同步化以供传送至多个显示装置,其中这些像素数据是通过解码这些数据分组而得。
10.如权利要求9所述的驱动方法,还包含:
藉由相位锁定器根据该重建同步信号产生背光同步信号供同步控制这些显示装置的多个背光单元,其中该背光同步信号与该重建同步信号之间相差一固定相位差。
11.如权利要求10所述的驱动方法,还包含:
藉由背光信号产生器根据该背光同步信号产生多个背光控制信号以同步控制这些背光单元。
12.如权利要求9所述的驱动方法,还包含:
藉由这些传送单元根据时钟信号同步传送这些同步化的像素数据至这些显示装置。
13.如权利要求9所述的驱动方法,还包含:
藉由这些传送单元控制多个缓冲单元传送这些像素数据至这些传送单元以将这些像素数据同步化,其中这些像素数据暂存于这些缓冲单元内。
14.如权利要求9所述的驱动方法,还包含:
藉由相位检测器检测这些同步信号彼此间的相位差以产生检测结果信号;以及
藉由该同步信号产生器根据该检测结果信号产生该重建同步信号。
15.如权利要求14所述的驱动方法,还包含:
藉由该相位检测器从这些同步信号中选择相位最落后的一同步信号作为该检测结果信号。
CN201610939491.5A 2016-08-04 2016-11-01 驱动装置与驱动方法 Pending CN106803413A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW105124813 2016-08-04
TW105124813A TWI585741B (zh) 2016-08-04 2016-08-04 驅動裝置與驅動方法

Publications (1)

Publication Number Publication Date
CN106803413A true CN106803413A (zh) 2017-06-06

Family

ID=58977372

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610939491.5A Pending CN106803413A (zh) 2016-08-04 2016-11-01 驱动装置与驱动方法

Country Status (3)

Country Link
US (1) US10224005B2 (zh)
CN (1) CN106803413A (zh)
TW (1) TWI585741B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018142764A (ja) 2017-02-27 2018-09-13 セイコーエプソン株式会社 表示システム、表示装置、及び、表示装置の制御方法
TWI663591B (zh) * 2018-04-23 2019-06-21 宏碁股份有限公司 用於顯示器之同步控制電路
US10777169B2 (en) * 2018-12-10 2020-09-15 Qualcomm Incorporated Systems and methods to synchronize display panels

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1124377A2 (en) * 1999-12-28 2001-08-16 Matsushita Electric Industrial Co., Ltd. System, method and apparatus for data transmission
CN1737899A (zh) * 2004-08-17 2006-02-22 索尼株式会社 图像信号处理装置和相位同步方法
CN102117609A (zh) * 2009-12-31 2011-07-06 安泰科技有限公司 采用rgb接口的双显示装置的控制设备和控制方法
CN103220536A (zh) * 2012-01-18 2013-07-24 宏碁股份有限公司 三维液晶显示装置及其背光调整方法
CN103839528A (zh) * 2014-02-20 2014-06-04 北京京东方显示技术有限公司 拼接显示屏的同步显示方法、时钟控制器及拼接显示屏

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006085145A (ja) * 2004-08-17 2006-03-30 Sony Corp 画像信号処理装置および位相同期方法
KR100604910B1 (ko) * 2004-10-12 2006-07-28 삼성전자주식회사 디지털 텔레비전 수신 장치의 동기신호 검출기 및 그 방법
US8362996B2 (en) 2010-02-12 2013-01-29 Au Optronics Corporation Display with CLK phase auto-adjusting mechanism and method of driving same
CN102262523B (zh) * 2011-08-23 2014-04-23 威盛电子股份有限公司 显示卡、多屏幕显示系统、以及多屏幕同步显示方法
KR20170031223A (ko) 2014-07-31 2017-03-20 세이코 엡슨 가부시키가이샤 표시 장치, 표시 장치의 제어 방법 및, 프로그램을 갖는 컴퓨터 판독 가능 기록 매체
GB2531515A (en) * 2014-10-17 2016-04-27 Sony Corp Video network

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1124377A2 (en) * 1999-12-28 2001-08-16 Matsushita Electric Industrial Co., Ltd. System, method and apparatus for data transmission
CN1737899A (zh) * 2004-08-17 2006-02-22 索尼株式会社 图像信号处理装置和相位同步方法
CN102117609A (zh) * 2009-12-31 2011-07-06 安泰科技有限公司 采用rgb接口的双显示装置的控制设备和控制方法
CN103220536A (zh) * 2012-01-18 2013-07-24 宏碁股份有限公司 三维液晶显示装置及其背光调整方法
CN103839528A (zh) * 2014-02-20 2014-06-04 北京京东方显示技术有限公司 拼接显示屏的同步显示方法、时钟控制器及拼接显示屏

Also Published As

Publication number Publication date
TWI585741B (zh) 2017-06-01
US20180040298A1 (en) 2018-02-08
TW201805921A (zh) 2018-02-16
US10224005B2 (en) 2019-03-05

Similar Documents

Publication Publication Date Title
CN102057417B (zh) 使用嵌入时钟信号的单一水平信号的传递的显示装置驱动系统
CN105898507B (zh) 一种视频信号同步方法及装置
CN101295493B (zh) 基于压缩包的多媒体接口以及用于耦合便携式多媒体源和多媒体显示器的方法
CN106803413A (zh) 驱动装置与驱动方法
CN105721818B (zh) 一种信号转换方法及装置
CN100508579C (zh) 自适应连接视频信号源与视频显示器的方法
US10103830B2 (en) Latency-optimized physical coding sublayer
KR20100130086A (ko) 구동 장치의 동기화 방법 및 이를 수행하기 위한 표시 장치
US10727839B2 (en) Clock recovery device and source driver for recovering embedded clock from interface signal
KR102621926B1 (ko) 인터페이스신호에서 임베디드클럭을 복원하는 클럭복원장치 및 소스드라이버
US20150067392A1 (en) Clock data recovery device and display device including the same
US9898997B2 (en) Display driving circuit
CN101551968A (zh) 显示器
CN101299183A (zh) 基于数据包的视频显示接口计数方法
CN101551990A (zh) 数据接收装置
CN109961731A (zh) 数据线驱动电路、显示器驱动电路以及驱动显示器的方法
CN105898521A (zh) 弹幕添加装置和方法
US9374575B2 (en) Method of processing three-dimensional image data and a display apparatus for performing the same
US20110254814A1 (en) System and method for handling image data transfer in a display driver
CN104967808A (zh) Lvds视频信号转换为2lane dp视频信号的方法及系统
CN108616674A (zh) 具有外同步功能的双路视频信号时序产生电路结构
CN105847730A (zh) 一种视频码流输出的控制及处理方法、芯片、系统
CN103019639A (zh) 一种多处理器拼接同步显示系统
CN102792360B (zh) 有机el显示装置、影像显示系统、以及影像显示方法
CN102833558A (zh) 立体显示系统及其方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170606

RJ01 Rejection of invention patent application after publication