CN106776191A - 一种soc芯片调试的实现方法及系统 - Google Patents

一种soc芯片调试的实现方法及系统 Download PDF

Info

Publication number
CN106776191A
CN106776191A CN201611061077.5A CN201611061077A CN106776191A CN 106776191 A CN106776191 A CN 106776191A CN 201611061077 A CN201611061077 A CN 201611061077A CN 106776191 A CN106776191 A CN 106776191A
Authority
CN
China
Prior art keywords
soc
data sequence
pin
level signal
debugging
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201611061077.5A
Other languages
English (en)
Inventor
胡德才
朱健
余方桃
黄新军
袁涛
伍彬山
李佐
曾思
傅文海
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hunan Goke Microelectronics Co Ltd
Original Assignee
Hunan Goke Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hunan Goke Microelectronics Co Ltd filed Critical Hunan Goke Microelectronics Co Ltd
Priority to CN201611061077.5A priority Critical patent/CN106776191A/zh
Publication of CN106776191A publication Critical patent/CN106776191A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明实施例公开了一种SOC芯片调试的实现方法及系统,包括:在SOC芯片内预设第一数据序列;将第一数据序列与SOC芯片接收到的第二数据序列进行匹配;当第一数据序列和第二数据序列匹配一致,产生调试接口使能信号;控制SOC芯片的中央处理器与SOC芯片的功能管脚连通。通过接收外部输入的第二数据序列,当第二数据序列与SOC芯片内置的第一数据序列一致时,产生调试接口使能信号,调试接口使能信号将SOC芯片的功能管脚转换为调试管脚,从而实现SOC芯片管脚复用进行调试,实现管脚功能转换的过程中无需中央处理器进行调控,完全依据外部输入的信号,因此不受SOC芯片的影响,降低了SOC芯片调试时管脚复用出错概率。

Description

一种SOC芯片调试的实现方法及系统
技术领域
本发明涉及芯片调试技术领域,特别是涉及一种SOC芯片调试的实现方法及系统。
背景技术
SoC(System on Chip,片上系统)芯片是指在单一的芯片上集成了必要的全部或部分电子电路的电子器件,通常SoC芯片中可以集成CPU(Central Processing Unit,中央处理器),以及各种存储器。其中调试接口广泛应用于SoC芯片中,常见的调试接口有JTAG(Joint Test Action Group,联合测试行为组织)接口和UART(Universal AsynchronousReceiver/Transmitter,通用异步收发传输器)接口。
传统的SOC芯片进行调试时,选择调试工具与SOC芯片上的调试管脚相连接,然后进行调试。SOC芯片上的调试管脚与中央处理器电连接,调试工具通过调试管脚与中央处理器建立通信,完成相应的调试。传统的SOC芯片为了方便芯片调试,会预留专用的调试管脚,但是当SOC芯片不进行调试时,调试管脚则处于空闲状态,造成了管脚的浪费。
为了解决管脚浪费的额问题,现有的解决办法之一是通过软件的方式控制SOC芯片内部的中央处理器控制SOC芯片的上管脚实现复用,即同一管脚可以进行调试也可以实现专用的功能。但是如果软件运行出现错误,则中央处理器无法控制管脚功能的切换,则无法进行正常的调试工作。
发明内容
本发明实施例中提供了一种SOC芯片调试的实现方法及系统,以解决现有技术中SOC芯片调试时管脚复用出错的问题。
为了解决上述技术问题,本发明实施例公开了如下技术方案:
一种SOC芯片调试的实现方法,所述方法包括:
在SOC芯片内预设第一数据序列;
将所述第一数据序列与所述SOC芯片接收到的第二数据序列进行匹配;
当所述第一数据序列和所述第二数据序列匹配一致,产生调试接口使能信号;
控制所述SOC芯片的中央处理器与所述SOC芯片的功能管脚连通。
优选地,所述在SOC芯片内预设第一数据序列,包括:
所述SOC芯片的中央处理器产生一段随机电平信号,将所述随机电平信号设置为第一数据序列。
优选地,所述第二数据序列为一段电平信号,所述将第一数据序列与所述SOC芯片接收到的第二数据序列进行匹配,包括:
解析出所述第一数据序列和所述第二数据序列的电平信号波形;
将所述第一数据序列和所述第二数据序列的电平信号波形进行匹配。
优选地,所述当所述第一数据序列和所述第二数据序列匹配一致,产生调试接口使能信号包括:
判断所述第一数据序列和所述第二数据序列的电平信号波形是否一致;
当所述第一数据序列和所述第二数据序列的电平信号波形一致时,SOC内部产生可以使功能管脚转换为调试管脚的调试接口使能信号。
优选地,则控制SOC芯片的中央处理器与所述SOC的功能管脚连通,包括:
切断所述功能管脚与SOC芯片中功能模块的通信;
建立所述中央处理器与所述SOC功能管脚的通信。
一种SOC芯片调试的实现系统,所述系统包括:
预设模块,用于在SOC芯片内预设第一数据序列;
匹配模块,用于将所述第一数据序列与所述SOC芯片接收到的第二数据序列进行匹配;
处理模块,用于当所述第一数据序列和所述第二数据序列匹配一致,产生调试接口使能信号;
通信模块,用于控制所述SOC芯片的中央处理器与所述SOC的功能管脚连通。
优选地,所述预设模块包括:
第一信号发生单元,用于产生一段随机电平信号,将所述随机电平信号设置为第一数据序列。
优选地,匹配模块包括:
解析单元,用于解析出所述第一数据序列和所述第二数据序列的电平信号波形;
匹配单元,用于将所述第一数据序列和所述第二数据序列的电平信号波形进行匹配。
优选地,所述处理模块包括:
判决单元,用于判断所述第一数据序列和所述第二数据序列的电平信号波形是否一致;
第二信号发生单元,用于当所述第一数据序列和所述第二数据序列的电平信号波形一致时,SOC内部产生可以使功能管脚转换为调试管脚的调试接口使能信号。
优选地,所述通信模块包括:
第一通信转换单元,用于切断所述功能管脚与SOC芯片中功能模块的通信;
第二通信转换单元,用于建立所述中央处理器与所述功能管脚的通信。
由以上技术方案可见,本发明实施例提供的一种SOC芯片调试的实现方法及系统,包括:在SOC芯片内预设第一数据序列;将所述第一数据序列与所述SOC芯片接收到的第二数据序列进行匹配;当所述第一数据序列和所述第二数据序列匹配一致,产生调试接口使能信号;控制所述SOC芯片的中央处理器与所述SOC芯片的功能管脚连通。通过接收外部输入的所述第二数据序列,当所述第二数据序列与SOC芯片内置的所述第一数据序列一致时,产生调试接口使能信号,所述调试接口使能信号将SOC芯片的功能管脚转换为调试管脚,从而实现SOC芯片管脚复用进行调试,实现管脚功能转换的过程中无需中央处理器进行调控,完全依据外部输入的信号,因此不受SOC芯片的影响,降低了SOC芯片调试时管脚复用出错概率。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种SOC芯片的结构示意图;
图2为本发明实施例提供的一种SOC芯片调试的实现方法的流程示意图;
图3为本发明实施例提供的一种SOC芯片调试的实现系统的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
图1为本实施例提供的一种SOC芯片的结构示意图。如图1所示,SOC芯片包括:中央处理器、数据分配器、数据选择器、第一功能装置、第二功能装置、输入解析装置、第一管脚、第二管脚和第三管脚。
其中所述中央处理器与所述数据分配器和所述数据选择器电连接,所述第一功能装置通过所述数据分配器与所述第一管脚电连接,所述第二功能模块通过所述数据选择器与所述第二管脚电连接。当SOC芯片不进行调试时,所述第一管脚和所述第二管脚为功能管脚。如果SOC芯片进行调试时,所述数据分配器和所述数据选择器可以切断所述第一管脚和所述第二管脚与所述第一功能装置和所述第二功能装置之间的通信,建立所述中央处理器与所述第一管脚和所述第二管脚之间的通信。
所述输入解析装置分别与所述数据分配器和所述数据选择器电连接,所述输入解析装置还连接所述第三管脚。本实施例提供的SOC芯片的上述装置均封装在芯片内部,且所述SOC芯片上的引脚也不限于3个,可以更多,上述仅做示例性描述。
参见图2,为本发明实施例提供的一种SOC芯片调试的实现方法的流程示意图。如图2所示,所述方法包括:
S101,在SOC芯片内预设第一数据序列。
所述第一数据序列可以为一段电平信号,所述电平信号为SOC芯片的中央处理器随机产生的,也可以通过特定的编程程序使得中央处理器产生一段确定的电平信号。
S102,将所述第一数据序列与所述SOC芯片接收到的第二数据序列进行匹配。
本实施例中所述第二数据序列也是一段电平信号,是外部输入的。以图1中的SOC芯片为例,第二数据序列通过第三引脚输入到SOC芯片中的输入解析装置。所述输入解析装置分别解析出所述第一数据序列和所述第二数据序列的电平信号波形,然后将所述第一数据序列和所述第二数据序列的电平信号波形进行匹配。
S103,当所述第一数据序列和所述第二数据序列的匹配一致,产生调试接口使能信号;
本实施例中需要判断所述第一数据序列和所述第二数据序列的电平信号是否一致。假设本实施例中所述第一数据序列对应的电平信号为一段1毫秒的高电平信号,从所述第三管脚输入的第二数据序列对应的电平信号也为一段1毫秒的高电平信号,则所述第一数据序列和所述第二数据序列的匹配一致,所述输入解析装置会产生调试接口使能信号传输给数据分配器和数据选择器。
当然本实施例中,所述第一电平信号不仅可以为上述给出的一小段电平信号,也可以是A毫秒高电平、B毫秒低电平、C毫秒高电平、D毫秒低电平的连续电平信号,其中A、B、C、D均为变量,A、B、C、D的大小由中央处理器决定。这样保证了所述第一数据序列产生的灵活性和多样性,如果需要SOC芯片进行调试时,只有获取到中央处理器产生的电平信号的组成,才能够准确的外部生成同样的一段电平信号激活SOC芯片的调试功能,这样也保证了SOC芯片的安全性。
S104,控制所述SOC芯片的中央处理器与所述SOC芯片的功能管脚连通。
上述提供的SOC芯片,所述第一管脚和所述第二管脚在芯片正常使用中是和所述第一功能装置和所述第二功能装置连接通信的,即所述第一管脚和所述第二管脚作为SOC芯片的功能管脚使用。如果S103中产生了调试接口使能信号,则SOC芯片需要将本实施例中的第一管脚和第二管脚会临时成为调试管脚,所述数据分配器和数据选择器会切断所述第一管脚和所述第二管脚与所述第一功能装置和所述第二功能装置的通信,然后建立所述中央处理器与所述第一管脚和所述第二管脚之间的通信。如果进行下一步的调试,将调试工具连接所述第一管脚和所述第二管脚即可,其中所述第一管脚作为调试工具向SOC芯片的传输管脚,所述第二管脚作为SOC芯片向调试工具的传输管脚。
由上述实施例可见,本发明实施例提供的一种SOC芯片调试的实现方法,包括:在SOC芯片内预设第一数据序列;将所述第一数据序列与所述SOC芯片接收到的第二数据序列进行匹配;当所述第一数据序列和所述第二数据序列匹配一致,产生调试接口使能信号;控制所述SOC芯片的中央处理器与所述SOC芯片的功能管脚连通。通过接收外部输入的所述第二数据序列,当所述第二数据序列与SOC芯片内置的所述第一数据序列一致时,产生调试接口使能信号,所述调试接口使能信号将SOC芯片的功能管脚转换为调试管脚,从而实现SOC芯片管脚复用进行调试,实现管脚功能转换的过程中无需中央处理器进行调控,完全依据外部输入的信号,因此不受SOC芯片的影响,降低了SOC芯片调试时管脚复用出错概率。
通过以上的方法实施例的描述,所属领域的技术人员可以清楚地了解到本发明可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:只读存储器(ROM)、随机存取存储器(RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
与本发明提供的一种SOC芯片调试的实现方法实施例相对应,本发明还提供了一种SOC芯片调试的实现系统的实施例。
参见图3,为本发明实施例提供的一种SOC芯片调试的实现系统的结构示意图,如图3所示,所述系统包括:预设模块201、匹配模块202、处理模块203和通信模块204。
所述预设模块201,用于在SOC芯片内预设第一数据序列。所述预设模块201包括:第一信号发生单元,用于产生一段随机电平信号,将所述随机电平信号设置为第一数据序列。
所述匹配模块202,用于将所述第一数据序列与所述SOC芯片接收到的第二数据序列进行匹配。匹配模块202包括:解析单元,用于解析出所述第一数据序列和所述第二数据序列的电平信号波形;匹配单元,用于将所述第一数据序列和所述第二数据序列的电平信号波形进行匹配。
所述处理模块203,用于当所述第一数据序列和所述第二数据序列的匹配一致,产生调试接口使能信号。所述处理模块203包括:判决单元,用于判断所述第一数据序列和所述第二数据序列的电平信号波形是否一致;第二信号发生单元,用于当所述第一数据序列和所述第二数据序列的电平信号波形一致时,SOC内部产生可以使功能管脚转换为调试管脚的调试接口使能信号。
所述通信模块204,用于控制所述SOC芯片的中央处理器与所述SOC的功能管脚连通。所述通信模块204包括:第一通信转换单元,用于切断所述功能管脚与SOC芯片中功能模块的通信;第二通信转换单元,用于建立所述中央处理器与所述功能管脚的通信。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于装置或系统实施例而言,由于其基本相似于方法实施例,所以描述得比较简单,相关之处参见方法实施例的部分说明即可。以上所描述的装置及系统实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅是本发明的具体实施方式,使本领域技术人员能够理解或实现本发明。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种SOC芯片调试的实现方法,其特征在于,所述方法包括:
在SOC芯片内预设第一数据序列;
将所述第一数据序列与所述SOC芯片接收到的第二数据序列进行匹配;
当所述第一数据序列和所述第二数据序列匹配一致,产生调试接口使能信号;
控制所述SOC芯片的中央处理器与所述SOC芯片的功能管脚连通。
2.根据权利要求1所述的SOC芯片调试的实现方法,其特征在于,所述在SOC芯片内预设第一数据序列,包括:
所述SOC芯片的中央处理器产生一段随机电平信号,将所述随机电平信号设置为第一数据序列。
3.根据权利要求2所述的SOC芯片调试的实现方法,其特征在于,所述第二数据序列为一段电平信号,所述将第一数据序列与所述SOC芯片接收到的第二数据序列进行匹配,包括:
解析出所述第一数据序列和所述第二数据序列的电平信号波形;
将所述第一数据序列和所述第二数据序列的电平信号波形进行匹配。
4.根据权利要求3所述的SOC芯片调试的实现方法,其特征在于,所述当所述第一数据序列和所述第二数据序列匹配一致,产生调试接口使能信号包括:
判断所述第一数据序列和所述第二数据序列的电平信号波形是否一致;
当所述第一数据序列和所述第二数据序列的电平信号波形一致时,SOC内部产生可以使功能管脚转换为调试管脚的调试接口使能信号。
5.根据权利要求4所述的SOC芯片调试的实现方法,其特征在于,控制SOC芯片的中央处理器与所述SOC的功能管脚连通,包括:
切断所述功能管脚与SOC芯片中功能模块的通信;
建立所述中央处理器与所述SOC功能管脚的通信。
6.一种SOC芯片调试的实现系统,其特征在于,所述系统包括:
预设模块,用于在SOC芯片内预设第一数据序列;
匹配模块,用于将所述第一数据序列与所述SOC芯片接收到的第二数据序列进行匹配;
处理模块,用于当所述第一数据序列和所述第二数据序列匹配一致,产生调试接口使能信号;
通信模块,用于控制所述SOC芯片的中央处理器与所述SOC的功能管脚连通。
7.根据权利要求6所述的SOC芯片调试的实现系统,其特征在于,所述预设模块包括:
第一信号发生单元,用于产生一段随机电平信号,将所述随机电平信号设置为第一数据序列。
8.根据权利要求7所述的SOC芯片调试的实现系统,其特征在于,匹配模块包括:
解析单元,用于解析出所述第一数据序列和所述第二数据序列的电平信号波形;
匹配单元,用于将所述第一数据序列和所述第二数据序列的电平信号波形进行匹配。
9.根据权利要求8所述的SOC芯片调试的实现系统,其特征在于,所述处理模块包括:
判决单元,用于判断所述第一数据序列和所述第二数据序列的电平信号波形是否一致;
第二信号发生单元,用于当所述第一数据序列和所述第二数据序列的电平信号波形一致时,SOC内部产生可以使功能管脚转换为调试管脚的调试接口使能信号。
10.根据权利要求9所述的SOC芯片调试的实现系统,其特征在于,所述通信模块包括:
第一通信转换单元,用于切断所述功能管脚与SOC芯片中功能模块的通信;
第二通信转换单元,用于建立所述中央处理器与所述SOC功能管脚的通信。
CN201611061077.5A 2016-11-28 2016-11-28 一种soc芯片调试的实现方法及系统 Pending CN106776191A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611061077.5A CN106776191A (zh) 2016-11-28 2016-11-28 一种soc芯片调试的实现方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611061077.5A CN106776191A (zh) 2016-11-28 2016-11-28 一种soc芯片调试的实现方法及系统

Publications (1)

Publication Number Publication Date
CN106776191A true CN106776191A (zh) 2017-05-31

Family

ID=58913306

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611061077.5A Pending CN106776191A (zh) 2016-11-28 2016-11-28 一种soc芯片调试的实现方法及系统

Country Status (1)

Country Link
CN (1) CN106776191A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110888766A (zh) * 2019-11-18 2020-03-17 珠海泰芯半导体有限公司 一种芯片的启动方法
CN110990319A (zh) * 2019-11-28 2020-04-10 北京雷石天地电子技术有限公司 同步串行总线复用方法、装置、终端和非临时性计算机可读存储介质
CN112015119A (zh) * 2020-09-02 2020-12-01 南京英锐创电子科技有限公司 调试控制电路和调试控制方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101136005A (zh) * 2007-09-29 2008-03-05 中兴通讯股份有限公司 终端芯片管脚复用装置
CN101329385A (zh) * 2008-08-01 2008-12-24 炬力集成电路设计有限公司 一种片上系统的调测系统、调测方法以及片上系统
US8024614B2 (en) * 2006-08-14 2011-09-20 Nec Corporation Debugger and debugging method for debugging a system-on-chip device including a microprocessor core
CN104506463A (zh) * 2015-01-04 2015-04-08 盛科网络(苏州)有限公司 提供交换机报文芯片在线流程调试信息的方法及装置
CN104539561A (zh) * 2014-12-29 2015-04-22 盛科网络(苏州)有限公司 基于报文处理信息的芯片调试方法及装置
CN105095041A (zh) * 2015-09-08 2015-11-25 福州瑞芯微电子股份有限公司 芯片的调试方法
CN105842615A (zh) * 2015-01-14 2016-08-10 扬智科技股份有限公司 可于异常状态下进行调试的系统芯片及其调试方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8024614B2 (en) * 2006-08-14 2011-09-20 Nec Corporation Debugger and debugging method for debugging a system-on-chip device including a microprocessor core
CN101136005A (zh) * 2007-09-29 2008-03-05 中兴通讯股份有限公司 终端芯片管脚复用装置
CN101329385A (zh) * 2008-08-01 2008-12-24 炬力集成电路设计有限公司 一种片上系统的调测系统、调测方法以及片上系统
CN104539561A (zh) * 2014-12-29 2015-04-22 盛科网络(苏州)有限公司 基于报文处理信息的芯片调试方法及装置
CN104506463A (zh) * 2015-01-04 2015-04-08 盛科网络(苏州)有限公司 提供交换机报文芯片在线流程调试信息的方法及装置
CN105842615A (zh) * 2015-01-14 2016-08-10 扬智科技股份有限公司 可于异常状态下进行调试的系统芯片及其调试方法
CN105095041A (zh) * 2015-09-08 2015-11-25 福州瑞芯微电子股份有限公司 芯片的调试方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110888766A (zh) * 2019-11-18 2020-03-17 珠海泰芯半导体有限公司 一种芯片的启动方法
CN110990319A (zh) * 2019-11-28 2020-04-10 北京雷石天地电子技术有限公司 同步串行总线复用方法、装置、终端和非临时性计算机可读存储介质
CN110990319B (zh) * 2019-11-28 2021-07-20 北京雷石天地电子技术有限公司 同步串行总线复用方法、装置、终端和非临时性计算机可读存储介质
CN112015119A (zh) * 2020-09-02 2020-12-01 南京英锐创电子科技有限公司 调试控制电路和调试控制方法
CN112015119B (zh) * 2020-09-02 2021-11-12 南京英锐创电子科技有限公司 调试控制电路和调试控制方法

Similar Documents

Publication Publication Date Title
CN105824797B (zh) 一种评价语义相似度的方法、装置和系统
CN108737187A (zh) 一种can总线故障模拟系统及故障模拟方法
CN106776191A (zh) 一种soc芯片调试的实现方法及系统
CN104008465B (zh) 倒闸操作票安全执行系统
DE112009000147T5 (de) Mobilgerät, das eine UART- und USB-Kommunikation unter Verwendung desselben Steckers gestattet, und Verfahren zum Betreiben desselben
CN104866465A (zh) 敏感文本检测方法及装置
CN107195131A (zh) 一种模拟硬件设备的方法及装置
CN101483524A (zh) 网络分布式指纹识别系统及其实现方法
CN107797816A (zh) Fpga程序在线更新电路
DE69323576T2 (de) Tastatur Abfrageeinrichtung
CN109408126A (zh) 一种多路服务器的开机方法、bmc及多路服务器
CN108984354A (zh) 一种服务器芯片调试电路、调试方法及服务器
CN107066265A (zh) 不同编程语言的互连方法及系统
CN107479981A (zh) 一种基于异步调用实现同步调用的处理方法及装置
CN107885517A (zh) 嵌入式系统处理器程序加载电路
CN210983400U (zh) 片上系统和微控制器
CN102663185B (zh) 一种基于模糊处理的抗硬件木马电路设计方法
CN107273589A (zh) 基于dima系统的重构策略生成系统及其生成方法
CN106326736A (zh) 数据处理方法及系统
CN107305526A (zh) 一种用于微控制器的调试器
CN102298112B (zh) 一种可编程逻辑器件的测试方法及系统
CN107943732A (zh) 一种基于国产化fpga器件实现1553b总线模块
CN108304192A (zh) 一种自动生成can交互层代码的方法及系统
CN206100049U (zh) 一种协议转换器
CN109086089A (zh) 一种硬件配置限定的方法、系统及设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20170531