CN106708469A - 一种基于cordic算法的雷达模拟信号获取方法 - Google Patents

一种基于cordic算法的雷达模拟信号获取方法 Download PDF

Info

Publication number
CN106708469A
CN106708469A CN201611024817.8A CN201611024817A CN106708469A CN 106708469 A CN106708469 A CN 106708469A CN 201611024817 A CN201611024817 A CN 201611024817A CN 106708469 A CN106708469 A CN 106708469A
Authority
CN
China
Prior art keywords
iterative
algorithm
analog signal
signal
iteration
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201611024817.8A
Other languages
English (en)
Other versions
CN106708469B (zh
Inventor
刘兴海
杨剑
刘光斌
刘瑞麒
余志勇
范志良
沈凯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rocket Force University of Engineering of PLA
Original Assignee
Rocket Force University of Engineering of PLA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rocket Force University of Engineering of PLA filed Critical Rocket Force University of Engineering of PLA
Priority to CN201611024817.8A priority Critical patent/CN106708469B/zh
Publication of CN106708469A publication Critical patent/CN106708469A/zh
Application granted granted Critical
Publication of CN106708469B publication Critical patent/CN106708469B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/544Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices for evaluating functions by calculation
    • G06F7/5446Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices for evaluating functions by calculation using crossaddition algorithms, e.g. CORDIC
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S7/00Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
    • G01S7/02Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S13/00
    • G01S7/40Means for monitoring or calibrating

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Radar Systems Or Details Thereof (AREA)

Abstract

本发明公开了一种基于CORDIC算法的雷达模拟信号获取方法,包括如下步骤:选择CORDIC算法处于圆周系统的旋转模式,假设初始输入向量为(x0,y0),旋转角度为z0,旋转基为θi,旋转方向为δi,迭代次数为N,输出向量为(xN+1,yN+1);假设所述输出向量的函数自变量值为按照下式进行迭代运算,得到函数因变量值Bk;利用函数因变量值Bk,得到迭代运算结果(xN+1,yN+1):若k≥N时,迭代运算结束,输出本次迭代运算结果并存储。本发明从算法迭代方程本身的特点入手,对其进行组合,进而从中得到一种具有兼顾运算速度资源消耗的优化算法结构,实现速度与面积两大要素的均衡;本发明对迭代单元进行组合以减少算法实现的迭代次数,从而达到兼顾运算速度资源消耗的算法实现结构优化目的。

Description

一种基于CORDIC算法的雷达模拟信号获取方法
技术领域
本发明属于数字信号硬件处理领域,特别涉及各类超越函数的实时硬件实现在雷达信号处理器领域的应用。
背景技术
CORDIC算法是一种迭代算法,最初由J.E.Volder提出,后由J.S.Walther利用统一的运算模式对原算法进行扩展以实现多种超越函数。CORDIC算法的基本原理是:用一组固定基数预设基本角度的线性组合实现对平面矢量所要求旋转角度的逼近,即将要求的大角度旋转分解为多次小的基本角度旋转。选取特定的基本角度可以使每次矢量以基本角度值旋转后,可以通过简单的移位和加法操作来完成新矢量坐标值的计算,这使得超越函数的实现只需进行简单的移位和加减运算,而不必使用昂贵的乘法器。因此可极大的节约硬件资源,提高运算速度。
资源消耗的减少和运算速度的提高一直以来都是硬件设计人员的追求,然而事实本身的规律性却指出,以设计出具有最少资源消耗和最高运算速度的算法结构为目标的系统设计是不可实现的。所以在实际的系统设计中要综合考虑到算法实现的速度和硬件资源消耗的限制以及精度要求,在设计成本和性能之间寻找平衡点,以选择适合现实需求的算法实现结构,完成现实可实现范围内最优的系统设计。现有技术在进行硬件系统设计时,通常通过基本运算单元的复用,牺牲部分运算速度的优势以节约部分资源消耗,反之通过各基本单元的并行运算实现运算速度的提高,当然这一结构也会消耗更多的硬件资源。
当前,多用途雷达信号模拟器广泛采用以标准正弦信号为基础,通过对其进行各类调制(调幅、调频、移相、编码等)生成特定复杂信号(线性调频信号、相位编码信号和脉冲调制信号中的一种或者两种以上信号),用做后续新型雷达研制中各类测试信号。同时,测试信号的另一重要成分噪声/杂波信号(统计特性一般呈瑞利分布)也可通过对标准正弦信号的变换而得到,且该方法在长期的实践过程中展示了其良好的有效性和可靠性。由此可以看出,高效可靠地在硬件平台上生成正弦信号在基础雷达设备测试与研究中具有重要地位。CORDIC算法的出现与应用使研究者不再局限于资源占用多且精度有限的查找表法,而可以把更多精力投入到更高性能信号生成的研究中去。
发明内容
针对上述存在无法兼顾同时优化运算速度与资源消耗的问题,本发明提出了如下所述的技术方案:
一种CORDIC算法,该算法选择CORDIC算法处于圆周系统的旋转模式,其特征在于,包括如下步骤:
步骤1,设定初始输入参数(x0,y0)=(1/K,0),旋转角度按照(式1)、(式2)、(式3)和(式4)进行迭代运算,若k≥[(N-1)/2]时,迭代运算结束,输出向量(x[(N-1)/2],y[(N-1)/2]):
zi+1=ziiθi (式1)
δi=sign(zi) (式2)
其中,θi=tan-1(2-i),k为迭代因子,k=0,1,2...[(i-1)/2]...[(N-1)/2],[(N-1)/2]和[(i-1)/2]为取整运算,Bk为函数因变量值;i=0,1,…,N;N为迭代次数,zi为第i次迭代时的旋转角度,θi为第i次迭代时的旋转基,δi为第i次迭代时的旋转方向;
初始输入向量为(x0,y0),N次迭代后输出向量为(x[(N-1)/2],y[(N-1)/2]);
假设 决定正弦信号的初始相位,n为一个信号周期的样本点总数;
步骤2,若所述循环因子j≤n时,j=j+1,转步骤1;若j>n时循环结束,转步骤3;
步骤3,将每次迭代结果(x[(N-1)/2],y[(N-1)/2]),其中,j=0,1,2...n,进行数模转化后输出,得到标准正弦模拟信号和标准余弦模拟信号。
本发明还提供了一种雷达模拟信号的获取方法,包括如下步骤:
步骤1,用权利要求1所述的方法,获取标准正弦模拟信号和标准余弦模拟信号;
步骤2,将标准正弦模拟信号或者标准余弦模拟信号调制为线性调频信号、相位编码信号和脉冲调制信号中的一种或者两种以上信号。
与现有技术相比,本发明具有以下技术效果:
1.本发明从算法迭代方程本身的特点入手,对其进行组合,进而从中得到一种具有兼顾运算速度硬件资源消耗的优化算法结构,实现速度与硬件资源消耗两大要素的均衡;
2.本发明对迭代单元进行组合以减少算法实现的迭代次数,从而达到兼顾运算速度与硬件资源消耗的算法实现结构优化目的。
附图说明
图1为经典CORDIC算法运算过程示意图;
图2(a)为经典CORDIC算法的迭代结构图;图2(b)为经典CORDIC算法的流水线结构图;
图3为本发明算法实现过程示意图;
图4(a)为经典CORDIC算法生成单周期正弦信号仿真图;图4(b)为改进CORDIC算法生成单周期正弦信号仿真图。
具体实施方式
以下通过附图和实施例对本发明作进一步的说明。
一种CORDIC算法,该算法通过选择CORDIC算法处于圆周系统的旋转模式,设定初始输入参数(x0,y0)=(1/K,0),旋转角度迭代N次后输出向量,包括如下步骤:
步骤1,按照(式1)、(式2)、(式3)和(式4)进行迭代运算,得到迭代N次后输出向量:
zi+1=ziiθi (式1)
δi=sign(zi) (式2)
其中,k为迭代因子,[(N-1)/2]为取整运算,Bk为函数因变量值;
其中,i=0,1,…,N;N为迭代次数,zi为第i次迭代时的旋转角度,θi为第i次迭代时的旋转基,δi为第i次迭代时的旋转方向;
其中,θi=tan-1(2-i);
其中,初始输入向量为(x0,y0),N次迭代后输出向量为(x[(N-1)/2],y[(N-1)/2]);
假设
其中,其中和n为自取参数,决定正弦信号的初始相位,n为一个信号周期的样本点,j为循环因子,初始值为0;
若k≥[(N-1)/2]时,迭代运算结束,输出本次迭代运算结果(x[(N-1)/2],y[(N-1)/2])并存储;
步骤2,若所述循环因子j≤n时,j=j+1,转步骤1;若j≥n时循环结束,转步骤3;
步骤3,将每次迭代结果(x[(N-1)/2],y[(N-1)/2]),其中,j=0,1,2...n,进行数模转化后输出,得到标准正弦模拟信号和标准余弦模拟信号。
一种雷达模拟信号的获取方法,包括如下步骤:
步骤1,用权利要求1所述的方法,获取标准正弦模拟信号和标准余弦模拟信号;
步骤2,将标准正弦模拟信号或者标准余弦模拟信号调制为线性调频信号、相位编码信号和脉冲调制信号中的一种或者两种以上信号。
对比实验:
经典算法具体实施步骤:
取m=1,初始向量参数(x0,y0)=(1/K,0),θi=tan-1(2-i),δi=sign(zi),一个函数周期内离散点总数为100,迭代次数N=32,对于第n个自变量点,初始旋转角度:将参数带入到以下迭代运算:
xi+1=xi-mδiyi2-i
yi+1=yi+mδixi2-i
zi+1=ziiθi
可以得到正余弦函数的第n个因变量点:将上述过程重复实施,可以得到一个周期的正余弦函数,Matlab仿真效果如附图4(a)所示。
改进算法具体实施步骤:
以基-2结构为例。取m=1,初始向量参数(x0,y0)=(1/K,0),θi=tan-1(2-i),δi=sign(zi),一个函数周期内离散点总数为100,迭代次数N1=32,对于第n个自变量点,初始旋转角度:将参数带入到以下迭代运算:
zi+1=ziiθi
得到一系列δi值,将其代入以下迭代运算,基-2结构的迭代次数为基-1结构的迭代次数一半,即N2=N1/2=16
可以得到正余弦函数的第n个因变量点:将上述过程重复实施,可以得到一个周期的正余弦函数,Matlab仿真效果如附图4(b)所示。
对比分析:
1、精度对比
理论分析表明,CORDIC算法最终的运算精度表面上受到数据的运算位长和迭代次数的共同影响,本质上决定于最后一次旋转角度θN=tan-1(2-N)的精度水平。显然本改进算法的实施过程中完全不会影响旋转角度θN的精度,即不会降低算法的运算精度。同时,Matlab仿真数据也证实了这一点。
2、与基-1迭代结构的运算速度比较
CORDIC算法迭代结构的运算速度T取决于硬件的时钟周期Tclk和迭代次数N,三者满足以下关系
T=Tclk*N
显然在相同的硬件时钟周期约束下,改进的CORDIC算法迭代次数仅为原算法的一半,即通过对算法的改进可使其运算速度提高一倍,且迭代次数越多,算法改进的效果体现的更为明显。
3、与基-1流水线结构的资源消耗比较
从理论分析的角度来看,改进的CORDIC算法通过对若干单级流水结构的重新整合得到新的迭代结构,所以在比较两者运算量差异时,只需比较整合前后的运算量变化即可。对于第k次基-2结构的迭代运算而言,其运算过程包括:移位运算2k+1次,加法运算4次,乘法运算8次,与之相对应的改进前的基-1流水线结构的运算过程包括:移位运算2k+1次,加法运算4次,乘法运算8次。就此看来,两者的运算量是相同的,而由于改进的算法将原来的两级流水结构组合为一级,这一做法可以节省一部分存储资源,因此,整体上来说改进的CORDIC算法与原结构相比节省了硬件资源。以EP1C6Q240C8系列FPGA芯片为目标板卡的仿真对比,硬件资源消耗实验数据为:经典CORDIC算法62%,改进CORDIC算法53%。由此所得结论与理论分析一致。
本发明尝试对经典CORDIC算法进行改进,即通过对现有算法实现结构的改进,提供一种在不牺牲算法精度和不更多消耗硬件资源的基础上,加速算法实现过程,更好地提高运算实时性的硬件实现结构。

Claims (2)

1.一种CORDIC算法,该算法选择CORDIC算法处于圆周系统的旋转模式,其特征在于,包括如下步骤:
步骤1,设定初始输入参数(x0,y0)=(1/K,0),旋转角度按照(式1)、(式2)、(式3)和(式4)进行迭代运算,若k≥[(N-1)/2]时,迭代运算结束,输出向量(x[(N-1)/2],y[(N-1)/2]):
zi+1=ziiθi (式1)
δi=sign(zi) (式2)
其中,θi=tan-1(2-i),k为迭代因子,k=0,1,2...[(i-1)/2]...[(N-1)/2],[(N-1)/2]和[(i-1)/2]为取整运算,Bk为函数因变量值;i=0,1,…,N;N为迭代次数,zi为第i次迭代时的旋转角度,θi为第i次迭代时的旋转基,δi为第i次迭代时的旋转方向;
初始输入向量为(x0,y0),N次迭代后输出向量为(x[(N-1)/2],y[(N-1)/2]);
假设 决定正弦信号的初始相位,n为一个信号周期的样本点总数;
步骤2,若所述循环因子j≤n时,j=j+1,转步骤1;若j>n时循环结束,转步骤3;
步骤3,将每次迭代结果(x[(N-1)/2],y[(N-1)/2]),其中,进行数模转化后输出,得到标准正弦模拟信号和标准余弦模拟信号。
2.一种雷达模拟信号的获取方法,其特征在于,包括如下步骤:
步骤1,用权利要求1所述的方法,获取标准正弦模拟信号和标准余弦模拟信号;
步骤2,将标准正弦模拟信号或者标准余弦模拟信号调制为线性调频信号、相位编码信号和脉冲调制信号中的一种或者两种以上信号。
CN201611024817.8A 2016-11-17 2016-11-17 一种基于cordic算法的雷达模拟信号获取方法 Active CN106708469B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611024817.8A CN106708469B (zh) 2016-11-17 2016-11-17 一种基于cordic算法的雷达模拟信号获取方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611024817.8A CN106708469B (zh) 2016-11-17 2016-11-17 一种基于cordic算法的雷达模拟信号获取方法

Publications (2)

Publication Number Publication Date
CN106708469A true CN106708469A (zh) 2017-05-24
CN106708469B CN106708469B (zh) 2019-05-21

Family

ID=58940143

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611024817.8A Active CN106708469B (zh) 2016-11-17 2016-11-17 一种基于cordic算法的雷达模拟信号获取方法

Country Status (1)

Country Link
CN (1) CN106708469B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109521992A (zh) * 2018-11-14 2019-03-26 桂林电子科技大学 一种无乘法器的基于cordic算法的线性调频信号生成方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103117731A (zh) * 2013-01-22 2013-05-22 上海航天测控通信研究所 一种基于fpga的正弦信号发生器实现方法及实现装置
CN103488459A (zh) * 2013-09-13 2014-01-01 复旦大学 一种基于改进的高基cordic算法的复数乘法运算单元

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103117731A (zh) * 2013-01-22 2013-05-22 上海航天测控通信研究所 一种基于fpga的正弦信号发生器实现方法及实现装置
CN103488459A (zh) * 2013-09-13 2014-01-01 复旦大学 一种基于改进的高基cordic算法的复数乘法运算单元

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
刘宗瑶: "基于改进CORDIC算法的DDS信号发生器设计", 《万方学位论文库》 *
马一梅: "基于FPGA的CORDIC算法研究与实现", 《万方学位论文库》 *
黄俊: "基于FPGA的正余弦波发生器的CORDIC流水线设计", 《机械工程与自动化》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109521992A (zh) * 2018-11-14 2019-03-26 桂林电子科技大学 一种无乘法器的基于cordic算法的线性调频信号生成方法
CN109521992B (zh) * 2018-11-14 2022-11-22 桂林电子科技大学 一种无乘法器的基于cordic算法的线性调频信号生成方法

Also Published As

Publication number Publication date
CN106708469B (zh) 2019-05-21

Similar Documents

Publication Publication Date Title
Sanchez et al. Implementing FFT-based digital channelized receivers on FPGA platforms
RU2008132827A (ru) Преобразования с общими множителями
US7634524B2 (en) Arithmetic method and function arithmetic circuit for a fast fourier transform
CN101109973A (zh) 一种基于直接数字频率合成器的波形发生器
Li et al. Study of CORDIC algorithm based on FPGA
EP3739474A1 (en) Methods and apparatuses involving fast fourier transforms processing of data in a signed magnitude form
Dhanasekar et al. A Fast and Compact multiplier for Digital Signal Processors in sensor driven smart vehicles
Salehi et al. Novel design for a low-latency CORDIC algorithm for sine-cosine computation and its Implementation on FPGA
CN106708469B (zh) 一种基于cordic算法的雷达模拟信号获取方法
CN106814990A (zh) Cordic算法的优化方法
CN102353940B (zh) 基于fpga的脉冲压缩优化方法
CN102789446A (zh) 基于cordic算法的dds信号杂散抑制方法及系统
CN116388759A (zh) 一种数字信号杂散检测及校正电路及方法
Wu et al. Low-latency low-complexity method and architecture for computing arbitrary Nth root of complex numbers
CN113377333B (zh) 基于抛物线综合法求复数的n次开根号的硬件计算系统和方法
CN112835073B (zh) 一种用于卫星信号捕获的fft处理器
Yang et al. A efficient design of a real-time FFT architecture based on FPGA
Yu et al. CORDIC-based design of matched filter weighted algorithm for pulse compression system
CN113203997A (zh) 基于硬浮点fpga的雷达超分辨测向方法、系统及数据处理设备
Menakadevi et al. Direct Digital Synthesizer using Pipelined CORDIC Algorithm for Software Defined Radio
Nguyen et al. A parallel pipeline CORDIC based on adaptive angle selection
Wang et al. A novel hardware Gaussian noise generator using Box-Muller and CORDIC
Andersson FFT hardware architectures with reduced twiddle factor sets
Dawwd et al. Reduced Area and Low Power Implementation of FFT/IFFT Processor.
Joseph et al. FPGA implementation of Radix-2 FFT processor based on Radix-4 CORDIC

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant