CN106533400B - 振幅阈值检测器 - Google Patents
振幅阈值检测器 Download PDFInfo
- Publication number
- CN106533400B CN106533400B CN201510569835.3A CN201510569835A CN106533400B CN 106533400 B CN106533400 B CN 106533400B CN 201510569835 A CN201510569835 A CN 201510569835A CN 106533400 B CN106533400 B CN 106533400B
- Authority
- CN
- China
- Prior art keywords
- node
- current
- electric current
- amplitude threshold
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Dc Digital Transmission (AREA)
Abstract
一种振幅阈值检测器,接收第一输入信号、第二输入信号、第一参考电压与第二参考电压。其中,第一输入信号与第二输入信号可视为差动输入信号对;且第一参考电压与第二参考电压之间可视为振幅阈值。振幅阈值检测器根据振幅阈值来判断差动输入信号对并产生检测信号,而检测信号即用来指示差动输入信号对是否为有效的差动输入信号对。
Description
技术领域
本发明涉及一种检测器,且特别涉及一种振幅阈值检测器。
背景技术
一般来说,USB装置、PCIe装置、移动产业处理器接口(Mobile IndustryProcessor Interface,简称MIPI)装置..等等装置利用差动信号(differential signal)来传输数据。而这些装置中,需要利用振幅阈值检测器(squelch detector)来检测差动信号是否为有效(valid)差动信号。
请参照图1A与图1B,其所绘示为振幅阈值检测器及其相关信号示意图。振幅阈值检测器10接收第一输入信号Vxp与第二输入信号Vxn,且第一输入信号Vxp与第二输入信号Vxn组成差动输入信号对(differential input signal pair)。再者,振幅阈值检测器10接收第一参考电压VRP与第二参考电压VRN。其中,第一参考电压VRP大于第二参考电压VRN,且第一参考电压VRP与第二参考电压VRN之间即定义为振幅阈值(squelch threshold)。
基本上,振幅阈值检测器10根据振幅阈值来判断差动输入信号对并产生检测信号(detected signal)O,而检测信号O即用来指示差动输入信号对是否为有效的差动输入信号对。
如图1B所示,在t1时间点之前为闲置(idle)期间,差动输入信号对维持在相同的电压,此电压介于第一参考电压VRP与第二参考电压VRN之间。此时,检测信号O为第一逻辑电平(例如高逻辑电平),代表无效的差动输入信号对,或可称之为压扁的信号(squelchedsignal)。
在时间点t1至时间点t2之间时,第一输入信号Vxp与第二输入信号Vxn的最大值高于第一参考电压VRP且最小值低于第二参考电压VRN。此时,检测信号O为第二逻辑电平(例如低逻辑电平),代表有效的差动输入信号对,或可称之为无压扁的信号(not squelchedsignal)。
在时间点t2之后,第一输入信号Vxp与第二输入信号Vxn的最大值低于第一参考电压VRP且最小值高于第二参考电压VRN。此时,检测信号O为第一逻辑电平(例如高逻辑电平),代表无效的差动输入信号对,或可称之为压扁的信号(squelched signal)。
一般来说,当检测信号O代表无效的差动输入信号对时,第一输入信号Vxp与第二输入信号Vxn可能是坏的(bad)差动输入信号对或者是噪声(noise)。
请参照图2,其所绘示为已知运用于高速数据连结的振幅阈值检测系统(SquelchDetection System for High Speed Data Links),公开于美国专利US 7,471,118。其中,振幅阈值检测系统100包括:差动区块(difference block)100a~100c、差动电路(difference circuit)160、以及比较电路176。
差动区块100c接收第一参考电压VRP与第二参考电压VRN后,在电流输出端Iout产生参考电流Iref;差动区块100a与差动区块100b的电流输出端相互连接,并产生输入电流Iin。
再者,差动电路(difference circuit)160的第一部分162根据输入电流Iin与参考电流Iref的关系改变第二部分164的V+电压。当输入电流Iin小于参考电流Iref时,V+电压会下降,并使得V+电压小于V-电压;反之,当输入电流Iin大于参考电流Iref时,V+电压会上升,并使得V+电压大于V-电压。
举例来说,当第一输入信号Vxp与第二输入信号Vxn的最大值低于第一参考电压VRP且最小值高于第二参考电压VRN时,输入电流Iin小于参考电流Iref,使得V+电压小于V-电压。因此,比较电路176产生第一逻辑电平(例如高逻辑电平)的检测信号O,代表无效的差动输入信号对。
再者,当第一输入信号Vxp与第二输入信号Vxn的最大值高于第一参考电压VRP且最小值小于第二参考电压VRN时,输入电流Iin大于参考电流Iref,使得V+电压大于V-电压。因此,比较电路176产生第二逻辑电平(例如低逻辑电平)的检测信号O,代表有效的差动输入信号对。
请参照图3A至图3C,其所绘示为已知另一振幅阈值检测器,其公开于美国专利申请公开号2007/0238429。如图3A所示,振幅阈值检测器200包括:一抵补偏压放大器(offsetbiasing amplifier)210、一自我混合器(self-mixer)220耦接至抵补偏压放大器210、一比较器240以及一增益级(gain stage)230连接在自我混合器220与比较器240之间。
抵补偏压放大器210的第一差动输入对接收差动输入信号(differential inputsignal)Vi=(Vi+-Vi-),第二差动输入对接收差动阈值检测信号(differential squelchdetection threshold signal)Vth=(Vth+-Vth-)。再者,抵补偏压放大器210包括一第一差动电路(first differential circuit)212、一第二差动电路214。在运作时,第一差动电路212将差动输入信号(Vi+-Vi-)减去差动阈值检测信号(Vth+-Vth-)后产生第一差动抵补偏压信号(first differential offset biased signal)V1a。第二差动电路214将差动输入信号(Vi+-Vi-)加上差动阈值检测信号(Vth+-Vth-)后产生第二差动抵补偏压信号V1b。当然,第一差动电路212与第二差动电路214的输出端可以各别地接上增益电路216、218,用以提供一增益值G。之后,抵补偏压放大器210输出差动抵补偏压信号(V1a,V1b)。
自我混合器220接收差动抵补偏压信号(V1a,V1b)。全差动式的自我混合器220可选择性地由差动抵补偏压信号(V1a,V1b)中混合检测到的正峰值与负峰值,并且直接下转(down convert)为差动直流信号(differential direct current signal,V2)。之后,自我混合器220输出差动直流信号(V2)。
在此范例中,增益级230是用来放大自我混合器220输出的差动直流信号(V2)。增益级230的放大增益为K,并在放大差动直流信号(V2)后,输出放大的差动直流信号(V3)。
比较器240的输入端接收放大的差动直流信号(V3)。且比较器240放大的差动直流信号(V3)转换成为数字的振幅阈值信号(digital squelch signal,Vo)。举例来说,当放大的差动直流信号(V3)的电压大于零时,比较器240输出第一逻辑电平的振幅阈值信号(Vo)。当放大的差动直流信号(V3)的电压约为零时,比较器240输出第二逻辑电平的振幅阈值信号(Vo)。因此,比较器240可输出振幅阈值信号(Vo)。
图3B为抵补偏压放大器210电路图。抵补偏压放大器210中,第一晶体管241与第二晶体管242连接形成第一差动对(differential pair);第三晶体管243与第四晶体管244连接形成第二差动对;第五晶体管245与第六晶体管246连接形成第三差动对;第七晶体管247与第八晶体管248连接形成第四差动对。
再者,差动对的负载249、250、251、252可为电阻性元件(resistive elements),电感性元件(inductive elements),或由晶体管组成的主动式负载(active load)。
在运作时,第一差动对241、242的输入端接收差动输入信号(Vi+-Vi-),第三差动对245、246的输入端接收差动阈值检测信号(Vth+-Vth-)。再者,第一差动对241、242与第三差动对245、246的输出端耦接,用以输出差动输入信号(Vi+-Vi-)减去差动阈值检测信号(Vth+-Vth-)的结果。同样地,第二差动对243、244的输入端接收差动输入信号(Vi+-Vi-),第四差动对247、248的输入端接收差动阈值检测信号(Vth+-Vth-)。再者,第二差动对243、244与第四差动对247、248的输出端耦接,用以输出差动输入信号(Vi+-Vi-)加上差动阈值检测信号(Vth+-Vth-)的结果。
第一差动对241、242与第三差动对245、246的耦接,使得差动输入信号(Vi+-Vi-)减去差动阈值检测信号(Vth+-Vth-),用以作为正峰值的检测。第二差动对243、244与第四差动对247、248的耦接,使得差动输入信号(Vi+-Vi-)加上差动阈值检测信号(Vth+-Vth-),用以作为负峰值的检测。
图3C为自我混合器220电路图。自我混合器220中,第一晶体管253与第二晶体管254连接形成第一差动对;第三晶体管255与第四晶体管256连接形成第二差动对;第五晶体管257与第六晶体管258连接形成第三差动对;第七晶体管259与第八晶体管260连接形成第四差动对。
第一差动对253、254接收第一差动抵补偏压信号(V1a+,V1a-);第二差动对255、256接收第二差动抵补偏压信号(V1b+,V1b-)。第三差动对257、258与第一差动对253、254串接;第四差动对259、260与第二差动对255、256串接。第一差动对253、254与第二差动对255、256输出端耦接,因此当差动输入信号(Vi)的电压差超过差动阈值检测信号(Vth)的电压差时,差动抵补偏压信号(V1a,V1b)的正峰值与负峰值会被通过并下转为差动直流信号(V2)。
实际上,当第二差动抵补偏压信号中的(V1b+)大于第一差动抵补偏压信号中的(V1a-)时,第三差动对257、258选择性地提供偏压电流IB至第一差动对253、254。因此,在相对高的峰值V1b的期间,相对低的峰值V1a即选择性地通过至输出端。同理,当第二差动抵补偏压信号中的(V1b-)大于第一差动抵补偏压信号中的(V1a+)时,第四差动对259、260选择性地提供偏压电流IB至第二差动对255、256。因此,在相对高的峰值V1a的期间,相对低的峰值V1b即选择性地通过至输出端。
发明内容
本发明的主要目的在于提出一种全新架构的振幅阈值检测器,用以区别有效的差动输入信号对或者无效的差动输入信号对。
本发明涉及一种振幅阈值检测器,包括:一电流导引电路,产生第一电流至一节点c,产生一第二电流至一节点d,产生一第三电流至一节点e与产生一第四电流至一节点f;一第一差动对电路,连接至该节点c与该节点d,其中,该第一差动对电路接收一第一参考电压与一第二参考电压,用以控制该第二电流与该第一电流,使得该第二电流与该第一电流之间相差一差值电流;一第二差动对电路,连接至该节点e与该节点f,其中,该第一差动对电路接收一第一输入信号与一第二输入信号,用以产生一第五电流与一第六电流;一电流感应电路,连接至该节点e、该节点f、一节点g与一节点h,用以根据该第三电流、该第四电流、该第五电流与该第六电流产生一第一镜射电流至该节点g,以及产生一第二镜射电流至该节点h;一电流转电压电路,连接至该节点g与该节点h,用以根据该第一镜射电流调整该节点g的一第一电压电平,以及根据该第二镜射电流调整该节点h的一第二电压电平;以及一逻辑电路,连接至该节点g与该节点h,并产生一检测信号。
为了对本发明的上述及其他方面有更佳的了解,下文特举优选实施例,并配合附图,作详细说明如下:
附图说明
图1A与图1B所绘示为振幅阈值检测器及其相关信号示意图。
图2其所绘示为已知运用于高速数据连结的振幅阈值检测系统。
图3A至图3C所绘示为已知另一振幅阈值检测器。
图4A至图4D,其所绘示为本发明振幅阈值检测器的实施例、运作范例及其相关信号示意图。
【符号说明】
10、100、200:振幅阈值检测器
100a、100b、100c:差动区块
160:差动电路
162:第一部分
164:第二部分
176:比较电路
210:抵补偏压放大器
212:第一差动电路
214:第二差动电路
216、218:增益电路
220:自我混合器
230:增益级
240:自我混合器
241、242、243、244、245、246、247、248:晶体管
249、250、251、253:负载
253、254、255、256、257、258、259、260:晶体管
410:电流导引电路
412:第一电流镜
420:第一差动对电路
422:第一电流源
430:第二差动对电路
432:第二电流源
450:电流感应电路
460:电流转电压电路
470:逻辑电路
472:第一反相器
474:第二反相器
476:与非门
具体实施方式
请参照图4A至图4D,其所绘示为本发明振幅阈值检测器的实施例、运作范例及其相关信号示意图。振幅阈值检测器包括:电流导引电路(current steering circuit)410、第一差动对电路(differential pair circuit)420、第二差动对电路430、电流感应电路(current sensing circuit)450、电流转电压电路(I-to-V converter)460、逻辑电路(Logic circuit)470以及突波防止电路(de-glitch circuit)480。
电流导引电路410连接至节点c、d、e、f,并产生第一电流I1、第二电流I2、第三电流I3与第四电流I4。
第一差动对电路420连接至节点c、d。再者,第一差动对电路420接收第一参考电压VRP与第二参考电压VRN,用以控制第二电流I2与第一电流I1之间相差一差值电流Δi。换句话说,假设第一电流I1的大小为i时,则第二电流I2的大小即为(i+Δi)。再者,第一参考电压VRP大于第二参考电压VRN,且第一参考电压VRP与第二参考电压VRN之间的差值即定义为振幅阈值(squelch threshold)。
第二差动对电路430连接至节点e、f用以接收第三电流I3与第四电流I4。再者,第二差动对电路430接收第一输入信号Vxp与第二输入信号Vxn,用以产生第五电流I5与第六电流I6。再者,第一输入信号Vxp与第二输入信号Vxn组成差动输入信号对(differentialinput pair)。
再者,电流感应电路450连接至节点e、f、g、h。电流转电压电路460连接至节点g、h。逻辑电路470连接至节点g、h。
根据本发明的实施例,当第一输入信号Vxp减去第二输入信号Vxn,亦即(Vxp-Vxn),的结果大于振幅阈值时,第六电流I6大于第四电流I4,使得电流感应电路450产生一第一感应电流流向节点f,并产生第一镜射电流(mirroring current)Im1至节点g。再者,电流转电压电路460根据第一镜射电流Im1改变节点g的电压电平,并使得逻辑电路470产生第一逻辑电平(例如高逻辑电平)的检测信号O,代表有效的差动输入信号对。
再者,当第二输入信号Vxn减去第一输入信号Vxp,亦即(Vxn-Vxp),的结果大于振幅阈值时,第五电流I5大于第三电流I3,使得电流感应电路450产生一第二感应电流流向节点e,并产生第二镜射电流Im2至节点h。再者,电流转电压电路460根据第二镜射电流Im2改变节点h的电压电平,并使得逻辑电路470产生第一逻辑电平(例如高逻辑电平)的检测信号O,代表有效的差动输入信号对。
再者,当第一输入信号Vxp减去第二输入信号Vxn,亦即(Vxp-Vxn),的结果小于振幅阈值,或者第二输入信号Vxn减去第一输入信号Vxp,亦即(Vxn-Vxp),的结果小于振幅阈值时,第三电流I3大于第五电流I5且第四电流I4大于第六电流I6。因此,电流感应电路450不会产生任何感应电流流向节点e或节点f,并且不会产生任何镜射电流至节点g或节点h。因此,电流转电压电路460不会改变节点g与节点h的电压电平,并使得逻辑电路470产生第二逻辑电平(例如低逻辑电平)的检测信号O,代表无效的差动输入信号对。
再者,突波防止电路480接收检测信号O,并产生去突波信号O’。经由突波防止电路480的作用,在检测信号O中所出现的暂态第二逻辑电平(例如低逻辑电平)将不会出现在去突波信号O’中。换句话说,在指示出有效的差动输入信号对时,去突波信号O’会持续地保持在第一逻辑电平(例如高逻辑电平)。
以下详细介绍振幅阈值检测器的详细电路。如图4A所示,幅阈值检测器中节点a连接至第一电源电压V1,节点b连接至第二电源电压V2,且第二电源电压V2可为接地电压。
电流导引电路410包括晶体管mp1、mp2、mp3、mp4。晶体管mp1源极连接至节点a,漏极与栅极连接至节点c,用以产生第一电流I1。晶体管mp2源极连接至节点a,漏极与栅极连接至节点d,用以产生第二电流I2。晶体管mp3源极连接至节点a,栅极连接至节点d,漏极连接至节点e用以产生第三电流I3。晶体管mp4源极连接至节点a,栅极连接至节点d,漏极连接至节点f用以产生第四电流I4。明显地,晶体管mp2、mp3、mp4连接成为一第一电流镜(current mirror)412,而在晶体管mp2、mp3、mp4具有相同的尺寸(size)下,第二电流I2、第三电流I3与第四电流I4具有相同的大小。
第一差动对电路420包括晶体管mn1、mn2、与第一电流源(current source)422。晶体管mn1漏极连接至节点c,栅极接收第二参考电压VRN,源极连接至第一电流源422的第一端。晶体管mn2漏极连接至节点d,栅极接收第一参考电压VRP,源极连接至第一电流源422的第一端。再者,第一电流源422的第二端连接至节点b。基本上,第一差动对电路420根据第一参考电压VRP与第二参考电压VRN来控制第一电流I1与第二电流I2,使得第二电流I2大于第一电流I1,并且第二电流I2与第一电流I1相差一差值电流Δi。
第二差动对电路430包括晶体管mn3、mn4、与第二电流源432。晶体管mn3漏极连接至节点e,栅极接收第二输入信号Vxn,源极连接至第二电流源432的第一端。晶体管mn4漏极连接至节点f,栅极接收第一输入信号Vxp,源极连接至第二电流源432的第一端。再者,第二电流源432的第二端连接至节点b。其中,第二差动对电路430接收第一输入信号Vxp与第二输入信号Vxn,用以产生第五电流I5与第六电流I6。
再者,电流感应电路450包括晶体管mp5、mp6、mp7、mp8,且晶体管mp5、mp6连接成为一第二电流镜,晶体管mp7、mp8连接成为一第三电流镜。晶体管mp5源极连接至节点a,漏极与栅极连接至节点f。晶体管mp6源极连接至节点a,栅极连接至节点f,漏极连接至节点g。晶体管mp7源极连接至节点a,漏极与栅极连接至节点e。晶体管mp8源极连接至节点a,栅极连接至节点e,漏极连接至节点h。根据本发明的实施例,晶体管mp6的尺寸(size)为晶体管mp5的N倍,晶体管mp8的尺寸(size)为晶体管mp7的N倍。因此,镜射电流的大小将会是感应电流的N倍。
电流转电压电路460包括晶体管mn5、mn6。晶体管mn5源极连接至节点b,栅极连接至偏压电压Vb,漏极连接至节点h。晶体管mn6源极连接至节点b,栅极连接至偏压电压Vb,漏极连接至节点g。基本上,晶体管mn5、mn6用作为电阻性负载(resistive load),因此晶体管mn5、mn6可用电阻来取代。亦即,第一电阻连接在节点h与节点b之间,第二电阻连接在节点g与节点b之间。
逻辑电路470包括第一反相器472、第二反相器474、与非门476。第一反相器472的输入端连接至节点g,第二反相器474的输入端连接至节点h,与非门476的二输入端分别连接至第一反相器472的输出端x1与第二反相器474的输出端x2,与非门476的输出端产生检测信号O。
根据本发明的实施例,当第一输入信号Vxp减去第二输入信号Vxn,亦即(Vxp-Vxn),的结果小于振幅阈值,或者第二输入信号Vxn减去第一输入信号Vxp,亦即(Vxn-Vxp),的结果小于振幅阈值时,第三电流I3大于第五电流I5且第四电流I4大于第六电流I6。因此,电流感应电路450不会产生任何感应电流流向节点e或节点f,并且不会产生任何镜射电流至节点g或节点h。因此,电流转电压电路460会使得节点g与节点h维持在低逻辑电平,并使得逻辑电路470产生低逻辑电平的检测信号O,代表无效的差动输入信号对。
明显地,当振幅阈值检测器接收到无效的差动输入信号对时,电流感应电路450、电流转电压电路460与逻辑电路470中并未有任何的静态电流(quiescent current)。换句话说,在待机期间(standby period)时,振幅阈值检测器接收无效的差动输入信号对,且其功率损耗(power consumption)非常的低。
如图4B所示,当第一输入信号Vxp减去第二输入信号Vxn,亦即(Vxp-Vxn),的结果大于振幅阈值时,第六电流I6大于第四电流I4,使得电流感应电路450产生一第一感应电流Is1流向节点f,亦即(I4+Is1=I6),而第二电流镜产生第一镜射电流Im1至节点g,且第一镜射电流Im1的大小为(N×Is1)。再者,第三电流I3大于第五电流I5,使得电流感应电路450无法产生第二感应电流Is2流向节点e,亦即第二感应电流Is2为零,而第三电流镜产生的第二镜射电流Im2为零。
再者,电流转电压电路460根据第一镜射电流Im1将节点g改为高逻辑电平(Hi),根据第二镜射电流Im2使得节点h维持在低逻辑电平(Lo),因此逻辑电路470产生高逻辑电平(Hi)的检测信号O,代表有效的差动输入信号对。
如图4C所示,当第二输入信号Vxn减去第一输入信号Vxp,亦即(Vxn-Vxp),的结果大于振幅阈值时,第五电流I5大于第三电流I3,使得电流感应电路450产生第二感应电流Is2流向节点e,亦即(I3+Is2=I5),而第三电流镜产生第二镜射电流Im2至节点h,且第二镜射电流Im2的大小为(N×Is2)。再者,第四电流I4大于第六电流I6,使得电流感应电路450无法产生第一感应电流Is1流向节点f,亦即第一感应电流Is1为零,而第二电流镜产生的第一镜射电流Im1为零。
再者,电流转电压电路460根据第一镜射电流Im1将节点g维持在低逻辑电平(Lo),根据第二镜射电流Im2将节点h改变至高逻辑电平(Hi),因此逻辑电路470产生高逻辑电平(Hi)的检测信号O,代表有效的差动输入信号对。
如图4D所示,在t1时间点之前为待机期间,差动输入信号对的差值小于振幅阈值,第一镜射电流Im1与第二镜射电流Im2为零,第一反相器472输出端x1与第二反相器474输出端x2皆为高逻辑电平(Hi),检测信号O为低逻辑电平(Lo),代表无效的差动输入信号对。
在时间点t1与时间点t2之间,第一输入信号Vxp减去第二输入信号Vxn,亦即(Vxp-Vxn),的结果大于振幅阈值。因此,产生第一镜射电流Im1,并且第二镜射电流Im2为零,第一反相器472输出端x1为低逻辑电平(Lo),第二反相器474输出端x2为高逻辑电平(Hi),检测信号O为高辑电平(Hi),代表有效的差动输入信号对。
在时间点t2与时间点t3之间,差动输入信号对的差值小于振幅阈值,检测信号O为低逻辑电平(Lo),代表无效的差动输入信号对。
在时间点t3与时间点t4之间,第二输入信号Vxn减去第一输入信号Vxp,亦即(Vxn-Vxp),的结果大于振幅阈值。因此,产生第二镜射电流Im2,并且第一镜射电流Im1为零,第一反相器472输出端x1为高逻辑电平(Hi),第二反相器474输出端x2为低逻辑电平(Lo),检测信号O为高逻辑电平(Hi),代表有效的差动输入信号对。
同理,在时间点t4之后,动作原理相同于上述时间点t1至时间点t4的描述检测。其详细原理不再赘述。
另外,由图4D可知,在时间点t2至时间点t3之间,为第一输入信号Vxp与第二输入信号Vxn的转态过程(transition period),会造成检测信号O短暂地改变至低逻辑电平(Lo)。因此,与非门476的输出端连接一突波防止电路480,用以防止检测信号O短暂地改变电平。因此,去突波信号O’即可以维持在高逻辑电平,代表有效的差动输入信号对。当然,突波防止电路480也可以选择性地不要配置于本发明的振幅阈值检测器中。
由以上的说明可知,本发明的振幅阈值检测器可接收第一输入信号Vxp、第二输入信号Vxn、第一参考电压VRP与第二参考电压VRN,并具以产生一检测信号O用以指示差动输入信号对是否为有效的差动输入信号对。再者,本发明并未限定逻辑电路470的电路架构,在此领域的技术人员可以利用其他的逻辑电路来组成具相同功能的判断电路。
综上所述,虽然本发明已以优选实施例公开如上,然其并非用以限定本发明。本发明所属领域技术人员在不脱离本发明的精神和范围内,当可作各种的更动与润饰。因此,本发明的保护范围当视所附权利要求书界定范围为准。
Claims (15)
1.一种振幅阈值检测器,包括:
电流导引电路,产生第一电流至节点c,产生第二电流至一节点d,产生第三电流至节点e与产生第四电流至节点f;
第一差动对电路,连接至该节点c与该节点d,其中,该第一差动对电路接收第一参考电压与第二参考电压,用以控制该第二电流与该第一电流,使得该第二电流与该第一电流之间相差一差值电流;
第二差动对电路,连接至该节点e与该节点f,其中,该第二差动对电路接收第一输入信号与第二输入信号,用以产生第五电流与第六电流;
电流感应电路,连接至该节点e、该节点f、节点g与节点h,用以根据该第三电流、该第四电流、该第五电流与该第六电流产生第一镜射电流至该节点g,以及产生第二镜射电流至该节点h;
电流转电压电路,连接至该节点g与该节点h,用以根据该第一镜射电流调整该节点g的第一电压电平,以及根据该第二镜射电流调整该节点h的第二电压电平;以及
逻辑电路,连接至该节点g与该节点h,并产生检测信号。
2.如权利要求1所述的振幅阈值检测器,其中该第一参考电压与该第二参考电压之间的差值为振幅阈值,且该第一输入信号与该第二输入信号组成差动输入信号对。
3.如权利要求2所述的振幅阈值检测器,其中当该第一输入信号减去该第二输入信号的结果大于该振幅阈值时,该第六电流大于该第四电流,该电流感应电路产生第一感应电流流向该节点f,并产生该第一镜射电流至该节点g,该电流转电压电路根据该第一镜射电流改变该节点g的该第一电压电平,并使得该逻辑电路产生第一逻辑电平的该检测信号,代表有效的该差动输入信号对。
4.如权利要求3所述的振幅阈值检测器,其中当该第二输入信号减去该第一输入信号的结果大于该振幅阈值时,该第五电流大于该第三电流,该电流感应电路产生第二感应电流流向该节点e,并产生该第二镜射电流至该节点h,该电流转电压电路根据该第二镜射电流改变该节点h的该第二电压电平,并使得该逻辑电路产生该第一逻辑电平的该检测信号,代表有效的该差动输入信号对。
5.如权利要求4所述的振幅阈值检测器,其中当该第一输入信号减去该第二输入信号的结果小于该振幅阈值,或者该第二输入信号减去该第一输入信号的结果小于振幅阈值时,该第三电流大于该第五电流且该第四电流大于该第六电流,该电流感应电路产生的该第一感应电流、该第二感应电流、该第一镜射电流、该第二镜射电流皆为零,使得该逻辑电路产生第二逻辑电平的该检测信号,代表无效该的该差动输入信号对。
6.如权利要求2所述的振幅阈值检测器,其中该振幅阈值检测器连接在节点a与节点b,且该节点a连接至第一电源电压,该节点b连接至第二电源电压。
7.如权利要求6所述的振幅阈值检测器,其中该电流导引电路包括:
第一晶体管,其源极连接至该节点a,漏极与栅极连接至该节点c,用以产生该第一电流;
第二晶体管,其源极连接至该节点a,漏极与栅极连接至该节点d,用以产生该第二电流;
第三晶体管,其源极连接至该节点a,栅极连接至该节点d,漏极连接至该节点e用以该产生第三电流;以及
第四晶体管,其源极连接至该节点a,栅极连接至该节点d,漏极连接至该节点f用以产生该第四电流。
8.如权利要求6所述的振幅阈值检测器,其中该第一差动对电路包括:
第五晶体管,其漏极连接至该节点c,一栅极接收该第二参考电压;
一第六晶体管,其一漏极连接至该节点d,栅极接收该第一参考电压;以及
第一电流源,具有第一端连接至该第五晶体管的源极以及该第六晶体管的源极,具有第二端连接至该节点b。
9.如权利要求6所述的振幅阈值检测器,其中该第二差动对电路包括:
第七晶体管,其漏极连接至该节点e以产生该第五电流,栅极接收该第二输入信号;
第八晶体管,其漏极连接至该节点f以产生该第六电流,栅极接收该第一输入信号;以及
第二电流源,具有第一端连接至该第七晶体管的源极以及该第八晶体管的源极,具有第二端连接至该节点b。
10.如权利要求6所述的振幅阈值检测器,其中该电流感应电路包括:
第九晶体管,其源极连接至该节点a,漏极与栅极连接至该节点f,用以产生第一感应电流;
第十晶体管,其源极连接至该节点a,栅极连接至该节点f,漏极连接至该节点g,用以产生该第一镜射电流;
第十一晶体管,其源极连接至该节点a,漏极与栅极连接至该节点e,用以产生第二感应电流;以及
第十二晶体管,其源极连接至该节点a,栅极连接至该节点e,漏极连接至该节点h,用以产生该第二镜射电流。
11.如权利要求6所述的振幅阈值检测器,其中该电流转电压电路包括:
第十三晶体管,其源极连接至该节点b,栅极连接至偏压电压,漏极连接至该节点h;以及
第十四晶体管,其源极连接至该节点b,栅极连接至该偏压电压,漏极连接至该节点g。
12.如权利要求6所述的振幅阈值检测器,其中该电流转电压电路包括:
第一电阻,连接在该节点b与该节点h之间;以及
第二电阻,连接在该节点b与该节点g之间。
13.如权利要求6所述的振幅阈值检测器,其中该逻辑电路包括:
第一反相器,其输入端连接至该节点g;
第二反相器,其输入端连接至该节点h;以及
与非门,该与非门的二输入端分别连接至该第一反相器的输出端与该第二反相器的输出端,该与非门的输出端产生该检测信号。
14.如权利要求6所述的振幅阈值检测器,其中该逻辑电路包括:
第一反相器,其输入端连接至该节点g;
第二反相器,其输入端连接至该节点h;
与非门,该与非门的二输入端分别连接至该第一反相器的输出端与该第二反相器的输出端,该与非门的输出端产生该检测信号;
突波防止电路,连接与非门的输出端,该突波防止电路接收该检测信号,并产生去突波信号。
15.如权利要求1所述的振幅阈值检测器,其中该逻辑电路还包括:突波防止电路,具有输入端接收该检测信号,并具有输出端产生去突波信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510569835.3A CN106533400B (zh) | 2015-09-09 | 2015-09-09 | 振幅阈值检测器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510569835.3A CN106533400B (zh) | 2015-09-09 | 2015-09-09 | 振幅阈值检测器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106533400A CN106533400A (zh) | 2017-03-22 |
CN106533400B true CN106533400B (zh) | 2019-05-10 |
Family
ID=58346864
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510569835.3A Active CN106533400B (zh) | 2015-09-09 | 2015-09-09 | 振幅阈值检测器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106533400B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1714503A (zh) * | 2002-11-12 | 2005-12-28 | 快捷半导体有限公司 | 故障保险差动放大器电路 |
CN101262213A (zh) * | 2007-03-07 | 2008-09-10 | 恩益禧电子股份有限公司 | 输入信号检测电路 |
CN102944714A (zh) * | 2012-11-07 | 2013-02-27 | 四川和芯微电子股份有限公司 | 差分信号检测装置 |
CN104205650A (zh) * | 2012-03-30 | 2014-12-10 | 英特尔公司 | 基于反相器和开关电容器的静噪检测器装置和方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB0018843D0 (en) * | 2000-08-02 | 2000-09-20 | Koninkl Philips Electronics Nv | Data decoding |
JP3687545B2 (ja) * | 2001-02-05 | 2005-08-24 | セイコーエプソン株式会社 | コンパレータ回路 |
US7653367B2 (en) * | 2006-03-30 | 2010-01-26 | Intel Corporation | Squelch detector |
US7944247B2 (en) * | 2008-04-08 | 2011-05-17 | Mediatek Inc. | Operating circuit |
US8824987B2 (en) * | 2011-07-27 | 2014-09-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Squelch detector circuit and method |
-
2015
- 2015-09-09 CN CN201510569835.3A patent/CN106533400B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1714503A (zh) * | 2002-11-12 | 2005-12-28 | 快捷半导体有限公司 | 故障保险差动放大器电路 |
CN101262213A (zh) * | 2007-03-07 | 2008-09-10 | 恩益禧电子股份有限公司 | 输入信号检测电路 |
CN104205650A (zh) * | 2012-03-30 | 2014-12-10 | 英特尔公司 | 基于反相器和开关电容器的静噪检测器装置和方法 |
CN102944714A (zh) * | 2012-11-07 | 2013-02-27 | 四川和芯微电子股份有限公司 | 差分信号检测装置 |
Also Published As
Publication number | Publication date |
---|---|
CN106533400A (zh) | 2017-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2498398B1 (en) | Amplifier circuit and method | |
CN104035464B (zh) | 电压调节器 | |
JP5480017B2 (ja) | フォールデッドカスコード型の差動アンプ及び半導体装置 | |
CN100527619C (zh) | 比较器电路 | |
CN105486912A (zh) | 一种低压差线性稳压器的高精度快速过流检测电路 | |
CN111865245A (zh) | 信号检测器 | |
CN105404351A (zh) | 电流偏置电路 | |
CN112653319B (zh) | 一种隔离驱动电路的接收电路 | |
CN111316188B (zh) | 一种低压差线性稳压系统 | |
CN110703010A (zh) | 测试电路 | |
CN103873032A (zh) | 轨对轨输入迟滞比较器 | |
CN205212814U (zh) | 一种电平转换的装置 | |
CN104253589A (zh) | 静态电流均衡方法、输出级电路、ab类放大器及电子设备 | |
TWI558112B (zh) | 振幅門檻偵測器 | |
CN105141305B (zh) | 一种电平转换的方法及装置 | |
CN106533400B (zh) | 振幅阈值检测器 | |
CN106505953B (zh) | 运算放大器电路 | |
CN204206169U (zh) | 一种mlvds接收电路 | |
JP2004304632A (ja) | パワーオンディテクタ、及びこのパワーオンディテクタを用いたパワーオンリセット回路 | |
CN110635790B (zh) | 一种电压型迟滞比较器 | |
JP2007097131A (ja) | 差動増幅装置 | |
US9350297B2 (en) | Active mixer and active mixing method | |
TWI635745B (zh) | 接收器及控制接收器的方法 | |
JP5370030B2 (ja) | 検出回路 | |
CN105375893B (zh) | 一种ab类推挽放大器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |