CN106356088A - 一种数据处理方法及其装置 - Google Patents

一种数据处理方法及其装置 Download PDF

Info

Publication number
CN106356088A
CN106356088A CN201510417343.2A CN201510417343A CN106356088A CN 106356088 A CN106356088 A CN 106356088A CN 201510417343 A CN201510417343 A CN 201510417343A CN 106356088 A CN106356088 A CN 106356088A
Authority
CN
China
Prior art keywords
memorizer
feature parameter
address information
cache feature
memory bank
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN201510417343.2A
Other languages
English (en)
Inventor
陆亚军
廖智勇
刘衡祁
王志忠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen ZTE Microelectronics Technology Co Ltd
Original Assignee
Shenzhen ZTE Microelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen ZTE Microelectronics Technology Co Ltd filed Critical Shenzhen ZTE Microelectronics Technology Co Ltd
Priority to CN201510417343.2A priority Critical patent/CN106356088A/zh
Priority to PCT/CN2016/081615 priority patent/WO2017008563A1/zh
Publication of CN106356088A publication Critical patent/CN106356088A/zh
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

本发明实施例公开了一种数据处理方法,包括:获取至少一个存储器对应的第一缓存特征参数;获取至少一个存储体对应的第二缓存特征参数;所述至少一个存储体设置于所述至少一个存储器中;当确定存在第一数据写入所述至少一个存储器中的至少一个存储体中时,根据写入地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数;当确定存在第二数据被读出所述至少一个存储器中的至少一个存储体中时,根据读出地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数。本发明实施例还公开了一种数据处理装置。

Description

一种数据处理方法及其装置
技术领域
本发明涉及数据读写技术,尤其涉及一种数据处理方法及其装置。
背景技术
随着网络容量和数据业务的发展,数据流量快速增长;而在数据流量快速增长的情况下,报文处理过程中,为满足服务质量(QoS,Quality of Service)的要求,对数据缓存的缓存容量和缓存带宽的要求变得越来越高。
为了降低成本,网络传输芯片一般使用双倍速率同步动态随机存储器(DDR SDRAM,Double Data Rate Synchronous Dynamic Random AccessMemory)存储数据,以满足存储带宽和缓存容量的需求。但是,现有方式中,并不能有效提高DDR SDRAM的读写效率以及缓存利用率,因此,亟需一种方法以解决上述问题。
发明内容
为解决现有存在的技术问题,本发明实施例提供了一种数据处理方法及其装置,能有效提升存储器的读写效率以及缓存利用率。
本发明实施例的技术方案是这样实现的:
本发明实施例提供了一种数据处理方法,所述方法包括:
获取至少一个存储器对应的第一缓存特征参数;
获取至少一个存储体对应的第二缓存特征参数;所述至少一个存储体设置于所述至少一个存储器中;
当确定存在第一数据写入所述至少一个存储器中的至少一个存储体中时,根据写入地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数;
当确定存在第二数据被读出所述至少一个存储器中的至少一个存储体中时,根据读出地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数。
上述方案中,所述方法还包括:
根据所述至少一个存储器对应的第一缓存特征参数确定出第一目标存储器;
根据至少一个存储体对应的第二缓存特征参数确定出第一目标存储体;所述第一目标存储体设置于所述第一目标存储器中;
根据所述第一目标存储器和所述第一目标存储体对应的地址信息确定出所述写入地址信息,以便于将所述第一数据存储于所述写入地址信息指示的第一目标存储器中的第一目标存储体中。
上述方案中,所述第一缓存特征参数和所述第二缓存特征参数均表征缓存使用量;对应地,
所述根据写入地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数,包括:
根据所述写入地址信息所指示的第一目标存储器,调小所述第一目标存储器对应的缓存使用量;以及根据所述写入地址信息所指示的第一目标存储体,调小所述第一目标存储体对应的缓存使用量。
上述方案中,所述方法还包括:
接收所述读出地址信息;
获取所述读出地址信息所指示的第二目标存储器以及所述第二目标存储器中的第二目标存储体。
上述方案中,所述第一缓存特征参数和所述第二缓存特征参数均表征缓存使用量;对应地,
所述根据读出地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数,包括:
根据所述读出地址信息所指示的第二目标存储器,调大所述第二目标存储器对应的缓存使用量;以及根据所述读出地址信息所指示的第二目标存储体,调大所述第二目标存储体对应的缓存使用量。
本发明实施例还提供了一种数据处理装置,所述数据处理装置包括:
第一获取单元,用于获取至少一个存储器对应的第一缓存特征参数;
第二获取单元,用于获取至少一个存储体对应的第二缓存特征参数;所述至少一个存储体设置于所述至少一个存储器中;
调整单元,用于当确定存在第一数据写入所述至少一个存储器中的至少一个存储体中时,根据写入地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数;
还用于当确定存在第二数据被读出所述至少一个存储器中的至少一个存储体中时,根据读出地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数。
上述方案中,所述数据处理装置还包括:
第一确定单元,用于根据所述至少一个存储器对应的第一缓存特征参数确定出第一目标存储器;
第二确定单元,用于根据至少一个存储体对应的第二缓存特征参数确定出第一目标存储体;所述第一目标存储体设置于所述第一目标存储器中;
第三确定单元,用于根据所述第一目标存储器和所述第一目标存储体对应的地址信息确定出所述写入地址信息,以便于将所述第一数据存储于所述写入地址信息指示的第一目标存储器中的第一目标存储体中。
上述方案中,所述第一缓存特征参数和所述第二缓存特征参数均表征缓存使用量;对应地,
所述调整单元,还用于根据所述写入地址信息所指示的第一目标存储器,调小所述第一目标存储器对应的缓存使用量;以及根据所述写入地址信息所指示的第一目标存储体,调小所述第一目标存储体对应的缓存使用量。
上述方案中,所述数据处理装置还包括:
接收单元,用于接收所述读出地址信息;
处理单元,用于获取所述读出地址信息所指示的第二目标存储器以及所述第二目标存储器中的第二目标存储体。
上述方案中,所述第一缓存特征参数和所述第二缓存特征参数均表征缓存使用量;对应地,
所述调整单元,还用于根据所述读出地址信息所指示的第二目标存储器,调大所述第二目标存储器对应的缓存使用量;以及根据所述读出地址信息所指示的第二目标存储体,调大所述第二目标存储体对应的缓存使用量。
本发明实施例所述的数据处理方法及其装置,能够根据数据的存储变化情况调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数,进而最大化地平均地使用每组存储器,以及每组存储器中的存储体,提高了存储器的利用率,同时提升了存储器的读写效率。
附图说明
图1为本发明实施例数据处理方法的实现流程示意图一;
图2为本发明实施例确定写入地址信息的步骤的流程示意图;
图3为本发明实施例数据处理装置的结构示意图一;
图4为本发明实施例数据处理方法的具体实现流程示意图;
图5为本发明实施例具体应用中数据处理装置与其他装置的连接结构示意图;
图6为本发明实施例概率曲线示意图;
图7为本发明实施例数据处理装置的结构示意图二;
图8为本发明实施例数据处理装置的结构示意图三。
具体实施方式
为了匹配数据流量,通常电子设备会使用多组DDR SDRAM芯片,比如在200Gbps的数据流量下,电子设备使用8组DDR SDRAM芯片;这里,由于DDR SDRAM芯片的特性,在同一Bank换行时需要预充电和激活,所以导致读写效率降低;为解决由于预充电和激活而导致的读写效率降低的问题,现有方式常采用Bank间轮询方法,提前对预执行命令的Bank进行预充电和激活操作,进而隐藏预充电和激活操作所用时间。进一步地,为了方便管理缓存地址,很多网络传输芯片都将接收到的报文切割为固定长度的分片;但实际上,网络传输芯片处理的报文长度是不定的,将报文切割成固定长度的分片进行存储的方式不仅有可能浪费缓存空间,而且还可能会浪费存储器的存取带宽。因此在公开号为CN201110057810的专利中提到了一种拼接的方法,即将尾部分片长度不满足分片长度的报文与下一报文的首分片进行拼接,以确保分片长度固定,随后再进行处理,从而达到提高DDR SDRAM的读写效率和缓存利用率的目的。
但是上述通过Bank间轮询方法和拼接的方法虽然提高了读写效率,但是也存在很大的弊端。具体地,所述Bank间轮询虽然可以隐藏预充电和激活操作的时间,但是如果电子设备使用了多组DDR SDRAM芯片,仅仅通过Bank间轮询是不能解决提高缓存利用率的。例如,当电子设备使用2组DDR SDRAM芯片,写入时通过Bank间轮询的方式平均利用2组DDR SDRAM芯片,但由于报文区分优先级,因此,高优先级的报文优先被调度出去;假设高优先级报文主要存储在编号为0的DDR SDRAM芯片中,则随着高优先级报文被调度出去,编号为0的DDR SDRAM芯片的可用缓存将增加,此时若采用Bank间轮询的方式确定缓存地址,由于DDR SDRAM间没有切换,即Bank间轮询的方式并不会轮询到所述编号为0的DDR SDRAM芯片中的Bank,因此编号为0的DDR SDRAM芯片并未得到充分地利用,所以降低了编号为0的DDRSDRAM芯片的缓存利用率。
进一步地,对于拼接的方法,报文写入时需要拼接操作,只有等拼接完成后才能被处理,因此,降低了报文写入时的效率;具体地,假设不需要拼接时报文的处理周期为T0,拼接操作的处理周期为T1,而拼接操作后在进行报文写入时间则变为T0+T1,时间变长,如此,影响了报文的线速处理;进一步地,在报文被读出后需要进行解拼接,而这部分处理逻辑也是需要时间的,因此,拼接的方法延长了整个报文处理的周期,即延长了报文读写的处理周期。
因此,为解决上述问题,本发明实施例提供了一种数据处理方法及其装置;为了能够更加详尽地了解本发明的特点与技术内容,下面结合附图对本发明的实现进行详细阐述,所附附图仅供参考说明之用,并非用来限定本发明。
本发明实施例的基本思想是:获取至少一个存储器对应的第一缓存特征参数;获取至少一个存储体对应的第二缓存特征参数;所述至少一个存储体设置于所述至少一个存储器中;当确定存在第一数据写入所述至少一个存储器中的至少一个存储体中时,根据写入地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数;当确定存在第二数据被读出所述至少一个存储器中的至少一个存储体中时,根据读出地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数。
实施例一
图1为本发明实施例数据处理方法的实现流程示意图;应用于数据处理装置;如图1所示,所述方法包括:
步骤101:获取至少一个存储器对应的第一缓存特征参数;
步骤102:获取至少一个存储体对应的第二缓存特征参数;所述至少一个存储体设置于所述至少一个存储器中;
步骤103:当确定存在第一数据写入所述至少一个存储器中的至少一个存储体中时,根据写入地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数;
步骤104:当确定存在第二数据被读出所述至少一个存储器中的至少一个存储体中时,根据读出地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数。
本实施例中,存储器可以具体为DDR,或者DDR SDRAM。
在一具体实施例中,电子设备设置或连接有数据处理装置,所述数据处理装置中设置或连接有N组存储器,每组存储器中设置有M个存储体(Bank),其中,N和M均为大于等于1的正整数;例如,所述数据处理装置中连接有N组DDR SDRAM,每组DDR SDRAM包含有M个Bank;此时,所述数据处理装置获取每组DDR SDRAM的第一缓存特征参数,共获取到N个;所述数据处理装置还获取每组DDR SDRAM对应的M个Bank的第二缓存特征参数,共M×N个;如此,当有第一数据预存入至少一个存储器中的至少一个Bank中时,所述数据处理装置根据自身获取到的N个第一缓存特征参数,以及M×N个第二缓存特征参数确定出第一数据对应的写入地址信息;具体地,如图2所示,确定预写入数据对应的写入地址信息的步骤包括:
步骤201:根据所述至少一个存储器对应的第一缓存特征参数确定出第一目标存储器;
步骤202:根据至少一个存储体对应的第二缓存特征参数确定出第一目标存储体;所述第一目标存储体设置于所述第一目标存储器中;
步骤203:根据所述第一目标存储器和所述第一目标存储体对应的地址信息确定出所述写入地址信息,以便于将所述第一数据存储于所述写入地址信息指示的第一目标存储器中的第一目标存储体中。
这里,值得注意的是,所述第一目标存储体为所述第一目标存储器对应的存储体,也即所述第一目标存储体设置于所述第一目标存储器中;进一步地,为确保所述第一目标存储体即为所述第一目标存储器中的存储体,也就是说,为避免所述数据处理装置获取非所述第一目标存储器的存储体对应的第二缓存特征参数,降低自身效率,本发明实施例中,所述步骤202,还可以具体为:
在所述第一目标存储器对应的至少一个存储体中确定出至少一个存储体对应的第二缓存特征参数,并根据所述第一目标存储器中的至少一个存储体对应的第二缓存特征参数确定出第一目标存储体。
如此,根据确定出的所述第一目标存储体以及所述第一目标存储器确定出所述写入地址信息,以便于将所述第一数据写入所述写入地址信息对应的第一目标存储器的第一目标存储体中。
本实施例中,所述数据处理装置还会接收到所述读出地址信息;进一步地,当所述数据处理装置接收到所述读出地址信息后,解析所述读出地址信息,并根据解析结果获取所述读出地址信息所指示的第二目标存储器以及所述第二目标存储器中的第二目标存储体。
此时,当所述第一数据写入所述第一目标存储器的第一目标存储体中后,显然会使得所述第一目标存储器对应的第一缓存特征参数、以及所述第一目标存储体对应的第二缓存特征参数发现变化;同理,当所述第二数据从所述第二目标存储器中的第二目标存储体中被读出时,显然也会使所述第二目标存储器对应的第一缓存特征参数、以及所述第二目标存储体对应的第二缓存特征参数发现变化;因此,为使所述数据处理装置能够获取到存储器以及存储体的准确的缓存特征参数,进而便于有新的数据写入时,根据最新的缓存特征参数确定出与当前缓存特征匹配的新的写入地址信息,本发明实施例还需要调整存储器以及存储体的缓存特征参数,例如存在第一数据写入存储器中的存储体时,或者存在第二数据从存储器中的存储体中被读出时,均需要调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数,具体地,
本实施例中,所述第一缓存特征参数和所述第二缓存特征参数均表征缓存使用量;对应地,
所述根据写入地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数,包括:
根据所述写入地址信息所指示的第一目标存储器,调小所述第一目标存储器对应的缓存使用量;以及根据所述写入地址信息所指示的第一目标存储体,调小所述第一目标存储体对应的缓存使用量。
进一步地,所述根据读出地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数,包括:
根据所述读出地址信息所指示的第二目标存储器,调大所述第二目标存储器对应的缓存使用量;以及根据所述读出地址信息所指示的第二目标存储体,调大所述第二目标存储体对应的缓存使用量。
本领域技术人员应该了解,在实际应用中,可以根据写入的第一数据的数据量,调小所述第一目标存储器对应的缓存使用量,以及调小所述第一目标存储体对应的缓存使用量;进一步地,根据读出的第二数据的数据量,调大所述第二目标存储器对应的缓存使用量,以及调大所述第二目标存储体对应的缓存使用量。
这样,本发明实施例所述的数据处理方法能够根据数据的存储变化情况调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数,进而最大化地平均地使用每组存储器,以及每组存储器中的存储体,提高了存储器的利用率;而且,当所述存储器为DDR SDRAM时,本发明实施例还能够隐藏DDR SDRAM的同Bank换行的预充电时间和激活时间,进而提高了DDRSDRAM的读写效率。
为实现实施例一所述的数据处理方法,本发明实施例还提供了一种数据处理装置,如图3所示,所述数据处理装置包括:
第一获取单元31,用于获取至少一个存储器对应的第一缓存特征参数;
第二获取单元32,用于获取至少一个存储体对应的第二缓存特征参数;所述至少一个存储体设置于所述至少一个存储器中;
调整单元33,用于当确定存在第一数据写入所述至少一个存储器中的至少一个存储体中时,根据写入地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数;
还用于当确定存在第二数据被读出所述至少一个存储器中的至少一个存储体中时,根据读出地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数。
本实施例中,所述数据处理装置还包括:
第一确定单元34,用于根据所述至少一个存储器对应的第一缓存特征参数确定出第一目标存储器;
第二确定单元35,用于根据至少一个存储体对应的第二缓存特征参数确定出第一目标存储体;所述第一目标存储体设置于所述第一目标存储器中;
第三确定单元36,用于根据所述第一目标存储器和所述第一目标存储体对应的地址信息确定出所述写入地址信息,以便于将所述第一数据存储于所述写入地址信息指示的第一目标存储器中的第一目标存储体中。
本实施例中,所述第一缓存特征参数和所述第二缓存特征参数均表征缓存使用量;对应地,
所述调整单元33,还用于根据所述写入地址信息所指示的第一目标存储器,调小所述第一目标存储器对应的缓存使用量;以及根据所述写入地址信息所指示的第一目标存储体,调小所述第一目标存储体对应的缓存使用量。
本实施例中,所述数据处理装置还包括:
接收单元37,用于接收所述读出地址信息;
处理单元38,用于获取所述读出地址信息所指示的第二目标存储器以及所述第二目标存储器中的第二目标存储体。
本实施例中,所述第一缓存特征参数和所述第二缓存特征参数均表征缓存使用量;对应地,
所述调整单元33,还用于根据所述读出地址信息所指示的第二目标存储器,调大所述第二目标存储器对应的缓存使用量;以及根据所述读出地址信息所指示的第二目标存储体,调大所述第二目标存储体对应的缓存使用量。
本领域技术人员应当理解,本发明实施例的数据处理装置中各处理单元的功能,可参照前述数据处理方法的相关描述而理解。
应该理解到,在本申请所提供的实施例中,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,如:多个单元或组件可以结合,或可以集成到另一个系统,或一些特征可以忽略,或不执行。为进一步地说明,以下给出的具体实施例中,所述数据处理装置的划分方式与实施例一不同。
实施例二
图4为本发明实施例数据处理方法的具体实现流程示意图;本实施例中存储器具体为DDR SDRAM;所述数据处理方法运行于数据处理装置中;如图5所示,所述数据处理装置51与DDR控制器52连接;所述DDR控制器52与DDR SDRAM组53连接;也就是说,所述数据处理装置51通过所述DDR控制器52与所述DDR SDRAM组53连接;所述DDR SDRAM组中包含有一组或多组DDR SDRAM,每组DDR SDRAM包含有一个或多个Bank;本实施例中,报文数据的读写操作均是通过所述DDR SDRAM组实现的,而且,所有的报文数据都是遵循先写入后读出的处理流程的;具体地,如图4所示,所述方法包括:
步骤401:DDR控制器接收第一报文,并将接收的所述第一报文根据需要进行切片,分割成长度相同的一个或多个第一分片;
本实施例中,即使所述第一报文的包尾长度不能满足分片长度时,也可被当作一个完整分片。
步骤402:DDR控制器将一个或多个第一分片发送至所述数据处理装置,并触发所述数据处理装置统计所述DDR SDRAM组中的每一组DDR SDRAM的缓存使用量,以及统计每一组DDR SDRAM中的每一个Bank的缓存使用量;
步骤403:所述数据处理装置根据所述DDR SDRAM组中的每一组DDRSDRAM的缓存使用量,以及每一组DDR SDRAM中的每一个Bank的缓存使用量,确定出第一目标DDR SDRAM,以及所述第一目标DDR SDRAM中的第一目标Bank;
在实际应用中,所述数据处理装置根据预设规则确定出与缓存使用量对应的概率曲线,进而,使得所述数据处理装置根据所述DDR SDRAM组中的每一组DDR SDRAM的缓存使用量,以及每一组DDR SDRAM中的每一个Bank的缓存使用量,以及与缓存使用量对应的概率曲线确定出第一目标DDR SDRAM,以及所述第一目标DDR SDRAM中的第一目标Bank。
图6为本发明实施例概率曲线示意图;如图6所示,缓存使用量越大,该组DDR SDRAM被选中的概率就越小;当缓存使用量超过某个最大阈值,例如最大值(maxth),该组DDR SDRAM就不会被选中。
在一具体实施例中,所述数据处理装置根据所述DDR SDRAM组中的每一组DDR SDRAM的缓存使用量确定出第一目标DDR SDRAM;进一步地,所述数据处理装置根据所述第一目标DDR SDRAM中的每一个Bank的缓存使用量确定出第一目标Bank,此时,所述第一目标Bank即为所述第一目标DDRSDRAM中的Bank。
步骤404:所述数据处理装置根据所述第一目标DDR SDRAM以及所述第一目标Bank对应的地址信息确定出写入地址信息;
步骤405:所述数据处理装置将所述写入地址信息发送至DDR控制器中,通过所述DDR控制器将所述第一报文中的一个或多个第一分片写入所述写入地址信息对应的第一目标DDR SDRAM的第一目标Bank中;
步骤406:当所述第一报文按照所述写入地址信息写入所述DDR SDRAM组后,所述DDR控制器触发所述数据处理装置根据确定出的所述第一目标DDRSDRAM以及所述第一目标Bank,调整所述第一目标DDR SDRAM对应的缓存使用量,以及调整所述第一目标Bank对应的缓存使用量;
本领域技术人员应该理解,在实际应用中,所述数据处理装置确定出的第一目标DDR SDRAM可以具体为目标DDR SDRAM对应的标识号,称为DDRSDRAM号;同理,所述数据处理装置确定出的第一目标Bank也可以具体为目标Bank对应的标识号,称为Bank号;如此,所述数据处理装置通过DDRSDRAM号确定出第一目标DDR SDRAM,通过Bank号在所述第一目标DDRSDRAM中确定出第一目标Bank。
以上步骤即为报文的写入步骤;在本实施例中,所有的报文数据都是遵循先写入,即步骤401至步骤406的过程,再读出,即步骤407至步骤409。
步骤407:当所述第一报文需要被读出时,所述数据处理装置接收到所述DDR控制器发送的读出地址信息,解析所述读出地址信息,并根据解析结果获取与所述读出地址信息对应的第二目标DDR SDRAM,以及所述第二目标DDRSDRAM对应的第二目标Bank;
本实施例中,由于被读出的是也是第一报文,而所述第一报文是根据所述写入地址信息写入DDR SDRAM组中的,所以所述读出地址信息与所述写入地址信息相同;所述第二目标DDR SDRAM与所述第一目标DDR SDRAM相同,所述第二目标Bank与所述第一目标Bank相同。
步骤408:所述DDR控制器根据所述读出地址信息从所述DDR SDRAM组中读出各第一分片,并将各第一分片组合成完整的第一报文,输出所述第一报文;
在一具体实施例中,所述数据处理装置将自身确定出的所述第二目标DDRSDRAM以及所述第二目标Bank发送至所述DDR控制器中,进而使得所述DDR控制器根据所述第二目标DDR SDRAM以及所述第二目标Bank读出各第一分片,并将各第一分片组合成完整的第一报文,以输出所述第一报文。
步骤409:当确定所述第一报文被读出后,所述DDR控制器触发所述数据处理装置根据与所述读出地址信息对应的第二目标DDR SDRAM,以及所述第二目标DDR SDRAM对应的第二目标Bank,调整所述第二目标DDR SDRAM对应的缓存使用量,以及调整所述第二目标Bank对应的缓存使用量,以释放与所述读地址信息对应的缓存空间。
这样,当再有报文预写入DDR SDRAM组时,能够使所述数据处理装置获取到所述DDR SDRAM组中的每一组DDR SDRAM的最新的缓存使用量,以及每一组DDR SDRAM中的每一个Bank的最新的缓存使用量,并根据最新的缓存使用量确定出与当前缓存使用量相匹配的新的写入地址信息,如此,最大化地、平均地使用每组DDR SDRAM,以及每组DDR SDRAM中的每个Bank,进而提高DDR SDRAM组的缓存利用率,提高DDR SDRAM组的读写效率。
为实现实施例二所述的数据处理方法,本发明实施例还提供了一种数据处理装置,如图7所示,所述数据处理装置包括:
包处理模块71,用于接收DDR控制器发送的一个或多个第一分片;还用于将一个或多个第一分片发送至DDR处理模块和Bank处理模块;
还用于获取与所述读出地址信息对应的第二目标存储器以及获取所述第二目标存储器中的第二目标存储体;具体地,所述包处理模块71还用于获取与读出地址信息对应的第二目标存储器的DDR SDRAM号,以及获取与读出地址信息对应的第二目标存储体的Bank号。
DDR处理模块72,用于接收所述包处理模块71发送的一个或多个第一分片,并触发自身统计DDR SDRAM组中的每一组DDR SDRAM的缓存使用量,并根据预设规则确定出所述一个或多个第一分片对应的第一目标DDRSDRAM,进而将确定出的第一目标DDR SDRAM发送至地址模块;
还用于当第一报文写入所述DDR SDRAM组时,调整与所述写入地址信息对应的所述第一目标DDR SDRAM的缓存使用量,具体地增加所述第一目标DDR SDRAM对应的缓存使用量;还用于当第二报文被读出所述DDR SDRAM组时,调整与所述读出地址信息对应的所述第二目标DDR SDRAM的缓存使用量,具体地减少与所述读出地址信息对应的所述第二目标DDR SDRAM的缓存使用量。
在一具体实施例中,如图8所示,所述DDR处理模块72包括:DDR统计子模块721、DDR选择概率子模块722和DDR综合判断子模块723;DDR统计子模块和DDR选择概率子模块的个数均与DDR SDRAM的组数相对应;具体地,
DDR统计子模块721,用于跟踪并统计DDR SDRAM组中的每一组DDRSDRAM的缓存使用量;这里,在一优选实施例中,有几组DDR SDRAM,就需要几个DDR统计子模块;每一个DDR统计子模块721用于跟踪并统计DDRSDRAM组中的某一组DDR SDRAM的缓存使用量;进而通过多组DDR统计子模块721跟踪并统计DDR SDRAM组中的所有DDR SDRAM的缓存使用量;进一步地,DDR统计子模块还用于当第一报文写入所述DDR SDRAM组时,调整与所述写入地址信息对应的所述第一目标DDR SDRAM的缓存使用量,具体地增加所述第一目标DDR SDRAM对应的缓存使用量;还用于当第二报文被读出所述DDR SDRAM组时,调整与所述读出地址信息对应的所述第二目标DDR SDRAM的缓存使用量,具体地减少与所述读出地址信息对应的所述第二目标DDR SDRAM的缓存使用量。
DDR选择概率子模块722,用于根据DDR SDRAM组中的每一组DDRSDRAM的缓存使用量选取出概率曲线以及控制逻辑;还用于根据DDRSDRAM组中的每一组DDR SDRAM的缓存使用量、概率曲线和控制逻辑确定出与每一组DDR SDRAM对应的概率值;还用于根据与每一组DDR SDRAM对应的概率值以及控制逻辑确定出与该概率值对应的某一组DDR SDRAM是否被选中;具体地,某一组DDR SDRAM的缓存使用量越大,被选中的概率越小;在一优选实施例中,DDR选择概率子模块722与DDR统计子模块721一一对应,也就是说,每个DDR选择概率子模块722与DDR统计子模块721均对应一个DDR SDRAM组,且每组DDR SDRAM对应一个概率曲线。这里,DDR选择概率子模块只在分片输入时起作用,分片输出时无效;也就是说,当第一数据写入所述DDR SDRAM组时,DDR选择概率子模块起作用;当所述第二数据被读出所述DDR SDRAM组时,DDR选择概率子模块不起作用。
DDR综合判断子模块723,用于根据DDR选择概率子模块输出的表示本组DDR SDRAM是否被选中的信息及自身的判断逻辑选择出第一目标DDRSDRAM;具体地,选择出第一目标DDR SDRAM对应的DDR SDRAM号;还用于将所述第一目标DDR SDRAM发送至Bank处理模块和地址模块;具体地,将所述第一目标DDR SDRAM对应的DDR SDRAM号发送至Bank处理模块和地址模块;在一优选实施例中,所述DDR综合判断子模块723仅设置有一个,也就是说,多个DDR选择概率子模块722与多个DDR统计子模块721对应一个DDR综合判断子模块723。这里,所述DDR综合判断子模块只在分片输入时起作用,分片输出时无效;也就是说,当第一数据写入所述DDR SDRAM组时,所述DDR综合判断子模块起作用;当所述第二数据被读出所述DDRSDRAM组时,所述DDR综合判断子模块不起作用。
在一具体实施例中,若存在多组DDR SDRAM被选中的情况,则结合当前被选中的DDR SDRAM号,并根据某种选择算法进行处理,进而确定出唯一的第一目标DDR SDRAM,并将确定的唯一的第一目标DDR SDRAM发送至Bank处理模块和地址模块;例如,确定出唯一的第一目标DDR SDRAM对应的DDRSDRAM号,并将唯一的第一目标DDR SDRAM对应的DDR SDRAM号发送至Bank处理模块和地址模块。这里,所述选择算法可以是轮询调度(RR)算法、拥塞管理算法(WFQ)等。
所述Bank处理模块73,用于接收所述包处理模块71发送的一个或多个第一分片,并触发自身跟踪并统计DDR SDRAM组中的每一个Bank的缓存使用量;还用于接收所述第一目标DDR SDRAM,并根据预设规则在所述第一目标DDR SDRAM中确定出与所述一个或多个第一分片对应的第一目标Bank,进而将所述第一目标Bank发送至地址模块;
还用于当第一报文写入所述DDR SDRAM组时,调整与所述写入地址信息对应的所述第一目标Bank的缓存使用量,具体地增加所述第一目标Bank对应的缓存使用量;还用于当第二报文被读出所述DDR SDRAM组时,调整与所述读出地址信息对应的所述第二目标Bank的缓存使用量,具体地减少与所述读出地址信息对应的所述第二目标Bank的缓存使用量。
在一具体实施例中,所述Bank处理模块73包括:Bank统计子模块731、Bank选择概率子模块732、Bank综合判断子模块733以及多路选择子模块(MUX)734;在一优选实施例中,如图8所示,每一个Bank对应一个Bank统计子模块731、Bank选择概率子模块732;但是,每组DDR SDRAM中的一个若多个Bank对应的Bank统计子模块731、Bank选择概率子模块732被绑定成一组;每一组DDR SDRAM中的所有Bank对应一个Bank综合判断子模块,所有的Bank综合判断子模块对应一个多路选择子模块734;具体地,
Bank统计子模块731,用于跟踪并统计DDR SDRAM组中的每一Bank的缓存使用量;进一步地,还用于当第一报文写入所述DDR SDRAM组时,调整与所述写入地址信息对应的所述第一目标Bank的缓存使用量,具体地增加所述第一目标Bank对应的缓存使用量;还用于当第二报文被读出所述DDRSDRAM组时,调整与所述读出地址信息对应的所述第二目标Bank的缓存使用量,具体地减少与所述读出地址信息对应的所述第二目标Bank的缓存使用量。
这里,在实际应用中,所用DDR SDRAM组数的不同,以及每组DDRSDRAM中的Bank的个数不同,Bank统计子模块和Bank选择概率子模块的个数不一样。以Bank统计子模块为例,Bank选择概率子模块与Bank统计子模块相似;假设系统使用了8组DDR SDRAM,每组DDR SDRAM有8个Bank,则一共需要64个Bank统计子模块。但是64个Bank统计子模块不是完全独立的,而是每8个Bank统计模块被绑定成一组,对应一组DDR SDRAM。在实际应用中,每写入一个第一分片时,第一分片所属Bank的缓存使用量增加1;相反地,分片输出时,分片所属Bank的使用量减去1。
Bank选择概率子模块732,用于根据DDR SDRAM组中的每一Bank的缓存使用量选取概率曲线;还用于根据每一Bank的缓存使用量,以及概率曲线确定出每一Bank对应的概率值;还用于根据每一Bank对应的概率值确定出与该概率值对应的某一Bank是否被选中;具体地,某一组Bank的缓存使用量越大,被选中的概率越小;这里,Bank选择概率子模块只在分片输入时起作用,分片输出时无效;也就是说,当第一数据写入所述DDR SDRAM组时,Bank选择概率子模块起作用;当所述第二数据被读出所述DDR SDRAM组时,Bank选择概率子模块不起作用。在一具体实施例中,每个Bank或每组DDR SDRAM或所有组DDR SDRAM对应一个概率曲线。
Bank综合判断子模块733,用于根据Bank选择概率子模块输出的表示本Bank是否被选中的信息以及自身的判断逻辑确定出第一疑似目标Bank;还用于将确定出的第一疑似目标Bank发送至多路选择子模块734;这里,Bank综合判断子模块只在分片输入时起作用,分片输出时无效;也就是说,当第一数据写入所述DDR SDRAM组时,Bank综合判断子模块起作用;当所述第二数据被读出所述DDR SDRAM组时,Bank综合判断子模块不起作用。
多路选择子模块734,用于接收所述第一目标DDR SDRAM以及第一疑似目标Bank;还用于根据接收到的第一疑似目标Bank,以及所述第一目标DDRSDRAM,在所述第一目标DDR SDRAM中确定出第一目标Bank;具体地,在所述第一目标DDR SDRAM中确定出第一目标Bank对应的Bank号;还用于将所述第一目标Bank发送至地址模块。
在一具体实施例中,Bank综合判断子模块接收输入的属于一组DDRSDRAM的多个Bank的信息,结合上次被选中的Bank对应的信息,根据某个选择算法,比如RR轮询、WFQ等,确定当前被选中的Bank号,也即第一疑似目标Bank对应的Bank号。如果存在多组DDR SDRAM,就会有对应的多个Bank号。此时,将多个Bank号,也即多个第一疑似目标Bank对应的Bank号发送至多路选择子模块;进而使所述多路选择子模块需要根据DDR处理模块输出的第一目标DDR SDRAM对应的DDR SDRAM号,在所述第一目标DDRSDRAM中确定出第一目标Bank对应的Bank号。
所述地址模块74,用于接收第一目标DDR SDRAM,以及所述第一目标DDR SDRAM中的第一目标Bank,并根据所述第一目标DDR SDRAM以及所述第一目标Bank确定出写入地址信息;还用于将所述写入地址信息发送至DDR控制模块。
本发明实施例所述的数据处理方法及装置,能够最大化平均地利用缓存空间,避免了过度使用或过少使用某组或某些DDR SDRAM,以及DDR SDRAM中某个或某些Bank的情况;同时,还能够尽可能地平均使用各组DDR SDRAM及DDR SDRAM中的每个Bank,进而隐藏预充电时间和激活时间,避免了同Bank换行导致的读写效率下降的问题。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、或计算机程序产品。因此,本发明可采用硬件实施例、软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器和光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
以上所述仅是本发明实施例的实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明实施例原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明实施例的保护范围。

Claims (10)

1.一种数据处理方法,其特征在于,所述方法包括:
获取至少一个存储器对应的第一缓存特征参数;
获取至少一个存储体对应的第二缓存特征参数;所述至少一个存储体设置于所述至少一个存储器中;
当确定存在第一数据写入所述至少一个存储器中的至少一个存储体中时,根据写入地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数;
当确定存在第二数据被读出所述至少一个存储器中的至少一个存储体中时,根据读出地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
根据所述至少一个存储器对应的第一缓存特征参数确定出第一目标存储器;
根据至少一个存储体对应的第二缓存特征参数确定出第一目标存储体;所述第一目标存储体设置于所述第一目标存储器中;
根据所述第一目标存储器和所述第一目标存储体对应的地址信息确定出所述写入地址信息,以便于将所述第一数据存储于所述写入地址信息指示的第一目标存储器中的第一目标存储体中。
3.根据权利要求2所述的方法,其特征在于,所述第一缓存特征参数和所述第二缓存特征参数均表征缓存使用量;对应地,
所述根据写入地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数,包括:
根据所述写入地址信息所指示的第一目标存储器,调小所述第一目标存储器对应的缓存使用量;以及根据所述写入地址信息所指示的第一目标存储体,调小所述第一目标存储体对应的缓存使用量。
4.根据权利要求1所述的方法,其特征在于,所述方法还包括:
接收所述读出地址信息;
获取所述读出地址信息所指示的第二目标存储器以及所述第二目标存储器中的第二目标存储体。
5.根据权利要求4所述的方法,其特征在于,所述第一缓存特征参数和所述第二缓存特征参数均表征缓存使用量;对应地,
所述根据读出地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数,包括:
根据所述读出地址信息所指示的第二目标存储器,调大所述第二目标存储器对应的缓存使用量;以及根据所述读出地址信息所指示的第二目标存储体,调大所述第二目标存储体对应的缓存使用量。
6.一种数据处理装置,其特征在于,所述数据处理装置包括:
第一获取单元,用于获取至少一个存储器对应的第一缓存特征参数;
第二获取单元,用于获取至少一个存储体对应的第二缓存特征参数;所述至少一个存储体设置于所述至少一个存储器中;
调整单元,用于当确定存在第一数据写入所述至少一个存储器中的至少一个存储体中时,根据写入地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数;
还用于当确定存在第二数据被读出所述至少一个存储器中的至少一个存储体中时,根据读出地址信息调整存储器对应的第一缓存特征参数,以及调整存储体对应的第二缓存特征参数。
7.根据权利要求6所述的数据处理装置,其特征在于,所述数据处理装置还包括:
第一确定单元,用于根据所述至少一个存储器对应的第一缓存特征参数确定出第一目标存储器;
第二确定单元,用于根据至少一个存储体对应的第二缓存特征参数确定出第一目标存储体;所述第一目标存储体设置于所述第一目标存储器中;
第三确定单元,用于根据所述第一目标存储器和所述第一目标存储体对应的地址信息确定出所述写入地址信息,以便于将所述第一数据存储于所述写入地址信息指示的第一目标存储器中的第一目标存储体中。
8.根据权利要求7所述的数据处理装置,其特征在于,所述第一缓存特征参数和所述第二缓存特征参数均表征缓存使用量;对应地,
所述调整单元,还用于根据所述写入地址信息所指示的第一目标存储器,调小所述第一目标存储器对应的缓存使用量;以及根据所述写入地址信息所指示的第一目标存储体,调小所述第一目标存储体对应的缓存使用量。
9.根据权利要求6所述的数据处理装置,其特征在于,所述数据处理装置还包括:
接收单元,用于接收所述读出地址信息;
处理单元,用于获取所述读出地址信息所指示的第二目标存储器以及所述第二目标存储器中的第二目标存储体。
10.根据权利要求9所述的数据处理装置,其特征在于,所述第一缓存特征参数和所述第二缓存特征参数均表征缓存使用量;对应地,
所述调整单元,还用于根据所述读出地址信息所指示的第二目标存储器,调大所述第二目标存储器对应的缓存使用量;以及根据所述读出地址信息所指示的第二目标存储体,调大所述第二目标存储体对应的缓存使用量。
CN201510417343.2A 2015-07-15 2015-07-15 一种数据处理方法及其装置 Withdrawn CN106356088A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201510417343.2A CN106356088A (zh) 2015-07-15 2015-07-15 一种数据处理方法及其装置
PCT/CN2016/081615 WO2017008563A1 (zh) 2015-07-15 2016-05-10 一种数据处理方法及其装置、存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510417343.2A CN106356088A (zh) 2015-07-15 2015-07-15 一种数据处理方法及其装置

Publications (1)

Publication Number Publication Date
CN106356088A true CN106356088A (zh) 2017-01-25

Family

ID=57756801

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510417343.2A Withdrawn CN106356088A (zh) 2015-07-15 2015-07-15 一种数据处理方法及其装置

Country Status (2)

Country Link
CN (1) CN106356088A (zh)
WO (1) WO2017008563A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108959105A (zh) * 2017-05-17 2018-12-07 深圳市中兴微电子技术有限公司 一种实现地址映射的方法及装置
CN111857817A (zh) * 2019-04-25 2020-10-30 比亚迪股份有限公司 数据读取方法、数据读取装置及数据读取系统
CN117393013A (zh) * 2023-12-09 2024-01-12 深圳星云智联科技有限公司 统计应用中的高效ddr控制方法及相关装置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109802897B (zh) 2017-11-17 2020-12-01 华为技术有限公司 一种数据传输方法及通信设备
CN112486859A (zh) * 2020-12-07 2021-03-12 南京盛科网络有限公司 数据流处理方法、装置、计算机可读存储介质及设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090219750A1 (en) * 2008-02-29 2009-09-03 Kabushiki Kaisha Toshiba Nonvolatile memory device and method of controlling the same
US20110264969A1 (en) * 2008-04-16 2011-10-27 Kabushiki Kaisha Toshiba Semiconductor integrated circuit device
CN102684976A (zh) * 2011-03-10 2012-09-19 中兴通讯股份有限公司 一种基于ddr sdram进行数据读写的方法、装置及系统

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6912616B2 (en) * 2002-11-12 2005-06-28 Hewlett-Packard Development Company, L.P. Mapping addresses to memory banks based on at least one mathematical relationship
CN102096562A (zh) * 2011-02-12 2011-06-15 华为技术有限公司 数据写入方法及装置
CN103425437B (zh) * 2012-05-25 2016-05-25 华为技术有限公司 初始写入地址选择方法和装置
CN103605478B (zh) * 2013-05-17 2016-12-28 华为技术有限公司 存储地址标示、配置方法和数据存取方法及系统

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090219750A1 (en) * 2008-02-29 2009-09-03 Kabushiki Kaisha Toshiba Nonvolatile memory device and method of controlling the same
US20110264969A1 (en) * 2008-04-16 2011-10-27 Kabushiki Kaisha Toshiba Semiconductor integrated circuit device
CN102684976A (zh) * 2011-03-10 2012-09-19 中兴通讯股份有限公司 一种基于ddr sdram进行数据读写的方法、装置及系统

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108959105A (zh) * 2017-05-17 2018-12-07 深圳市中兴微电子技术有限公司 一种实现地址映射的方法及装置
CN108959105B (zh) * 2017-05-17 2023-12-22 深圳市中兴微电子技术有限公司 一种实现地址映射的方法及装置
CN111857817A (zh) * 2019-04-25 2020-10-30 比亚迪股份有限公司 数据读取方法、数据读取装置及数据读取系统
CN111857817B (zh) * 2019-04-25 2024-02-20 比亚迪半导体股份有限公司 数据读取方法、数据读取装置及数据读取系统
CN117393013A (zh) * 2023-12-09 2024-01-12 深圳星云智联科技有限公司 统计应用中的高效ddr控制方法及相关装置
CN117393013B (zh) * 2023-12-09 2024-04-09 深圳星云智联科技有限公司 统计应用中的高效ddr控制方法及相关装置

Also Published As

Publication number Publication date
WO2017008563A1 (zh) 2017-01-19

Similar Documents

Publication Publication Date Title
CN106356088A (zh) 一种数据处理方法及其装置
CN105320608B (zh) 用于控制存储器设备处理访问请求的存储器控制器和方法
CN103595651B (zh) 基于分布式的数据流处理方法和系统
CN109558071A (zh) 非易失性存储器控制器的无功功率管理
US10248350B2 (en) Queue management method and apparatus
CN101799744B (zh) 固态驱动器命令分组
US7603544B2 (en) Dynamic allocation of a buffer across multiple clients in multi-threaded processor without performing a complete flush of data associated with allocation
US20190253357A1 (en) Load balancing based on packet processing loads
CN101488919B (zh) 存储地址分配方法和装置
US9529745B2 (en) System on chip and method of operating a system on chip
CN105279108A (zh) 固态硬盘写入数据的方法
CN101118524A (zh) 直接存储器存取传输控制装置
US10482027B2 (en) Cache management method and apparatus
CN105988952B (zh) 为内存控制器分配硬件加速指令的方法和装置
CN107566972A (zh) 一种基于ble标准的蓝牙数据高速传输方法及装置
CN105426112A (zh) 固态硬盘动态调整高速缓冲区的方法
AU2014214945A1 (en) System and method for management of unique alpha-numeric order message identifiers within DDR memory space
CN112118262B (zh) 一种基于动态内存分配实现数据排序与合并的系统及方法
CN109165729A (zh) 神经网络的调度方法及系统
CN102055549B (zh) 一种长期演进系统中的速率匹配装置及方法
CN101901192B (zh) 一种片上和片外数据对象静态分配方法
CN101005413A (zh) 一种实现多逻辑通道计数的方法和装置
CN113721858B (zh) 一种存储器的快速读写方法、装置、电子设备及存储介质
CN110413540A (zh) 一种fpga数据缓存的方法、系统、设备及存储介质
CN109710187A (zh) NVMe SSD主控芯片的读命令加速方法、装置、计算机设备及存储介质

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication

Application publication date: 20170125

WW01 Invention patent application withdrawn after publication