CN106298956A - 氧化物薄膜晶体管的制备方法 - Google Patents
氧化物薄膜晶体管的制备方法 Download PDFInfo
- Publication number
- CN106298956A CN106298956A CN201610808802.4A CN201610808802A CN106298956A CN 106298956 A CN106298956 A CN 106298956A CN 201610808802 A CN201610808802 A CN 201610808802A CN 106298956 A CN106298956 A CN 106298956A
- Authority
- CN
- China
- Prior art keywords
- active layer
- layer
- thin film
- preparation
- film transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000010409 thin film Substances 0.000 title claims abstract description 39
- 238000002360 preparation method Methods 0.000 title claims abstract description 35
- 238000000034 method Methods 0.000 claims abstract description 90
- 238000000137 annealing Methods 0.000 claims abstract description 49
- 230000008569 process Effects 0.000 claims abstract description 43
- 239000000758 substrate Substances 0.000 claims abstract description 27
- 239000004065 semiconductor Substances 0.000 claims abstract description 23
- 230000008021 deposition Effects 0.000 claims abstract description 10
- 230000015572 biosynthetic process Effects 0.000 claims abstract description 5
- 239000010410 layer Substances 0.000 claims description 132
- 239000012212 insulator Substances 0.000 claims description 38
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 claims description 20
- 238000002161 passivation Methods 0.000 claims description 20
- 239000011229 interlayer Substances 0.000 claims description 17
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 16
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 15
- 239000010408 film Substances 0.000 claims description 14
- 238000005530 etching Methods 0.000 claims description 13
- 239000000463 material Substances 0.000 claims description 13
- 229910052738 indium Inorganic materials 0.000 claims description 12
- 229910052751 metal Inorganic materials 0.000 claims description 12
- 239000002184 metal Substances 0.000 claims description 12
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 claims description 11
- 229910052733 gallium Inorganic materials 0.000 claims description 11
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical group [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 claims description 11
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 10
- 229910052760 oxygen Inorganic materials 0.000 claims description 10
- 239000001301 oxygen Substances 0.000 claims description 10
- 239000011787 zinc oxide Substances 0.000 claims description 10
- 230000003647 oxidation Effects 0.000 claims description 4
- 238000007254 oxidation reaction Methods 0.000 claims description 4
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 3
- 239000004020 conductor Substances 0.000 claims description 3
- 238000005468 ion implantation Methods 0.000 claims description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 3
- 230000004888 barrier function Effects 0.000 claims 1
- 238000000151 deposition Methods 0.000 description 12
- 238000005229 chemical vapour deposition Methods 0.000 description 8
- 238000000059 patterning Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000005611 electricity Effects 0.000 description 3
- 239000007769 metal material Substances 0.000 description 3
- 229910004205 SiNX Inorganic materials 0.000 description 2
- 230000000052 comparative effect Effects 0.000 description 2
- 238000001312 dry etching Methods 0.000 description 2
- 239000007789 gas Substances 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 229910021419 crystalline silicon Inorganic materials 0.000 description 1
- 230000004069 differentiation Effects 0.000 description 1
- 239000002305 electric material Substances 0.000 description 1
- 125000004435 hydrogen atom Chemical group [H]* 0.000 description 1
- 229910052725 zinc Inorganic materials 0.000 description 1
- 239000011701 zinc Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/34—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
- H01L21/44—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/38 - H01L21/428
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/7869—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02318—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41733—Source or drain electrodes for field effect devices for thin film transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66742—Thin film unipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66969—Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78696—Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Thin Film Transistor (AREA)
Abstract
本发明公开了一种氧化物薄膜晶体管的制备方法,包括:提供一基底并在基底上制备形成氧化物半导体有源层;在所述有源层上沉积绝缘介质层;将沉积绝缘介质层后形成的结构件进行退火处理。本发明在氧化物半导体有源层上沉积完成绝缘介质层之后,即对所形成的结构件增加进行退火处理的工艺,降低了在制备绝缘介质层时因不同的成膜工艺所带来的器件性能差异,提高了成膜工艺的可重复性。
Description
技术领域
本发明涉及半导体器件制造技术领域,尤其涉及一种氧化物薄膜晶体管的制备方法,该氧化物薄膜晶体管主要应用于显示装置的阵列基板中。
背景技术
平板显示装置具有机身薄、省电、无辐射等众多优点,得到了广泛的应用。现有的平板显示装置主要包括液晶显示装置(Liquid Crystal Display,LCD)及有机电致发光显示装置(Organic Light Emitting Display,OLED)。薄膜晶体管(Thin Film Transistor,TFT)是平板显示装置的重要组成部分,可形成在玻璃基板或塑料基板上,通常作为开光装置和驱动装置用在诸如LCD、OLED。
在显示面板工业中,随着目前显示行业中大尺寸化,高解析度的需求越来越强烈,对有源层半导体器件充放电提出了更高的要求。IGZO(indium gallium zinc oxide,铟镓锌氧化物)是一种含有铟、镓和锌的非晶氧化物,其具有高迁移率,载流子迁移率是非晶硅的20~30倍,可以大大提高TFT对像素电极的充放电速率,具有高开态电流、低关态电流可以迅速开关,提高像素的响应速度,实现更快的刷新率,同时更快的响应也大大提高了像素的行扫描速率,使得超高分辨率在显示面板中成为可能。
在铟镓锌氧化物薄膜晶体管的制备工艺中,在铟镓锌氧化物半导体有源层上通常都需要沉积有绝缘介质层,绝缘介质层的成膜工艺对铟镓锌氧化物半导体具有较大的影响,例如成膜工艺中产生的H原子会提高铟镓锌氧化物半导体的导电性能,最终会影响薄膜晶体管的性能参数,例如阈值电压。成膜工艺中可能存在制程不稳定或设备参数不稳定,导致薄膜晶体管的性能参数出现较大的差异化,最终影响阵列基板中器件形成的均匀性。因此,如何降低因不同的成膜工艺所带来的器件性能差异、提高成膜工艺的可重复性是本领域技术人员需要解决的问题。
发明内容
有鉴于此,本发明提供了一种氧化物薄膜晶体管的制备方法,该方法降低因了不同的成膜工艺所带来的器件性能差异,提高了成膜工艺的可重复性。
为了实现上述目的,本发明采用了如下的技术方案:
一种氧化物薄膜晶体管的制备方法,包括:提供一基底并在基底上制备形成氧化物半导体有源层;在所述有源层上沉积绝缘介质层;将沉积绝缘介质层后形成的结构件进行退火处理。
其中,进行退火处理的环境为空气、干氧或湿氧气氛,退火温度为250~450℃,退火时间为0.5~3h。
其中,应用热风式退火工艺或红外退火工艺进行退火处理。
其中,所述氧化物半导体为铟镓锌氧化物。
其中,所述绝缘介质层至少包括直接连接在所述有源层上的氧化硅薄膜层。
其中,所述绝缘介质层还包括位于所述氧化硅薄膜层上的氮化硅薄膜层。
其中,该方法包括步骤:
S11、提供一基底并在基底上制备栅电极;
S12、在具有栅电极的基底上沉积栅极绝缘层;
S13、在所述栅极绝缘层上制备所述氧化物半导体有源层;
S14、在所述栅极绝缘层上制备源电极和漏电极,并且所述源电极和漏电极分别电连接到所述有源层;
S15、在所述有源层上沉积钝化层,并且所述钝化层覆盖所述源电极和漏电极,所述钝化层的材料为氧化硅;
S16、将沉积所述钝化层后形成的结构件进行退火处理。
其中,该方法包括步骤:
S21、提供一基底并在基底上制备缓冲层;
S22、在所述缓冲层上制备所述氧化物半导体有源层;
S23、在所述半导体有源层上制备栅极绝缘层,所述栅极绝缘层的材料为氧化硅;
S24、将沉积所述栅极绝缘层后形成的结构件进行退火处理;
S25、在进行退火处理的栅极绝缘层上制备栅电极;
S26、在所述栅电极上制备层间介质层,并且所述层间介质层覆盖所述缓冲层;
S27、在所述层间介质层中刻蚀出连通到所述有源层的过孔;
S28、在所述层间介质层上制备源电极和漏电极,所述源电极和漏电极分别通过所述过孔电连接到所述有源层。
其中,步骤S25包括:
S251、应用顶栅自对准工艺刻蚀形成栅电极,并相应刻蚀位于所述栅电极下方的栅极绝缘层,以使所述栅极绝缘层仅覆盖所述有源层的中间区域,所述栅极绝缘层的两侧裸露出所述有源层;所述源电极和漏电极分别连接于所述有源层裸露出于所述栅极绝缘层的部分。
其中,步骤S25还包括:
S252、应用离子注入工艺或等离子轰击工艺或金属氧化工艺,将裸露出的有源层转化为导体,在所述有源层的一端形成源极连接部,另一端形成漏极连接部,所述源极连接部用于连接所述源电极,所述漏极连接部用于连接所述漏电极。
本发明实施例中提供的氧化物薄膜晶体管的制备方法,在氧化物半导体有源层上沉积完成绝缘介质层之后,即对所形成的结构件增加进行退火处理的工艺,降低了在制备绝缘介质层时因不同的成膜工艺所带来的器件性能差异,提高了成膜工艺的可重复性。
附图说明
图1是本发明实施例提供的氧化物薄膜晶体管的制备方法的工艺流程图;
图2a-2e是本发明实施例1提供的氧化物薄膜晶体管的制备方法的流程图示;
图3a-3h是本发明实施例2提供的氧化物薄膜晶体管的制备方法的流程图示。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面结合附图对本发明的具体实施方式进行详细说明。这些优选实施方式的示例在附图中进行了例示。附图中所示和根据附图描述的本发明的实施方式仅仅是示例性的,并且本发明并不限于这些实施方式。
在此,还需要说明的是,为了避免因不必要的细节而模糊了本发明,在附图中仅仅示出了与根据本发明的方案密切相关的结构和/或处理步骤,而省略了与本发明关系不大的其他细节。
本实施例提供了一种氧化物薄膜晶体管的制备方法,如图1所示的流程图,该方法包括:
提供一基底并在基底上制备形成氧化物半导体有源层;
在所述有源层上沉积绝缘介质层;
将沉积绝缘介质层后形成的结构件进行退火处理。
在该方法中,进行退火处理的环境可以选择为空气、干氧或湿氧气氛,退火温度可以选择在250~450℃之间,退火时间可以选择为0.5~3h。
在该方法中,可以在退火炉中应用热风式退火工艺或红外退火工艺进行退火处理。
其中,所述氧化物半导体选择为铟镓锌氧化物(indium gallium zinc oxide,IGZO)。
其中,所述绝缘介质层例如是底栅结构的薄膜晶体管中在有源层上所沉积的钝化层,或者是顶栅结构的薄膜晶体管中在有源层上所沉积的栅极绝缘层。所述绝缘介质层至少包括直接连接在所述有源层上的氧化硅薄膜层。在另外的一些实施例中,所述绝缘介质层还包括沉积在所述氧化硅(SiOx)薄膜层上的氮化硅(SiNx)薄膜层。
实施例1
本实施例提供了一种底栅结构的氧化物薄膜晶体管的制备方法,图2a-2e示出了本实施例的制备方法的流程图示。参阅图2a-2e,该方法包括步骤:
S11、如图2a所示,提供一基底11并在基底11上制备栅电极12。具体地,所述基底11可以选用玻璃基底,所述栅电极12的材料为金属导电材料。首先通过物理气相沉积工艺(PVD)在基底11上沉积金属导电薄膜,然后通过光罩工艺将所述金属导电薄膜刻蚀形成图案化的栅电极12。
S12、如图2b所示,在具有栅电极12的基底11上沉积栅极绝缘层13。所述栅极绝缘层13的材料可以为SiOx或SiNx,所述栅极绝缘层13可以通过化学 气相沉积工艺(CVD)制备获得。
S13、如图2c所示,在所述栅极绝缘层13上制备氧化物半导体有源层14。其中,所述氧化物半导体选择为IGZO。具体地,首先通过物理气相沉积工艺(PVD)在栅极绝缘层13上沉积IGZO薄膜层,然后通过光罩工艺将所述IGZO薄膜层刻蚀形成图案化的有源层14。
S14、如图2d所示,在所述栅极绝缘层13上制备源电极15和漏电极16,并且所述源电极15和漏电极16分别电连接到所述有源层14。所述源电极15和漏电极16的材料为金属导电材料。首先通过物理气相沉积工艺(PVD)在栅极绝缘层13上沉积金属导电薄膜,金属导电薄膜覆盖所述有源层14;然后通过光罩工艺将所述金属导电薄膜刻蚀形成图案化的源电极15和漏电极16。所述源电极15和漏电极16相互间隔,并且分别电连接到所述有源层14。
S15、如图2e所示,在所述有源层14上沉积钝化层(Passivation Layer)17,并且所述钝化层17覆盖所述源电极15和漏电极16。其中,所述钝化层17的材料为氧化硅,所述钝化层17可以通过等离子体增强化学气相沉积工艺(PECVD)制备获得。
S16、将沉积所述钝化层17后形成的结构件(即完成步骤S15后形成的结构件)进行退火处理。具体地,将该结构件放置在具有空气气氛的退火炉中,应用热风式退火工艺,以温度为350℃退火1小时,完成所述氧化物薄膜晶体管的制备。当然,在另外的一些实施例中,如前所述,在进行退火处理时,还可以选择红外退火工艺,进行退火处理的环境还可以选择为干氧或湿氧气氛,退火温度可以选择在250~450℃之间,退火时间可以选择为0.5~3小时。
进一步地,如果所述氧化物薄膜晶体管应用于显示装置的阵列基板中,则在完成步骤S16形成的结构之后,还需要在钝化层17上依次制备有机平坦层和像素电极。
以上的制备工艺中,每一次光罩工艺中又分别包括掩膜、曝光、显影、刻蚀和剥离等工艺,其中刻蚀工艺包括干法刻蚀和湿法刻蚀。在各个步骤中光罩工艺的参数可能有所不同,但是在显示器的制造领域,光罩工艺已经是现有的比较成熟的工艺技术,在此不再展开详细说明。
本实施例中具体制备两组样品进行对比,获得如下表1的数据,以说明本发明所取得的有益效果。
表1
表1的数据中,Mobility是指样品(薄膜晶体管)的迁移率,Vth是指样品的阈值电压,SS是指样品的亚阈值摆幅(Subthreshold Swing)。
其中,第一组样品中的样品1、样品2和样品3参照本实施例的工艺步骤制备获得,但是不进行退工处理(即缺少了步骤S16的退火工艺)。其中,样品1、样品2和样品3在步骤S15沉积钝化层的工艺参数有所差异,即,在进行步骤S15的成膜工艺时,在腔体压力、气体流量等其余参数保持一致的情况下,将设备的功率设定为1400W制备获得样品1,将设备的功率设定为1000W制备获得样品2,将设备的功率设定为600W制备获得样品3。
其中,第二组样品中的样品4、样品5和样品6则完全按照本实施例的工艺步骤制备获得(相比于第一组样品增加了步骤S16的退火工艺)。其中,样品4、样品5和样品6在步骤S15沉积钝化层的工艺参数有所差异,即,在进行步骤S15的成膜工艺时,在腔体压力、气体流量等其余参数保持一致的情况下,将设备的功率设定为1400W制备获得样品4,将设备的功率设定为1000W制备获得样品5,将设备的功率设定为600W制备获得样品6。
从表1的数据中可以看出,在氧化物半导体有源层上沉积完成钝化层之后,不进行退工处理的第一组样品中,各个样品的阈值电压Vth较大,并且样品之间的阈值电压的差值也比较大,样品之间的亚阈值摆幅差值也比较大,说明了钝化层的不同成膜工艺所带来的器件性能差异较大。而进行退工处理的第二组样品中,各个样品的阈值电压较为接近于0,并且样品之间的阈值电压的差值也比较小,各个样品的亚阈值摆幅也比较小,样品之间的亚阈值摆幅的差值也比较小,说明了在增加退工处理工艺之后,可以有效降低在制备钝化层时因不同的成膜工艺所带来的器件性能差异,提高了成膜工艺的可重复性。
实施例2
本实施例提供了一种顶栅结构的氧化物薄膜晶体管的制备方法,图3a-3h示出了本实施例的制备方法的流程图示。参阅图3a-3h,该方法包括步骤:
S21、如图3a所示,提供一基底21并在基底21上制备缓冲层(Buffer Layer)22。所述缓冲层22的材料可以为SiOx,所述缓冲层22可以通过化学气相沉积工艺(CVD)制备获得。
S22、如图3b所示,在所述缓冲层22上制备所述氧化物半导体有源层23。其中,所述氧化物半导体选择为IGZO。具体地,首先通过物理气相沉积工艺(PVD)在缓冲层22上沉积IGZO薄膜层,然后通过光罩工艺将所述IGZO薄膜层刻蚀形成图案化的有源层23。
S23、如图3c所示,在所述半导体有源层23上制备栅极绝缘层24,所述栅极绝缘层24的材料为氧化硅。所述栅极绝缘层24可以通过化学气相沉积工艺(CVD)制备获得。
S24、将沉积所述栅极绝缘层24后形成的结构件((即完成步骤S23后形成的结构件))进行退火处理。具体地,将该结构件放置在具有空气气氛的退火炉中,应用热风式退火工艺,以温度为350℃退火1小时。当然,在另外的一些实施例中,如前所述,在进行退火处理时,还可以选择红外退火工艺,进行退火处理的环境还可以选择为干氧或湿氧气氛,退火温度可以选择在250~450℃之间,退火时间可以选择为0.5~3小时。
S25、如图3d所示,在进行退火处理的栅极绝缘层24上制备栅电极25。其中,所述栅电极25的材料为金属导电材料。首先通过物理气相沉积工艺(PVD)在栅极绝缘层24上沉积金属导电薄膜,然后通过光罩工艺将所述金属导电薄膜刻蚀形成图案化的栅电极25。
在本实施例中,该步骤具体包括:
S251、参阅图3d,应用顶栅自对准工艺刻蚀所述金属导电薄膜形成栅电极25,并相应刻蚀位于所述栅电极25下方的栅极绝缘层24,以使所述栅极绝缘层24仅覆盖所述有源层23的中间区域,所述栅极绝缘层24的两侧裸露出所述有源层23。
S252、参阅图3e,应用离子注入工艺或等离子轰击工艺或金属氧化工艺,将裸露出的有源层23转化为导体,由此在所述有源层23的一端形成源极连接 部23a,另一端形成漏极连接部23b。
S26、如图3f所示,在所述栅电极25上制备层间介质层(Inter Layer Dielectric,ILD)26,并且所述层间介质层26覆盖所述缓冲层22。所述层间介质层26的材料可以为SiOx或SiNx,所述层间介质层26可以通过化学气相沉积工艺(CVD)制备获得。
S27、如图3g所示,在所述层间介质层26中刻蚀出连通到所述有源层23的过孔26a、26b。具体地,采用光罩工艺刻蚀形成所述过孔26a、26b,过孔26a连通至所述源极连接部23a,过孔26b连通至所述漏极连接部23b。
S28、如图3h所示,在所述层间介质层26上制备源电极27和漏电极28,所述源电极27和漏电极28分别通过所述过孔26a、26b电连接到所述有源层23,完成所述氧化物薄膜晶体管的制备。其中,所述源电极27和漏电极28的材料为金属导电材料。首先通过物理气相沉积工艺(PVD)在层间介质层26上沉积金属导电薄膜;然后通过光罩工艺将所述金属导电薄膜刻蚀形成图案化的源电极26和漏电极27。所述源电极26和漏电极27相互间隔,所述源电极26通过过孔26a连接至所述源极连接部23a,所述漏电极27通过过孔26b连接至所述漏极连接部23b。如上结构中,源极连接部23a和漏极连接部23b与有源层23是同层且为一体的结构,并且源极连接部23a和漏极连接部23b具有良好的导电性能,由此,源电极26和漏电极27分别通过源极连接部23a和漏极连接部23b连接到有源层23时,减小了源电极26和漏电极27与有源层23之间的接触电阻,提高了器件的性能。
进一步地,如果所述氧化物薄膜晶体管应用于显示装置的阵列基板中,则在完成步骤S28形成的结构之后,还需要在层间介质层26上依次制备有机平坦层和像素电极。
以上的制备工艺中,每一次光罩工艺中又分别包括掩膜、曝光、显影、刻蚀和剥离等工艺,其中刻蚀工艺包括干法刻蚀和湿法刻蚀。在各个步骤中光罩工艺的参数可能有所不同,但是在显示器的制造领域,光罩工艺已经是现有的比较成熟的工艺技术,在此不再展开详细说明。
综上所述,本发明实施例中提供的氧化物薄膜晶体管的制备方法,在氧化物半导体有源层上沉积完成绝缘介质层之后,即对所形成的结构件增加进行退火处理的工艺,降低了在制备绝缘介质层时因不同的成膜工艺所带来的器件性能差异,提高了成膜工艺的可重复性。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅是本申请的具体实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本申请的保护范围。
Claims (10)
1.一种氧化物薄膜晶体管的制备方法,其特征在于,包括:
提供一基底并在基底上制备形成氧化物半导体有源层;
在所述有源层上沉积绝缘介质层;
将沉积绝缘介质层后形成的结构件进行退火处理。
2.根据权利要求1所述的氧化物薄膜晶体管的制备方法,其特征在于,进行退火处理的环境为空气、干氧或湿氧气氛,退火温度为250~450℃,退火时间为0.5~3h。
3.根据权利要求2所述的氧化物薄膜晶体管的制备方法,其特征在于,应用热风式退火工艺或红外退火工艺进行退火处理。
4.根据权利要求1所述的氧化物薄膜晶体管的制备方法,其特征在于,所述氧化物半导体为铟镓锌氧化物。
5.根据权利要求1所述的氧化物薄膜晶体管的制备方法,其特征在于,所述绝缘介质层至少包括直接连接在所述有源层上的氧化硅薄膜层。
6.根据权利要求5所述的氧化物薄膜晶体管的制备方法,其特征在于,所述绝缘介质层还包括位于所述氧化硅薄膜层上的氮化硅薄膜层。
7.根据权利要求1-6任一所述的氧化物薄膜晶体管的制备方法,其特征在于,该方法包括步骤:
S11、提供一基底并在基底上制备栅电极;
S12、在具有栅电极的基底上沉积栅极绝缘层;
S13、在所述栅极绝缘层上制备所述氧化物半导体有源层;
S14、在所述栅极绝缘层上制备源电极和漏电极,并且所述源电极和漏电极分别电连接到所述有源层;
S15、在所述有源层上沉积钝化层,并且所述钝化层覆盖所述源电极和漏电极,所述钝化层的材料为氧化硅;
S16、将沉积所述钝化层后形成的结构件进行退火处理。
8.根据权利要求1-6任一所述的氧化物薄膜晶体管的制备方法,其特征在于,该方法包括步骤:
S21、提供一基底并在基底上制备缓冲层;
S22、在所述缓冲层上制备所述氧化物半导体有源层;
S23、在所述半导体有源层上制备栅极绝缘层,所述栅极绝缘层的材料为氧化硅;
S24、将沉积所述栅极绝缘层后形成的结构件进行退火处理;
S25、在进行退火处理的栅极绝缘层上制备栅电极;
S26、在所述栅电极上制备层间介质层,并且所述层间介质层覆盖所述缓冲层;
S27、在所述层间介质层中刻蚀出连通到所述有源层的过孔;
S28、在所述层间介质层上制备源电极和漏电极,所述源电极和漏电极分别通过所述过孔电连接到所述有源层。
9.根据权利要求8所述的氧化物薄膜晶体管的制备方法,其特征在于,步骤S25包括:
S251、应用顶栅自对准工艺刻蚀形成栅电极,并相应刻蚀位于所述栅电极下方的栅极绝缘层,以使所述栅极绝缘层仅覆盖所述有源层的中间区域,所述栅极绝缘层的两侧裸露出所述有源层;所述源电极和漏电极分别连接于所述有源层裸露出于所述栅极绝缘层的部分。
10.根据权利要求9所述的氧化物薄膜晶体管的制备方法,其特征在于,步骤S25还包括:
S252、应用离子注入工艺或等离子轰击工艺或金属氧化工艺,将裸露出的有源层转化为导体,在所述有源层的一端形成源极连接部,另一端形成漏极连接部,所述源极连接部用于连接所述源电极,所述漏极连接部用于连接所述漏电极。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610808802.4A CN106298956A (zh) | 2016-09-08 | 2016-09-08 | 氧化物薄膜晶体管的制备方法 |
PCT/CN2016/101523 WO2018045612A1 (zh) | 2016-09-08 | 2016-10-09 | 氧化物薄膜晶体管的制备方法 |
US15/323,450 US10170631B2 (en) | 2016-09-08 | 2016-10-09 | Manufacturing methods of oxide thin film transistors |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610808802.4A CN106298956A (zh) | 2016-09-08 | 2016-09-08 | 氧化物薄膜晶体管的制备方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN106298956A true CN106298956A (zh) | 2017-01-04 |
Family
ID=57711336
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610808802.4A Pending CN106298956A (zh) | 2016-09-08 | 2016-09-08 | 氧化物薄膜晶体管的制备方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10170631B2 (zh) |
CN (1) | CN106298956A (zh) |
WO (1) | WO2018045612A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107240550A (zh) * | 2017-06-02 | 2017-10-10 | 深圳市华星光电技术有限公司 | 薄膜晶体管制造方法及阵列基板的制作方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1294411A (zh) * | 1999-10-26 | 2001-05-09 | 三星Sdi株式会社 | 薄膜晶体管的轻掺杂漏极/偏置结构的制造方法 |
CN1532945A (zh) * | 2003-03-19 | 2004-09-29 | 鸿富锦精密工业(深圳)有限公司 | 薄膜晶体管及其制造方法及显示装置 |
CN102656801A (zh) * | 2009-12-25 | 2012-09-05 | 株式会社半导体能源研究所 | 存储器装置、半导体器件和电子装置 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6255130B1 (en) | 1998-11-19 | 2001-07-03 | Samsung Electronics Co., Ltd. | Thin film transistor array panel and a method for manufacturing the same |
CN1151541C (zh) * | 2000-08-29 | 2004-05-26 | 友达光电股份有限公司 | 薄膜晶体管显示器的电子元件及其制作方法 |
CN1174480C (zh) | 2000-11-24 | 2004-11-03 | 友达光电股份有限公司 | 薄膜晶体管平面显示器的制作方法 |
CN1504816A (zh) * | 2002-11-28 | 2004-06-16 | 友达光电股份有限公司 | 像素结构及其制造方法 |
KR100916603B1 (ko) | 2002-12-09 | 2009-09-14 | 엘지디스플레이 주식회사 | 액정표시장치용 어레이기판 제조방법 |
US6956237B2 (en) * | 2002-12-28 | 2005-10-18 | Lg.Philips Lcd Co., Ltd. | Thin film transistor array substrate and method for manufacturing the same |
US20120064665A1 (en) * | 2010-09-13 | 2012-03-15 | Semiconductor Energy Laboratory Co., Ltd. | Deposition apparatus, apparatus for successive deposition, and method for manufacturing semiconductor device |
US10026847B2 (en) * | 2011-11-18 | 2018-07-17 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor element, method for manufacturing semiconductor element, and semiconductor device including semiconductor element |
US8956912B2 (en) * | 2012-01-26 | 2015-02-17 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
US9735280B2 (en) * | 2012-03-02 | 2017-08-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, method for manufacturing semiconductor device, and method for forming oxide film |
CN102646632B (zh) * | 2012-03-08 | 2014-04-02 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法和显示装置 |
JP6224931B2 (ja) * | 2012-07-27 | 2017-11-01 | 株式会社半導体エネルギー研究所 | 半導体装置 |
WO2017002672A1 (ja) * | 2015-06-29 | 2017-01-05 | シャープ株式会社 | 半導体装置およびその製造方法 |
-
2016
- 2016-09-08 CN CN201610808802.4A patent/CN106298956A/zh active Pending
- 2016-10-09 US US15/323,450 patent/US10170631B2/en active Active
- 2016-10-09 WO PCT/CN2016/101523 patent/WO2018045612A1/zh active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1294411A (zh) * | 1999-10-26 | 2001-05-09 | 三星Sdi株式会社 | 薄膜晶体管的轻掺杂漏极/偏置结构的制造方法 |
CN1532945A (zh) * | 2003-03-19 | 2004-09-29 | 鸿富锦精密工业(深圳)有限公司 | 薄膜晶体管及其制造方法及显示装置 |
CN102656801A (zh) * | 2009-12-25 | 2012-09-05 | 株式会社半导体能源研究所 | 存储器装置、半导体器件和电子装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107240550A (zh) * | 2017-06-02 | 2017-10-10 | 深圳市华星光电技术有限公司 | 薄膜晶体管制造方法及阵列基板的制作方法 |
WO2018218769A1 (zh) * | 2017-06-02 | 2018-12-06 | 深圳市华星光电技术有限公司 | 薄膜晶体管制造方法及阵列基板的制作方法 |
CN107240550B (zh) * | 2017-06-02 | 2019-09-27 | 深圳市华星光电技术有限公司 | 薄膜晶体管制造方法及阵列基板的制作方法 |
Also Published As
Publication number | Publication date |
---|---|
US20180254349A1 (en) | 2018-09-06 |
WO2018045612A1 (zh) | 2018-03-15 |
US10170631B2 (en) | 2019-01-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9246013B2 (en) | IGZO devices with composite channel layers and methods for forming the same | |
CN106158978B (zh) | 薄膜晶体管、阵列基板及其制备方法 | |
CN104241392B (zh) | 一种薄膜晶体管及其制备方法、显示基板和显示设备 | |
CN103000530B (zh) | 顶栅氧化物薄膜晶体管的制造方法 | |
CN106252395B (zh) | 一种薄膜晶体管及其制备方法 | |
CN106128944A (zh) | 金属氧化物薄膜晶体管阵列基板的制作方法 | |
CN106129086B (zh) | Tft基板及其制作方法 | |
CN103346089B (zh) | 一种自对准双层沟道金属氧化物薄膜晶体管及其制作方法 | |
CN106098560B (zh) | 顶栅型薄膜晶体管的制作方法 | |
CN102157565A (zh) | 一种薄膜晶体管的制作方法 | |
CN106847837B (zh) | 一种互补型薄膜晶体管及其制作方法和阵列基板 | |
CN102157564A (zh) | 顶栅金属氧化物薄膜晶体管的制备方法 | |
CN105006487A (zh) | 顶栅自对准金属氧化物半导体薄膜晶体管及制备方法 | |
US20150179773A1 (en) | Igzo devices with reduced threshhold voltage shift and methods for forming the same | |
CN110233156A (zh) | 薄膜晶体管基板的制作方法及薄膜晶体管基板 | |
CN107808826A (zh) | 一种底发射顶栅自对准薄膜晶体管的制备方法 | |
CN103065972B (zh) | 一种金属氧化物半导体薄膜及其制备方法与应用 | |
US20150187956A1 (en) | IGZO Devices with Increased Drive Current and Methods for Forming the Same | |
WO2010018875A1 (ja) | 電界効果型トランジスタの製造方法 | |
CN106972063B (zh) | 金属氧化物薄膜晶体管的制作方法 | |
US10629746B2 (en) | Array substrate and manufacturing method thereof | |
CN109148597A (zh) | 薄膜晶体管及其制备方法 | |
CN106298956A (zh) | 氧化物薄膜晶体管的制备方法 | |
CN107833893A (zh) | 阵列基板及其制作方法、显示面板 | |
CN106876451A (zh) | 薄膜晶体管及其制备方法、阵列基板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20170104 |