CN106254195A - EtherCAT分布式I/O板卡及网络设备 - Google Patents

EtherCAT分布式I/O板卡及网络设备 Download PDF

Info

Publication number
CN106254195A
CN106254195A CN201610683957.XA CN201610683957A CN106254195A CN 106254195 A CN106254195 A CN 106254195A CN 201610683957 A CN201610683957 A CN 201610683957A CN 106254195 A CN106254195 A CN 106254195A
Authority
CN
China
Prior art keywords
ethercat
board
distributed
interface
master cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610683957.XA
Other languages
English (en)
Inventor
吴超
赫宇
黄嘉文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHENZHEN DEBAO CNC TECHNOLOGY Co Ltd
Original Assignee
SHENZHEN DEBAO CNC TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHENZHEN DEBAO CNC TECHNOLOGY Co Ltd filed Critical SHENZHEN DEBAO CNC TECHNOLOGY Co Ltd
Priority to CN201610683957.XA priority Critical patent/CN106254195A/zh
Publication of CN106254195A publication Critical patent/CN106254195A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • H04L12/40013Details regarding a bus controller

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Multi Processors (AREA)

Abstract

本发明涉及计算机网络技术领域,公开了一种EtherCAT分布式I/O板卡及网络设备。所述EtherCAT分布式I/O板卡包括主控CPU和两个RJ‑45接口,所述主控CPU内置双通道EtherCAT物理层,所述双通道EtherCAT物理层与所述两个RJ‑45接口连接,所述EtherCAT分布式I/O板卡还包括I/O接口。本发明采用的技术方案,提高了EtherCAT总线数据传输的工作效率、安全性、可靠性和灵活性,同时降低了EtherCAT分布式I/O板卡的硬件成本。

Description

EtherCAT分布式I/O板卡及网络设备
技术领域
本发明涉及计算机网络技术领域,尤其涉及一种EtherCAT分布式I/O板卡及网络设备。
背景技术
EtherCAT(Ethernet Control Automation Technology,以太网控制自动化技术)总线是以以太网为基础的开放架构的现场总线,由于其现场总线配置简单灵活、有较强的实用性和实时性,且成本较低,因此被广泛应用于自动化、运动控制和工业控制等领域。
EtherCAT分布式I/O板卡是EtherCAT的总线数据输入/输出控制的关键器件,现有的EtherCAT I/O板卡硬件结构复杂,并且需要配置价格昂贵的专用EtherCAT物理层芯片来实现EtherCAT协议的硬件解析和转换,导致硬件设计和拓展繁琐复杂,同时硬件成本和硬件拓展开发成本较高。
因此,现有EtherCAT分布式I/O板卡技术有待改进。
发明内容
鉴于此,本发明提供一种EtherCAT分布式I/O板卡及网络设备,解决现有EtherCAT分布式I/O板卡硬件成本和硬件拓展开发成本较高的技术问题。
根据本发明的一个实施例,提供一种EtherCAT分布式I/O板卡,包括主控CPU和两个RJ-45接口,所述主控CPU内置双通道EtherCAT物理层,所述双通道EtherCAT物理层与所述两个RJ-45接口连接,所述EtherCAT分布式I/O板卡还包括I/O接口。
优选的,所述I/O接口包括两个接线端子、光电耦合器、输入驱动电路和输出驱动电路。
优选的,所述主控CPU为瑞萨R-IN32M3-EC芯片。
优选的,所述瑞萨R-IN32M3-EC芯片包括ARM Cortex M3内核、硬件实时内核、以太网加速器、双通道EtherCAT物理层、双通道以太网MAC、内部RAM、DMA通道和通用I/O接口。
优选的,所述EtherCAT分布式I/O板卡可使用所述RJ-45接口通过5类双绞线与其他EtherCAT设备连接。
优选的,所述主控CPU内置嵌入开发式软件和EtherCAT协议库。
优选的,所述主控CPU采用EtherCAT总线协议进行数据通信。
优选的,所述EtherCAT总线的总线链路数据可编程配置。
优选的,所述RJ-45接口还内置有网络变压器。
根据本发明的另一个实施例,还提供一种网络设备,所述网络设备包括上述的EtherCAT分布式I/O板卡。
本发明提供的EtherCAT分布式I/O板卡及网络设备,通过主控CPU内置的双通道EtherCAT物理层与所述两个RJ-45接口连接,提高了EtherCAT总线数据传输的工作效率、安全性、可靠性和灵活性,提升了主控CPU硬件开发的可拓展性,同时降低了硬件成本和拓展开发成本。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单的介绍。显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例中EtherCAT分布式I/O板卡的结构示意图。
图2为本发明实施例中主控CPU瑞萨R-IN32M3-EC芯片的结构示意图。
图3为本发明实施例中I/O接口的结构示意图。
具体实施方式
下面结合附图和具体实施方式对本发明的技术方案作进一步更详细的描述。显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都应属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性。在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连。对于本领域的普通技术人员而言,可以结合具体情况理解上述术语在本发明中的具体含义。此外,在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。
流程图中或在此以其他方式描述的任何过程或方法描述可以被理解为,表示包括一个或更多个用于实现特定逻辑功能或过程的步骤的可执行指令的代码的模块、片段或部分,并且本发明的优选实施方式的范围包括另外的实现,其中可以不按所示出或讨论的顺序,包括根据所涉及的功能按基本同时的方式或按相反的顺序,来执行功能,这应被本发明的实施例所属技术领域的技术人员所理解。
图1为本发明实施例中EtherCAT分布式I/O板卡的结构示意图。如图所示,所述EtherCAT分布式I/O板卡,包括主控CPU 10、RJ-45接口20和RJ-45接口30。所述主控CPU10内置双通道EtherCAT物理层101,所述双通道EtherCAT物理层101与所述两个RJ-45接口20、30连接,所述EtherCAT分布式I/O板卡还包括I/O接口40。
在本实施例中,为了提高开发效率和降低开发成本,所述主控CPU 10采用瑞萨半导体公司的R-IN32M3-EC芯片,并采用EtherCAT总线协议进行数据通信。参见图2,所述R-IN32M3-EC芯片包括ARM Cortex M3内核、硬件实时内核、以太网加速器、双通道EtherCAT物理层101、双通道以太网MAC、内部RAM、DMA通道和通用I/O接口。其中,所述ARM Cortex M3内核主频100MHz,以太网加速器提高了所述主控CPU10的工作效率。
所述R-IN32M3-EC芯片可内置嵌入比如IAR KickStart开发式套件和EtherCAT协议库,通过内置的硬件、工具软件或应用APP,对芯片功能进行快速评估,充分利用硬件实时内核的功能,并支持工业以太网协议栈,所述EtherCAT总线的总线链路数据可编程配置,同时还可以为EtherCAT、EtherNet/IP或PROFINET等协议设置运行环境,其内置的硬件实时内核和DMA通道使数据任务分配更加合理,只需要在不同的位置添加对应任务,然后分解执行。因此,所述R-IN32M3-EC芯片为建立基于以太网的工业网络提供了一个完整而功能强大、简单而低本高效的平台,可快捷高效地在工业环境中进行数据交换控制平台的部署,与现有EtherCAT I/O结构需要配置价格昂贵的专用EtherCAT物理层的芯片相比,提高了EtherCAT总线数据传输的工作效率、安全性、可靠性和灵活性,同时降低了硬件成本和拓展开发成本。
需要说明的是,本发明的主控CPU10并不限于R-IN32M3-EC芯片,在实际应用中可根据实际功能需求和成本考虑,选用其他功能结构类似的内置双通道EtherCAT物理层的芯片或硬件结构。
图3为本发明实施例中I/O接口的结构示意图。如图所示,所述I/O接口40包括第一接线端子401、第二接线端子402、第一光电耦合器403、第二光电耦合器404、输入驱动电路405以及输出驱动电路406。在本实施例中,在所述RJ-45接口20、30、内置有网络变压器,用于将所述双通道EtherCAT物理层101的差分信号用差模耦合线圈耦合滤波以增强信号,并通过电磁场的转换耦合到不同电平的连接网线的另外一端,同时隔离网线连接的不同网络设备间的不同电平,以防止不同电压通过网线传输而损坏网络设备。在本实施例中,所述I/O接口40采用第一光电耦合器403和第二光电耦合器404分别实现输入点和输出点的电气隔离,并采用输入驱动电路405和输出驱动电路406的独立的输入、输出驱动电路设计,提高了所述主控CPU10的数据传输的安全性和可靠性。
在本实施例中,所述第一接线端子401、输入驱动电路405以及第一光电耦合器403共同形成外部数据的输入通道,而所述第二接线端子402、输出驱动电路406以及第二光电耦合器406共同形成内部数据的输出通道,最终实现所述主控CPU10的数据快速、高效的输入/输出。所述EtherCAT分布式I/O板卡可使用所述RJ-45接口20、30通过5类双绞线与其他EtherCAT设备连接。
在本实施例的EtherCAT分布式I/O板卡中,通过主控CPU内置的双通道EtherCAT物理层与所述两个RJ-45接口20、30连接,提高了EtherCAT总线数据传输的工作效率、安全性、可靠性和灵活性,提升了主控CPU硬件开发的可拓展性,同时降低了EtherCAT分布式I/O板卡的硬件成本和拓展开发成本。
在本发明的另一个实施例中,提供一种网络设备,所述网络设备包括上述实施例中的EtherCAT分布式I/O板卡,提高了所述网络设备数据传输的工作效率、安全性和可靠性,同时降低了所述网络设备的硬件成本和拓展开发成本。
应当理解,本发明的各部分可以用硬件、软件、固件或它们的组合来实现。在上述实施方式中,多个步骤或方法可以用存储在存储器中且由合适的指令执行系统执行的软件或固件来实现。例如,如果用硬件来实现,和在另一实施方式中一样,可用本领域公知的下列技术中的任一项或他们的组合来实现:具有用于对数据信号实现逻辑功能的逻辑门电路的离散逻辑电路,具有合适的组合逻辑门电路的专用集成电路,可编程门阵列(PGA),现场可编程门阵列(FPGA)等。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
尽管已经示出和描述了本发明的实施例,本领域的普通技术人员可以理解:在不脱离本发明的原理和宗旨的情况下可以对这些实施例进行多种变化、修改、替换和变型,本发明的范围由权利要求及其等同物限定。

Claims (10)

1.一种EtherCAT分布式I/O板卡,其特征在于,包括主控CPU和两个RJ-45接口,所述主控CPU内置双通道EtherCAT物理层,所述双通道EtherCAT物理层与所述两个RJ-45接口连接,所述EtherCAT分布式I/O板卡还包括I/O接口。
2.根据权利要求1所述的EtherCAT分布式I/O板卡,其特征在于,所述I/O接口包括两个接线端子、光电耦合器、输入驱动电路和输出驱动电路。
3.根据权利要求1或2所述的EtherCAT分布式I/O板卡,其特征在于,所述主控CPU为瑞萨R-IN32M3-EC芯片。
4.根据权利要求3所述的EtherCAT分布式I/O板卡,其特征在于,所述瑞萨R-IN32M3-EC芯片包括ARM Cortex M3内核、硬件实时内核、以太网加速器、双通道EtherCAT物理层、双通道以太网MAC、内部RAM、DMA通道和通用I/O接口。
5.根据权利要求1所述的EtherCAT分布式I/O板卡,其特征在于,所述EtherCAT分布式I/O板卡可使用所述RJ-45接口通过5类双绞线与其他EtherCAT设备连接。
6.根据权利要求1所述的EtherCAT分布式I/O板卡,其特征在于,所述主控CPU内置嵌入开发式软件和EtherCAT协议库。
7.根据权利要求1所述的EtherCAT分布式I/O板卡,其特征在于,所述主控CPU采用EtherCAT总线协议进行数据通信。
8.根据权利要求7所述的EtherCAT分布式I/O板卡,其特征在于,所述EtherCAT总线的总线链路数据可编程配置。
9.根据权利要求1所述的EtherCAT分布式I/O板卡,其特征在于,所述RJ-45接口还内置有网络变压器。
10.一种网络设备,其特征在于,所述网络设备包括如权利要求1至8任一项所述的EtherCAT分布式I/O板卡。
CN201610683957.XA 2016-08-18 2016-08-18 EtherCAT分布式I/O板卡及网络设备 Pending CN106254195A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610683957.XA CN106254195A (zh) 2016-08-18 2016-08-18 EtherCAT分布式I/O板卡及网络设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610683957.XA CN106254195A (zh) 2016-08-18 2016-08-18 EtherCAT分布式I/O板卡及网络设备

Publications (1)

Publication Number Publication Date
CN106254195A true CN106254195A (zh) 2016-12-21

Family

ID=57592259

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610683957.XA Pending CN106254195A (zh) 2016-08-18 2016-08-18 EtherCAT分布式I/O板卡及网络设备

Country Status (1)

Country Link
CN (1) CN106254195A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111061188A (zh) * 2019-12-19 2020-04-24 苏州迅镭激光科技有限公司 一种新型io通信的线束板卡的实现方法
CN111147334A (zh) * 2019-12-31 2020-05-12 北京信而泰科技股份有限公司 一种网络测试仪
CN111290337A (zh) * 2020-04-28 2020-06-16 佛山市宏石激光技术有限公司 一种基于EtherCAT总线的智能数控IO装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104683209A (zh) * 2013-12-03 2015-06-03 常州飞石机器人系统有限公司 一种EtherCAT网络主站之间的耦合设备及EtherCAT网络耦合系统
CN104702474A (zh) * 2015-03-11 2015-06-10 华中科技大学 一种基于FPGA的EtherCAT主站装置
CN105404211A (zh) * 2015-12-17 2016-03-16 中国电子信息产业集团有限公司第六研究所 一种基于EtherCAT技术的耦合通信板

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104683209A (zh) * 2013-12-03 2015-06-03 常州飞石机器人系统有限公司 一种EtherCAT网络主站之间的耦合设备及EtherCAT网络耦合系统
CN104702474A (zh) * 2015-03-11 2015-06-10 华中科技大学 一种基于FPGA的EtherCAT主站装置
CN105404211A (zh) * 2015-12-17 2016-03-16 中国电子信息产业集团有限公司第六研究所 一种基于EtherCAT技术的耦合通信板

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
B WONG: ""Microcontroller Incorporates Hardware Scheduling and EtherCAT Support"", 《ELECTRONIC DESIGN》 *
于寅虎: ""瑞萨电子中国首发Remote I/O组件参考设计"", 《电子产品世界》 *
赵乾伟: ""一种基于EtherCAT技术的耦合通信板的设计与实现"", 《电子科学技术》 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111061188A (zh) * 2019-12-19 2020-04-24 苏州迅镭激光科技有限公司 一种新型io通信的线束板卡的实现方法
CN111147334A (zh) * 2019-12-31 2020-05-12 北京信而泰科技股份有限公司 一种网络测试仪
CN111290337A (zh) * 2020-04-28 2020-06-16 佛山市宏石激光技术有限公司 一种基于EtherCAT总线的智能数控IO装置
CN111290337B (zh) * 2020-04-28 2020-09-15 佛山市宏石激光技术有限公司 一种基于EtherCAT总线的智能数控IO装置

Similar Documents

Publication Publication Date Title
CN106254195A (zh) EtherCAT分布式I/O板卡及网络设备
CN102866729B (zh) 伺服器机柜系统
CN100563117C (zh) 一种电源线斩波通信收发电路
CN103516961B (zh) 图像处理机及其制备方法及母卡
US9851770B1 (en) Network devices with multi-level electrical isolation
CN104506375B (zh) 电力线宽带载波通信模块组网测试系统
CN107104581A (zh) 开关驱动电路
CN105577391B (zh) 一种基于差分型通信接口的供电装置、方法和系统
CN106844285B (zh) 一种mcu芯片架构系统
CN106357617A (zh) 通讯协议的自适应方法、装置、电梯通讯系统
US8970248B2 (en) Sharing hardware resources between D-PHY and N-factorial termination networks
CN110213147A (zh) 一种云网络互通方法、装置、存储介质及终端设备
CN103901402B (zh) 重构fpga雷达数字信号处理组件及方法
CN102788898A (zh) 自适应多种可插拔通讯模块的电能表
CN106326174B (zh) 一种两线通信电路
CN108768668A (zh) 电讯传输装置及方法
Muzaffar et al. A versatile hardware platform for the development and characterization of IoT sensor networks
CN105027518B (zh) 用于通信设备的互连系统
KR101361502B1 (ko) 이더넷 스위치
CN104883261B (zh) 可插拔网络供电模块及供电系统
CN208874579U (zh) 一种智能变电站crc校验装置
CN105553504A (zh) 一种隔离收发模块及其制作方法
CN106506504A (zh) 一种智能规约转换方法和装置
CN102693364B (zh) 广义通信/控制总线端接模型等效转换方法
CN108519763B (zh) 控制电路和设备控制方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20161221