CN106125367B - 一种检测Mura补偿数据异常的方法及装置 - Google Patents

一种检测Mura补偿数据异常的方法及装置 Download PDF

Info

Publication number
CN106125367B
CN106125367B CN201610740657.0A CN201610740657A CN106125367B CN 106125367 B CN106125367 B CN 106125367B CN 201610740657 A CN201610740657 A CN 201610740657A CN 106125367 B CN106125367 B CN 106125367B
Authority
CN
China
Prior art keywords
memory
clock controller
link block
circuit board
connecting line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610740657.0A
Other languages
English (en)
Other versions
CN106125367A (zh
Inventor
张华�
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201610740657.0A priority Critical patent/CN106125367B/zh
Publication of CN106125367A publication Critical patent/CN106125367A/zh
Application granted granted Critical
Publication of CN106125367B publication Critical patent/CN106125367B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/1306Details
    • G02F1/1309Repairing; Testing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Abstract

本发明公开了一种检测Mura补偿数据异常的装置及方法。该装置包括:第一电路板、第二电路板和连接模块;第一电路板上设置有一存储器,第二电路板设置有时钟控制器,连接模块用于断开或接通时钟控制器和存储器之间的电连接,以使时钟控制器输出根据Mura补偿数据修正的第一画面或未根据Mura补偿数据修正的第二画面至液晶面板;其中,液晶面板显示出来的第一画面和第二画面用于判断Mura补偿数据是否异常。通过上述方式,本发明能够在不更改存储器中的Mura补偿数据情况下,检测出Mura补偿数据是否异常。

Description

一种检测Mura补偿数据异常的方法及装置
技术领域
本发明涉及液晶显示技术领域,特别是涉及一种检测Mura补偿数据异常的方法及装置。
背景技术
由于液晶显示器(Liquid Crystal Display,LCD)制程上的瑕疵,经常会导致生产出来的液晶显示器的液晶面板(Panel)亮度不均匀,形成各种各样的Mura(Mura是指显示器亮度不均匀,造成各种痕迹的现象)。为了提升液晶面板亮度的均匀性,可以通过相机拍摄出3~5个灰阶画面(不同亮度的纯白画面)的Mura形态,通过对比面板中心位置的亮度,计算出四周区域与中心位置亮度的差异从而获得Mura补偿数据(灰阶数据)。其中,比中心位置亮的区域,降低灰阶数据,以降低亮度;比中心位置暗的区域,提高灰阶数据,以提高亮度。然后,由数据烧录器将Mura补偿数据烧录至液晶面板的存储器中。接着,当液晶显示器上电后,时钟控制器(TCON)会从存储器中读取Mura补偿数据,并与输入的原始灰阶数据进行运算后在液晶面板上显示经Mura补偿之后亮度一致的画面。
在实际应用中,Mura补偿数据烧录到存储器中后会一直保存,TCON每次上电后都会读取Mura补偿数据并进行Mura补偿。此时,若补偿后的画面仍有异常,需要解析异常是否因Mura补偿数据错误而导致。为了解决上述问题,现有技术的做法是:使用外接的数据烧录器及对应控制软体(储存在电脑中)擦除掉存储器中的Mura补偿数据来确认液晶面板原始的状况(没有进行Mura补偿的状况),进而确认Mura补偿数据是否异常。由于Mura补偿数据擦除后无法恢复,若解析确认不是Mura补偿数据造成的异常,则需要重新找到对应的Mura补偿数据并再次烧录到存储器中,从而使得整个解析过程较复杂,并且有丢失Mura补偿数据的风险,不利于反复多次的Mura修补前后效果对比确认。
发明内容
本发明的目的在于提供一种检测Mura补偿数据异常的方法及装置,能够在不更改存储器中的Mura补偿数据情况下,检测出Mura补偿数据是否异常。
为实现上述目的,本发明采用的一个技术方案是:提供一种检测Mura补偿数据异常的装置,该装置包括第一电路板、第二电路板、连接线和连接模块;第一电路板与液晶显示器的液晶面板连接,第一电路板上设置有一存储器,存储器用于存储液晶面板对应的Mura补偿数据;第二电路板设置有时钟控制器;连接线用于电连接第一电路板和第二电路板;连接模块用于断开或接通时钟控制器和存储器之间的电连接;当连接模块接通时钟控制器和存储器之间的电连接时,时钟控制器用于接收原始灰阶数据和Mura补偿数据,并根据原始灰阶数据和Mura补偿数据获取修正灰阶数据后输出修正灰阶数据对应的第一画面至液晶面板;当连接模块断开时钟控制器和存储器之间的电连接时,时钟控制器用于接收原始灰阶数据并输出原始灰阶数据对应的第二画面至液晶面板;其中,液晶面板显示出来的第一画面和第二画面用于判断Mura补偿数据是否异常。
其中,连接模块包括第一FPC连接线、第三电路板和第二FPC连接线,第三电路板用于断开时钟控制器和存储器之间的电连接;第一FPC连接线用于连接时钟控制器的第一接口和第三电路板的一端,第二FPC连接线用于连接第三电路板的另一端和存储器的第二接口。
其中,当连接模块上件时,时钟控制器和存储器之间的电连接断开;当连接模块不上件时,时钟控制器和存储器之间的电连接接通。
其中,连接模块设置在第二电路板上,连接模块包括开关、第一电阻、第二电阻和第一MOS管;其中,开关的一端与第一电源连接,开关的另一端与第一电阻的一端连接,第一电阻的另一端分别与第二电阻的一端和第一MOS管的栅极连接,第二电阻的另一端和第一MOS管的源极接地,第一MOS管的漏极与时钟控制器的第一接口连接,时钟控制器的第一接口通过连接线与存储器的第二接口连接。
其中,当开关连通时,时钟控制器和存储器之间的电连接断开;当开关断开时,时钟控制器和存储器之间的电连接接通。
其中,连接模块进一步包括第三电阻和第二MOS管;第三电阻的一端与第二电源连接,第三电阻的另一端与第二MOS管的漏极连接,第三电阻的另一端通过连接线与存储器的电源端子连接,第二MOS管的栅极与第一MOS管的栅极连接,第二MOS管的源极接地。
其中,第一接口和第二接口为SPI接口。
为实现上述目的,本发明采用的另一个技术方案是:提供一种检测Mura补偿数据异常的方法,该方法基于检测Mura补偿数据异常的装置,该装置包括第一电路板、第二电路板、连接线和连接模块;第一电路板与液晶显示器的液晶面板连接,第一电路板上设置有一存储器,存储器用于存储液晶面板对应的Mura补偿数据;第二电路板设置有时钟控制器;连接线用于电连接第一电路板和第二电路板;连接模块用于断开或接通时钟控制器和存储器之间的电连接;该方法包括:由连接模块接通时钟控制器和存储器之间的电连接,由时钟控制器接收原始灰阶数据和Mura补偿数据,并根据原始灰阶数据和Mura补偿数据获取修正灰阶数据后输出修正灰阶数据对应的第一画面至液晶面板;检测第一画面的显示亮度是否均匀;当检测到第一画面的显示亮度不均匀时,由连接模块断开时钟控制器和存储器之间的电连接,由时钟控制器接收原始灰阶数据并输出原始灰阶数据对应的第二画面至液晶面板;根据液晶面板显示出来的第一画面和第二画面判断Mura补偿数据是否异常。
其中,连接模块包括第一FPC连接线、第三电路板和第二FPC连接线,第三电路板用于断开时钟控制器和存储器之间的电连接;第一FPC连接线用于连接时钟控制器的第一接口和第三电路板的一端,第二FPC连接线用于连接第三电路板的另一端和存储器的第二接口连接;由连接模块接通或断开时钟控制器和存储器之间的电连接的步骤为:通过不上件或上件连接模块以接通或断开时钟控制器和存储器之间的电连接。
其中,连接模块设置在第二电路板上,连接模块包括开关、第一电阻、第二电阻和第一MOS管;开关的一端与第一电源连接,开关的另一端与第一电阻的一端连接,第一电阻的另一端分别与第二电阻的一端和第一MOS管的栅极连接,第二电阻的另一端和第一MOS管的源极接地,第一MOS管的漏极与时钟控制器的第一接口连接,时钟控制器的第一接口通过连接线与存储器的第二接口连接;由连接模块接通或断开时钟控制器和存储器之间的电连接的步骤为:通过断开或连通开关以接通或断开时钟控制器和存储器之间的电连接。
本发明的有益效果是:区别于现有技术的情况,本发明的检测Mura补偿数据异常的方法及装置通过连接模块接通或断开时钟控制器和存储器之间的电连接,从而在不更改存储器中的Mura补偿数据的情况下,使时钟控制器可以输出根据Mura补偿数据修正的第一画面或输出未根据Mura补偿数据修正的第二画面至液晶面板,进而根据第一画面和第二画面解析出画面异常是否由Mura补偿数据异常导致。
附图说明
图1是本发明实施例的检测检测Mura补偿数据异常的装置的结构示意图;
图2是图1所述装置中连接模块的第一具体实施例的结构示意图;
图3是图1所述装置中连接模块的第二具体实施例的结构示意图;
图4是本发明实施例的检测Mura补偿数据异常的方法的流程图。
具体实施方式
为使本领域的技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式做进一步详细描述。
图1是本发明第一实施例的检测检测Mura补偿数据异常的装置的结构示意图。如图1所示,该装置包括:第一电路板11、第二电路板12、连接线13和连接模块14。
第一电路板11与液晶显示器的液晶面板20连接,第一电路板11上设置有一存储器111,存储器111用于存储液晶面板对应的Mura补偿数据。第二电路板12设置有时钟控制器121。连接线13电连接第一电路板11和第二电路板12,优选地,连接线13为FPC连接线。连接模块14用于断开或接通时钟控制器121和存储器111之间的电连接。
本领域的技术人员可以理解,存储器111所在的第一电路板11与时钟控制器121所在的第二电路板12通过连接线13连接,其中,连接线13中的部分线路连接为存储器111和时钟控制器121之间的线路连接。当连接模块14断开时钟控制器121和存储器111之间的电连接时,连接线13中的其它线路连接依然正常传输信号。
其中,当连接模块14接通时钟控制器121和存储器111之间的电连接时,时钟控制器121用于从外界接收原始灰阶数据和从存储器111获取Mura补偿数据,并根据原始灰阶数据和Mura补偿数据获取修正灰阶数据,进而输出修正灰阶数据对应的第一画面至液晶面板。也就是说,时钟控制器121具有Mura修复补偿功能(de-Mura),当连接模块14接通时钟控制器121和存储器111之间的电连接时,时钟控制器121中的Mura修复补偿功能被打开,从而能够实现在液晶面板上显示Mura补偿后的画面也即亮度一致的画面。
其中,当连接模块14断开时钟控制器121和存储器111之间的电连接时,时钟控制器121用于接收原始灰阶数据并输出原始灰阶数据对应的第二画面至液晶面板。也就是说,当连接模块14断开时钟控制器121和存储器111之间的电连接时,时钟控制器121中的Mura修复补偿功能被关闭,从而能够实现在液晶面板上显示原始画面。
在本实施例中,通过对比液晶面板显示出来的第一画面和第二画面的差异,可以解析出Mura补偿数据是否发生异常。在实际应用中,可能需要多次修改原始灰阶数据,通过反复多次对比Mura修补前后效果来判断Mura补偿数据是否发生异常,此时,采用本发明的装置不需要多次擦除以及烧录Mura补偿数据,从而使得对比过程变得更简单,易于快速判断出Mura补偿数据是否发生异常。
请一并参考图2,图2是图1所示装置中连接模块的第一具体实施例的结构示意图。如图2所示,连接模块14包括第一FPC连接线141、第三电路板142和第二FPC连接线143。
第三电路板142用于断开时钟控制器121和存储器111之间的电连接。本领域的技术人员可以理解,在本发明中,不对第三电路板142的具体实现形式进行限定,只要其能断开时钟控制器121和存储器111之间的电连接均在本发明的保护范围之内。
第一FPC连接线141用于连接时钟控制器121的第一接口1211和第三电路板142的一端,第二FPC连接线143用于连接第三电路板142的另一端和存储器111的第二接口1111。在本实施例中,钟控制器121的第一接口1211和存储器111的第二接口1111为SPI接口,存储器111为带有SPI接口的闪存。
在本实施例中,当连接模块14上件也即连接模块14被安装在检测Mura补偿数据异常的装置上时,时钟控制器121和存储器111之间的电连接断开,时钟控制器121输出原始灰阶数据对应的画面也即未经Mura补偿的画面至液晶面板。当连接模块不上件时,时钟控制器121和存储器111之间的电连接通过连接线13接通,时钟控制器121输出修正灰阶数据对应的画面也即Mura补偿后的画面至液晶面板。
请一并参考图3,图3是图1所示装置中连接模块的第二具体实施例的结构示意图。如图3所示,连接模块14包括开关K、第一电阻R1、第二电阻R2和第一MOS管。
其中,开关K的一端与第一电源VC1连接,开关K的另一端与第一电阻R1的一端连接,第一电阻R1的另一端分别与第二电阻R2的一端和第一MOS管Q1的栅极连接,第二电阻R2的另一端和第一MOS管Q1的源极接地GND,第一MOS管Q1的漏极与时钟控制器121的第一接口1211连接,时钟控制器121的第一接口1211通过连接线13与存储器111的第二接口1111连接。
其中,当开关K连通时,时钟控制器121和存储器111之间的电连接断开;当开关K断开时,时钟控制器121和存储器111之间的电连接接通。
优选地,连接模块14进一步包括第三电阻R3和第二MOS管Q2。第三电阻R3的一端与第二电源VC2连接,第三电阻R3的另一端与第二MOS管Q2的漏极连接,第三电阻R3的另一端通过连接线13与存储器111的电源端子1112连接,第二MOS管Q2的栅极与第一MOS管Q1的栅极连接,第二MOS管Q2的源极接地GND。
在本实施例中,时钟控制器121的第一接口1211和存储器111的第二接口1111为SPI接口,存储器111为带有SPI接口的闪存。
在本实施例中,第一电源VC1为12V,第二电源VC2为3.3V。其中,第二电源VC2用于为存储器111提供电源。
在本实施例中,当开关K断开时,第一MOS管Q1的栅极为低电压,第一MOS管Q1的漏极和源极截止,时钟控制器121和存储器111之间的电连接通过连接线13接通,时钟控制器121可以正常读取存储器111中的Mura补偿数据。当开关K连通时,第一MOS管Q1的栅极由第一电阻R1和第二电阻R2对第一电源VC1分压后变为高电平,第一MOS管Q1导通,为存储器111供电的第二电源VC2以及时钟控制器121的第一接口1211被接地GND,时钟控制器121无法读取存储器111中的Mura补偿数据。
图4是本发明实施例的检测Mura补偿数据异常的方法的流程图,图4所示的流程图基于图1所示的装置。需注意的是,若有实质上相同的结果,本发明的方法并不以图4所示的流程顺序为限。如图4所示,该方法包括步骤:
步骤S101:由连接模块接通时钟控制器和存储器之间的电连接,由时钟控制器接收原始灰阶数据和Mura补偿数据,并根据原始灰阶数据和Mura补偿数据获取修正灰阶数据后输出修正灰阶数据对应的第一画面至液晶面板。
步骤S102:检测第一画面的显示亮度是否均匀。
步骤S103:当检测到第一画面的显示亮度不均匀时,由连接模块断开时钟控制器和存储器之间的电连接,由时钟控制器接收原始灰阶数据并输出原始灰阶数据对应的第二画面至液晶面板。
步骤S104:根据液晶面板显示出来的第一画面和第二画面判断Mura补偿数据是否异常。
在本实施例中,连接模块包括第一FPC连接线、第三电路板和第二FPC连接线,第三电路板用于断开时钟控制器和存储器之间的电连接,第一FPC连接线用于连接时钟控制器的第一接口和第三电路板的一端,第二FPC连接线用于连接第三电路板的另一端和存储器的第二接口连接。其中,由连接模块接通或断开时钟控制器和存储器之间的电连接的步骤具体为:通过不上件或上件连接模块以接通或断开时钟控制器和存储器之间的电连接。
在其它实施例中,连接模块设置在第二电路板上,连接模块包括开关、第一电阻、第二电阻和第一MOS管;开关的一端与第一电源连接,开关的另一端与第一电阻的一端连接,第一电阻的另一端分别与第二电阻的一端和第一MOS管的栅极连接,第二电阻的另一端和第一MOS管的源极接地,第一MOS管的漏极与时钟控制器的第一接口连接,时钟控制器的第一接口通过连接线与存储器的第二接口连接。其中,由连接模块接通或断开时钟控制器和存储器之间的电连接的步骤具体为:通过断开或连通开关以接通或断开时钟控制器和存储器之间的电连接。
本发明的有益效果是:区别于现有技术的情况,本发明的检测Mura补偿数据异常的方法及装置通过连接模块接通或断开时钟控制器和存储器之间的电连接,从而在不更改存储器中的Mura补偿数据的情况下,使时钟控制器可以输出根据Mura补偿数据修正的第一画面或输出未根据Mura补偿数据修正的第二画面至液晶面板,进而根据第一画面和第二画面解析出画面异常是否由Mura补偿数据异常导致。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种检测Mura补偿数据异常的装置,其特征在于,所述装置包括第一电路板、第二电路板、连接线和连接模块;
所述第一电路板与液晶显示器的液晶面板连接,所述第一电路板上设置有一存储器,所述存储器用于存储所述液晶面板对应的Mura补偿数据;所述第二电路板设置有时钟控制器;所述连接线用于电连接所述第一电路板和所述第二电路板;所述连接模块用于断开或接通所述时钟控制器和所述存储器之间的电连接;
当所述连接模块接通所述时钟控制器和所述存储器之间的电连接时,所述时钟控制器用于接收原始灰阶数据和所述Mura补偿数据,并根据所述原始灰阶数据和所述Mura补偿数据获取修正灰阶数据后输出所述修正灰阶数据对应的第一画面至所述液晶面板;
当所述连接模块断开所述时钟控制器和所述存储器之间的电连接时,所述时钟控制器用于接收所述原始灰阶数据并输出所述原始灰阶数据对应的第二画面至所述液晶面板;
其中,所述液晶面板显示出来的所述第一画面和所述第二画面用于判断所述Mura补偿数据是否异常。
2.根据权利要求1所述的装置,其特征在于,所述连接模块包括第一FPC连接线、第三电路板和第二FPC连接线,所述第三电路板用于断开所述时钟控制器和所述存储器之间的电连接;
所述第一FPC连接线用于连接所述时钟控制器的第一接口和所述第三电路板的一端,所述第二FPC连接线用于连接所述第三电路板的另一端和所述存储器的第二接口。
3.根据权利要求2所述的装置,其特征在于,当所述连接模块上件时,所述时钟控制器和所述存储器之间的电连接断开;当所述连接模块不上件时,所述时钟控制器和所述存储器之间的电连接接通。
4.根据权利要求1所述的装置,其特征在于,所述连接模块设置在所述第二电路板上,所述连接模块包括开关、第一电阻、第二电阻和第一MOS管;
其中,所述开关的一端与第一电源连接,所述开关的另一端与所述第一电阻的一端连接,所述第一电阻的另一端分别与所述第二电阻的一端和所述第一MOS管的栅极连接,所述第二电阻的另一端和所述第一MOS管的源极接地,所述第一MOS管的漏极与所述时钟控制器的第一接口连接,所述时钟控制器的所述第一接口通过所述连接线与所述存储器的第二接口连接。
5.根据权利要求4所述的装置,其特征在于,当所述开关连通时,所述时钟控制器和所述存储器之间的电连接断开;当所述开关断开时,所述时钟控制器和所述存储器之间的电连接接通。
6.根据权利要求4所述的装置,其特征在于,所述连接模块进一步包括第三电阻和第二MOS管;
所述第三电阻的一端与第二电源连接,所述第三电阻的另一端与所述第二MOS管的漏极连接,所述第三电阻的另一端通过所述连接线与所述存储器的电源端子连接,所述第二MOS管的栅极与所述第一MOS管的栅极连接,所述第二MOS管的源极接地。
7.根据权利要求2~6任意一项所述的装置,其特征在于,所述第一接口和所述第二接口为SPI接口。
8.一种检测Mura补偿数据异常的方法,其特征在于,所述方法基于检测Mura补偿数据异常的装置,所述装置包括第一电路板、第二电路板、连接线和连接模块;所述第一电路板与液晶显示器的液晶面板连接,所述第一电路板上设置有一存储器,所述存储器用于存储所述液晶面板对应的Mura补偿数据;所述第二电路板设置有时钟控制器;所述连接线用于电连接所述第一电路板和所述第二电路板;所述连接模块用于断开或接通所述时钟控制器和所述存储器之间的电连接;
所述方法包括:
由所述连接模块接通所述时钟控制器和所述存储器之间的电连接,由所述时钟控制器接收原始灰阶数据和所述Mura补偿数据,并根据所述原始灰阶数据和所述Mura补偿数据获取修正灰阶数据后输出所述修正灰阶数据对应的第一画面至所述液晶面板;
检测所述第一画面的显示亮度是否均匀;
当检测到所述第一画面的显示亮度不均匀时,由所述连接模块断开所述时钟控制器和所述存储器之间的电连接,由所述时钟控制器接收所述原始灰阶数据并输出所述原始灰阶数据对应的第二画面至所述液晶面板;
根据所述液晶面板显示出来的所述第一画面和所述第二画面判断所述Mura补偿数据是否异常。
9.根据权利要求8所述的方法,其特征在于,所述连接模块包括第一FPC连接线、第三电路板和第二FPC连接线,所述第三电路板用于断开所述时钟控制器和所述存储器之间的电连接;
所述第一FPC连接线用于连接所述时钟控制器的第一接口和所述第三电路板的一端,所述第二FPC连接线用于连接所述第三电路板的另一端和所述存储器的第二接口连接;
由所述连接模块接通或断开所述时钟控制器和所述存储器之间的电连接的步骤为:
通过不上件或上件所述连接模块以接通或断开所述时钟控制器和所述存储器之间的电连接。
10.根据权利要求8所述的方法,其特征在于,所述连接模块设置在所述第二电路板上,所述连接模块包括开关、第一电阻、第二电阻和第一MOS管;
所述开关的一端与第一电源连接,所述开关的另一端与所述第一电阻的一端连接,所述第一电阻的另一端分别与所述第二电阻的一端和所述第一MOS管的栅极连接,所述第二电阻的另一端和所述第一MOS管的源极接地,所述第一MOS管的漏极与所述时钟控制器的第一接口连接,所述时钟控制器的所述第一接口通过所述连接线与所述存储器的第二接口连接;
由所述连接模块接通或断开所述时钟控制器和所述存储器之间的电连接的步骤为:
通过断开或连通所述开关以接通或断开所述时钟控制器和所述存储器之间的电连接。
CN201610740657.0A 2016-08-26 2016-08-26 一种检测Mura补偿数据异常的方法及装置 Active CN106125367B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610740657.0A CN106125367B (zh) 2016-08-26 2016-08-26 一种检测Mura补偿数据异常的方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610740657.0A CN106125367B (zh) 2016-08-26 2016-08-26 一种检测Mura补偿数据异常的方法及装置

Publications (2)

Publication Number Publication Date
CN106125367A CN106125367A (zh) 2016-11-16
CN106125367B true CN106125367B (zh) 2019-03-15

Family

ID=57271806

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610740657.0A Active CN106125367B (zh) 2016-08-26 2016-08-26 一种检测Mura补偿数据异常的方法及装置

Country Status (1)

Country Link
CN (1) CN106125367B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106504687B (zh) * 2016-12-16 2018-04-03 惠科股份有限公司 显示面板的检测方法和显示面板的检测系统
CN107221290B (zh) * 2017-08-01 2019-11-05 芯颖科技有限公司 mura补偿显示方法及装置、计算机可读存储介质
CN107886920B (zh) * 2017-11-28 2020-06-09 深圳市华星光电技术有限公司 一种获得正确Mura补偿数据的方法及系统
CN108831393B (zh) 2018-06-27 2020-12-22 深圳市华星光电半导体显示技术有限公司 液晶显示面板Mura补偿优化方法及优化系统
CN109616507B (zh) * 2019-01-02 2020-07-28 合肥京东方显示技术有限公司 mura补偿装置、显示面板、显示装置及mura补偿方法
CN111613157A (zh) * 2019-02-22 2020-09-01 咸阳彩虹光电科技有限公司 显示面板的Mura修补测试方法、显示面板、显示装置
CN109903713B (zh) * 2019-03-06 2020-11-24 深圳市华星光电技术有限公司 显示补偿电路和显示补偿方法
CN110796995B (zh) * 2019-11-28 2021-09-03 Tcl华星光电技术有限公司 显示面板的补偿数据的处理方法及显示装置
CN110930913B (zh) 2019-12-10 2021-10-22 京东方科技集团股份有限公司 显示补偿数据、数据的检测方法及其装置、显示面板
CN111540332A (zh) * 2020-05-28 2020-08-14 Tcl华星光电技术有限公司 时序控制电路、显示面板

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103489420A (zh) * 2013-09-03 2014-01-01 深圳市华星光电技术有限公司 一种液晶面板驱动方法、液晶显示装置和光斑补偿方法
KR102101361B1 (ko) * 2013-10-08 2020-04-17 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN104299556A (zh) * 2014-10-13 2015-01-21 深圳市华星光电技术有限公司 驱动电路及显示装置
CN105244004B (zh) * 2015-11-23 2018-05-25 深圳市华星光电技术有限公司 控制板及具有该控制板的液晶显示器
CN105390111B (zh) * 2015-12-14 2018-08-07 深圳市华星光电技术有限公司 时序控制器的检测方法及检测装置
CN105427822B (zh) * 2015-12-29 2017-12-29 深圳市华星光电技术有限公司 灰阶补偿数据重置装置及方法

Also Published As

Publication number Publication date
CN106125367A (zh) 2016-11-16

Similar Documents

Publication Publication Date Title
CN106125367B (zh) 一种检测Mura补偿数据异常的方法及装置
CN102736341B (zh) 一种液晶显示面板及其修复方法
CN101527120B (zh) 驱动光源的方法、光源装置和具有该光源装置的显示装置
CN107728395B (zh) 阵列基板、显示装置、数据线不良的检测装置及检测方法
CN109166504B (zh) 测试电路及显示装置
CN100594413C (zh) 液晶显示面板及其驱动方法
CN103278948B (zh) 用于显示面板的线类不良检测的方法和检测装置
CN103135268B (zh) 液晶显示面板的检测装置
CN104795040A (zh) 用于显示装置的关机残影改善电路、阵列基板、显示装置
CN105448261A (zh) 液晶显示器
CN108121094A (zh) 一种液晶显示面板的关机放电方法及电路
CN105096810A (zh) 一种驱动部件及显示装置
CN109872667B (zh) 信号检测系统及显示装置
CN109523957A (zh) 驱动电路、背光模组和显示面板
CN109360535A (zh) 显示驱动电路的斜插保护系统及斜插保护方法
CN110221491A (zh) 阵列基板及其制作方法、液晶显示面板
CN105206230B (zh) 液晶显示背光控制电路及其终端设备
CN101561603B (zh) 液晶显示装置的阵列基板及其驱动方法
CN110806667B (zh) 显示面板、显示面板的数据线的修复方法和液晶显示装置
CN109616507A (zh) mura补偿装置、显示面板、显示装置及mura补偿方法
CN108877610A (zh) 阵列基板及其检测方法和显示装置
TW201616471A (zh) 顯示器驅動裝置及顯示裝置的驅動方法
CN111613157A (zh) 显示面板的Mura修补测试方法、显示面板、显示装置
CN105159511B (zh) 一种自容式内嵌触摸面板及检测方法
CN209281854U (zh) 源极驱动芯片保护电路、显示面板驱动电路和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant