CN106100626A - 一种低损耗高隔离的倒装芯片射频开关及其移动终端 - Google Patents

一种低损耗高隔离的倒装芯片射频开关及其移动终端 Download PDF

Info

Publication number
CN106100626A
CN106100626A CN201610643533.0A CN201610643533A CN106100626A CN 106100626 A CN106100626 A CN 106100626A CN 201610643533 A CN201610643533 A CN 201610643533A CN 106100626 A CN106100626 A CN 106100626A
Authority
CN
China
Prior art keywords
frequency
radio
switch
chip
flip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610643533.0A
Other languages
English (en)
Other versions
CN106100626B (zh
Inventor
马雷
彭小滔
李磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Anhui Jiashitong Electronic Technology Co ltd
Original Assignee
Suzhou Leichengxin Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Leichengxin Microelectronics Co Ltd filed Critical Suzhou Leichengxin Microelectronics Co Ltd
Priority to CN201610643533.0A priority Critical patent/CN106100626B/zh
Publication of CN106100626A publication Critical patent/CN106100626A/zh
Application granted granted Critical
Publication of CN106100626B publication Critical patent/CN106100626B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/693Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/3827Portable transceivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Electronic Switches (AREA)
  • Transceivers (AREA)

Abstract

本发明公开了一种低损耗高隔离的倒装芯片射频开关及其移动终端,其特征是射频开关采用倒装芯片工艺,每个射频开关的串联通路的射频信号输入输出端口采用较小节点接地,每个射频开关的并联通路采用较大节点接地。本发明能使用较小的倒装芯片节点连接射频信号输入输出端口从而减少了该节点与射频通路的耦合,使用较大的倒装芯片节点接地从而减少了该节点的电感与射频开关的插入损耗,从而能够提高射频开关的隔离特性以及最大输出功率。

Description

一种低损耗高隔离的倒装芯片射频开关及其移动终端
技术领域
本发明涉及射频开关,具体的说是一种低损耗高隔离的采用倒装芯片工艺的射频开关电路的设计及其移动终端。
背景技术
射频发射前端模块是射频终端器件实现信号传输的关键元器件。当前随着全球无线通信用户的快速增长及用户对无线通信的更高端的体验需求,市场对无线通信的带宽的需求快速增长。为了解决这种市场需求,全球开放出来的专用无线通信频段越来越多并且越来越拥挤。手机无线通信频段主要利用率高的调制解调方式,例如:3G的宽带码分多址(Wideband Code Division Multiple Access,WCDMA),带码分多址(Code DivisionMultiple Access,CDMA),时分同步码分多址(Time Division Synchronous CodeDivision Multiple Access,TD-SCDMA),以及逐渐取代3G技术成为市场主流的4G技术的Long term evolution,LTE包括成对频谱模式(Frequency domain duplexing,FDD)及非成对频谱模式(Time domain duplexing,TDD)。这些频段利用率高的各种调制解调方式都对无线通信终端提出更高的要求,例如:高质量的语音通话,减少数据通信中的错误,快速的语音数据传输的切换,等等。满足全网通的射频前端模块在众多拥挤的频段(例如4G LTE有多于40个频段)都能工作,其中必需多个射频开关芯片来满足频段通路的选择来配合射频前端的射频功率放大器。
由于射频开关通常在射频功率放大器之后,在天线之前,对于射频发射前端的主力元器件之一射频开关及其模块来说,就意味着在新的更高频更拥挤的频段以及频段利用率高的调制解调方式下,射频开关必须具有较低的插入损耗,较高的隔离,较高的线性度来保障射频信号能够传输并且能够尽量减少信号失真及避免信号受到的干扰。
一般射频开关可以是以独立的芯片或是模块的形式出现在无线通信系统之中,也可以与功率放大器,滤波器等其它射频元器件集成在一个模块中。现有的功率放大器模块一般采用多元件集成在一个基板上形成一个模块(MCM),其模块中可能包含不局限于以下的多个元件:功率放大器芯片,功率模式控制电路通常是CMOS工艺,输出匹配电路可以采用无源分立元件或半导体无源器件,滤波器芯片以及射频开关芯片。该射频开关芯片通常是采用GaAs pHEMT工艺或是SOI技术。各个芯片与基板的连接方式基本有两种,一种是通过飞线技术连接芯片上的焊盘和基板上的焊盘节点,另一种是倒装芯片技术通过芯片上的金属凸点和基板上的节点直接通过焊锡或是铜柱对接。
图1显示了常见的射频开关,a是单刀双掷开关,b是单刀多掷开关,c是双刀双掷开关;d是双刀多掷开关。以常见射频开关的连接方式为例,市场上已有的大部分射频开关是通过飞线技术把射频开关芯片与基板实现连接,这种情况下其中射频开关接地方式大部分是飞线连接到基板的地线上。以简单的单刀双掷射频开关为例,图2显示的是市场现有多数射频开关的接地设计。图2中201,202,……,20(N-1),20N(其中N是大于1的整数,一般由该射频开关的应用及最大功率决定)是市场常见的射频开关的一条串联通路中的大晶体管的基本单元,211,212,……,21(N-1),21N是另一条串联通路中的大晶体管的基本单元。221,222,……,22(N-1),22N是射频开关发射端(TX)一条并联通路中的晶体管的基本单元,231,232,……,23(N-1),23N是射频开关接收端(RX)一条并联通路中的晶体管的基本单元,241,242,……,24(N-1),24N是射频开关天线端(ANT)一条并联通路中的晶体管的基本单元。以上每个基本单元可以由单晶体管组成也可能由多个更小的基本开关晶体管单元并联组成。22(N+1)及24(N+1)代表射频开关芯片上的接地焊盘GND,在GaAs pHEMT工艺或是SOI工艺里是通过该焊盘(bondpad)飞线到基板上的地线。200,20(N+1),210,21(N+1)代表了射频开关射频信号输入输出端在芯片上的焊盘bond pad,射频信号输入输出都是通过这几个芯片上焊盘bondpad飞线连接到基板上放大器的负载输出匹配网络以及天线端或是后置芯片的输入端口。这种连接方法普遍用于射频开关的设计。但是这种飞线连基板接地方式散热效果不佳,飞线自身电感较大,也有一定的插入损耗,从而导致射频开关的插入损耗未能优化。
另一种市场常见芯片连接采用倒装芯片技术通过芯片上的金属凸点和基板上的节点直接通过焊锡球或是铜柱对接。这种方式常见于多管脚的高性能处理器芯片,近来市场上逐渐出现射频开关的电路通过倒装芯片技术把该射频开关芯片与基板实现连接。这种设计一般是如图2的飞线连接工艺直接到倒装芯片的简单改造而成。以简单的单刀双掷射频开关为例,如图3所示,301,302,……,30(N-1),30N(其中N是大于1的整数,一般由该射频开关的应用及最大功率决定)是市场常见的射频开关的一条串联通路中的大晶体管的基本单元,311,312,……,31(N-1),31N是另一条串联通路中的大晶体管的基本单元。321,322,……,32(N-1),32N是射频开关发射端(TX)一条并联通路中的晶体管的基本单元,331,332,……,33(N-1),33N是射频开关接收端(RX)一条并联通路中的晶体管的基本单元,341,342,……,34(N-1),34N是射频开关天线端(ANT)一条并联通路中的晶体管的基本单元。以上每个基本单元可以由单晶体管组成也可能由多个更小的基本开关晶体管单元并联组成。32(N+1)及34(N+1)代表射频开关芯片上的接地倒装节点GND,在GaAs pHEMT倒装工艺或是SOI倒装工艺里是通过该节点经过焊锡球或是铜柱连接到基板上的地线。300,30(N+1),310,31(N+1)代表了射频开关射频信号输入输出端在芯片上的倒装节点,射频信号输入输出都是通过这几个芯片上倒装节点经过焊锡球或是铜柱连接到基板上放大器的负载输出匹配网络以及天线端或是后置芯片的输入端口。这种连接方法开始逐渐应用于高集成度模块的射频开关的设计。较飞线连基板接地方式这种倒装节点接地散热效果更佳,焊锡球或是铜柱的自身电感较飞线小,这种倒装芯片设计的射频开关的插入损耗比飞线连接的射频开关更优化。但是这种设计方案的缺点是由于倒装芯片节点的大小统一(一般为较大的节点),导致实际设计射频开关的版图中的倒装节点过大而引起了与射频开关的串联或是并联通路的耦合作用,这种耦合作用在复杂倒装芯片的射频开关中更为常见,结果导致射频开关的最大可工作功率以及线性度大大降低。
发明内容
本发明为解决上述现有技术中存在的不足之处,提供了一种低损耗高隔离的倒装芯片射频开关及其移动终端,以期能减少射频开关电路中接地的插入损耗以及电感,同时能够提高射频开关的隔离性能,从而提高射频开关的最大可工作功率以及线性度。
本发明为解决技术问题采用如下技术方案:
本发明一种低损耗高隔离的倒装芯片射频开关,包括:M个串联通路、Q个并联通路和负载匹配电路;
任意第i个串联通路包含Ni个串联的晶体管单元;任意第i个串联通路的第1个串联的晶体管单元的漏极连接射频信号的输入端口;第Ni-1个晶体管单元的源极连接到第Ni个晶体管单元的漏极;任意所述第Ni个晶体管单元的源极连接所述射频信号的第i个输出端口;
任意第j个并联通路有Nj个串联的晶体管单元;任意第j个并联通路的第1个串联的晶体管单元的漏极分别连接所述射频信号的第j个输出端口;第Nj-1个晶体管单元的源极连接到第Nj个晶体管单元的漏极,任意所述第Nj个晶体管单元的源极接地;1≤i≤M且M≥2;1≤j≤Q且Q≥1;Ni≥2;Nj≥2;
所述射频信号从所述M个串联通路的第i个串联通路的第1个串联的晶体管单元的漏极进入并经过Ni个串联的晶体管单元后,输出至所述射频信号的第i个输出端口;
由所述倒装芯片射频开关的逻辑控制电路控制所述倒装芯片射频开关上所有晶体管单元的栅极,从而选择所述射频信号在所述M个串联通路中的开关路径;
所述负载匹配电路对经过所述M个串联通路中选定的开关路径后的射频信号进行负载优化匹配后输出至天线;其特点是:
设置一组地线GND节点;所述地线GND节点是由Q个倒装芯片大节点组成,并分别设置在Q个并联通路的接地端;其中,第j个倒装芯片大节点与第j个并联通路的接地端相连;
设置一组射频信号节点,所述射频信号节点是由M+1或是M+2个倒装芯片小节点组成,其中,M个倒装芯片小节点分别设置在射频信号的M个输出端口上;第i个倒装芯片小节点与第i个串联通路的输出端口相连接;若所述倒装芯片射频开关为单刀多掷开关,则在所述射频信号的输入端口上设置一个倒装芯片小节点;若所述倒装芯片射频开关为双刀多掷开关,则在所述射频信号的输入端口上设置两个倒装芯片小节点。
本发明所述的倒装芯片射频开关的特点也在于,所述倒装芯片小节点可以是一个小节点或是两个或两个以上的小节点;所述倒装芯片小节点为直径小于60微米的圆柱;所述大节点是一个直径大于70微米的圆柱。
本发明一种移动终端的特点是:所述移动终端具有所述的倒装芯片射频开关。
与已有技术相比,本发明有益效果体现在:
1、相比市场上大多数射频开关采用飞线连接而言,本发明的倒装芯片射频开关采用大小两种的倒装节点,使用较小的倒装芯片节点连接射频开关的信号输入输出端口,来降低其与射频开关的串联或是并联通路的耦合作用,同时采用大倒装节点来接地,这种设计不但减少了飞线的使用,减少了射频开关芯片的面积,而且减少了模块的面积,同时能大大减少接地的电阻以及电感,从而提高了射频开关的插入损耗性能,提高了集成了射频开关的射频模块的效率,使模块产品集成度更高,成本更低。
2、本发明的倒装芯片射频开关采用大小两种的倒装节点,相比市场上有些射频开关采用统一大小的倒装节点而言,本发明所有射频信号输入输出倒装节点采用小节点,或是高密度小节点,大大降低了该射频开关传输通路与其它通路的耦合程度;射频开关中的并联通路接地连接采用大节点方法实现连接,大大减少了射频开关并联通路接地的电阻以及电感,因此提高了射频开关的隔离特性,同时减少了射频开关的插入损耗。由于SOI射频开关是基于硅基半导体的制程,区别于三五族复合半导体材料的较强的压电特性,硅基材料在大小节点产生的半导体表面应力的不均匀分布较少能影响到半导体的导电特性,从而采用本发明的大小倒装节点的倒装芯片工艺在提高射频开关的射频性能的基础上,较少了影响其批量生产的产品良率。在实际应用中,这种倒装工艺能够更平衡的散热,同时提高了射频开关的最大工作功率,也提高了射频开关的线性度。
3、市场上述方案中的射频开关设计不仅仅针对2G网络,3G网络,或是4G网路,在其它无线通信标准下(例如ZigBee,WiFi,WLAN,Bluetooth,等等)也能提高射频性能。本发明的射频开关可以通过倒装芯片工艺以及采用大小两种倒装节点,在不影响该射频开关的量产良率以及产品可靠性的基础上,通过提高射频开关的插入损耗,提高了射频开关的隔离程度,降低了该射频开关传输通路与其它通路的耦合程度,最终可以提高该射频开关在不同模式下和/或不同通信制式下的射频性能,提高了集成该射频开关的射频模块的模块效率。
4、市场上使用现有方案中的移动终端,需要多个射频开关芯片或是射频开关模块来实现射频通路的选择和转换。本发明的射频开关,可以使移动终端减少面积/体积,节省了移动终端的成本,同时由于其更好的射频开关性能(低损耗高隔离),从而在各种射频系统中提高了移动终端的线性度以及移动终端的效率。
附图说明
图1为常见的射频开关的示意图;
图2为现有采用飞线技术的射频开关原理图;
图3为现有采用倒装芯片技术的射频开关原理图;
图4a为本发明的倒装芯片技术采用大小两种倒装节点的单刀多掷射频开关的示意图;
图4b为本发明的倒装芯片技术采用大小两种倒装节点的单刀多掷射频开关的一个串联通路于一个并联通路示意图;
图5为本发明的一种倒装芯片技术的单刀双掷射频开关采用大小两种倒装节点的原理图;
图6为本发明的另一种倒装芯片技术的单刀双掷射频开关采用大小两种倒装节点的原理图;
图7为现有采用统一倒装节点的倒装芯片技术的单刀双掷射频开关版图示意图;
图8为本发明采用大小两种倒装节点的倒装芯片技术的单刀双掷射频开关版图示意图。
图中标号:a单刀双掷;b单刀多掷;c双刀双掷;d双刀多掷。
具体实施方式
本实施例中,一种低损耗高隔离的倒装芯片射频开关,是利用至少两个射频开关电路形成的射频通路以串联或是并联的通路方式连接,通过倒装芯片的技术对射频开关和基板进行连接,对该射频开关中各个输入输出端口以倒装小节点连接,对该射频开关中各个并联通路接地采用倒装大节点连接。该射频开关由于采用了本发明的大小两种倒装节点的倒装芯片技术,在不影响该射频开关的量产良率以及产品可靠性的基础上,通过提高射频开关的插入损耗,提高射频开关的隔离程度,降低该射频开关传输通路与其它通路的耦合程度,最终可以提高该射频开关在不同模式下和/或不同通信制式下的射频性能,提高集成该射频开关的射频模块的模块效率。具体的说,如图4a和图4b所示;包括:M个串联通路、Q个并联通路和该射频开关的负载匹配电路;
任意第i个串联通路包含Ni个串联的晶体管单元;任意第i个串联通路的第1个串联的晶体管单元的漏极连接射频信号的输入端口;第Ni-1个晶体管单元的源极连接到第Ni个晶体管单元的漏极;任意第Ni个晶体管单元的源极连接射频信号的第i个输出端口;
任意第j个并联通路有Nj个串联的晶体管单元;任意第j个并联通路的第1个串联的晶体管单元的漏极分别连接射频信号的第j个输出端口;其中j个并联通路中可能有一个并联通路的第1个串联的晶体管单元的漏极连接到射频信号的输入端口;第Nj-1个晶体管单元的源极连接到第Nj个晶体管单元的漏极,任意第Nj个晶体管单元的源极接地;1≤i≤M且M≥2;1≤j≤Q且Q≥1;Ni≥2;Nj≥2;
射频信号从M个串联通路的第i个串联通路的第1个串联的晶体管单元的漏极(即射频电路的输入端)进入并经过Ni个串联的晶体管单元后,输出至射频电路的第i个串联通路的第i个输出端口;根据设计需要该射频信号在该输出端口同时也连接到某一个并联通路的Nj个串联的晶体管单元的一端;该并联通路的Nj个串联的晶体管单元另一端接地。
由倒装芯片射频开关的逻辑控制电路控制倒装芯片射频开关上所有晶体管单元的栅极,从而具体选择射频信号在M个串联通路中的开关路径;
负载匹配电路对经过M个串联通路中选定的开关路径后的射频信号进行负载优化匹配后输出至天线;
由于射频信号在选定的开关通路中流经Ni个晶体管但没有放大,并且会有因为开关自身引起的损耗即插入损耗(InsertionLoss)。因此,区别于市场现有大多数手机无线通信方案中的射频开关采用的飞线连接工艺,本实施例中,在版图上和实际电路芯片中,如图4a和图4b所示;设置一组地线GND节点;地线GND节点是由Q个倒装芯片大节点组成,并分别设置在Q个并联通路的接地端;其中,第j个倒装芯片大节点与第j个并联通路的接地端相连;具体根据Q个并联通路接地需要连接;倒装芯片大节点为直径大于70微米的圆柱;
设置一组射频信号节点,该射频信号节点为射频开关串联通路的输入输出端口,并根据M个串联通路的输入输出端口需要组成,具体的说,可以是由M+1或是M+2个倒装芯片小节点组成,其中,M个倒装芯片小节点分别设置在射频信号的M个输出端口上;第i个倒装芯片小节点与第i个串联通路的输出端口相连接;若倒装芯片射频开关为单刀多掷开关,则在射频信号的输入端口上设置一个倒装芯片小节点;若倒装芯片射频开关为双刀多掷开关,则在射频信号的输入端口上设置两个倒装芯片小节点;倒装芯片小节点为直径小于60微米的圆柱;
具体实施中,倒装芯片小节点可以一个小节点或是两个以上的小节点组成的高密度小节点。
本实施例中,采用小倒装节点连接射频开关的输入输出端口,采用大倒装节点接地的设计方式如图4a及图4b所示,其中,如图4a所示的是单刀多掷射频开关的示意图,包括射频开关的M条串联通路,Q条并联通路,每条串联通路均有射频信号输入输出端口,每条并联通路均有接地端口。任选其中一条串联通路以及与之连接的并联通路如图4b所示,图4b是单刀多掷射频开关的一条串联射频通路以及一条并联射频通路的原理图,串联通路电路的射频开关电路中包含Ni个串联单位晶体管单元,该串联通路中第1个晶体管的漏极连接射频信号输入端口400a及400b,该第Ni-1个晶体管的源极连接到第Ni个晶体管的漏极,该第Ni个晶体管的源极连接射频信号输出端口40(Ni+1)a及40(Ni+1)b;该并联通路的射频开关电路中包含Nj个串联单位晶体管单元,该第1个晶体管的漏极连接射频信号输出端口40(Ni+1)a及40(Ni+1)b,该第Nj-1个晶体管的源极连接到第Nj个晶体管的漏极,该第Nj个晶体管的源极接地。由于采用倒装芯片技术并且保持两种倒装节点大小的有机结合,采用大节点的接地连接,高密度小节点的射频信号连接方式。
以简单的单刀双掷开关为例,图5采用小倒装节点连接射频开关的输入输出端口,采用大倒装节点接地。图6采用多个小倒装节点连接射频开关的输入输出端口,采用单个大倒装节点接地,都显示了本实施例中的倒装芯片单刀双掷射频开关采用倒装芯片技术并且保持两种倒装节点大小的有机结合,采用了大节点的接地连接,高密度小节点的射频信号连接方式。由于射频芯片的集成度比较高,多个串联通路和并联通路密集排列在很小的芯片面积上,现有的统一的倒装芯片技术采用统一的较大的倒装节点,具体的设计版图中较大的倒装节点常常与其它射频通路过近,导致很多射频信号的耦合从而降低了射频开关的隔离程度,过多的耦合同时会降低该射频开关的最大工作功率以及线性度。而本发明的倒装芯片射频开关采用的大小两种倒装节点的设计,在保持既有的大倒装节点接地的情况下,能够以较小的倒装节点来连接射频信号的输入输出端口,从而减小了该倒装节点与其它射频开关通路的耦合。综合上述两种倒装芯片节点的设计能够提高射频开关的隔离特性,减小了插入损耗,提高了射频开关的最大输出功率和线性度。
此外已有的采用倒装节点的射频开关的射频电路部分版图示意图如图7所示,其中的701/702/703/704/705/706代表市场已有的倒装芯片射频开关上的统一倒装节点,707/708是该单刀双掷开关的两条串联通路,709/710/711代表该单刀双掷开关的三条并联通路。信号输入输出节点701/702/704/705因为统一采用较大节点,导致导通通路与该大节点容易耦合,降低了该射频开关的隔离,最大工作功率以及线性度。相比之下,本发明采用两种大小的倒装节点的射频开关的射频电路部分版图示意图如图8所示,其中的801/802/803/804/805/806代表本发明的倒装芯片射频开关上的两种大小的倒装节点,807/808是该单刀双掷开关的两条串联通路,809/810/811代表该单刀双掷开关的三条并联通路。信号输入输出节点801/802/804/805因为采用采用较小节点,这同已有的倒装芯片功率放大器设计方案如图7所示采用大倒装节点不同,该小节点可以减少射频开端中导通通路与该小节点的耦合,提高了该射频开关的隔离性能,同时提高了该射频开关的最大工作功率以及线性度。由于信号节点采用小节点,并联通路接地节点可能采用比图7中节点更大的倒装节点,进一步降低了射频开关的插入损耗和提高的隔离性能。
此外本发明也可以采用局部多节点高密度节点的设计如图6所示来连接射频开关中的串联通路输入输出端口。本发明应用的两种倒装节点的倒装芯片射频开关能综合大小节点在各自通路的优点,既减少了串联通路的耦合程度,又能使并联通路中的接地晶体管发射极电流流出直通过大焊锡球或是大铜柱到基板接地,较短的通路大大提高了射频开关的隔离性能,减少了插入损耗,提高了该射频开关的最大工作功率和线性度,从而提高了集成该射频开关模块的模块效率。在实际应用中,这种倒装芯片的接地方式还能够节省芯片面积以及模块的面积。
此外本发明的射频开关不仅局限于上述描述的单刀双掷开关,任何其它形式的射频开关,例如单刀多掷开关(包括单刀三掷,单刀四掷,单刀五掷,单刀六掷,......单刀十掷,单刀十三掷,单刀十四掷,单刀十五掷,......等等),双刀多掷开关,三刀多掷开关......等等在具体电路或芯片布局实现形式上的变化,都包括在本专利的涵盖范围之内。
本发明串联通路采用单个或多个小节点的连接方式,并联通路采用大节点的接地的连接方式。其中射频开关电路的设计可以是任何适合射频开关的半导体技术,例如可以包括且不局限于CMOS的技术,SOI的技术,GaAs pHEMT的技术,GaN HEMT的技术,等等,甚至可以是多种半导体技术的组合。其中负载输出匹配电路中的阻抗元件可以是无源分立元件,或者基于半导体集成技术的无源元件,或者是基于基板工艺,但不局限于上述实现方式,也可以是上述的多种技术的组合。
本发明主要应用可以在射频终端设备包括并不局限于移动终端即移动电话,平板电脑,笔记本电脑,车载电子的无线通信设备,物联网的无线通信设备等等。此外本发明的射频开关及其模块也可以应用在其它无线通信设备之中,包括并不局限于通信基站,卫星无线通信,军用无线通信设备等等。因此本发明所提出的技术方案,可以应用于需要射频开关芯片,射频开关模块以及集成该射频芯片或模块的其它射频模块的任何无线通信终端,并且不受具体通信频段的限制。任何在具体电路或芯片布局实现形式上的变化,都包括在本专利的涵盖范围之内。

Claims (3)

1.一种低损耗高隔离的倒装芯片射频开关,包括:M个串联通路、Q个并联通路和负载匹配电路;
任意第i个串联通路包含Ni个串联的晶体管单元;任意第i个串联通路的第1个串联的晶体管单元的漏极连接射频信号的输入端口;第Ni-1个晶体管单元的源极连接到第Ni个晶体管单元的漏极;任意所述第Ni个晶体管单元的源极连接所述射频信号的第i个输出端口;
任意第j个并联通路有Nj个串联的晶体管单元;任意第j个并联通路的第1个串联的晶体管单元的漏极分别连接所述射频信号的第j个输出端口;第Nj-1个晶体管单元的源极连接到第Nj个晶体管单元的漏极,任意所述第Nj个晶体管单元的源极接地;1≤i≤M且M≥2;1≤j≤Q且Q≥1;Ni≥2;Nj≥2;
所述射频信号从所述M个串联通路的第i个串联通路的第1个串联的晶体管单元的漏极进入并经过Ni个串联的晶体管单元后,输出至所述射频信号的第i个输出端口;
由所述倒装芯片射频开关的逻辑控制电路控制所述倒装芯片射频开关上所有晶体管单元的栅极,从而选择所述射频信号在所述M个串联通路中的开关路径;
所述负载匹配电路对经过所述M个串联通路中选定的开关路径后的射频信号进行负载优化匹配后输出至天线;其特征是:
设置一组地线GND节点;所述地线GND节点是由Q个倒装芯片大节点组成,并分别设置在Q个并联通路的接地端;其中,第j个倒装芯片大节点与第j个并联通路的接地端相连;
设置一组射频信号节点,所述射频信号节点是由M+1或是M+2个倒装芯片小节点组成,其中,M个倒装芯片小节点分别设置在射频信号的M个输出端口上;第i个倒装芯片小节点与第i个串联通路的输出端口相连接;若所述倒装芯片射频开关为单刀多掷开关,则在所述射频信号的输入端口上设置一个倒装芯片小节点;若所述倒装芯片射频开关为双刀多掷开关,则在所述射频信号的输入端口上设置两个倒装芯片小节点。
2.根据权利要求1所述的倒装芯片射频开关,其特征是所述倒装芯片小节点可以是一个小节点或是两个或两个以上的小节点;所述倒装芯片小节点为直径小于60微米的圆柱;所述大节点是一个直径大于70微米的圆柱。
3.一种移动终端,其特征是:所述移动终端具有如权利要求1或2所述的倒装芯片射频开关。
CN201610643533.0A 2016-08-08 2016-08-08 一种低损耗高隔离的倒装芯片射频开关及其移动终端 Active CN106100626B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610643533.0A CN106100626B (zh) 2016-08-08 2016-08-08 一种低损耗高隔离的倒装芯片射频开关及其移动终端

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610643533.0A CN106100626B (zh) 2016-08-08 2016-08-08 一种低损耗高隔离的倒装芯片射频开关及其移动终端

Publications (2)

Publication Number Publication Date
CN106100626A true CN106100626A (zh) 2016-11-09
CN106100626B CN106100626B (zh) 2022-11-08

Family

ID=57455462

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610643533.0A Active CN106100626B (zh) 2016-08-08 2016-08-08 一种低损耗高隔离的倒装芯片射频开关及其移动终端

Country Status (1)

Country Link
CN (1) CN106100626B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110007208A (zh) * 2019-04-19 2019-07-12 上海华虹宏力半导体制造有限公司 射频功率容值测量方法
CN113014241A (zh) * 2019-12-19 2021-06-22 川土微电子(深圳)有限公司 一种宽带射频开关架构

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201057642Y (zh) * 2007-05-31 2008-05-07 武汉虹信通信技术有限责任公司 一种实现td_scdma大功率高隔离射频开关的电路
US20120139363A1 (en) * 2010-12-06 2012-06-07 Rf Micro Devices, Inc. Reconfigurable rf switch die
CN102549916A (zh) * 2009-07-31 2012-07-04 剑桥硅无线电有限公司 两用晶体管
CN103401531A (zh) * 2013-08-14 2013-11-20 锐迪科创微电子(北京)有限公司 多模射频天线开关
CN205921571U (zh) * 2016-08-08 2017-02-01 苏州雷诚芯微电子有限公司 一种低损耗高隔离的倒装芯片射频开关及其移动终端

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201057642Y (zh) * 2007-05-31 2008-05-07 武汉虹信通信技术有限责任公司 一种实现td_scdma大功率高隔离射频开关的电路
CN102549916A (zh) * 2009-07-31 2012-07-04 剑桥硅无线电有限公司 两用晶体管
US20120139363A1 (en) * 2010-12-06 2012-06-07 Rf Micro Devices, Inc. Reconfigurable rf switch die
CN103401531A (zh) * 2013-08-14 2013-11-20 锐迪科创微电子(北京)有限公司 多模射频天线开关
CN205921571U (zh) * 2016-08-08 2017-02-01 苏州雷诚芯微电子有限公司 一种低损耗高隔离的倒装芯片射频开关及其移动终端

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110007208A (zh) * 2019-04-19 2019-07-12 上海华虹宏力半导体制造有限公司 射频功率容值测量方法
CN113014241A (zh) * 2019-12-19 2021-06-22 川土微电子(深圳)有限公司 一种宽带射频开关架构
CN113014241B (zh) * 2019-12-19 2024-06-07 川土微电子(深圳)有限公司 一种宽带射频开关架构

Also Published As

Publication number Publication date
CN106100626B (zh) 2022-11-08

Similar Documents

Publication Publication Date Title
TWI459629B (zh) Semiconductor integrated circuit device and high frequency module
Byeon et al. Design and analysis of the millimeter-wave SPDT switch for TDD applications
CN108063627A (zh) 射频收发开关
CN108155900A (zh) 射频开关模块及系统、无线设备、半导体裸芯及其制造方法
US11569850B2 (en) Radio frequency front-end circuit and controller
CN105049016B (zh) 单刀单掷射频开关及其构成的单刀双掷射频开关和单刀多掷射频开关
US10461785B2 (en) Apparatus and methods for front-end systems with reactive loopback
TW201707135A (zh) 用於場效電晶體裝置的基板偏壓
CN108141258A (zh) 用于大规模mimo的模拟处理系统
CN108011648A (zh) 用于接收机的开关电路
CN108599778A (zh) 多路选择开关及相关产品
CN111224688B (zh) 一种射频前端芯片结构
CN106100626A (zh) 一种低损耗高隔离的倒装芯片射频开关及其移动终端
CN106126470A (zh) 一种实现芯片重用的可变信号流向控制方法及通信终端
CN205017288U (zh) 单刀单掷射频开关及其构成的单刀双掷射频开关和单刀多掷射频开关
CN205847215U (zh) 低损耗高隔离的倒装芯片小节点阵列射频开关及其移动终端
CN205921571U (zh) 一种低损耗高隔离的倒装芯片射频开关及其移动终端
CN110429929A (zh) 一种四分之一波长结构毫米波开关
CN106027077A (zh) 集成载波聚合的射频前端装置及包含其的移动终端
CN105680801B (zh) 一种平衡散热的多模功率放大器及其移动终端
CN106100625A (zh) 低损耗高隔离的倒装芯片小节点阵列射频开关及其移动终端
CN105897178B (zh) 一种高良率的倒装芯片线性功率放大器及其应用
CN105978494B (zh) 一种高良率的倒装芯片功率放大器及其应用
CN112653439A (zh) 一种多频带的单刀双掷开关
CN205545158U (zh) 一种高良率的倒装芯片线性功率放大器及其移动终端

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20210203

Address after: Room a328, future center, Advanced Research Institute of China University of science and technology, 5089 Wangjiang West Road, high tech Zone, Hefei City, Anhui Province, 230088

Applicant after: Wang Gan

Address before: 215123 4-a-403, creative industry park, 328 Xinghu Road, Suzhou City, Jiangsu Province

Applicant before: SUZHOU LEICHENGXIN MICROELECTRONICS Co.,Ltd.

TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20211009

Address after: 230601 room 213a, building 2, robot industry base, Hefei Qidi science and Technology City, intersection of Qinghua road and Susong Road, economic and Technological Development Zone, Hefei, Anhui Province

Applicant after: Anhui jiashitong Electronic Technology Co.,Ltd.

Address before: Room a328, future center, advanced research institute, University of science and technology, No. 5089, Wangjiang West Road, high tech Zone, Hefei, Anhui 230088

Applicant before: Wang Gan

GR01 Patent grant
GR01 Patent grant