CN106098098B - 电流比较电路、存储器及电流比较方法 - Google Patents

电流比较电路、存储器及电流比较方法 Download PDF

Info

Publication number
CN106098098B
CN106098098B CN201610459533.5A CN201610459533A CN106098098B CN 106098098 B CN106098098 B CN 106098098B CN 201610459533 A CN201610459533 A CN 201610459533A CN 106098098 B CN106098098 B CN 106098098B
Authority
CN
China
Prior art keywords
charge
circuit
discharge
electric current
nmos tube
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610459533.5A
Other languages
English (en)
Other versions
CN106098098A (zh
Inventor
杨光军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Original Assignee
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huahong Grace Semiconductor Manufacturing Corp filed Critical Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority to CN201610459533.5A priority Critical patent/CN106098098B/zh
Publication of CN106098098A publication Critical patent/CN106098098A/zh
Application granted granted Critical
Publication of CN106098098B publication Critical patent/CN106098098B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits

Landscapes

  • Read Only Memory (AREA)

Abstract

一种电流比较电路、存储器及电流比较方法,电流比较电路包括:第一充放电电路,适于在控制信号的控制下向第一充放电节点充电,或者对其放电,放电电流为第一电流;第一比较器,其第一输入端接收参考电压,第一比较器的第二输入端耦接第一充放电节点,并输出第一比较结果;第二充放电电路,适于在控制信号的控制下向第二充放电节点充电,或者对其放电,放电时的电流为第二电流;第二比较器,其第一输入端接收参考电压,第二比较器的第二输入端耦接第二充放电节点,并输出第二比较结果;边沿检测电路,适于检测第一和第二比较结果的翻转沿,并根据二者在时间上的先后得到第一和第二电流的比较结果。本发明方案可克服电流比较电路对被测电流的影响。

Description

电流比较电路、存储器及电流比较方法
技术领域
本发明涉及电流比较技术,特别涉及一种电流比较电路、存储器及电流比较方法。
背景技术
电流比较技术在电子电路中是一种应用十分广泛的电路技术。一般而言,用于直接进行电流比较的器件较少,一般在电路中将待比较的两路电流转换为电压后再进行比较。在具体实施中,针对小电流可采用电阻对电流进行取样转换,针对大电流可以用互感器、霍尔元件等进行取样转换。图1和图2分别为现有技术中两种较为常见的电流比较电路。
参照图1,图1所示的电流比较电路100采用了电流转换为电压后再进行比较的方式,包括取样电阻R1和R2和电压比较器101,对被测电流I1和I2进行电压转换。并且所述电压比较器101比较节点B和节点C的电压,通过其输出的比较结果OUT判断被测电流I1和I2的大小。电流比较电路100在工作时,在取样电阻R1的两端(也即电源Vdd和节点B之间)和取样电阻R2的两端(也即电源Vdd和节点C之间)均存在压降,这将影响到被测电流I1和I2的大小。
参照图2,图2所示的电流比较电路200则采用了包括PMOS管P1和P2的电流镜电路,将被测电流I1镜像至PMOS管P2的源极,采用反相器201对被测电流I1和I2的大小进行比较,再由反相器202对所述反相器201的输出信号进行反相再输出比较结果OUT,并根据比较结果OUT判断被测电流I1和I2的大小。电流比较电路200在工作时,由于PMOS管中存在阈值电压,使得电源Vdd与PMOS管P1的漏极以及电源Vdd与PMOS管P2的漏极之间均存在压降,此压降也会影响到被测电流I1和I2的大小。
在现有技术中,电流比较技术被广泛地应用于存储器中,例如,闪存(Flash)、电可擦可编程只读存储器(Electrically Erasable Programmable Read-Only Memory,EEPROM)或者静态随机存取存储器(Static Random Access Memory,SRAM)等。以闪存为例,在闪存中的灵敏放大器中,采用电流比较技术,对闪存所读取到的表示闪存内存储单元所存储的信息的读取电流与参考电流进行比较,来判定所述存储单元所存储的信息为“0”还是为“1”。
图3是一种现有的存储器的电路图。与图2所示的电流比较电路的原理相近,存储器300采用包括PMOS管P1和P2的电流镜电路。在存储器300中,存储单元N4在字线信号WL的控制下输出参考电流Iref,存储单元N8在所述字线信号Wl以及位线选通信号VM和VN的控制下输出读取电流Icell;存储单元N4经由常开的选通管N2和N3以及由反相器INV1和NMOS管N1组成的钳位电路(图未示)耦接至所述PMOS管P1的漏极;存储单元N8经由选通管N6和N7以及由反相器INV2和NMOS管N5组成的钳位电路(图未示)耦接至所述PMOS管P2的漏极。其中,需要说明的是,图3未绘示出存储器300的位线结构,且仅绘示出分别由位线选通信号VM和VN控制的两个选通管N6和N7,在具体实施中,存储器300可以包含多个选通管,并且接收多个位线选通信号,此处不一一赘述。电流镜电路将所述参考电流镜像至PMOS管P2的源极,再由反相器301对所述参考电流Iref和读取电流Icell的大小进行比较,再由反相器302对所述反相器301的输出信号进行反相再输出比较结果OUT,并根据比较结果OUT判断所述参考电流Iref和读取电流Icell的大小。
因此,现有技术的电流比较电路在对被测电流进行电流比较时,不可避免地在电源电压和电流端口之间存在有压降,这使得电流比较电路对被测电流的大小有影响,而影响到电流比较的精度;此外,在存储器中,电流比较电路对被测电流的大小的影响降低了存储器的读操作精度。
发明内容
本发明解决的技术问题是如何克服电流比较电路在进行电流比较时对被测电流的大小的影响,以进一步提高存储器的读操作精度。
为解决上述技术问题,本发明实施例提供一种电流比较电路,包括:
第一充放电电路,适于在控制信号的控制下,向第一充放电节点充电,或者对所述第一充放电节点放电,放电时的电流为第一电流;
第一比较器,所述第一比较器的第一输入端接收参考电压VR,所述第一比较器的第二输入端耦接所述第一充放电节点,并输出第一比较结果;
第二充放电电路,适于在所述控制信号的控制下,向第二充放电节点充电,或者对所述第二充放电节点放电,放电时的电流为第二电流;
第二比较器,所述第二比较器的第一输入端接收所述参考电压VR,所述第二比较器的第二输入端耦接所述第二充放电节点,并输出第二比较结果;
边沿检测电路,适于检测所述第一比较结果和第二比较结果的翻转沿,并根据所述第一比较结果和第二比较结果的翻转沿在时间上的先后得到所述第一电流和第二电流的比较结果;
其中,所述第一充放电电路和第二充放电电路在充电时的电流相等,所述控制信号控制所述第一充放电电路和第二充放电电路进行充电后,所述第一充放电节点的电压等于所述第二充放电节点的电压。
可选地,所述第一充放电电路包括:第一电容,所述第一电容的第一端耦接所述第一充放电节点,所述第一电容的第二端耦接地;第一控制电路,所述第一控制电路的控制端接收所述控制信号,所述第一控制电路的第一端耦接电源,所述第一控制电路的第二端耦接所述第一充放电节点;
所述第二充放电电路包括:第二电容,所述第二电容的第一端耦接所述第二充放电节点,所述第二电容的第二端耦接地;第二控制电路,所述第二控制电路的控制端接收所述控制信号,所述第二控制电路的第一端耦接电源,所述第二控制电路的第二端耦接所述第二充放电节点。
可选地,所述第一控制电路包括第一PMOS管,所述第一PMOS管的栅极接收所述控制信号,所述第一PMOS管的漏极耦接电源,所述第一PMOS管的源极耦接所述第一充放电节点。
可选地,所述第二控制电路包括第二PMOS管,所述第二PMOS管的栅极接收所述控制信号,所述第二PMOS管的漏极耦接电源,所述第二PMOS管的源极耦接所述第二充放电节点。
可选地,所述边沿检测电路包括:锁存电路,适于根据所述第一比较结果在翻转时形成的上升沿或下降沿的触发,锁存所述第二比较结果,所述锁存电路的锁存结果指示所述第一电流和第二电流的比较结果。
可选地,所述边沿检测电路包括:相位检测电路,适于检测所述第一比较结果和第二比较结果的相位关系,所述相位关系指示所述第一电流和第二电流的比较结果。
为解决上述技术问题,本发明实施例还提供一种基于以上所述的电流比较电路的电流比较方法,所述电流比较方法包括:
根据所述控制信号,向所述第一充放电节点和第二充放电节点进行充电;
根据所述控制信号,所述第一充放电电路对所述第一充放电节点放电,所述第二充放电电路对所述第二充放电节点放电;
检测所述第一比较结果和第二比较结果的翻转在时间上的先后,并根据检测结果得到所述第一电流和第二电流的比较结果。
为解决上述技术问题,本发明实施例还提供一种存储器,包括:
参考电流源,接收字线信号,在所述字线信号的控制下输出参考电流;
读取电路,在所述字线信号和位线选通信号的控制下对第一存储单元进行读取以输出读取电流;
以上所述的电流比较电路,其中,所述第一电流为所述参考电流,所述第二电流为所述读取电流。
可选地,所述第一存储单元的选通控制端接收所述字线信号,所述第一存储单元的输出端输出所述读取电流;
所述读取电路包括:第一NMOS管,所述第一NMOS管的栅极接收所述位线选通信号,所述第一NMOS管的源极耦接所述第一存储单元的漏极;第二NMOS管,所述第二NMOS管的栅极接收所述位线选通信号,所述第二NMOS管的源极耦接所述第一NMOS管的漏极,所述第二NMOS管的漏极直接或者间接地耦接所述第二充放电节点;
所述参考电流源包括第二存储单元,所述第二存储单元的选通控制端接收所述字线信号,所述第二存储单元的输出端输出所述参考电流。
可选地,所述参考电流源还包括:第三NMOS管,所述第三NMOS管的栅极耦接电源,所述第三NMOS管的源极耦接所述第二存储单元的漏极;第四NMOS管,所述第四NMOS管的栅极耦接电压,所述第四NMOS管的源极耦接所述第三NMOS管的漏极,所述第四NMOS管的漏极直接或者间接地耦接所述第一充放电节点。
可选地,所述读取电路还包括:第一钳位电路,所述第一钳位电路的输入端耦接所述第二NMOS管的漏极,所述第一钳位电路的输出端耦接所述第二充放电节点,适于对所述第一钳位电路的输入端的电压进行钳位;
所述参考电流源还包括:第二钳位电路,所述第二钳位电路的输入端耦接所述第四NMOS管的漏极,所述第二钳位电路的输出端耦接所述第一充放电节点,适于对所述第二钳位电路的输入端的电压进行钳位;
所述第一存储单元的源极耦接地,所述第二存储单元的源极耦接地。
可选地,所述第一钳位电路包括:第五NMOS管,所述第五NMOS管的漏极耦接所述第一钳位电路的输出端;第一反相器,所述第一反相器的输出端耦接所述第五NMOS管的栅极,所述第一反相器的输入端耦接所述第五NMOS管的源极和所述第一钳位电路的输入端;
所述第二钳位电路包括:第六NMOS管,所述第六NMOS管的漏极耦接所述第二钳位电路的输出端;第二反相器,所述第二反相器的输出端耦接所述第六NMOS管的栅极,所述第二反相器的输入端耦接所述第六NMOS管的源极和所述第二钳位电路的输入端。
可选地,所述第一存储单元和第二存储单元为分栅闪存单元。
可选地,所述存储器为闪存或EEPROM。
为解决上述技术问题,本发明实施例还提供一种基于以上所述的存储器的电流比较方法,所述电流比较方法包括:
通过所述字线信号和位线选通信号,控制所述参考电流源输出所述参考电流,并控制所述读取电路输出所述读取电流;
根据所述控制信号,向所述第一充放电节点和第二充放电节点进行充电;
根据所述控制信号,所述第一充放电电路对所述第一充放电节点放电,所述第二充放电电路对所述第二充放电节点放电;
检测所述第一比较结果和第二比较结果的翻转在时间上的先后,并根据检测结果得到所述参考电流和读取电流的比较结果。
与现有技术相比,本发明实施例的技术方案具有以下有益效果:
相比于现有技术采用电流镜或者电流电压转换的方法进行比较的方式,本发明实施例的电流比较电路包括第一充放电电路、第一比较器、第二充放电电路、第二比较器以及边沿检测电路,根据被测电流影响所述第一充放电电路和第二充放电电路放电的速度的原理,将电流大小转换成延时,通过比较第一反相器和第二反相器的比较结果的翻转沿在时间上的先后得到被测电流的比较结果。在具体实施中,本实施例的电流比较电路中的电源端口和被测电流端口之间不存在压降,有效地克服了电流比较电路对被测电流的大小有影响的问题,提高了电流比较的精度。
进一步而言,本发明实施例提供的存储器,包括以上所述的电流比较电路,采用所述电流比较电路对所述存储器中的参考电流和读取电流进行比较,电流比较电路不影响所述参考电流和读取电流,可以提高存储器的读操作精度。
附图说明
图1是现有技术的一种电流比较电路的电路图。
图2是现有技术的另一种电流比较电路的电路图。
图3是现有技术的一种存储器的电路图。
图4是本发明实施例的一种电流比较电路的示意性结构框图。
图5是本发明实施例的一种电流比较电路的电路图。
图6是本发明实施例的一种存储器的示意性结构框图。
图7是本发明实施例的一种存储器的电路图。
具体实施方式
如背景技术部分所述,现有技术的电流比较电路在对被测电流进行电流比较时,不可避免地在电源电压和电流端口之间存在有压降,这使得电流比较电路对被测电流的大小有影响,而影响到电流比较的精度;此外,在存储器中,电流比较电路对被测电流的大小的影响降低了存储器的读操作精度。
本发明实施例提出一种电流比较电路及电流比较方法,所述电流比较电路根据电流影响充放电电路放电的速度的原理,将电流大小转换成延时,通过比较反相器的比较结果的翻转沿在时间上的先后得到被测电流的比较结果,本实施例的电流比较电路中的电源端口和被测电流端口之间不存在压降,有效地克服了电流比较电路对被测电流的大小有影响的问题,提高电流比较的精度。本发明实施例还进一步地提供一种存储器及电流比较方法,所述存储器包括以上所述的电流比较电路,采用所述电流比较电路对所述存储器中的参考电流和读取电流进行比较,电流比较电路不影响所述参考电流和读取电流,可以提高存储器的读操作精度。
为使本发明的上述目的、特征和有益效果能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
请参照图4,图4是一种本发明实施例电流比较电路的示意性结构框图。
本实施例提供的一种电流比较电路400,所述电流比较电路400可以包括第一充放电电路401、第一比较器402、第二充放电电路403、第二比较器404以及边沿检测电路。
其中,所述第一充放电电路401适于在控制信号ConSig的控制下,向第一充放电节点A充电,或者对所述第一充放电节点A放电,放电时的电流为第一电流I1。
所述第一比较器402的第一输入端接收参考电压VR,所述第一比较器402的第二输入端耦接所述第一充放电节点A,并输出第一比较结果OUT1。
所述第二充放电电路403适于在所述控制信号ConSig的控制下,向第二充放电节点B充电,或者对所述第二充放电节点B放电,放电时的电流为第二电流I2。
所述第二比较器404的第一输入端接收所述参考电压VR,所述第二比较器404的第二输入端耦接所述第二充放电节点B,并输出第二比较结果OUT2。
所述边沿检测电路405适于检测所述第一比较结果OUT1和第二比较结果OUT2的翻转沿,并根据所述第一比较结果OUT1和第二比较结果OUT2的翻转沿在时间上的先后得到所述第一电流I1和第二电流I2的比较结果OUT。
其中,所述第一充放电电路401和第二充放电电路403在充电时的电流相等,所述控制信号ConSig控制所述第一充放电电路401和第二充放电电路403进行充电后,所述第一充放电节点A的电压等于所述第二充放电节点B的电压。
在本发明实施例中,所述被测电流(也即所述第一电流I1和第二电流I2)为所述第一充放电电路401和第二充放电电路403提供放电通路,如果所述第一电流I1和第二电流I2的大小不同,则所述第一充放电电路401和第二充放电电路403放电的速度不同。所述第一比较器402和第二比较器404的第一输入端均接收有所述参考电压VR;当所述第一充放电节点A和第二充放电节点B被充电至适当的电压时,所述第一充放电电路401对所述第一充放电节点A放电,所述第二充放电电路403对所述第二充放电节点B放电,放电速度的不同使得所述第一充放电节点A和第二充放电节点B的电压变化情况不同,当与所述参考电压VR进行比较时,所述第一比较器402与第二比较器404输出的比较结果将在不同的时刻翻转,所述电流比较电路400可以通过所述边沿检测电路405比较两个比较器输出的比较结果的翻转沿来判定所述第一电流I1和第二电流I2哪一个更大。
图5是一种本发明实施例电流比较电路的电路图。本发明实施例电流比较电路400的具体实施方式请参照图5。
在具体实施中,所述第一充放电电路401可以包括第一电容C1和第一控制电路(图中未标示)。
其中,所述第一电容C1的第一端耦接所述第一充放电节点A,所述第一电容C1的第二端耦接地。
所述第一控制电路的控制端接收所述控制信号ConSig,所述第一控制电路的第一端耦接电源Vdd,所述第一控制电路的第二端耦接所述第一充放电节点A。
在具体实施中,所述第二充放电电路403可以包括第二电容C2和第二控制电路(图中未标示)。
其中,所述第二电容C2的第一端耦接所述第二充放电节点B,所述第二电容C2的第二端耦接地。
所述第二控制电路的控制端接收所述控制信号ConSig,所述第二控制电路的第一端耦接电源Vdd,所述第二控制电路的第二端耦接所述第二充放电节点B。
本发明实施例的第一充放电电路401和第二充放电电路403采用容性元件,以实现对所述第一充放电节点A和第二充放电节点B的充电和放电。具体而言,所述第一充放电电路401和第二充放电电路403还可以采用多个电容串、并联或者采用容性阻抗以对应地实现对所述第一充放电节点A和第二充放电节点B的充电和放电,本实施例不进行特殊限制。
此外,在本发明实施例中,所述第一电容C1和第二电容C2的电容值相等,使得本发明实施例在电流比较时满足单一变量原则。
具体地,所述第一控制电路可以包括第一PMOS管P1,所述第一PMOS管P1的栅极接收所述控制信号ConSig,所述第一PMOS管P1的漏极耦接电源Vdd,所述第一PMOS管P1的源极耦接所述第一充放电节点A。
具体地,所述第二控制电路可以包括第二PMOS管P2,所述第二PMOS管P2的栅极接收所述控制信号ConSig,所述第二PMOS管P2的漏极耦接电源Vdd,所述第二PMOS管P2的源极耦接所述第二充放电节点B。
需要说明的是,所述第一控制电路和第二控制电路仅以PMOS管为例,但不应对此进行限制。如本领域技术人员所熟知,控制电路可以采用任何可控开关电路实现,除PMOS管外,还可以采用NMOS管、三极管、以及它们的组合,或者还可以采用如模拟开关等控制器件,在具体的电路设计中,对对应的控制信号ConSig的逻辑进行调整即可,本实施例不一一进行举例。
在具体实施中,所述边沿检测电路405可以包括锁存电路(图未示),适于根据所述第一比较结果OUT1在翻转时形成的上升沿或下降沿的触发,锁存所述第二比较结果OUT2,所述锁存电路的锁存结果指示所述第一电流I1和第二电流I2的比较结果。
例如,所述第一比较器402在所述第一充放电节点A下降至低于所述参考电压VR时,其输出的第一比较结果OUT1翻转为高电平;所述第二比较器404在所述第二充放电节点B下降至低于所述参考电压VR时,其输出的第二比较结果OUT2也翻转为高电平。假设所述第一电流I1大于第二电流I2,那么,所述第一比较结果OUT1翻转为高电平的时刻将优先于所述第二比较结果OUT2。假设所述锁存电路为上升沿触发,那么,可以将所述第一比较结果OUT1作为所述锁存电路的时钟信号,当所述第一比较结果OUT1翻转为上升沿时,所述锁存电路开始锁存所述第二比较结果OUT2。若所述锁存电路的锁存结果锁存所述第二比较结果OUT2为高电平,那么说明,所述第二比较结果OUT2翻转为高电平的时刻优先于所述第一比较结果OUT1,则所述第二电流I2大于所述第一电流I1;若所述锁存电路的锁存结果锁存所述第二比较结果OUT2为低电平,那么说明,所述第二比较结果OUT2翻转为高电平的时刻落后于所述第一比较结果OUT1,则所述第二电流I2小于所述第一电流I1。反之,也可以根据所述第二比较结果OUT2在翻转时形成的上升沿或下降沿的触发,锁存所述第一比较结果OUT1。
在另一具体实施中,所述边沿检测电路405还可以包括相位检测电路(图未示),适于检测所述第一比较结果OUT1和第二比较结果OUT2的相位关系,所述相位关系指示所述第一电流I1和第二电流I2的比较结果。
具体地,在所述第一比较结果OUT1和第二比较结果OUT2未翻转时,相位检测电路将测到的二者的相位差为0;当所述相位检测电路检测到二者的相位差不为0时,可以进一步检测所述第一比较结果OUT1和第二比较结果OUT2的相位超前和落后关系,以判定二者哪一个先翻转,则可以进一步地判定所述第一电流I1和第二电流I2的比较结果。
另外需要说明的是,边沿检测电路405的具体实现方式不限于上述两种,还可以是现有技术中其他适当的电路结构,只要能够检测出不同信号的翻转沿在时间上的先后即可。
本发明实施例还提供了一种基于所述电流比较电路400的电流比较方法,所述电流比较方法可以包括以下步骤:
根据所述控制信号ConSig,向所述第一充放电节点A和第二充放电节点B进行充电。
根据所述控制信号ConSig,所述第一充放电电路401对所述第一充放电节点A放电,所述第二充放电电路403对所述第二充放电节点B放电。
检测所述第一比较结果OUT1和第二比较结果OUT2的翻转在时间上的先后,并根据检测结果得到所述第一电流I1和第二电流I2的比较结果。
针对现有技术的存储器的读精度不高的技术问题,本发明实施例还提供了一种存储器。如图6所绘示的一种本发明实施例存储器的示意性结构框图所示。所述存储器500可以包括参考电流源501、读取电路502以及以上所述的电流比较电路400。
其中,所述参考电流Iref源501接收字线信号WL,在所述字线信号WL的控制下输出参考电流Iref。
所述读取电路502在所述字线信号WL和位线选通信号VM和VN的控制下对第一存储单元M1进行读取以输出读取电流Icell。
其中,图4所示所述第一电流I1为本实施例的所述参考电流Iref,所述第二电流I2为所述读取电流Icell。
本发明实施例提供的存储器500在采用了所述电流比较电路400后,在电流比较时,不影响所述参考电流Iref和读取电流Icell,可以提高存储器500的读操作精度。
所述存储器500的具体实施方式可以参照图7所绘示的一种本发明实施例存储器的电路图。
在具体实施中,所述第一存储单元M1的选通控制端接收所述字线信号WL,所述第一存储单元M1的输出端输出所述读取电流Icell。
所述读取电路502可以包括第一NMOS管N1和第二NMOS管N2;所述第一NMOS管N1的栅极接收所述位线选通信号VN,所述第一NMOS管N1的源极耦接所述第一存储单元M1的漏极。所述第二NMOS管N2的栅极接收所述位线选通信号VM,所述第二NMOS管N2的源极耦接所述第一NMOS管N1的漏极,所述第二NMOS管N2的漏极直接或者间接地耦接所述第二充放电节点B。
所述参考电流Iref源501包括第二存储单元M2,所述第二存储单元M2的选通控制端接收所述字线信号WL,所述第二存储单元M2的输出端输出所述参考电流Iref。
所述参考电流Iref源501还可以包括第三NMOS管N3和第四NMOS管N4。
其中,所述第三NMOS管N3的栅极耦接电源Vdd,所述第三NMOS管N3的源极耦接所述第二存储单元M2的漏极。所述第四NMOS管N4的栅极耦接电压,所述第四NMOS管N4的源极耦接所述第三NMOS管N3的漏极,所述第四NMOS管N4的漏极直接或者间接地耦接所述第一充放电节点A。
需要说明的是,图7未绘示出存储器500的位线结构,且仅绘示出分别由位线选通信号VM和VN控制的两个选通管第一NMOS管N1和第二NMOS管N2,在具体实施中,存储器500可以包含多个选通管,并且接收多个位线选通信号,此处不一一赘述。
具体而言,所述第一存储单元M1和第二存储单元M2可以为分栅闪存单元。也即,所述第一存储单元M1和所述第二存储单元M2的选通控制端为所述分栅闪存单元的栅极,所述第一存储单元M1和所述第二存储单元M2的输出端为所述分栅闪存单元的漏极。
所述读取电路502还可以包括第一钳位电路(图未示),所述第一钳位电路的输入端耦接所述第二NMOS管N2的漏极,所述第一钳位电路的输出端耦接所述第二充放电节点B,适于对所述第一钳位电路的输入端的电压进行钳位。
所述参考电流Iref源501还可以包括第二钳位电路(图未示),所述第二钳位电路的输入端耦接所述第四NMOS管N4的漏极,所述第二钳位电路的输出端耦接所述第一充放电节点A,适于对所述第二钳位电路的输入端的电压进行钳位。
所述第一存储单元M1的源极耦接地,所述第二存储单元M2的源极耦接地。
具体而言,所述第一钳位电路包括第五NMOS管N5和第一反相器INV1。
所述第五NMOS管N5的漏极耦接所述第一钳位电路的输出端;所述第一反相器INV1的输出端耦接所述第五NMOS管N5的栅极,所述第一反相器INV1的输入端耦接所述第五NMOS管N5的源极和所述第一钳位电路的输入端。
所述第二钳位电路包括第六NMOS管N6和第二反相器INV2。
所述第六NMOS管N6的漏极耦接所述第二钳位电路的输出端;第二反相器INV2,所述第二反相器INV2的输出端耦接所述第六NMOS管N6的栅极,所述第二反相器INV2的输入端耦接所述第六NMOS管N6的源极和所述第二钳位电路的输入端。
在具体实施中,所述存储器500可以为闪存或EEPROM。
本发明实施例还提供了一种基于所述存储器500的电流比较方法,所述电流比较方法可以包括:
通过所述字线信号WL和位线选通信号VM和VN,控制所述参考电流Iref源501输出所述参考电流Iref,并控制所述读取电路502输出所述读取电流Icell。
根据所述控制信号ConSig,向所述第一充放电节点A和第二充放电节点B进行充电。
根据所述控制信号ConSig,所述第一充放电电路401对所述第一充放电节点A放电,所述第二充放电电路403对所述第二充放电节点B放电。
检测所述第一比较结果OUT1和第二比较结果OUT2的翻转在时间上的先后,并根据检测结果得到所述参考电流Iref和读取电流Icell的比较结果。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。

Claims (15)

1.一种电流比较电路,其特征在于,包括:
第一充放电电路,适于在控制信号的控制下,向第一充放电节点充电,或者对所述第一充放电节点放电,放电时的电流为第一电流;
第一比较器,所述第一比较器的第一输入端接收参考电压,所述第一比较器的第二输入端耦接所述第一充放电节点,并输出第一比较结果;
第二充放电电路,适于在所述控制信号的控制下,向第二充放电节点充电,或者对所述第二充放电节点放电,放电时的电流为第二电流;
第二比较器,所述第二比较器的第一输入端接收所述参考电压,所述第二比较器的第二输入端耦接所述第二充放电节点,并输出第二比较结果;
边沿检测电路,适于检测所述第一比较结果和第二比较结果的翻转沿,并根据所述第一比较结果和第二比较结果的翻转沿在时间上的先后得到所述第一电流和第二电流的比较结果;
其中,所述第一充放电电路和第二充放电电路在充电时的电流相等,所述控制信号控制所述第一充放电电路和第二充放电电路进行充电后,所述第一充放电节点的电压等于所述第二充放电节点的电压。
2.根据权利要求1所述的电流比较电路,其特征在于,所述第一充放电电路包括:
第一电容,所述第一电容的第一端耦接所述第一充放电节点,所述第一电容的第二端耦接地;
第一控制电路,所述第一控制电路的控制端接收所述控制信号,所述第一控制电路的第一端耦接电源,所述第一控制电路的第二端耦接所述第一充放电节点;
所述第二充放电电路包括:
第二电容,所述第二电容的第一端耦接所述第二充放电节点,所述第二电容的第二端耦接地;
第二控制电路,所述第二控制电路的控制端接收所述控制信号,所述第二控制电路的第一端耦接电源,所述第二控制电路的第二端耦接所述第二充放电节点。
3.根据权利要求2所述的电流比较电路,其特征在于,所述第一控制电路包括第一PMOS管,所述第一PMOS管的栅极接收所述控制信号,所述第一PMOS管的漏极耦接电源,所述第一PMOS管的源极耦接所述第一充放电节点。
4.根据权利要求2所述的电流比较电路,其特征在于,所述第二控制电路包括第二PMOS管,所述第二PMOS管的栅极接收所述控制信号,所述第二PMOS管的漏极耦接电源,所述第二PMOS管的源极耦接所述第二充放电节点。
5.根据权利要求1所述的电流比较电路,其特征在于,所述边沿检测电路包括:
锁存电路,适于根据所述第一比较结果在翻转时形成的上升沿或下降沿的触发,锁存所述第二比较结果,所述锁存电路的锁存结果指示所述第一电流和第二电流的比较结果。
6.根据权利要求1所述的电流比较电路,其特征在于,所述边沿检测电路包括:
相位检测电路,适于检测所述第一比较结果和第二比较结果的相位关系,所述相位关系指示所述第一电流和第二电流的比较结果。
7.一种基于权利要求1至6任一项所述的电流比较电路的电流比较方法,其特征在于,包括:
根据所述控制信号,向所述第一充放电节点和第二充放电节点进行充电;
根据所述控制信号,所述第一充放电电路对所述第一充放电节点放电,所述第二充放电电路对所述第二充放电节点放电;
检测所述第一比较结果和第二比较结果的翻转在时间上的先后,并根据检测结果得到所述第一电流和第二电流的比较结果。
8.一种存储器,其特征在于,包括:
参考电流源,接收字线信号,在所述字线信号的控制下输出参考电流;
读取电路,在所述字线信号和位线选通信号的控制下对第一存储单元进行读取以输出读取电流;
如权利要求1至6任一项所述的电流比较电路,其中,所述第一电流为所述参考电流,所述第二电流为所述读取电流。
9.根据权利要求8所述的存储器,其特征在于,所述第一存储单元的选通控制端接收所述字线信号,所述第一存储单元的输出端输出所述读取电流;
所述读取电路包括:
第一NMOS管,所述第一NMOS管的栅极接收所述位线选通信号,所述第一NMOS管的源极耦接所述第一存储单元的漏极;
第二NMOS管,所述第二NMOS管的栅极接收所述位线选通信号,所述第二NMOS管的源极耦接所述第一NMOS管的漏极,所述第二NMOS管的漏极直接或者间接地耦接所述第二充放电节点;
所述参考电流源包括第二存储单元,所述第二存储单元的选通控制端接收所述字线信号,所述第二存储单元的输出端输出所述参考电流。
10.根据权利要求9所述的存储器,其特征在于,所述参考电流源还包括:
第三NMOS管,所述第三NMOS管的栅极耦接电源,所述第三NMOS管的源极耦接所述第二存储单元的漏极;
第四NMOS管,所述第四NMOS管的栅极耦接所述电源,所述第四NMOS管的源极耦接所述第三NMOS管的漏极,所述第四NMOS管的漏极直接或者间接地耦接所述第一充放电节点。
11.根据权利要求10所述的存储器,其特征在于,所述读取电路还包括:
第一钳位电路,所述第一钳位电路的输入端耦接所述第二NMOS管的漏极,所述第一钳位电路的输出端耦接所述第二充放电节点,适于对所述第一钳位电路的输入端的电压进行钳位;
所述参考电流源还包括:
第二钳位电路,所述第二钳位电路的输入端耦接所述第四NMOS管的漏极,所述第二钳位电路的输出端耦接所述第一充放电节点,适于对所述第二钳位电路的输入端的电压进行钳位;
所述第一存储单元的源极耦接地,所述第二存储单元的源极耦接地。
12.根据权利要求11所述的存储器,其特征在于,所述第一钳位电路包括:
第五NMOS管,所述第五NMOS管的漏极耦接所述第一钳位电路的输出端;
第一反相器,所述第一反相器的输出端耦接所述第五NMOS管的栅极,所述第一反相器的输入端耦接所述第五NMOS管的源极和所述第一钳位电路的输入端;
所述第二钳位电路包括:
第六NMOS管,所述第六NMOS管的漏极耦接所述第二钳位电路的输出端;
第二反相器,所述第二反相器的输出端耦接所述第六NMOS管的栅极,所述第二反相器的输入端耦接所述第六NMOS管的源极和所述第二钳位电路的输入端。
13.根据权利要求9至12任一项所述的存储器,其特征在于,所述第一存储单元和第二存储单元为分栅闪存单元。
14.根据权利要求8至12任一项所述的存储器,其特征在于,所述存储器为闪存或EEPROM。
15.一种基于权利要求8至14任一项所述的存储器的电流比较方法,其特征在于,包括:
通过所述字线信号和位线选通信号,控制所述参考电流源输出所述参考电流,并控制所述读取电路输出所述读取电流;
根据所述控制信号,向所述第一充放电节点和第二充放电节点进行充电;
根据所述控制信号,所述第一充放电电路对所述第一充放电节点放电,所述第二充放电电路对所述第二充放电节点放电;
检测所述第一比较结果和第二比较结果的翻转在时间上的先后,并根据检测结果得到所述参考电流和读取电流的比较结果。
CN201610459533.5A 2016-06-22 2016-06-22 电流比较电路、存储器及电流比较方法 Active CN106098098B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610459533.5A CN106098098B (zh) 2016-06-22 2016-06-22 电流比较电路、存储器及电流比较方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610459533.5A CN106098098B (zh) 2016-06-22 2016-06-22 电流比较电路、存储器及电流比较方法

Publications (2)

Publication Number Publication Date
CN106098098A CN106098098A (zh) 2016-11-09
CN106098098B true CN106098098B (zh) 2019-07-02

Family

ID=57252084

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610459533.5A Active CN106098098B (zh) 2016-06-22 2016-06-22 电流比较电路、存储器及电流比较方法

Country Status (1)

Country Link
CN (1) CN106098098B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020142956A1 (zh) * 2019-01-09 2020-07-16 深圳市大疆创新科技有限公司 用于测距装置的放电电路、分布式雷达系统及可移动平台

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7286429B1 (en) * 2006-04-24 2007-10-23 Taiwan Semiconductor Manufacturing Company, Ltd. High speed sensing amplifier for an MRAM cell
US7514982B2 (en) * 2006-08-31 2009-04-07 Micron Technology, Inc. Methods, devices and systems for sensing the state of fuse devices
US7957197B2 (en) * 2008-05-28 2011-06-07 Sandisk Corporation Nonvolatile memory with a current sense amplifier having a precharge circuit and a transfer gate coupled to a sense node
CN104347113B (zh) * 2014-11-21 2017-10-27 中国科学院上海微系统与信息技术研究所 一种相变存储器的读出电路及读出方法

Also Published As

Publication number Publication date
CN106098098A (zh) 2016-11-09

Similar Documents

Publication Publication Date Title
CN105244051B (zh) 感测放大器
CN102820056B (zh) 相变存储器的数据读出电路
CN104217744B (zh) 电流感测放大器及其感测方法
US20110058405A1 (en) Memory Cell With Proportional Current Self-Reference Sensing
CN102820055B (zh) 相变存储器的数据读出电路
JP2009211733A (ja) 磁気記憶装置
CN105895139A (zh) 灵敏放大器
CN105741864B (zh) 一种读出放大器及mram芯片
CN108172250A (zh) 高速和低功率读出放大器
US11605422B2 (en) Memory circuit configuration
JP6166713B2 (ja) データ処理用の方法、機器、および装置
CN103544990B (zh) 静态随机存取存储装置及其位线电压控制电路
CN102881318B (zh) 一种应用于静态随机存储器中的灵敏放大器
US10366748B2 (en) Resistance variable memory sensing using programming signals
CN106098098B (zh) 电流比较电路、存储器及电流比较方法
CN106997776B (zh) 感测放大器电路
CN108305659A (zh) 非易失存储器擦写电压的斜率控制电路及非易失存储器
CN109841238B (zh) 感测放大器电路
CN102426859B (zh) 检测读取速度受到干扰的方法和检测编程干扰的方法
Ravi et al. Memristor based memories: defects, testing, and testability techniques
TW504695B (en) Semiconductor storage device
TWI779565B (zh) 感測放大器以及自記憶胞讀取資料的方法
CN207867907U (zh) 差分相变材料存储器和相变材料存储器
CN102299537B (zh) 一种灵敏放大器的预充电控制电路及方法
CN105469828B (zh) 一种高速敏感放大器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant