CN106033722B - 基于cmos制造工艺的齐纳管的制造方法 - Google Patents

基于cmos制造工艺的齐纳管的制造方法 Download PDF

Info

Publication number
CN106033722B
CN106033722B CN201510105312.3A CN201510105312A CN106033722B CN 106033722 B CN106033722 B CN 106033722B CN 201510105312 A CN201510105312 A CN 201510105312A CN 106033722 B CN106033722 B CN 106033722B
Authority
CN
China
Prior art keywords
conductive type
zener
region
epitaxial layer
conductivity type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510105312.3A
Other languages
English (en)
Other versions
CN106033722A (zh
Inventor
李春旭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CSMC Technologies Corp
Original Assignee
CSMC Technologies Fab2 Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CSMC Technologies Fab2 Co Ltd filed Critical CSMC Technologies Fab2 Co Ltd
Priority to CN201510105312.3A priority Critical patent/CN106033722B/zh
Publication of CN106033722A publication Critical patent/CN106033722A/zh
Application granted granted Critical
Publication of CN106033722B publication Critical patent/CN106033722B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes
    • H01L29/66098Breakdown diodes
    • H01L29/66106Zener diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/266Bombardment with radiation with high-energy radiation producing ion implantation using masks

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Toxicology (AREA)
  • Health & Medical Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本发明提供一种基于CMOS制造工艺的齐纳管的制造方法,依次进行多晶硅淀积工艺、进行齐纳注入工艺、进行侧墙介质层淀积工艺和侧墙介质层刻蚀工艺、进行漏源注入工艺,将传统的齐纳注入工艺提前到侧墙介质层淀积工艺、侧墙介质层刻蚀工艺和源漏注入工艺之前,从而避免了侧墙介质层刻蚀工艺对衬底的损伤及源漏注入工艺可能造成的非晶质结构形成的衬底损伤,使齐纳注入杂质的浓度分布均匀性得到提高,从而得到稳定的齐纳击穿的击穿电压,避免了齐纳击穿前的漏电流偏大而且不均匀的缺点,以提高产品的市场竞争力。

Description

基于CMOS制造工艺的齐纳管的制造方法
技术领域
本发明涉及半导体器件技术领域,特别涉及一种基于CMOS制造工艺的齐纳管的制造方法。
背景技术
制造齐纳管(Zener diode),一种传统的做法需要应用CMOS(ComplementaryMetal Oxide Semiconductor,互补金属氧化物半导体)工艺:依次进行多晶硅淀积工艺、多晶硅刻蚀工艺(Poly Etch)、进行侧墙介质层淀积工艺和侧墙介质层刻蚀工艺(SpacerEtch)、进行漏源注入工艺(Source/Drain Imp)、进行齐纳注入工艺(Zener Imp)。这种传统做法,将齐纳注入工艺放在源漏注入工艺的后面,此时衬底表面已经经过了侧墙介质层刻蚀工艺刻蚀的损伤,而且源漏注入工艺较高的注入剂量有很大的机会对衬底表面造成损伤,使原有的单晶结构变为非晶质结构。在此基础上进行的齐纳注入工艺,会导致齐纳注入杂质的浓度分布出现不均匀,同时注入杂质形成耗尽区宽度一致性变差。在发生齐纳击穿时,实际的击穿位置会因为杂质分布不均而出现漂移,继而造成齐纳击穿的击穿电压不稳定,齐纳击穿前的漏电流偏大而且不均匀。
发明内容
为了解决背景技术提到的齐纳注入杂质的浓度分布出现不均匀、齐纳击穿的击穿电压不稳定和齐纳击穿前的漏电流偏大而且不均匀等问题中的至少一个,本发明提供一种基于CMOS制造工艺的齐纳管的制造方法。
为了实现上述目的,本发明提出一种基于CMOS制造工艺的齐纳管的制造方法,包括步骤:
提供第一导电类型衬底;
在所述第一导电类型衬底上形成第二导电类型埋层;
在所述第二导电类型埋层上形成外延层;
在所述外延层上形成多个场氧化隔离结构;
在所述外延层上进行多晶硅淀积工艺和多晶硅刻蚀工艺;
在所述外延层上进行齐纳注入工艺以形成第二导电类型体区;
在所述外延层上进行侧墙介质层淀积工艺和侧墙介质层刻蚀工艺;
在所述外延层上进行漏源注入工艺以形成第一导电类型正极区和第二导电类型负极区。
在其中一个实施例中,所述第二导电类型体区的表层部分与所述第一导电类型正极区部分重叠。
在其中一个实施例中,在所述外延层上进行齐纳注入工艺以形成第二导电类型体区的步骤之前,还包括步骤:
在所述外延层上形成光刻胶;
对所述光刻胶进行曝光和显影。
在其中一个实施例中,所述第二导电类型体区为轻掺杂形成。
在其中一个实施例中,所述第一导电类型正极区和第二导电类型负极区之间隔有所述场氧化隔离结构。
在其中一个实施例中,在所述外延层上形成多个场氧化隔离结构的步骤之前,还包括步骤:
在所述第二导电类型埋层上的外延层中形成第二导电类型阱,在所述第二导电类型阱两侧分别形成第一导电类型阱。
在其中一个实施例中,所述第一导电类型正极区和第二导电类型负极区都为重掺杂形成。
在其中一个实施例中,所述第一导电类型衬底的材料为硅、碳化硅、砷化镓、磷化铟或锗硅。
在其中一个实施例中,所述场氧化隔离结构为硅的氧化物。
在其中一个实施例中,所述第一导电类型为P型,所述第二导电类型为N型。
上述基于CMOS制造工艺的齐纳管的制造方法,依次进行多晶硅淀积工艺、进行齐纳注入工艺、进行侧墙介质层淀积工艺和侧墙介质层刻蚀工艺、进行漏源注入工艺,将传统的齐纳注入工艺提前到侧墙介质层淀积工艺、侧墙介质层刻蚀工艺和源漏注入工艺之前,从而避免了侧墙介质层刻蚀工艺对衬底的损伤及源漏注入工艺可能造成的非晶质结构形成的衬底损伤,使齐纳注入杂质的浓度分布均匀性得到提高,从而得到稳定的齐纳击穿的击穿电压,避免了齐纳击穿前的漏电流偏大而且不均匀的缺点,以提高产品的市场竞争力。
附图说明
图1是基于CMOS制造工艺的齐纳管的制造方法的流程图;
图2是形成多个场氧化隔离结构后的器件示意图;
图3是形成第一导电类型正极区和第二导电类型负极区后的器件示意图。
具体实施方式
为了便于理解本发明,下面将参照相关附图对本发明进行更全面的描述。附图中给出了本发明的较佳实施例。但是,本发明可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使对本发明的公开内容的理解更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在限制本发明。本文所使用的术语“和/或”包括一个或多个相关的所列项目的任意的和所有的组合。
下面结合附图,对基于CMOS制造工艺的齐纳管的制造方法的具体实施方式进行详细描述。在下面描述中,第一导电类型为P型,第二导电类型为N型。
图1是基于CMOS制造工艺的齐纳管的制造方法的流程图。
一种基于CMOS制造工艺的齐纳管的制造方法,包括步骤:
步骤S110:提供第一导电类型衬底100。衬底100的材料为硅、碳化硅、砷化镓、磷化铟或锗硅。衬底100可为硅或含硅的P型衬底,例如包括硅晶圆的单层硅衬底,或者包括其他多层结构和硅层的衬底。
步骤S120:在第一导电类型衬底100上形成第二导电类型埋层200。第二导电类型埋层200即埋氧层,材料可以为硅的氧化物,例如可以是二氧化硅。
步骤S130:在第二导电类型埋层200上形成外延层300。外延层300的材料可以是包含第二导电类型(N型)杂质的硅、碳化硅、砷化镓、磷化铟或锗硅。在位于第二导电类型埋层200上的外延层300中形成第二导电类型阱340,在第二导电类型阱340两侧分别形成第一导电类型阱350。第二导电类型阱340和第一导电类型阱350都是中等掺杂浓度形成。
步骤S140:在外延层300上形成多个场氧化隔离结构400。场氧化隔离结构400为硅的氧化物,例如可以是二氧化硅,可用于隔离各单胞器件,以及隔绝器件的正极和负极。
图2是形成多个场氧化隔离结构后的器件示意图,图3是形成第一导电类型正极区和第二导电类型负极区后的器件示意图,请结合图2和图3。
步骤S150:在外延层300上进行多晶硅淀积工艺和多晶硅刻蚀工艺(图未示)。多晶硅淀积工艺和多晶硅刻蚀工艺本来应是制造MOS管的工艺过程,对于齐纳管而言并不必须,但是由于本制造方法是应用CMOS制造工艺,因而只能保留该两步步骤。在进行本制造方法时,多晶硅淀积后就将淀积的多晶硅刻蚀掉,因为齐纳管并不需要该多晶硅。
步骤S150之后,在执行步骤S160之前,还应该包括步骤:
步骤1:在外延层300上形成光刻胶(图未示)。
步骤2:对光刻胶进行曝光和显影(图未示)。此步骤主要对需要形成齐纳注入区域(第二导电类型体区)的外延层300进行曝光和显影。
曝光和显影后,执行步骤S160。
步骤S160:在外延层300上进行齐纳注入工艺(Zener Imp)以形成第二导电类型体区310。第二导电类型体区310为轻掺杂形成(N-),也即齐纳注入区。
步骤S170:在外延层300上进行侧墙介质层淀积工艺和侧墙介质层刻蚀工艺(图未示)。同样,侧墙介质层淀积工艺和侧墙介质层刻蚀工艺本来应是制造MOS管的工艺过程,对于齐纳管而言并不必须,但是由于本制造方法是应用CMOS制造工艺,因而只能保留该两步步骤。在进行本制造方法时,侧墙介质层淀积后就将淀积的侧墙介质层刻蚀掉,因为齐纳管并不需要该侧墙介质层。
第二导电类型体区形成后,再次涂光刻胶,对光刻胶进行曝光和显影(图未示)。此步骤主要对需要形成漏源注入区域(见图3的第一导电类型正极区320和第二导电类型负极区330)的外延层300进行曝光和显影。
步骤S180:在外延层300上进行漏源注入工艺(Source/Drain Imp)以形成第一导电类型正极区320和第二导电类型负极区330(见图3),第一导电类型正极区320和第二导电类型负极区330之间隔有场氧化隔离结构400。其中,第一导电类型正极区320和第二导电类型负极区330都为重掺杂形成。在本步骤中,漏源注入时可以对外延层300表层上的第二导电类型体区310也进行掺杂,即第二导电类型体区310的表层部分与第一导电类型正极区320部分重叠。可以理解成,在第一导电类型正极区320中间重叠有第二导电类型体区310的表层部分,而第一导电类型正极区320两侧则没有重叠,依然为重掺杂的第一导电类型(P+)。而再往外,则是场氧化隔离结构400,场氧化隔离结构400的另一侧则是中掺杂的第二导电类型负极区330(N+)。
图3是形成第一导电类型正极区和第二导电类型负极区后的器件示意图,由图3可以看出第一导电类型正极区320和第二导电类型体区310形成的PN结结构(出现齐纳击穿的位置),可以从第一导电类型正极区320和第二导电类型负极区330引出接触电极。
可以理解,上述基于CMOS制造工艺的齐纳管的制造方法,仅描述一些主要步骤,并不代表制造齐纳管的所有步骤。图2~图3中的图示也是对齐纳管的一些主要结构的简单示例,并不代表齐纳管的全部结构。
上述基于CMOS制造工艺的齐纳管的制造方法,依次进行多晶硅淀积工艺、进行齐纳注入工艺、进行侧墙介质层淀积工艺和侧墙介质层刻蚀工艺、进行漏源注入工艺,将传统的齐纳注入工艺提前到侧墙介质层淀积工艺、侧墙介质层刻蚀工艺和源漏注入工艺之前,从而避免了侧墙介质层刻蚀工艺对衬底的损伤及源漏注入工艺可能造成的非晶质结构形成的衬底损伤,使齐纳注入杂质的浓度分布均匀性得到提高,从而得到稳定的齐纳击穿的击穿电压,避免了齐纳击穿前的漏电流偏大而且不均匀的缺点,以提高产品的市场竞争力。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (8)

1.一种基于CMOS制造工艺的齐纳管的制造方法,其特征在于,包括步骤:
提供第一导电类型衬底;
在所述第一导电类型衬底上形成第二导电类型埋层;
在所述第二导电类型埋层上形成外延层;在所述第二导电类型埋层上的外延层中形成第二导电类型阱,在所述第二导电类型阱两侧分别形成第一导电类型阱;所述第二导电类型阱和第一导电类型阱都是中等掺杂浓度形成;
在所述外延层上形成多个场氧化隔离结构;
在所述外延层上进行多晶硅淀积工艺和多晶硅刻蚀工艺;
在所述外延层上进行齐纳注入工艺以形成第二导电类型体区;
在所述外延层上进行侧墙介质层淀积工艺和侧墙介质层刻蚀工艺;
在所述外延层上进行漏源注入工艺以形成第一导电类型正极区和第二导电类型负极区;
其中,所述齐纳注入工艺位于所述侧墙介质层淀积工艺和侧墙介质层刻蚀工艺之前;
所述第二导电类型体区为轻掺杂形成;
进行所述漏源注入时对所述外延层表层上的所述第二导电类型体区进行掺杂;在所述第一导电类型正极区中间重叠有所述第二导电类型体区的表层部分;所述第一导电类型正极区两侧不与所述第二导电类型体区重叠,仍然为重掺杂的第一导电类型;所述第一导电类型正极区和所述第二导电类型体区形成的PN结结构。
2.根据权利要求1所述的基于CMOS制造工艺的齐纳管的制造方法,其特征在于,所述第二导电类型体区的表层部分与所述第一导电类型正极区部分重叠。
3.根据权利要求1所述的基于CMOS制造工艺的齐纳管的制造方法,其特征在于,在所述外延层上进行齐纳注入工艺以形成第二导电类型体区的步骤之前,还包括步骤:
在所述外延层上形成光刻胶;
对所述光刻胶进行曝光和显影。
4.根据权利要求1所述的基于CMOS制造工艺的齐纳管的制造方法,其特征在于,所述第一导电类型正极区和第二导电类型负极区之间隔有所述场氧化隔离结构。
5.根据权利要求1所述的基于CMOS制造工艺的齐纳管的制造方法,其特征在于,所述第一导电类型正极区和第二导电类型负极区都为重掺杂形成。
6.根据权利要求1所述的基于CMOS制造工艺的齐纳管的制造方法,其特征在于,所述第一导电类型衬底的材料为硅、碳化硅、砷化镓、磷化铟或锗硅。
7.根据权利要求1所述的基于CMOS制造工艺的齐纳管的制造方法,其特征在于,所述场氧化隔离结构为硅的氧化物。
8.根据权利要求1~7任一所述的基于CMOS制造工艺的齐纳管的制造方法,其特征在于,所述第一导电类型为P型,所述第二导电类型为N型。
CN201510105312.3A 2015-03-10 2015-03-10 基于cmos制造工艺的齐纳管的制造方法 Active CN106033722B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510105312.3A CN106033722B (zh) 2015-03-10 2015-03-10 基于cmos制造工艺的齐纳管的制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510105312.3A CN106033722B (zh) 2015-03-10 2015-03-10 基于cmos制造工艺的齐纳管的制造方法

Publications (2)

Publication Number Publication Date
CN106033722A CN106033722A (zh) 2016-10-19
CN106033722B true CN106033722B (zh) 2020-02-18

Family

ID=57150293

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510105312.3A Active CN106033722B (zh) 2015-03-10 2015-03-10 基于cmos制造工艺的齐纳管的制造方法

Country Status (1)

Country Link
CN (1) CN106033722B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116469940A (zh) * 2023-06-20 2023-07-21 西安矽源半导体有限公司 一种埋层齐纳二极管及其制造方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101937917A (zh) * 2010-08-31 2011-01-05 北京时代民芯科技有限公司 一种集成电路中静电放电防护结构

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0643418B1 (en) * 1993-09-10 1998-12-02 STMicroelectronics S.r.l. Process for the manufacture of a Zener Diode for flash-EEPROM devices
US20070120153A1 (en) * 2005-11-29 2007-05-31 Advanced Analogic Technologies, Inc. Rugged MESFET for Power Applications
CN102412307A (zh) * 2010-09-26 2012-04-11 上海华虹Nec电子有限公司 垂直的齐纳二极管结构及其制备方法
CN104022162B (zh) * 2013-03-01 2017-04-05 上海华虹宏力半导体制造有限公司 Bcd工艺中的隔离型横向齐纳二极管及其制造方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101937917A (zh) * 2010-08-31 2011-01-05 北京时代民芯科技有限公司 一种集成电路中静电放电防护结构

Also Published As

Publication number Publication date
CN106033722A (zh) 2016-10-19

Similar Documents

Publication Publication Date Title
US20160087083A1 (en) Semiconductor device and method of fabricating same
US11075284B2 (en) Semiconductor structure and forming method thereof
US10804260B2 (en) Semiconductor structure with doped layers on fins and fabrication method thereof
JP5645766B2 (ja) GaNベースの薄膜トランジスタの製造方法
CN104241389A (zh) 薄膜晶体管和有源矩阵有机发光二极管组件及制造方法
KR20160012459A (ko) 반도체 소자 및 그 제조 방법
US9704912B2 (en) Semiconductor device and semiconductor device manufacturing method
CN107680955B (zh) 静电放电保护器件、半导体装置及制造方法
CN105448916A (zh) 晶体管及其形成方法
CN105655402A (zh) 低压超结mosfet终端结构及其制造方法
US9935176B1 (en) Method for fabricating LDMOS using CMP technology
US9419029B1 (en) Method for manufacturing thin film transistor array substrate and thin film transistor array substrate for the same
US10910493B2 (en) Semiconductor device and method of manufacturing the same
JP2014086723A (ja) 高電圧ダイオード
US11430780B2 (en) TVS device and manufacturing method therefor
CN106033722B (zh) 基于cmos制造工艺的齐纳管的制造方法
US20140054725A1 (en) Transistor device and fabrication method
US7863144B2 (en) Semiconductor device and method for manufacturing the device
US9929283B1 (en) Junction field effect transistor (JFET) with first and second top layer of opposite conductivity type for high driving current and low pinch-off voltage
CN111834221B (zh) Ldmos和其制作方法
CN111276476B (zh) 半导体器件制备方法
TWI524524B (zh) 功率半導體元件之製法及結構
KR100848242B1 (ko) 반도체 소자 및 반도체 소자의 제조 방법
KR20100020688A (ko) Ldmos 반도체 소자와 그 제조 방법
KR102424762B1 (ko) 쇼트키 배리어 다이오드 및 그 제조 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20170930

Address after: 214028 Xinzhou Road, Wuxi national hi tech Industrial Development Zone, Jiangsu, China, No. 8

Applicant after: Wuxi Huarun Shanghua Technology Co., Ltd.

Address before: 214028 Xinzhou Road, Wuxi national hi tech Industrial Development Zone, Jiangsu, China, No. 8

Applicant before: Wuxi CSMC Semiconductor Co., Ltd.

GR01 Patent grant
GR01 Patent grant