CN106026994B - 一种基于pvtm的宽电压时钟拉伸电路 - Google Patents

一种基于pvtm的宽电压时钟拉伸电路 Download PDF

Info

Publication number
CN106026994B
CN106026994B CN201610323558.2A CN201610323558A CN106026994B CN 106026994 B CN106026994 B CN 106026994B CN 201610323558 A CN201610323558 A CN 201610323558A CN 106026994 B CN106026994 B CN 106026994B
Authority
CN
China
Prior art keywords
clock
circuit
pvtm
signal
stretches
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610323558.2A
Other languages
English (en)
Other versions
CN106026994A (zh
Inventor
单伟伟
万亮
时龙兴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Southeast University
Original Assignee
Southeast University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Southeast University filed Critical Southeast University
Priority to CN201610323558.2A priority Critical patent/CN106026994B/zh
Publication of CN106026994A publication Critical patent/CN106026994A/zh
Priority to PCT/CN2017/074785 priority patent/WO2017197946A1/zh
Priority to US15/562,893 priority patent/US10033362B1/en
Application granted granted Critical
Publication of CN106026994B publication Critical patent/CN106026994B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/133Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/04Shaping pulses by increasing duration; by decreasing duration
    • H03K5/05Shaping pulses by increasing duration; by decreasing duration by the use of clock signals or other time reference signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Pulse Circuits (AREA)

Abstract

本发明公开了一种基于PVTM的宽电压时钟拉伸电路,该电路由PVTM电路模块、相位时钟生成模块、时钟同步选择模块以及控制模块组成。PVTM电路模块实时监测芯片中延时单元的延时信息来检测当前电路的运行环境,并将该信息反馈到控制模块中。控制模块在时钟拉伸使能信号以及时钟拉伸尺度信号的作用下,根据PVTM的反馈信息,从相位时钟生成模块产生的时钟中选择目标相位时钟,实现在单周期内对不同PVT环境下系统时钟的拉伸。本发明不需要复杂的门器件,面积和功耗代价较小。本发明电路结构精简,电路实现简单,用一定的精度代价换取了面积代价,尤其适合基于在线时序监测的自适应电压频率调整电路使用。

Description

一种基于PVTM的宽电压时钟拉伸电路
技术领域
本发明涉及一种基于PVTM的宽电压时钟拉伸电路,利用数字逻辑实现,属于集成电路设计领域。
技术背景
近些年,宽电压(Wide voltage range)集成电路得到了广泛关注,它通常涵盖近/亚阈值区至常规电压区,可以在宽电压范围内进行切换,以便在满足芯片不同负载下的高性能或高能效需求。然而,由于PVT(Process,Voltage,Temperature)偏差的存在以及电路老化的问题,在电路设计中需要预留一定的时序余量使电路在最坏情况下能仍正常工作,造成了性能和功耗浪费,但这些不利时序偏差因素实际很难同时发生甚至根本不发生,因此这就造成所选择的工作电压过于保守,芯片的性能没有达到最佳。
为了实现芯片的高性能或者高能效设计,通常会减少时序余量以让芯片在更低电压或者更高的频率下运行,但容易造成关键路径时序违规情况发生,使芯片运行出错。以razor结构为代表的电路是典型的在线时序监测方法,将电压降低到极限值至电路时序出错,并利用原地恢复或者上层恢复机制来恢复芯片的正确工作状态。这类监控方法的监控单元有两个特点,一是,监控时序工作情况,能有效的判断某一个时钟周期内,电路的时序是否出现错误;二是,保留正确的时序结果,在时序出错时需要实现纠错功能,因此监控单元需要保留正确的时序值。其结构主要是由两个时序单元组成:普通触发器和影子锁存器。在设计过程中,使用Razor监控单元替换传统的触发器,即可完成电路的时序监控及纠错。当电路时序正常时,监控单元中的触发器作用与传统触发器无异;当电路时序出错时,影子寄存器保存着正常时序结果,可以完成数据纠错。
利用在线时序监测方法,检测片上时序监测单元的延时变化情况,便可以得到电路中PVT环境情况。将该信息反馈到系统中,系统根据反馈的时序监测信息从而可以对目标电路进行相应的电压或者频率调节,以实现芯片的高性能或者高能效。一旦芯片的数据出现错误即表明出现时序违约,此时芯片时序余量较小,为了保证芯片工作正常,需要实现立刻降频操作,以提高时序余量,解决电路时序违约问题。而传统的降频方法有:分频操作和PLL配置。分频的方法可以实现立即降频,但是由于只能实现整数倍分频(通常使用二分频),因此芯片频率降低幅度较大,芯片工作性能降低也比较多;使用PLL动态配置的方法虽然可以实现比较小范围的频率调节,但是由于PLL调节需要一定的稳定时间,因此使用PLL配置的方法不适用于快速频率调节。已公布的时钟拉伸电路结构复杂,通常由多个DLL(Delay-Locked Loop)实现多相位时钟生成,延时相位控制比较精确,但面积开销比较大,不适用于嵌入式低功耗芯片。
发明内容
发明目的:
本发明针对采用PLL模块设计的时钟拉伸电路以及利用分频实现时钟降频电路的缺点和不足,提供了一种响应时间更快,拉伸尺度更细的时钟拉伸电路。本发明根据PVTM反馈的信息能够在控制信号下对时钟进行拉伸,可以完成细粒度的快速降频操作,能有效减小频率调节模块面积开销。本发明尤其适合基于在线时序监测的自适应电压频率调整电路使用,当出现电路时序违规时,即产生控制信号使时钟拉伸,增加电路时序余量,从而避免电路工作出错。
技术方案:
本发明所述的一种基于PVTM的宽电压时钟拉伸电路包括:
PVTM(Process Voltage Temperature Monitor,PVT监测)电路模块,实时监测芯片中延时单元的延时信息,并将延时信息反馈到控制模块;
相位时钟生成模块,利用系统时钟产生N个具有不同相位的相位时钟,N为大于1的整数;
控制模块,在时钟拉伸使能信号以及时钟拉伸尺度信号的作用下,根据PVTM电路模块反馈的延时信息,产生控制信号;
时钟同步选择模块,响应所述控制信号,从系统时钟及N个相位时钟中选择目标相位时钟输出,实现在单周期内,对系统时钟拉伸。
优选地,所述PVTM电路模块包括:
一分频电路,利用D触发器对系统时钟进行分频,得到分频时钟;
一环振电路,由1个二输入与非门以及M级延时单元串联而成,M为大于1的整数,最后一级延时单元输出的振荡信号与分频时钟共同作为所述二输入与非门的输入,形成闭环;
一计数器电路1,输入所述振荡信号,对振荡次数进行采样,并输出采样结果至控制模块。
优选地,所述控制模块包括一计数器电路2,用于产生N+1位时钟选择控制信号ctrl[N:0],决定目标相位时钟的选择,在每个周期内,只有一位时钟选择控制信号有效。
所述控制模块进一步还包括一编码器,当编码器检测到拉伸使能信号由有效变为无效时,产生一门控时钟控制信号,决定是否对目标相位时钟进行门控一个周期后再输出。
另一优选地,所述时钟同步选择模块包括N个D触发器及若干门电路,最低位控制信号与系统时钟通过与门进行与操作,其余N位控制信号分别作为N个D触发器的数据输入信号,N个相位时钟分别作为N个D触发器的时钟输入信号,与对应的控制信号进行同步处理,N个D触发器的数据输出信号与其时钟输入信号分别通过与门进行与操作后,将所有N+1个与门的输出连接到一个具有N+1个输入端口的或门,该或门的输出即为拉伸时钟。
有益效果:
本发明的基于PVTM的宽电压时钟拉伸电路,主要采用N个延时单元获取N个相位相互偏移的相位时钟。由于延时单元的延时易受PVT环境变化影响,造成时钟拉伸结果粗糙。因此本电路结构加入PVTM电路模块,根据外部控制信号,利用PVTM的反馈信息,选择正确的相位时钟,实现快速准确的时钟拉伸。该方法相对于传统其他的时钟拉伸方法,包括使用分频或者PLL配置的方法,不仅能在一个周期内做到快速响应,而且能够做到对系统时钟较为精细程度的拉伸,即时钟频率不会变化太大,保证芯片能在解决电路时序违约的情况下,芯片的性能不会有太大的损失,使电路的时序违约问题得到及时解决。同时,本发明对于电路功能的实现所需单元数目相比少,不需要复杂的门器件,面积和功耗代价较小。本发明电路结构精简,电路实现简单,用一定的精度代价换取了面积代价,尤其适合基于在线时序监测的自适应电压频率调整电路使用。
附图说明:
图1为基于PVTM的宽电压时钟拉伸电路框图;
图2为基于PVTM的宽电压时钟拉伸电路原理图;
图3为时钟拉伸原理时序图;
图4为不同PVT环境PVTM的计数与实际结果对比
图5为在FF工艺角,0.7V,25℃,拉伸周期为1/8的clk的仿真波形图;
图6为在TT工艺角,0.8V,25℃,拉伸周期为1/4的clk的仿真波形图;
图7为在SS工艺角,1.1V,25℃,拉伸周期为1/2的clk的仿真波形图
具体实施方式
下面结合附图对本发明技术方案进行详细说明,但是本发明的保护范围不局限于所述实施例。
如图1所示,本发明基于PVTM的宽电压时钟拉伸电路包括PVTM电路模块,相位时钟生成模块,时钟同步选择模块以及控制模块。该电路的外部输入信号为系统时钟clk,复位信号rst,时钟拉伸使能信号slow以及时钟拉伸尺度信号user_mux,输出信号为拉伸之后的时钟clk_out。PVTM电路模块是实时监测芯片中延时单元的延时信息来检测当前电路的运行环境,并将该延时信息反馈到控制模块中。控制模块在时钟拉伸使能信号slow以及时钟拉伸尺度信号user_mux的作用下,根据PVTM的反馈信息,从相位时钟生成模块产生的时钟中选择目标相位时钟,实现在单周期内对不同PVT环境下系统时钟的拉伸。
PVTM电路模块的输入信号为系统时钟clk,复位信号rst,输出信号为环振振荡次数counter,连接到控制模块的输入端。
相位时钟生成模块的输入信号为系统时钟clk,输出信号为N个具有不同相位的相位时钟clk_dly1…clk_dlyi…clk_dlyN,连接到时钟同步选择模块的输入端,i=2,3…N-1;N为大于1的整数。
控制模块的输入信号为系统时钟clk,复位信号rst,时钟拉伸尺度信号user_mux以及来自PVTM电路模块的反馈信号counter,输出信号连接到时钟同步选择模块的输入端,分别为N+1位的控制信号ctrl[N:0]以及门控时钟控制信号gate_clk。
时钟同步选择模块的输入信号为系统时钟clk,复位信号rst,门控时钟控制信号gate_clk,相位时钟clk_dlyi(i=1,2…N)以及来自控制模块的控制信号ctrl[N:0],输出为经过拉伸的时钟clk_out。
如图2所示,PVTM电路模块是利用延时单元组成环振,输入激励,令其在该环境下开始振荡,并记录振荡次数counter,counter数目的大小代表着当前电路的PVT环境的好坏。通过计算可知,该振荡次数counter也即为在该环境下为获得延迟一个周期的系统时钟所需的延时单元数目。通过将counter传递给后续的控制模块中,结合外部输入的时钟拉伸使能信号slow以及时钟拉伸尺度信号user_mux,输出控制信号ctrl[N:0],从系统时钟及相位时钟生成模块产生的时钟中选择目标相位的时钟,实现在单周期内,对不同PVT的环境下系统时钟的拉伸。
PVTM电路模块由三个子电路组成,分别是分频电路、环振电路以及计数器电路1。分频电路利用上升沿触发的D触发器构建,通过将系统时钟clk进行K分频(K为大于1的整数),得到分频时钟clk_div。环振电路由1个二输入与非门以及M级延时单元串联而成(M为大于1的整数),本发明所选择的延时单元相当于数级串联而成的缓冲器(buffer)。最后一级延时单元的输出信号osc_out与分频时钟clk_div共同作为上述二输入与非门的输入,形成闭环。二输入与非门的输入信号分频时钟clk_div为环振的起振信号,当分频时钟clk_div为低电平时,锁定与非门的输出为高电平,环振不振荡;当分频时钟clk_div为高电平时,环振开始振荡,在其最后一级延时单元输出振荡信号osc_out。输入该振荡信号至PVTM电路模块中的计数器电路1,统计其振荡次数。当分频时钟由高电平转为低电平时,环振结束振荡,计数器电路1同时停止计数。同时分频电路输出有效的采样信号clk_sample_counter至计数器电路1,对振荡次数进行采样。数据采样结束后,分频电路输出复位信号out_rst至计数器电路1,令计数数据复位,并输出采样之后的数据counter至控制模块。
利用振荡次数counter数据,通过下式可计算出当前PVT环境下相位时钟生成模块延时链所需要的延时单元数目N1:
其中M,K分别为PVTM电路模块环振中延时单元数目、分频电路时钟分频数。N为综合所有PVT环境所需延时单元数目,取各PVT环境下所需延时单元数目的最大值。该式从理论上推出,在当前环境下,从延时链上第N1个延时单元得到的相位时钟clk_dlyN1与系统时钟clk相位差为2π。该数N1与延时链实际所需要的延时单元数目N0有一定的误差,但误差在允许范围之内。在PVTM电路模块环振中,当分频时钟clk_div由高电平转为低电平时,环振应停止振荡,然而由于clk_div信号的转变仍可能会导致环振产生最后一次振荡,因此counter数据应该舍去最后一次,以提高计数的精确度。
相位时钟生成模块由N级延时单元串联而成,组成延时链,为提高时钟拉伸的准确度,该延时链中的延时单元与上述PVTM中环振所用延时单元为同一型号。相位时钟生成模块以系统时钟clk作为延时链的初始输入信号,每一级延时单元对系统时钟将产生一定的相位偏移,由此可获取具有不同相位的N+1个相位时钟(把系统时钟也视为一个相位时钟),相邻相位时钟之间的延迟时间即为在当前PVT环境下的1个延时单元的延迟时间。
在本发明中,拉伸后时钟的周期由下式决定:
TStretch=TOriginal+Δt*N1/2user_mux
其中TStretc h为拉伸后的时钟周期,TOriginal为时钟拉伸前时的周期值,即为系统时钟周期,Δt为一个延时单元在当前PVT环境下的延时,N1为在当前环境下,相位时钟生成模块延时链所需要的延时单元数目。user_mux为可配输入变量,控制拉伸时钟输出周期。user_mux信号决定了时钟拉伸的尺度,其位宽为整数X,该数值取决于用户需要实现的最小时钟拉伸粒度1/2L,其中L是位宽为X的二进制数字所能表示的最大十进制数。举例位宽X为2时,能表示的最大十进制数为3,则可实现的最小时钟拉伸时间为1/8个周期,除此还可实现拉伸1/4、1/2个周期,具体可通过配置user_mux的数值来实现。由于N0为当前环境下获得一个与系统时钟clk相位差为2π的时钟实际所需要的延时单元数目,因此有Δt*N0≈TOriginal,N0与N1误差较小,因此有Δt*N1≈TOriginal,故通过配置不同user_mux便可得到不同周期的拉伸时钟。例如当user_mux为1时,则拉伸之后的时钟周期为:
TStretc h=TOriginal+Δt*N1/2≈3*TOriginal/2
控制模块根据外部输入的时钟拉伸使能信号slow以及时钟拉伸尺度信号user_mux产生控制信号,以决定时钟的选择。在时钟拉伸使能信号slow的作用下,选择是否对时钟进行拉伸。slow=0时,时钟控制信号ctrl[0]有效,模块输出为系统时钟,slow=1时,模块对系统时钟进行拉伸,选择相应的时钟控制信号ctrl[N:1],输出拉伸之后的时钟clk_out。控制模块输出信号为位宽为N+1的ctrl信号,在每个周期内,只有一位为高电平,其余为低电平,其中电平为高的控制信号代表选择对应的相位时钟。
控制模块由计数器电路2以及编码器组成,编码器电路通过检测拉伸使能信号的下降沿,即拉伸使能信号由有效变为无效时,产生门控时钟信号gate_clk,决定是否对输出时钟进行门控一个周期。计数器电路2以步长Z在每周期内累加一次产生唯一的高电平控制信号ctrl[S],即代表选择相位时钟clk_dlyS,S=Z*i(i=1,2,3…),步长Z=counter/2user _mux。若当S大于counter数值时,即表示所选的相位时钟clk_dlyS与当前主时钟clk的相位大于2π,则需从clk_dly1开始重新选择相位时钟。另外,此时需将控制信号ctrl[N:0]置为低电平,保持一个周期,在下一个周期置控制信号ctrl[M]为高电平,即选择clk_dlyM,M=S-counter。否则由于M小于S,即clk_dlyM的有效沿在clk_dlyS之前,将导致在clk_dlyM与clk_dlyS的有效沿之间,时钟同步模块中的ctrl_synM信号与clk_dlyS信号在一段时间内会同时为高电平,表示同时选择了两个相位时钟,造成功能错误。
由于上述控制模块中的控制信号与对应的相位时钟信号为异步信号,在后续的时钟选择组合逻辑电路中可能产生毛刺,故需要进行数据同步处理。即利用N个下降沿有效的D触发器,将上述控制模块中的控制信号ctrl[N:1]与对应的相位时钟信号clk_dlyN…clk_dly2,clk_dly1进行同步处理,即第S位控制信号ctrl[S]作为第S个触发器的数据端输入信号,第S个相位时钟clk_dlyS作为该触发器的时钟信号,输出同步控制信号ctrl_syn[S],以避免在时钟选择时产生毛刺(S=1,2…N)。控制信号ctrl[0]不经过同步处理,直接与系统时钟clk进行与操作。同步之后的信号ctrl_syn[S]再与之前D触发器的时钟信号clk_dlyS进行与操作(S=1,2…N),将所有N+1个与门的输出连接到一个具有N+1个输入端口的或门,该或门的输出即为拉伸时钟。
由于本发明采用的相位时钟生成模块是由延时链组成,故在时钟拉伸使能信号由有效变为无效时(本发明中为由1到0的变化),控制模块需要选择是否对输出时钟进行门控一个周期,即让当前时钟输出高电平一个周期,以避免产生不必要的毛刺或者短脉冲。在时钟拉伸使能信号slow无效时,若当前时钟同步选择模块所选择的相位时钟与系统时钟的相位差小于等于π,则将门控时钟控制信号gate_clk置为高电平,即表示对当前输出时钟进行门控一个周期;若当前时钟同步选择模块所选择的相位时钟与系统时钟的相位差大于π,则将门控时钟控制信号gate_clk置为低电平,即表示当前输出时钟选择系统时钟,停止拉伸。
图3所示为时钟拉伸原理时序图。时钟拉伸的操作就是根据拉伸尺度的不同,选择所需的目标相位时钟。
本发明以图3为例具体说明时钟拉伸原理,即时钟拉长的时间为两个延时单元的延时值。在时钟拉伸使能信号slow为低电平时,输出信号clk_out输出的为系统时钟clk(如图3中①所示)。当时钟拉伸使能信号slow有效时——即为高电平,开始对时钟进行拉伸。由于本发明电路中采用的触发器均为下降沿有效,故在clk的下降沿到达时,控制信号ctrl[2]为高电平。由于各相位时钟和控制信号为异步信号,在时钟选择中可能产生不必要的毛刺,影响电路功能。故为了避免产生毛刺,我们将控制信号ctrl[2]与对应的相位时钟clk_dly2进行同步处理,则在clk_dly2的下降沿到达后,才会选择clk_dly2(如图3中②所示)。同理,在clk的第二个下降沿到达后,经过信号同步之后才会选择相应的相位时钟clk_dly4(如图3中③所示),以此类推。在时钟拉伸使能信号slow转为低电平时,时钟输出应停止对时钟进行拉伸,选择系统时钟。由于此时clk_out与clk的相位差未知,若在时钟拉伸使能信号slow无效后直接选择系统时钟clk,可能产生毛刺或者时钟压缩。如本例所示,在时钟拉伸结束后选择系统时钟,由于clk_dly4与clk相位差小于π,故出现了短脉冲(如图3中④、⑤,即虚线所示),将影响电路正常工作。因此在这个时刻需对clk_out门控一个时钟,即令gate_clk为高电平(如图3中⑥所示),输出一个周期的高电平,在gate_clk为低电平时,输出系统时钟(如图3中所⑦示)。
图4所示,电路在基于SMIC40nm工艺库,使用Hsim软件对PVTM电路模块在不同工艺角、电压、温度的环境下仿真,得到了N0与N1的数据比较。通过对比可知,两数误差较小,表示该时序监测模块准确度较高。
图5表示在FF工艺角,0.7V,25℃环境下,拉伸尺度为1/8个周期的仿真波形图。当拉伸信号slow有效时,在触发器下降沿被采样。从图中可以看出输出时钟低电平得到了拉伸,且拉伸时长为1/8个周期左右,响应速度在一个周期内。由于在时钟拉伸使能信号slow无效时,输出时钟选择的相位时钟与系统时钟clk相位差约为π/2,故为了避免在电路最后产生时钟压缩,对时钟输出采取门控一个时钟,输出一个周期的高电平。
图6所示,为在TT工艺角,0.8V,25℃环境下,拉伸尺度为1/4个周期的仿真波形图。当拉伸信号slow有效时,在触发器下降沿被采样。从图中可以看出输出时钟得到了拉伸,且拉伸时长为1/4个周期左右,响应速度为一个周期内。由于在时钟拉伸使能信号slow无效时,输出时钟选择的相位时钟与系统时钟clk相位差约为π,故为了避免在电路最后产生时钟压缩,对时钟输出采取门控一个时钟,输出高电平。
图7所示,为在SS工艺角,1.1V,25℃环境下,拉伸尺度为1/2个周期的仿真波形图。当拉伸信号slow有效时,在触发器下降沿被采样。从图中可以看出输出时钟得到了拉伸,且拉伸时长为1/2个周期左右,响应速度为一个周期内。由于在时钟拉伸使能信号slow无效时,输出时钟选择的相位时钟与系统时钟clk相位差约为2π,并不会产生时钟压缩的情况,因此该情况不需要对电路进行门控。
一个实施案例
在基于PVTM的宽电压时钟拉伸电路的一个具体实施案例中,采用SMIC提供的40nm工艺库,利用synopsys公司提供的软件仿真平台,在不同PVT环境下对该电路进行功能仿真测试。首先设计各个模块的电路结构,利用硬件电路语言对电路进行建模,对其电路功能进行仿真验证,并不断优化。设定电路工作频率为200MHz,选定PVTM电路模块中分频电路的时钟分频数K为16,环振中延时单元数目M为4,相位时钟生成模块延时链中延时单元数目N为59。分别在FF、TT、SS不同工艺角,以及不同电压、温度下,改变时钟拉伸尺度信号user_mux的数值,进行仿真,得到仿真结果如图5、6、7所示。
图5、6、7显示了电路在时钟拉伸使能信号slow有效时,均在系统时钟下降沿(一个周期内)开始响应时钟拉伸的请求,开始对系统时钟进行拉伸。对于不同的拉伸尺度请求,分别实现对时钟拉长不同的时间。如图6所示,为在TT工艺角,0.8V,25℃环境下,时钟拉伸尺度信号user_mux为2,即时钟拉伸为1/4个周期。由仿真波形图可知,当拉伸信号slow有效时,在触发器下降沿被采样。从图中可以看出输出时钟得到了拉伸,且拉伸时长为1/4个周期左右,响应速度为一个周期内。由于在时钟拉伸使能信号slow无效时,输出时钟选择的相位时钟与系统时钟clk相位差约为π,故为了避免在电路最后产生时钟压缩,对时钟输出采取门控一个时钟,输出高电平。
以上结果显示了本发明能够在单周期内迅速实现时钟拉伸,时钟拉伸的精度较好,误差较小,使用的电路结构简单。

Claims (9)

1.一种基于PVTM的宽电压时钟拉伸电路,其特征在于包括:
PVTM电路模块,实时监测芯片中延时单元的延时信息,并将延时信息反馈到控制模块;
相位时钟生成模块,利用系统时钟产生N个具有不同相位的相位时钟,N为大于1的整数;
控制模块,在时钟拉伸使能信号以及时钟拉伸尺度信号的作用下,根据PVTM电路模块反馈的延时信息,产生控制信号;
时钟同步选择模块,响应所述控制信号,从系统时钟及N个相位时钟中选择目标相位时钟输出,实现在单周期内,对系统时钟拉伸。
2.根据权利要求1所述的基于PVTM的宽电压时钟拉伸电路,其特征在于所述PVTM电路模块包括:
一分频电路,利用D触发器对系统时钟进行分频,得到分频时钟;
一环振电路,由1个二输入与非门以及M级延时单元串联而成,M为大于1的整数,最后一级延时单元输出的振荡信号与分频时钟共同作为所述二输入与非门的输入,形成闭环;
一计数器电路1,输入所述振荡信号,对振荡次数进行采样,并输出采样结果至控制模块。
3.根据权利要求1所述的基于PVTM的宽电压时钟拉伸电路,其特征在于:所述相位时钟生成模块由N级延时单元串联而成。
4.根据权利要求1所述的基于PVTM的宽电压时钟拉伸电路,其特征在于:所述控制模块包括一计数器电路2,用于产生N+1位时钟选择控制信号ctrl[N:0],决定目标相位时钟的选择,在每个周期内,只有一位时钟选择控制信号有效。
5.根据权利要求4所述的基于PVTM的宽电压时钟拉伸电路,其特征在于:时钟拉伸使能信号有效时,所述计数器电路2以步长Z=counter/2user_mux在每周期内累加一次产生唯一有效的时钟选择控制信号ctrl[S],用于选择相应的相位时钟,counter为PVTM电路模块输出信号的值,user_mux为时钟拉伸尺度信号的值,S=Z*i,i=1,2,3…,当S大于counter时,从相位时钟生成模块生成的最低相位时钟开始重新选择相位时钟。
6.根据权利要求1所述的基于PVTM的宽电压时钟拉伸电路,其特征在于:所述控制模块包括一编码器,当编码器检测到拉伸使能信号由有效变为无效时,产生一门控时钟控制信号,决定是否对目标相位时钟进行门控一个周期后再输出。
7.根据权利要求1所述的基于PVTM的宽电压时钟拉伸电路,其特征在于:所述时钟同步选择模块包括N个D触发器及若干门电路,最低位控制信号与系统时钟通过与门进行与操作,其余N位控制信号分别作为N个D触发器的数据输入信号,N个相位时钟分别作为N个D触发器的时钟输入信号,与对应的控制信号进行同步处理,N个D触发器的数据输出信号与其时钟输入信号分别通过与门进行与操作后,将所有N+1个与门的输出连接到一个具有N+1个输入端口的或门,该或门的输出即为拉伸时钟。
8.根据权利要求6所述的基于PVTM的宽电压时钟拉伸电路,其特征在于:当时钟拉伸使能信号无效时,若当前时钟同步选择模块所选择的相位时钟与系统时钟的相位差小于等于π,则将门控时钟控制信号置为有效,对当前输出时钟进行门控一个周期,之后停止时钟拉伸,输出系统时钟;若当前时钟同步选择模块所选择的相位时钟与系统时钟的相位差大于π,则将门控时钟控制信号置为无效,停止时钟拉伸,输出系统时钟。
9.根据权利要求1所述的基于PVTM的宽电压时钟拉伸电路,其特征在于:N为相位时钟生成模块延时链中延时单元数目,其确定原则为:在芯片当前工作环境下,通过相位时钟生成模块中的延时链的末端能获得一个与系统时钟相位差为2π的相位时钟。
CN201610323558.2A 2016-05-16 2016-05-16 一种基于pvtm的宽电压时钟拉伸电路 Active CN106026994B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201610323558.2A CN106026994B (zh) 2016-05-16 2016-05-16 一种基于pvtm的宽电压时钟拉伸电路
PCT/CN2017/074785 WO2017197946A1 (zh) 2016-05-16 2017-02-24 一种基于pvtm的宽电压时钟拉伸电路
US15/562,893 US10033362B1 (en) 2016-05-16 2017-02-24 PVTM-based wide voltage range clock stretching circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610323558.2A CN106026994B (zh) 2016-05-16 2016-05-16 一种基于pvtm的宽电压时钟拉伸电路

Publications (2)

Publication Number Publication Date
CN106026994A CN106026994A (zh) 2016-10-12
CN106026994B true CN106026994B (zh) 2019-03-01

Family

ID=57097120

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610323558.2A Active CN106026994B (zh) 2016-05-16 2016-05-16 一种基于pvtm的宽电压时钟拉伸电路

Country Status (3)

Country Link
US (1) US10033362B1 (zh)
CN (1) CN106026994B (zh)
WO (1) WO2017197946A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106026994B (zh) 2016-05-16 2019-03-01 东南大学 一种基于pvtm的宽电压时钟拉伸电路
CN106533401B (zh) * 2016-11-08 2019-03-08 合肥工业大学 一种基于fpga的同步分段延时链的dpwm模块
JP6659057B1 (ja) * 2018-11-12 2020-03-04 Necプラットフォームズ株式会社 遅延時間検出回路、打刻情報生成装置および遅延時間検出方法
CN110336545B (zh) * 2019-06-14 2020-08-04 东南大学 一种支持宽频率范围的双向自适应时钟电路
CN111211777B (zh) * 2020-01-14 2021-12-07 中山大学 一种防止芯片时序违例的系统、方法及装置
CN112953514B (zh) * 2021-03-09 2024-03-22 炬芯科技股份有限公司 校准蓝牙时钟的方法和装置
US11239846B1 (en) * 2021-06-01 2022-02-01 SambaNova Systems, Inc. Variable-length clock stretcher with correction for glitches due to phase detector offset

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5963070A (en) * 1997-06-02 1999-10-05 Advanced Micro Devices, Inc. Stretch cycle generator
CN101523834A (zh) * 2006-10-11 2009-09-02 哉英电子股份有限公司 时钟数据恢复装置
CN103248341A (zh) * 2013-05-06 2013-08-14 复旦大学 一种适用于vlsi片上时钟系统的偏斜检测和去偏斜调节电路
CN105159374A (zh) * 2015-08-31 2015-12-16 东南大学 面向超宽电压的在线监测单元及监测窗口自适应调节系统

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5781055A (en) * 1996-05-31 1998-07-14 Sun Microsystems, Inc. Apparatus and method for instantaneous stretching of clock signals in a delay-locked loop multi-phase clock generator
US6794912B2 (en) * 2002-02-18 2004-09-21 Matsushita Electric Industrial Co., Ltd. Multi-phase clock transmission circuit and method
TW531966B (en) * 2002-05-20 2003-05-11 Mediatek Inc Phase lock loop with low static state phase error and calibration circuit
US6807125B2 (en) * 2002-08-22 2004-10-19 International Business Machines Corporation Circuit and method for reading data transfers that are sent with a source synchronous clock signal
US20050268142A1 (en) * 2004-04-12 2005-12-01 Ramesh Saripalli Pipelined clock stretching circuitry and method for I2C logic system
US20060088137A1 (en) * 2004-10-25 2006-04-27 Broadcom Corporation Multi-frequency clock stretching systems
KR100649881B1 (ko) * 2005-06-02 2006-11-27 삼성전자주식회사 클락 신호들을 동기시키기 위한 반도체 장치 및 클락신호들을 동기시키는 방법
TW200721688A (en) * 2005-11-25 2007-06-01 Realtek Semiconductor Corp Phase lock circuit
KR100980405B1 (ko) * 2008-10-13 2010-09-07 주식회사 하이닉스반도체 Dll 회로
US9793881B2 (en) 2013-08-05 2017-10-17 Samsung Electronics Co., Ltd. Flip-flop with zero-delay bypass mux
CN106026994B (zh) 2016-05-16 2019-03-01 东南大学 一种基于pvtm的宽电压时钟拉伸电路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5963070A (en) * 1997-06-02 1999-10-05 Advanced Micro Devices, Inc. Stretch cycle generator
CN101523834A (zh) * 2006-10-11 2009-09-02 哉英电子股份有限公司 时钟数据恢复装置
CN103248341A (zh) * 2013-05-06 2013-08-14 复旦大学 一种适用于vlsi片上时钟系统的偏斜检测和去偏斜调节电路
CN105159374A (zh) * 2015-08-31 2015-12-16 东南大学 面向超宽电压的在线监测单元及监测窗口自适应调节系统

Also Published As

Publication number Publication date
US20180191335A1 (en) 2018-07-05
WO2017197946A1 (zh) 2017-11-23
US10033362B1 (en) 2018-07-24
CN106026994A (zh) 2016-10-12

Similar Documents

Publication Publication Date Title
CN106026994B (zh) 一种基于pvtm的宽电压时钟拉伸电路
US10614184B2 (en) Semiconductor process and performance sensor
WO2020248318A1 (zh) 一种支持宽频率范围的双向自适应时钟电路
CN105978539B (zh) 一种结构精简的快速时钟拉伸电路
CN105159374B (zh) 面向超宽电压的在线监测单元及监测窗口自适应调节系统
CN104135256B (zh) 一种带自校准功能的延时采样电路
US7876134B2 (en) Circuit for changing frequency of a signal and frequency change method thereof
CN103546125B (zh) 一种多选一无毛刺时钟切换电路
CN102077505B (zh) 时钟转换电路以及使用其的试验装置
CN106873696A (zh) 一种自适应快速电源电压调节系统
CN103856192B (zh) 一种嵌入式脉冲时序电路系统
US11888480B2 (en) Method and apparatus for synchronizing two systems
Wang et al. An all-digital 50% duty-cycle corrector
CN107357347B (zh) 一种基于半路径时序预警法的监测点偏差调节电路及方法
CN101674080A (zh) 可调相差双路捷变信号发生的方法
CN100578934C (zh) 含异步仲裁器单元的延迟线校准电路
US11539354B2 (en) Systems and methods for generating a controllable-width pulse signal
CN110299912B (zh) 自适应频率调节方法、电路以及电路系统
Chattopadhyay et al. Flexible and reconfigurable mismatch-tolerant serial clock distribution networks
CN111147054A (zh) 一种时序偏差自适应补偿电路结构
Savaliya et al. A 0.3 V, 12nW, 47fJ/conv, fully digital capacitive sensor interface in 0.18 µm CMOS
WO2022110235A1 (zh) 芯片及时钟检测方法
CN201584959U (zh) 一种消除路径时延的时钟电路
JP2000249747A (ja) 半導体試験装置のタイミング信号発生回路
Shang et al. Low overhead and fast reaction adaptive clocking system for voltage droop tolerance

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant