CN106024750B - 一种低测试成本的金属引线框结构及其制造方法 - Google Patents

一种低测试成本的金属引线框结构及其制造方法 Download PDF

Info

Publication number
CN106024750B
CN106024750B CN201610557248.7A CN201610557248A CN106024750B CN 106024750 B CN106024750 B CN 106024750B CN 201610557248 A CN201610557248 A CN 201610557248A CN 106024750 B CN106024750 B CN 106024750B
Authority
CN
China
Prior art keywords
metal layer
metal
photoresistance film
metal substrate
development
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610557248.7A
Other languages
English (en)
Other versions
CN106024750A (zh
Inventor
张立东
陈灵芝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jiangyin Xinzhilian Electronics Technology Co ltd
Original Assignee
Jiangyin Xinzhilian Electronics Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangyin Xinzhilian Electronics Technology Co ltd filed Critical Jiangyin Xinzhilian Electronics Technology Co ltd
Priority to CN201610557248.7A priority Critical patent/CN106024750B/zh
Publication of CN106024750A publication Critical patent/CN106024750A/zh
Application granted granted Critical
Publication of CN106024750B publication Critical patent/CN106024750B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明涉及一种低测试成本的金属引线框结构及其制造方法,属于半导体封装技术领域。它包括多个单元,每个单元均包括引脚,所述引脚包括第一金属层(1)和第二金属层(2),所述第二金属层(2)设置于第一金属层(1)正面,所述引脚与引脚之间填充有塑封料(4),所述第一金属层(1)背面和第二金属层(2)正面设置有第三金属层(3),相邻两个单元之间的引脚之间设置有沟槽(5),所述沟槽(5)将相邻两个单元之间的引脚隔断。本发明一种低测试成本的金属引线框结构及其制造方法,它可以带来全程可测试能力,极大地降低了测试成本,提高了质量和效率。

Description

一种低测试成本的金属引线框结构及其制造方法
技术领域
本发明涉及一种低测试成本的金属引线框结构及其制造方法,属于半导体封装技术领域。
背景技术
目前的封装和测试是一体化的,基板材料要测试,封装之后也要多种测试。测试是以颗为单位的,效率低,耗时长。
通常的金属引线框和MIS金属电镀的塑料封装基板,单颗的引脚都是相连的,不能在基板上测试单独每颗的连接关系。以这样的基板为载体,塑封之后也没有办法单独测试每颗产品,必须等到切割成独立的单元,然后把这些独立的单元,用另外的载板(托盘,碗,卷盘)运到测试一台上,这样的测试方案是没法和生产中批量测试的方案相比拟的。
发明内容
本发明所要解决的技术问题是针对上述现有技术提供一种低测试成本的金属引线框结构及其制造方法,它可以带来全程可测试能力,极大地降低了测试成本,提高了质量和效率。
本发明解决上述问题所采用的技术方案为:一种低测试成本的金属引线框结构,它包括多个单元,每个单元均包括引脚,所述引脚包括第一金属层和第二金属层,所述第二金属层设置于第一金属层正面,所述引脚与引脚之间填充有塑封料,所述第一金属层背面和第二金属层正面设置有第三金属层,相邻两个单元之间的引脚之间设置有沟槽,所述沟槽将相邻两个单元之间的引脚隔断。
一种低测试成本的金属引线框结构的制造方法,所述方法包括如下步骤:
步骤一、取一金属基板;
步骤二、在金属基板正面贴上可进行曝光显影的光阻膜,利用曝光显影设备对金属基板正面进行图形曝光、显影去除部分光阻膜,以露出后续需要电镀第一金属层的区域图形;
步骤三、在步骤二中露出的区域图形内进行第一金属层电镀;
步骤四、去除光阻膜;
步骤五、在金属基板正面贴上可进行曝光显影的光阻膜,利用曝光显影设备对金属基板正面进行图形曝光、显影去除部分光阻膜,以露出后续需要电镀第二金属层的区域图形;
步骤六、在步骤五中露出的区域图形内进行第二金属层的电镀;
步骤七、去除光阻膜;
步骤八、在金属基板正面进行塑封料包封;
步骤九、对包封后的金属基板正面进行研磨,使第二金属层露出塑封料表面;
步骤十、对金属基板背面进行全蚀刻开窗;
步骤十一、在金属基板背面贴上可进行曝光显影的光阻膜,利用曝光显影设备对金属基板背面进行图形曝光、显影去除部分光阻膜,以露出后续需要蚀刻的区域图形;
步骤十二、对步骤十二露出的图形区域内的第一金属层进行全蚀刻,从而将引线框架相邻单元之间的引脚切断;
步骤十三、去除光阻膜;
步骤十四,在金属基板背面贴上可进行曝光显影的光阻膜,利用曝光显影设备对金属基板背面进行图形曝光、显影去除部分光阻膜,将第一金属层背面的区域暴露出来;;
步骤十五、在第一金属层背面和第二金属层正面进行第三金属层的电镀;
步骤十六、去除光阻膜,得到成品的引线框架结构。
所述步骤十一和步骤十二采用在金属基板背面铺设保护膜,然后利用激光或水刀切割的方式替代。
所述步骤二~步骤十二可重复进行多次。
与现有技术相比,本发明的优点在于:
本发明一种低测试成本的金属引线框结构及其制造方法,它可以实现每颗产品在引线框上可以独立测试,虽然增加的工艺步骤导致引线框会有20%左右成本的增加,但是由此可带来全程可测试能力,可以极大地降低了测试成本,使整体封测成本降低,提高了质量管理和效率。
附图说明
图1为本发明一种低测试成本的金属引线框结构的示意图。
图2~图17为本发明一种低测试成本的金属引线框结构制造方法的各工序流程图。
其中:
第一金属层1
第二金属层2
第三金属层3
塑封料4
沟槽5。
具体实施方式
以下结合附图实施例对本发明作进一步详细描述。
如图1所示,本实施例中的一种低测试成本的金属引线框结构,它包括多个单元,每个单元均包括引脚,所述引脚包括第一金属层1和第二金属层2,所述第二金属层2设置于第一金属层1正面,所述引脚与引脚之间填充有塑封料4,所述第一金属层1背面和第二金属层2正面设置有第三金属层3,相邻两个单元之间的引脚之间设置有沟槽5,所述沟槽5将相邻两个单元之间的引脚隔断。
其制造方法如下:
步骤一、参见图2,取一金属基板;
步骤二、参见图3,在金属基板正面贴上可进行曝光显影的光阻膜,利用曝光显影设备对金属基板正面进行图形曝光、显影去除部分光阻膜,以露出后续需要电镀第一金属层的区域图形;
步骤三、参见图4,在步骤二中露出的区域图形内进行第一金属层电镀;
步骤四、参见图5,去除光阻膜;
步骤五、参见图6,在金属基板正面贴上可进行曝光显影的光阻膜,利用曝光显影设备对金属基板正面进行图形曝光、显影去除部分光阻膜,以露出后续需要电镀第二金属层的区域图形;
步骤六、参加图7,在步骤五中露出的区域图形内进行第二金属层的电镀;
步骤七、参见图8,去除光阻膜;
步骤八、参见图9,在金属基板正面进行塑封料包封;
步骤九、参见图10,对包封后的金属基板正面进行研磨,使第二金属层露出塑封料表面;
步骤十、参见图11,对金属基板背面进行全蚀刻开窗;
步骤十一、参见图12,在金属基板背面贴上可进行曝光显影的光阻膜,利用曝光显影设备对金属基板背面进行图形曝光、显影去除部分光阻膜,以露出后续需要蚀刻的区域图形;
步骤十二、参见图13,对步骤十二露出的图形区域内的第一金属层进行全蚀刻,从而将引线框架相邻单元之间的引脚切断;
步骤十三、参见图14,去除光阻膜;
步骤十四,参见图15,在金属基板背面贴上可进行曝光显影的光阻膜,利用曝光显影设备对金属基板背面进行图形曝光、显影去除部分光阻膜,将第一金属层背面的区域暴露出来;
步骤十五、参见图16,在第一金属层背面和第二金属层正面进行第三金属层的电镀;
步骤十六、参见图17,去除光阻膜,得到成品的引线框架结构。
所述步骤十一和步骤十二可采用在金属基板背面铺设保护膜,然后利用激光或水刀切割的方式替代。
对于多层金属导通结构,可以重复步骤二~十二,同样做到每颗产品在引线框上可以独立测试。
除上述实施例外,本发明还包括有其他实施方式,凡采用等同变换或者等效替换方式形成的技术方案,均应落入本发明权利要求的保护范围之内。

Claims (3)

1.一种低测试成本的金属引线框结构的制造方法,其特征在于所述方法包括如下步骤:
步骤一、取一金属基板;
步骤二、在金属基板正面贴上可进行曝光显影的光阻膜,利用曝光显影设备对金属基板正面进行图形曝光、显影去除部分光阻膜,以露出后续需要电镀第一金属层的区域图形;
步骤三、在步骤二中露出的区域图形内进行第一金属层电镀;
步骤四、去除光阻膜;
步骤五、在金属基板正面贴上可进行曝光显影的光阻膜,利用曝光显影设备对金属基板正面进行图形曝光、显影去除部分光阻膜,以露出后续需要电镀第二金属层的区域图形;
步骤六、在步骤五中露出的区域图形内进行第二金属层的电镀;
步骤七、去除光阻膜;
步骤八、在金属基板正面进行塑封料包封;
步骤九、对包封后的金属基板正面进行研磨,使第二金属层露出塑封料表面;
步骤十、对金属基板背面进行全蚀刻开窗;
步骤十一、在金属基板背面贴上可进行曝光显影的光阻膜,利用曝光显影设备对金属基板背面进行图形曝光、显影去除部分光阻膜,以露出后续需要蚀刻的区域图形;
步骤十二、对步骤十二露出的图形区域内的第一金属层进行全蚀刻,从而将引线框架相邻单元之间的引脚切断;
步骤十三、去除光阻膜;
步骤十四,在金属基板背面贴上可进行曝光显影的光阻膜,利用曝光显影设备对金属基板背面进行图形曝光、显影去除部分光阻膜,将第一金属层背面的区域暴露出来;
步骤十五、在第一金属层背面和第二金属层正面进行第三金属层的电镀;
步骤十六、去除光阻膜,得到成品的引线框架结构。
2.根据权利要求1所述的一种低测试成本的金属引线框结构的制造方法,其特征在于:所述步骤十一和步骤十二采用在金属基板背面铺设保护膜,然后利用激光或水刀切割的方式替代。
3.根据权利要求1所述的一种低测试成本的金属引线框结构的制造方法,其特征在于:所述步骤二~步骤十二可重复进行多次。
CN201610557248.7A 2016-07-14 2016-07-14 一种低测试成本的金属引线框结构及其制造方法 Active CN106024750B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610557248.7A CN106024750B (zh) 2016-07-14 2016-07-14 一种低测试成本的金属引线框结构及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610557248.7A CN106024750B (zh) 2016-07-14 2016-07-14 一种低测试成本的金属引线框结构及其制造方法

Publications (2)

Publication Number Publication Date
CN106024750A CN106024750A (zh) 2016-10-12
CN106024750B true CN106024750B (zh) 2018-11-23

Family

ID=57119108

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610557248.7A Active CN106024750B (zh) 2016-07-14 2016-07-14 一种低测试成本的金属引线框结构及其制造方法

Country Status (1)

Country Link
CN (1) CN106024750B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108231697B (zh) * 2017-12-29 2020-02-18 通富微电子股份有限公司 用于芯片制造的光阻基板及芯片封装体
CN109192714B (zh) * 2018-07-24 2020-07-14 江阴芯智联电子科技有限公司 一种用于电镀屏蔽的框架基板及其制造方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102789994A (zh) * 2011-05-18 2012-11-21 飞思卡尔半导体公司 侧面可浸润半导体器件
CN103413767A (zh) * 2013-08-06 2013-11-27 江苏长电科技股份有限公司 先封后蚀芯片正装三维系统级封装结构及工艺方法
CN103489792A (zh) * 2013-08-06 2014-01-01 江苏长电科技股份有限公司 先封后蚀三维系统级芯片倒装封装结构及工艺方法
CN105405823A (zh) * 2014-08-20 2016-03-16 飞思卡尔半导体公司 具有可检查的焊接点的半导体装置
CN105470232A (zh) * 2015-12-30 2016-04-06 宁波康强电子股份有限公司 一种预包封引线框架的制造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102789994A (zh) * 2011-05-18 2012-11-21 飞思卡尔半导体公司 侧面可浸润半导体器件
CN103413767A (zh) * 2013-08-06 2013-11-27 江苏长电科技股份有限公司 先封后蚀芯片正装三维系统级封装结构及工艺方法
CN103489792A (zh) * 2013-08-06 2014-01-01 江苏长电科技股份有限公司 先封后蚀三维系统级芯片倒装封装结构及工艺方法
CN105405823A (zh) * 2014-08-20 2016-03-16 飞思卡尔半导体公司 具有可检查的焊接点的半导体装置
CN105470232A (zh) * 2015-12-30 2016-04-06 宁波康强电子股份有限公司 一种预包封引线框架的制造方法

Also Published As

Publication number Publication date
CN106024750A (zh) 2016-10-12

Similar Documents

Publication Publication Date Title
WO2009035858A3 (en) Imager die package and methods of packaging an imager die on a temporary carrier
CN102422415B (zh) 用于薄半导体的平板化背侧处理
CN108519550A (zh) 集成电路晶圆测试优化方法
CN101211874A (zh) 超薄芯片尺寸封装结构及其方法
CN106024750B (zh) 一种低测试成本的金属引线框结构及其制造方法
WO2006019674A3 (en) A method of manufacturing a plurality of electronic assemblies
CN106158742A (zh) 一种平面凸点式无金属切割封装工艺及其封装结构
US8574931B2 (en) Singulation and strip testing of no-lead integrated circuit packages without tape frame
CN108389805A (zh) 一种高可靠性平面凸点式封装方法及封装结构
CN107516655A (zh) 划片槽测试结构及测试方法
CN102693941B (zh) 晶圆切割制程
CN105551945B (zh) 晶圆键合工艺中减小界面应力的方法
CN101996889A (zh) 超薄封装工艺
US20160307831A1 (en) Method of making a qfn package
CN105513976B (zh) 半导体封装方法、封装体及封装单元
CN102782829A (zh) 具有非均匀真空分布的裸芯安装端部
CN102931156A (zh) 半导体芯片的构造及制作方法
CN105470232A (zh) 一种预包封引线框架的制造方法
CN204216033U (zh) 引线框架、半导体封装体
CN104465596A (zh) 引线框架、半导体封装体及其制造方法
JP2019114761A (ja) パッケージ構造およびその製造方法
CN102263039B (zh) 晶粒总成的制造方法
CN106409714A (zh) 裸片测试方法及晶圆
CN103474358A (zh) 多圈qfn封装引线框架制备方法
CN209374429U (zh) 封装体

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant