CN105828183A - 处理视频帧的方法、视频处理芯片以及运动估计和运动补偿memc芯片 - Google Patents
处理视频帧的方法、视频处理芯片以及运动估计和运动补偿memc芯片 Download PDFInfo
- Publication number
- CN105828183A CN105828183A CN201510003855.4A CN201510003855A CN105828183A CN 105828183 A CN105828183 A CN 105828183A CN 201510003855 A CN201510003855 A CN 201510003855A CN 105828183 A CN105828183 A CN 105828183A
- Authority
- CN
- China
- Prior art keywords
- frame
- video
- resolution
- chip
- per
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/20—Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
- H04N21/23—Processing of content or additional data; Elementary server operations; Server middleware
- H04N21/234—Processing of video elementary streams, e.g. splicing of video streams, manipulating MPEG-4 scene graphs
- H04N21/2343—Processing of video elementary streams, e.g. splicing of video streams, manipulating MPEG-4 scene graphs involving reformatting operations of video signals for distribution or compliance with end-user requests or end-user device requirements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/393—Arrangements for updating the contents of the bit-mapped memory
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/41—Structure of client; Structure of client peripherals
- H04N21/426—Internal components of the client ; Characteristics thereof
- H04N21/42607—Internal components of the client ; Characteristics thereof for processing the incoming bitstream
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/44—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs
- H04N21/4402—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/44—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs
- H04N21/4402—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display
- H04N21/440263—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display by altering the spatial resolution, e.g. for displaying on a connected PDA
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/44—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs
- H04N21/4402—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display
- H04N21/440281—Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display by altering the temporal resolution, e.g. by frame skipping
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0117—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0135—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/10—Special adaptations of display systems for operation with variable images
- G09G2320/106—Determination of movement vectors or equivalent parameters within the image
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0435—Change or adaptation of the frame rate of the video stream
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/005—Adapting incoming signals to the display format of the display terminal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/436—Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
- H04N21/4363—Adapting the video or multiplex stream to a specific local network, e.g. a IEEE 1394 or Bluetooth® network
- H04N21/43632—Adapting the video or multiplex stream to a specific local network, e.g. a IEEE 1394 or Bluetooth® network involving a wired protocol, e.g. IEEE 1394
- H04N21/43635—HDMI
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computer Graphics (AREA)
- Human Computer Interaction (AREA)
- General Engineering & Computer Science (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Television Systems (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Abstract
本发明实施例公开了一种处理视频帧的方法、视频处理芯片和运动估计和运动补偿MEMC芯片,该处理视频帧的方法包括:视频处理芯片获取多个视频帧;该视频处理芯片将每个视频帧从第一分辨率调整为第二分辨率;该视频处理芯片根据第二帧率在该多个视频帧中插入至少一个无效帧以使得由该多个视频帧和该至少一个无效帧组成的传输帧流的帧率为第二帧率;将该传输帧流发送给MEMC芯片。由于该视频处理芯片和该MEMC芯片可以按照约定的分辨率和帧率对应的接口频率进行帧流的传输,在该视频处理芯片获取的该多个视频帧的分辨率和帧率发生变化时,该视频处理芯片和该MEMC芯片之间无需调整接口频率,不会导致显示屏上出现黑屏,提高显示屏播放视频的流畅度。
Description
技术领域
本发明涉及多媒体技术,尤其涉及一种处理视频帧的方法、视频处理芯片以及MEMC芯片。
背景技术
现有的电视和手机等终端设备,为提升用户观看视频的体验,通常采用运动估计和运动补偿(MotionEstimateandMotionCompensation,MEMC)技术以提高视频播放的流畅度,该终端设备一般包括视频处理芯片、MEMC芯片和显示屏,其中,视频处理芯片用于对接收的码流进行解码以获取视频帧,MEMC芯片用于对接收的视频帧做运动估计和运动补偿以提高视频帧的帧率,显示屏用于显示从MEMC芯片中接收的视频帧。
由于视频处理芯片获取的视频帧的帧率通常小于显示屏的刷新率,为满足显示屏刷新率的要求,MEMC芯片将视频处理芯片输出的低帧率的视频帧进行运动估计和运动补偿以输出帧率更高的视频帧,从而满足显示屏刷新率的需要。
上述现有技术存在如下技术问题:由于视频处理芯片获取的视频帧是原始视频帧,如果原始视频帧的帧率或分辨率发生改变,则视频处理芯片传输给MEMC芯片的视频帧的帧率或分辨率也会相应的发生改变,由于视频处理芯片和MEMC芯片之间约定了帧率、分辨率和接口频率的对应关系,比如,在分辨率为全高清(FullHighDefinition,FHD),帧率为30fps时,视频处理芯片和MEMC之间的接口频率为74.25MHz;在分辨率为超高清(UltraHighDefinition,UHD),帧率为60fps时,视频处理芯片和MEMC之间的接口频率为297MHz,因此,在视频处理芯片传输给MEMC芯片的视频帧的帧率或分辨率发生变化时,视频处理芯片和MEMC芯片之间需要调整接口频率,即调整接口时序,这会导致显示屏上出现短暂的黑屏,降低显示屏上播放视频的流畅度。
发明内容
本发明实施例提供了一种处理视频帧的方法、视频处理芯片以及MEMC芯片,该视频处理芯片和该MEMC芯片之间按照固定的接口频率进行帧流的传输,提高显示屏播放视频的流畅度。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,本发明提供了一种处理视频帧的方法,该方法包括:
视频处理芯片获取多个视频帧,其中,该多个视频帧的帧率为第一帧率,该多个视频帧的分辨率为第一分辨率,第一分辨率为每个视频帧的原始分辨率;
该视频处理芯片将每个视频帧从第一分辨率调整为第二分辨率,其中,第二分辨率为该视频处理芯片和MEMC芯片预先约定的分辨率,第二分辨率大于第一分辨率;
该视频处理芯片根据第二帧率在该多个视频帧中插入至少一个无效帧以使得由该多个视频帧和该至少一个无效帧组成的传输帧流的帧率为第二帧率,并且将该传输帧流发送给该MEMC芯片,其中,第二帧率为噶及视频处理芯片和该MEMC芯片预先约定的帧率,该至少一个无效帧的分辨率为第二分辨率。
结合第一方面,在第一种可能的实现方式中,该方法还包括:
该视频处理芯片向该MEMC芯片发送约定信息,该约定信息包括第二帧率、第二分辨率和位置信息,其中,该位置信息用于指示每个视频帧在第一分辨率时所有像素点组成的像素区域位于每个视频帧在第二分辨率时所有像素点组成的像素区域中的位置。
结合第一方面的第一种可能的实现方式,在第二种可能的实现方式中,每个视频帧在第一分辨率时所有像素点组成的像素区域为第一像素区域,每个视频帧在第二分辨率时所有像素点组成的像素区域为第二像素区域,则该视频处理芯片将每个视频帧从第一分辨率调整为第二分辨率包括:
针对每个视频帧,该视频处理芯片根据该位置信息在第一像素区域之外增加填充像素区域以形成包括第一像素区域和填充像素区域的第二像素区域。
结合第一方面,或者第一方面的第一或第二种可能的实现方式,在第三种可能的实现方式中,该视频处理芯片根据第二帧率在该多个视频帧中插入至少一个无效帧之前,该方法还包括:
该视频处理芯片生成该至少一个无效帧。
结合第一方面的第三种可能的实现方式,在第四种可能的实现方式中,在该视频处理芯片生成该至少一个无效帧之后,该方法还包括:
该视频处理芯片在每个无效帧中标记无效标识,该无效标识用于标识每个无效帧。
结合第一方面,或者第一方面的第一或第二或第三或第四种可能的实现方式,在第五种可能的实现方式中,第二分辨率与显示屏的分辨率相同,该显示屏用于显示经过该视频处理芯片和该MEMC芯片处理后的帧流。
结合第一方面,或者第一方面的第一或第二或第三或第四或第五种可能的实现方式,在第六种可能的实现方式中,每个无效帧为该多个视频帧中一个视频帧的重复帧。
第二方面,本发明提供了另一种处理视频帧的方法,该方法包括:
MEMC芯片接收视频处理芯片以第二帧率发送的传输帧流,其中,该传输帧流包括多个视频帧和至少一个无效帧,该多个视频帧和所述至少一个无效帧的分辨率为第二分辨率,第二帧率和第二分辨率分别为该视频处理芯片和该MEMC芯片预先约定的帧率和分辨率;
该MEMC芯片获取该传输帧流中该多个视频帧,被获取的该多个视频帧的帧率为第一帧率;
该MEMC芯片将第一帧率的该多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流,第三帧率满足显示屏显示该显示帧流时所需的刷新率,第三帧率大于第一帧率。
结合第二方面,在第一种可能的实现方式中,在MEMC芯片接收视频处理芯片以第二帧率发送的传输帧流之前,该方法还包括:
该MEMC芯片接收该视频处理芯片发送的约定信息,该约定信息包括第二帧率、第二分辨率和位置信息,其中,该位置信息用于指示每个视频帧在第一分辨率时所有像素点组成的像素区域位于每个视频帧在第二分辨率时所有像素点组成的像素区域中的位置,第一分辨率为每个视频帧的原始分辨率,第二分辨率大于第一分辨率。
结合第二方面的第一种可能的实现方式,在第二种可能的实现方式中,每个视频帧在第一分辨率时所有像素点组成的像素区域为第一像素区域,每个视频帧在第二分辨率时所有像素点组成的像素区域为第二像素区域,在该MEMC芯片将第一帧率的该多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流之前,该方法还包括:
针对每个视频帧,该MEMC芯片根据该位置信息从第二像素区域中获取第一像素区域;
在该MEMC芯片将第一帧率的该多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流之后,该方法还包括:
该MEMC芯片将该显示帧流中每帧的分辨率扩大为第三分辨率,其中,第三分辨率为该显示屏的分辨率,第三分辨率大于第一分辨率。
结合第一方面,或者第一方面的第一或第二种可能的实现方式,在第三种可能的实现方式中,每个无效帧包括无效标识,该MEMC芯片获取该传输帧流中该多个视频帧包括:
该MEMC芯片根据该传输流中每个无效帧的无效标识获取该传输帧流中该多个视频帧。
结合第一方面,或者第一方面的第一或第二或第三种可能的实现方式,在第四种可能的实现方式中,每个无效帧为该多个视频帧中一个视频帧的重复帧。
结合第二方面的第二种可能的实现方式,在第五种可能的实现方式中,在该MEMC芯片将该显示帧流中每帧的分辨率扩大为第三分辨率之后,该方法还包括:
该MEMC芯片将分辨率扩大后的该显示帧流发送给该显示屏。
第三方面,本发明提供一种视频处理芯片,该视频处理芯片包括:
视频帧获取模块,用于获取多个视频帧,并且将该多个视频帧发送给第一视频处理引擎,其中,该多个视频帧的帧率为第一帧率,该多个视频帧的分辨率为第一分辨率,第一分辨率为每个视频帧的原始分辨率;
第一视频处理引擎,用于:
接收该视频帧获取模块发送的该多个视频帧;
将每个视频帧从第一分辨率调整为第二分辨率,其中,第二分辨率为该视频处理芯片和MEMC芯片预先约定的分辨率,第二分辨率大于第一分辨率;
根据第二帧率在该多个视频帧中插入至少一个无效帧以使得由该多个视频帧和该至少一个无效帧组成的传输帧流的帧率为第二帧率,其中,第二帧率为该视频处理芯片和该MEMC芯片预先约定的帧率,该至少一个无效帧的分辨率为第二分辨率;
将该传输帧流发送给第一视频输出接口;以及,
该第一视频输出接口,用于接收第一视频处理引擎发送的该传输帧流,并且将该传输帧流发送给该MEMC芯片。
结合第三方面,在第一种可能的实现方式中,该视频处理芯片还包括:
第一信息约定接口,用于向该MEMC芯片发送约定信息,该约定信息包括第二帧率、第二分辨率和位置信息,其中,该位置信息用于指示每个视频帧在第一分辨率时所有像素点组成的像素区域位于每个视频帧在第二分辨率时所有像素点组成的像素区域中的位置。
结合第三方面的第一种可能的实现,在第二种可能的实现方式中,每个视频帧在第一分辨率时所有像素点组成的像素区域为第一像素区域,每个视频帧在第二分辨率时所有像素点组成的像素区域为第二像素区域,该第一视频处理引擎具体包括:
针对每个视频帧,用于根据该位置信息在第一像素区域之外增加填充像素区域以形成包括第一像素区域和填充像素区域的第二像素区域。
结合第三方面,或者第三方面的第一或第二种可能的实现方式,在第三种可能的实现方式中,该第一视频处理引擎还用于:
生成至少一个无效帧。
结合第三方面的第三种可能的实现方式,在第四种可能的实现方式中,该第一视频处理引擎还用于:
在每个无效帧中标记无效标识,该无效标识用于标识每个无效帧。
第四方面,本发明提供一种MEMC芯片,该MEMC芯片包括:
视频输入接口,用于接收视频处理芯片以第二帧率发送的传输帧流,并且将该传输帧流发送给第二视频处理引擎,其中,该传输帧流包括多个视频帧和至少一个无效帧,该多个视频帧和该至少一个无效帧的分辨率为第二分辨率,第二帧率和第二分辨率分别为该视频处理芯片和该MEMC芯片预先约定的帧率和分辨率;
所述第二视频处理引擎,用于获取该传输帧流中该多个视频帧,该多个视频帧的帧率为第一帧率,并且将该多个视频帧发送给MEMC处理引擎;以及,
该MEMC处理引擎,用于将第一帧率的该多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流,第三帧率满足显示屏显示该显示帧流时所需的刷新率,第三帧率大于第一帧率。
结合第四方面,在第一种可能的实现方式中,该MEMC芯片还包括:
第二信息约定接口,用于接收该视频处理芯片发送的约定信息,该约定信息包括第二帧率、第二分辨率和位置信息,其中,该位置信息用于指示每个视频帧在第一分辨率时所有像素点组成的像素区域位于每个视频帧在第二分辨率时所有像素点组成的像素区域中的位置,第一分辨率为每个视频帧的原始分辨率,第二分辨率大于第一分辨率。
结合第四方面的第一种可能的实现方式,在第二种可能的实现方式中,每个视频帧在第一分辨率时所有像素点组成的像素区域为第一像素区域,每个视频帧在第二分辨率时所有像素点组成的像素区域为第二像素区域,该第二视频处理引擎还用于:
针对每个视频帧,根据该位置信息从第二像素区域中获取第一像素区域;
接收该MEMC处理引擎发送的该显示帧流,将该显示帧流中每帧的分辨率扩大为第三分辨率,并且将分辨率扩大后的该显示帧流发送给第二视频输出接口,其中,第三分辨率为所述显示屏的分辨率,第三分辨率大于第一分辨率;
该MEMC处理引擎,还用于将生成的显示帧流发送给该第二视频处理引擎。
结合第四方面,或者第四方面的第一或第二种可能的实现方式,在第三种可能的实现方式中,该MEMC处理引擎具体包括:
用于根据该传输帧流中每个无效帧的无效标识获取该传输帧流中该多个视频帧。
结合第四方面的第二种可能的实现方式,该MEMC处理引擎还包括:
第二视频输出接口,用于接收第二视频处理引擎发送的分辨率扩大后的该显示帧流,并且将分辨率扩大后的该显示帧流发送给该显示屏。
第五方面,本发明提供了一种终端设备,包括:
视频处理芯片,用于:
获取多个视频帧,其中,该多个视频帧的帧率为第一帧率,该多个视频帧的分辨率为第一分辨率,第一分辨率为每个视频帧的原始分辨率;
将每个视频帧从第一分辨率调整为第二分辨率,其中,第二分辨率为该视频处理芯片和MEMC芯片预先约定的分辨率,第二分辨率大于第一分辨率;
根据第二帧率在该多个视频帧中插入至少一个无效帧以使得由该多个视频帧和该至少一个无效帧组成的传输帧流的帧率为第二帧率,其中,第二帧率为该视频处理芯片和该MEMC芯片预先约定的帧率,该至少一个无效帧的分辨率为第二分辨率;
将该传输帧流发送给该MEMC芯片;
该MEMC芯片,用于:
接收该视频处理芯片以第二帧率发送的传输帧流;
获取该传输帧流中该多个视频帧,被获取的该多个视频帧的帧率为第一帧率;
将第一帧率的该多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流,其中,第三帧率满足显示屏显示该显示帧流时所需的刷新率,第三帧率大于第一帧率;
将该显示帧流发送给该显示屏;以及,
该显示屏,用于接收并显示该MEMC芯片输出的该显示帧流。
在本发明实施例提供的处理视频帧的方法中,由于该视频处理芯片按照预先约定的分辨率和帧率向MEMC芯片发送传输帧流,而约定的分辨率和帧率对应固定的接口频率,因此,该视频处理芯片和该MEMC芯片可以按照该固定的接口频率进行帧流的传输,即使在该视频处理芯片获取的视频帧的分辨率和帧率发生变化时,该视频处理芯片和该MEMC芯片之间无需调整接口频率,不会导致显示屏上出现黑屏,提高显示屏播放视频的流畅度。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的终端设备的结构;
图2为本发明一个实施例提供的处理视频帧的方法的流程图;
图3a为本发明提供的一个视频帧在第一分辨率时的像素区域;
图3b为本发明提供的一个视频帧在第二分辨率时的像素区域;
图4为本发明另一个实施例提供的处理视频帧的方法的流程图;
图5为本发明一个实施例提供的视频处理芯片的结构;
图6a为图5描述的视频处理芯片结构中视频帧获取模块的一种结构;
图6b为图5描述的视频处理芯片结构中视频帧获取模块的另一种结构;
图7为本发明一个实施例提供的MEMC芯片的结构。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1描述了本发明所涉及的终端设备的结构,该终端设备100包括视频处理芯片101、MEMC芯片102和显示屏103,其中,终端设备100为具备视频处理和显示能力的设备,比如电视、手机等,视频处理芯片101和MEMC芯片102可以为两个独立的芯片,也可以为一个集成芯片里的两个模块,一般地,视频处理芯片101可以理解为终端设备100的主芯片。
结合图1介绍本发明涉及的技术方案的总体思路:视频处理芯片101获取到原始视频帧后,对原始视频帧按照预先和MEMC芯片102约定的分辨率和帧率分别进行分辨率调整和帧率调整,将做上述调整后的视频帧发送给MEMC芯片102,MEMC芯片102对接收到的视频帧进行运动估计和运动补偿等相关处理后再发送给显示屏103,由显示屏103完成视频显示。
为更好理解上述技术方案,下面将结合具体的实施例对上述技术方案进行详细的说明。
图2描述了本发明实施例提供的一种处理视频帧的方法,本实施例中执行主体为视频处理芯片,该处理视频帧的方法包括:
S201、该视频处理芯片获取多个视频帧。
其中,该多个视频帧的帧率为第一帧率,该多个视频帧的分辨率为第一分辨率,第一分辨率为每个视频帧的原始分辨率。
具体的,该视频处理芯片对由网络接口或数字射频接口接收到的视频输入信号进行解码以获取该多个视频帧,或者,该视频处理芯片通过视频输入接口直接接收该多个视频帧,其中,该视频输入接口具体可以为视频图形阵列(VideoGraphicsArray,VGA)接口或高清晰度多媒体接口(HighDefinitionMultimediaInterface,HDMI)等。
需要说明的是,该视频处理芯片在获取到该多个视频帧后,可以直接对该多个视频帧进行如下的分辨率调整和帧率转换,也可以首先对该多个视频帧进行去噪处理,然后再对经过去噪处理后的该多个视频帧进行如下的分辨率调整和帧率转换,本发明中对该多个视频帧是否经过去噪处理不做限定,只要该多个视频帧为原始视频帧即可,该多个视频帧在第一分辨率时的像素信息为原始像素信息。
S202、该视频处理芯片将每个视频帧从第一分辨率调整为第二分辨率。
其中,第二分辨率为该视频处理芯片和MEMC芯片预先约定的分辨率,第二分辨率大于第一分辨率;
由于第二分辨率为该视频处理芯片和MEMC芯片预先约定的分辨率,因此,该视频处理芯片将每个视频帧从第一分辨率调整为第二分辨率之前,该视频处理芯片还需要向该MEMC芯片发送约定信息,该约定信息包括第二分辨率。
优选地,第二分辨率与显示屏的分辨率相同,该显示屏用于显示经过该视频处理芯片和该MEMC芯片处理后的帧流。
由于该视频处理芯片将每个视频帧从第一分辨率调整为第二分辨率后,该视频处理芯片会将分辨率调整后的该多个视频帧发送给该MEMC芯片,该MEMC芯片在接收到该多个视频帧后,还需要将每个视频帧从第二分辨率对应的所有像素点组成的像素区域中提取出第一分辨率对应的所有像素点组成的像素区域,以获取每个视频帧的原始像素信息,因此,该约定信息除了包含第二分辨率,还包含位置信息,该位置信息用于指示每个视频帧在第一分辨率时所有像素点组成的像素区域位于每个视频帧在第二分辨率时所有像素点组成的像素区域中的位置,该视频处理芯片根据该位置信息将每个视频帧从第一分辨率调整为第二分辨率,该MEMC芯片根据该位置信息将每个视频帧从第二分辨率对应的所有像素点组成的像素区域中提取出第一分辨率对应的像素点组成的像素区域。
具体的,每个视频帧包括多个像素点,每个视频帧在第一分辨率时所有像素点组成的像素区域为第一像素区域,每个视频帧在第二分辨率时所有像素点组成的像素区域为第二像素区域,则该视频处理芯片将每个视频帧从第一分辨率调整为第二分辨率包括:
针对每个视频帧,该视频处理芯片根据该位置信息在第一像素区域之外增加填充像素区域以形成包括第一像素区域和填充像素区域的第二像素区域。
为方便理解,图3a描述了一个视频帧在第一分辨率时所有像素点组成的像素区域,即第一像素区域,图3b描述了一个视频帧在第二分辨率时所有像素点组成的像素区域,即第二像素区域,由图3b可知,第二像素区域包括第一像素区域和填充像素区域,该填充像素区域不需要如图3b所示一定要分布在第一像素区域的四周填充,只要在第一像素区域之外即可,图3b描述的填充方式只是一种示例,另外,本发明对该填充像素区域的像素值不做限定。
S203、该视频处理芯片根据第二帧率在该多个视频帧中插入至少一个无效帧以使得由该多个视频帧和该至少一个无效帧组成的传输帧流的帧率为第二帧率,将该传输帧流发送给该MEMC芯片。
其中,第二帧率为该视频处理芯片和该MEMC芯片预先约定的帧率,因此上述该视频处理芯片向该MEMC芯片发送的约定信息中还包括第二帧率,并且第二帧率大于第一帧率,帧率的单位通常为framepersecond,即fps,表示每单位时间内帧的数量;
由于第二帧率大于第一帧率,该视频处理芯片需要在该多个视频帧中插入至少一个无效帧以使得该视频处理芯片输出的传输帧流的帧率为第二帧率,因此,该至少一个无效帧的作用是为了使得该视频处理芯片向该MEMC芯片输出的传输帧流的帧率得到提高,以达到预先约定的第二帧率;进一步,该视频处理芯片根据第二帧率在该多个视频帧中插入至少一个无效帧之前,该视频处理芯片生成该至少一个无效帧。进一步,由于该MEMC芯片在接收到该传输帧率流后需要识别出该传输帧流中的无效帧,因此,该视频处理芯片在生成该至少一个无效帧后,需要在每个无效帧中标记无效标识,该无效标识用于识别每个无效帧。
本发明中,无效帧的作用是为了提高帧率,并且,由于在后续该MEMC芯片接收到由该多个视频帧和无效帧组成的传输帧流之后,只需要获取该传输帧流中的该多个视频帧,因此,本发明对无效帧所包含的数据信息不予限制,只要是能达到提高帧率效果的帧都属于无效帧的范畴。
优选地,每个无效帧可以是该多个视频帧中一个视频帧的重复帧,相应地,每个无效帧中的无效标识为重复标识,以标识该无效帧为重复帧。需要说明的是,由于该视频处理芯片传输给该MEMC芯片的传输帧流中每帧的分辨率都需要为预先约定的第二分辨率,因此该至少一个无效帧的分辨率也要求为第二分辨率。
本实施例提供的处理视频帧的方法中,由于该视频处理芯片按照预先约定的分辨率和帧率向MEMC芯片发送传输帧流,而约定的分辨率和帧率对应固定的接口频率,因此,该视频处理芯片和该MEMC芯片可以按照该固定的接口频率进行帧流的传输,即使在该视频处理芯片获取的视频帧的分辨率和帧率发生变化时,该视频处理芯片和该MEMC芯片之间无需调整接口频率,不会导致显示屏上出现黑屏,提高显示屏播放视频的流畅度。
图4描述了本发明另一个实施例提供的一种处理视频帧的方法,本实施例中执行主体为MEMC芯片,该处理视频帧的方法包括:
S401、该MEMC芯片接收视频处理芯片以第二帧率发送的传输帧流。
其中,该传输帧流包括多个视频帧和至少一个无效帧,该多个视频帧和该至少一个无效帧的分辨率为第二分辨率,第二帧率和第二分辨率分别为该视频处理芯片和该MEMC芯片预先约定的帧率和分辨率;
由于第二帧率和第二分辨率分别为该视频处理芯片和该MEMC芯片预先约定的帧率和分辨率,因此,在该MEMC芯片接收该视频处理芯片以第二帧率发送的传输帧流之前,该处理视频帧的方法还包括:
该MEMC芯片接收该视频处理芯片发送的约定信息,该约定信息包括第二帧率、第二分辨率和位置信息,其中,第一分辨率为每个视频帧的原始分辨率,第二分辨率大于第一分辨率,该位置信息用于指示每个视频帧在第一分辨率时所有像素点组成的像素区域位于每个视频帧在第二分辨率时所有像素点组成的像素区域中的位置。
由于该视频处理芯片和该MEMC芯片约定了第二帧率和第二分辨率,因此,该MEMC芯片按照第二帧率和第二分辨率对应的接口频率接收该视频处理芯片以第二帧率发送的传输帧流。
S402、该MEMC芯片获取该传输帧流中该多个视频帧,该多个视频帧的帧率为第一帧率。
由于该传输帧流中每个无效帧都被标记了无效标识,该无效标识可以识别每个无效帧,因此,该MEMC芯片根据该传输帧流中每个无效帧的无效标识可以获取该传输帧流中的该多个视频帧。
由图2描述的实施例可知,该多个视频帧的帧率为第一帧率,因此该MEMC芯片从该传输流中获取的该多个视频帧的帧率为第一帧率。
优选地,每个无效帧可以是该多个视频帧中一个视频帧的重复帧,则每个无效帧中的无效标识为重复标识,以标识该无效帧为重复帧,则该MEMC芯片根据该传输帧流中每个重复帧的重复标识可以获取该传输帧流中的该多个视频帧。
S403、该MEMC芯片将第一帧率的该多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流。
其中,第三帧率满足显示屏显示该显示帧流时所需的刷新率,第三帧率大于第一帧率。
具体的,通过采用MEMC技术,该MEMC芯片在该多个视频帧中前后两个视频帧之间插入运动补偿帧以生成第三帧率的显示帧流,由于MEMC技术是现有技术,本发明对该MEMC芯片将第一帧率的该多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流的具体过程不做进一步说明。
进一步,该MEMC芯片在获取到该多个视频帧之后以及在将第一帧率的该多个视频帧进行运动估计和运动补偿之前,该MEMC芯片还将每个视频帧从第二分辨率对应的所有像素点组成的像素区域中提取出第一分辨率对应的所有像素点组成的像素区域,以获取每个视频帧的原始像素信息,并且在将第一帧率的该多个视频帧进行运动估计和运动补偿之后,该MEMC芯片将该显示帧流中每帧的分辨率扩大为第三分辨率,其中,第三分辨率大于第一分辨率,第三分辨率为该显示屏的分辨率,具体如下:
由于该MEMC芯片接收的约定信息中包括位置信息,该位置信息用于指示每个视频帧在第一分辨率时所有像素点组成的像素区域位于每个视频帧在第二分辨率时所有像素点组成的像素区域中的位置,每个视频帧在第一分辨率时所有像素点组成的像素区域为第一像素区域,每个视频帧在第二分辨率时所有像素点组成的像素区域为第二像素区域,第二像素区域包括第一像素区域和填充像素区域,具体可以参见图3a和图3b。
该MEMC芯片在获取到第二分辨率的该多个视频帧之后,按照该位置信息将每个视频帧从第二分辨率对应的所有像素点组成的像素区域中提取出第一分辨率对应的所有像素点组成的像素区域,以获取每个视频帧的原始像素信息,具体的,针对每个视频帧,该MEMC芯片根据该位置信息从第二像素区域中获取第一像素区域,由第一像素区域组成的视频帧为第一分辨率的视频帧,即为原始视频帧。
在将第一帧率的该多个视频帧进行运动估计和运动补偿之后,该显示帧流中每帧的分辨率为第一分辨率,该MEMC芯片还需要将该显示帧流中每帧的分辨率扩大为第三分辨率,具体的,该MEMC芯片将该显示帧流中每帧对应的第一像素区域扩大为第三分辨率对应的第三像素区域,由第三像素区域组成的视频帧即为第三分辨率的视频帧。
需要说明的是,本发明中,将第一像素区域扩大为第三像素区域和将第一像素区域调整为第二像素区域的实现方式是不一样的,将第一像素区域扩大为第三像素区域是将第一像素区域中的像素值通过插值运算生成新的像素值以进行像素区域的扩充,该新生成的像素值与第一像素区域中的像素值相关,然而,将第一像素区域调整为第二像素区域是在第一像素区域之外填充像素值以进行像素区域的扩充,该填充的像素值与第一像素区域中像素值无关。
进一步,在该MEMC将该显示帧流中每帧的分辨率扩大为第三分辨之后,该MEMC芯片将分辨率扩大后的该显示帧流发送给该显示屏,该显示屏接收到显示帧流后进行视频显示。
本实施例提供的处理视频帧的方法中,该MEMC芯片可以按照预先约定的分辨率和帧率对应的接口频率接收视频处理芯片发送的传输帧流,在该视频处理芯片获取的视频帧的分辨率和帧率发生变化时,该视频处理芯片和该MEMC芯片之间无需调整接口频率,不会导致显示屏上出现黑屏,提高显示屏播放视频的流畅度。
上文中结合图2至图4,详细描述了本发明实施例提供的处理视频帧的方法,下面将结合图5至图7,详细描述本发明实施例提供的视频处理芯片和MEMC芯片。
图5描述了本发明一个实施例提供的视频处理芯片101的结构,该视频处理芯片101包括:视频帧获取模块501、第一视频处理引擎502和第一视频输出接口503。
视频帧获取模块501,用于获取多个视频帧,该多个视频帧的帧率为第一帧率,该多个视频帧的分辨率为第一分辨率,第一分辨率为每个视频帧的原始分辨率。具体的,视频帧获取模块501的结构可以如图6a或图6b所示。
图6a中,视频帧获取模块501包括第一输入接口5001,第一输入接口5001可以为视频输入接口,如VGA或HDMI接口,第一输入接口5001接收的视频输入信号无需经过解码,此种情况,接收的视频输入信号即为视频帧;
图6b中,视频帧获取模块501包括第二输入接口5002和视频解码器5003,其中,第二输入接口5002用于接收视频输入信号并且将接收的视频输入信号发送给视频解码器5003,视频解码器5003用于对接收的视频输入信号进行解码以获取多个视频帧,此种情况,第二输入接口5002为网络接口或数字射频接口,第二输入接口5002接收的视频输入信号需要经过解码才能成为原始视频帧。
视频帧获取模块501在获取该多个视频帧后,将该多个视频帧发送给第一视频处理引擎502。
第一视频处理引擎502,用于:
接收视频帧获取模块501发送的该多个视频帧,;
在获取到该多个视频帧后,将每个视频帧从第一分辨率调整为第二分辨率,其中,第二分辨率为该视频处理芯片101和MEMC芯片预先约定的分辨率,第二分辨率大于第一分辨率;
根据第二帧率在该多个视频帧中插入至少一个无效帧以使得该多个视频帧和该至少一个无效帧组成的传输帧流的帧率为第二帧率,其中,第二帧率为该视频处理芯片101和该MEMC芯片预先约定的帧率,该至少一个无效帧的分辨率为第二分辨率;
将该传输帧流发送给第一视频输出接口503。
需要说明的是,第一视频处理引擎502在获取该多个视频帧后,可以直接对该多个视频帧进行分辨率调整和帧率转换,也可以首先对该多个视频帧进行去噪处理,然后再对经过去噪处理后的该多个视频帧进行分辨率调整和帧率变换,本发明中对该多个视频帧是否经过去噪处理不做限定,只要该多个视频帧为原始视频帧即可。
第一视频输出接口503,用于接收第一视频处理引擎502发送的传输帧流,并且将该传输帧流发送给该MEMC芯片。具体的,该视频输出接口可以为低压差分信号(LowVoltageDifferentialSignaling,LVDS)接口或V-by-One接口。
进一步,该视频处理芯片101还包括:
第一信息约定接口504,用于向该MEMC芯片发送约定信息,该约定信息包括第二帧率、第二分辨率和位置信息,其中,该位置信息用于指示每个视频帧在第一分辨率时所有像素点组成的像素区域位于每个视频帧在第二分辨率时所有像素点组成的像素区域中的位置,具体的,第一信息约定接口504可以为垂直消隐期(VerticalBlankingInterval,VBI)接口或者自定义接口。
相应地,假设每个视频帧在第一分辨率时所有像素点组成的像素区域为第一像素区域,每个视频帧在第二分辨率时所有像素点组成的像素区域为第二像素区域,则第一视频处理引擎502调整分辨率的具体实现方式如下:
针对每个视频帧,根据该约定信息中的位置信息在第一像素区域之外增加填充像素区域以形成包括第一像素区域和填充像素区域的第二像素区域。
进一步,第一视频处理引擎502还用于生成至少一个无效帧。
第一视频处理引擎502在生成上述至少一个无效帧之后,在每个无效帧中标记无效标识,其中,该无效标识用于标识每个无效帧。
优选地,每个无效帧可以是该多个视频帧中一个视频帧的重复帧,相应地,每个无效帧中的无效标识为重复标识,以标识该无效帧为重复帧。
本实施例提供的视频处理芯片按照预先约定的分辨率和帧率向MEMC芯片发送传输帧流,而约定的分辨率和帧率对应固定的接口频率,因此,该视频处理芯片和该MEMC芯片可以按照该固定的接口频率进行帧流的传输,即使在该视频处理芯片获取的视频帧的分辨率和帧率发生变化时,该视频处理芯片和该MEMC芯片之间无需调整接口频率,不会导致显示屏上出现黑屏,提高显示屏播放视频的流畅度。
图7描述了本发明又一个实施例提供的MEMC芯片102的结构,该MEMC芯片102包括:视频输入接口701、第二视频处理引擎702和MEMC处理引擎703。
视频输入接口701,用于接收视频处理芯片以第二帧率发送的传输帧流,并且将该传输帧流发送给第二视频处理引擎702,其中,该传输帧流包括多个视频帧和至少一个无效帧,该多个视频帧和该至少一个无效帧的分辨率为第二分辨率,第二帧率和第二分辨率分别为该视频处理芯片和该MEMC芯片102预先约定的帧率和分辨率。
第二视频处理引擎702,用于获取视频输入接口701发送的传输帧流中该多个视频帧,并且将该多个视频帧发送给MEMC处理引擎703,该多个视频帧的帧率为第一帧率,具体的,第二视频处理引擎702可以根据该传输帧流中每个无效帧的无效标识获取该传输帧流中该多个视频帧。
MEMC处理引擎703,用于将第一帧率的该多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流,第三帧率满足显示屏显示该显示帧流时所需的刷新率,第三帧率大于第一帧率。
进一步,该MEMC芯片102还包括第二信息约定接口704。
第二信息约定接口704,用于接收该视频处理芯片发送的约定信息,该约定信息包括第二帧率、第二分辨率和位置信息,其中,该位置信息用于指示每个视频帧在第一分辨率时所有像素点组成的像素区域位于每个视频帧在第二分辨率时所有像素点组成的像素区域中的位置,第一分辨率为每个视频帧的原始分辨率,第二分辨率大于第一分辨率。
假设每个视频帧在第一分辨率时所有像素点组成的像素区域为第一像素区域,每个视频帧在第二分辨率时所有像素点组成的像素区域为第二像素区域,则该第二视频处理引擎702在获取该传输帧流中该多个视频帧之后,还用于:
针对每个视频帧,根据该位置信息从第二像素区域中获取第一像素区域,即将每个视频帧从第二分辨率对应的所有像素点组成的像素区域中提取出第一分辨率对应的所有像素点组成的像素区域,以获取每个视频帧的原始像素信息,然后再将分辨率缩小后的该多个视频帧发送给MEMC处理引擎703以做运动估计和运动补偿;
接收MEMC处理引擎703发送的显示帧流,将该显示帧流中每帧的分辨率扩大为第三分辨率,并且将分辨率扩大后的该显示帧流发送给第二视频输出接口705,其中,第三分辨率为该显示屏的分辨率,第三分辨率大于第一分辨率。
相应地,MEMC处理引擎703还用于将生成的显示帧流发送给第二视频处理引擎702。需要说明的是,第二视频处理引擎702除了扩大该显示帧流中每帧的分辨率之外,还可以对该显示帧流中的每帧进行图像增强处理,比如锐化等,以提高该显示帧流的显示质量。因此,第二视频处理引擎702向第二视频输出接口705发送的显示帧流还可以经过图像增强处理,本发明对此不做限制。
该MEMC芯片102还包括第二视频输出接口705。
第二视频输出接口705用于接收第二视频处理引擎702发送的分辨率扩大后的该显示帧流,并且将分辨率扩大后的该显示帧流发送给该显示屏以作视频显示。
本实施例提供的MEMC芯片可以按照预先约定的分辨率和帧率对应的接口频率接收视频处理芯片发送的传输帧流,在该视频处理芯片获取的视频帧的分辨率和帧率发生变化时,该视频处理芯片和该MEMC芯片之间无需调整接口频率,不会导致显示屏上出现黑屏,提高显示屏播放视频的流畅度。
结合图1,本发明一个实施例提供了终端设备100,该终端设备100包括视频处理芯片100、MEMC芯片102以及显示屏103。
视频处理芯片101,用于:
获取多个视频帧,其中,该多个视频帧的帧率为第一帧率,该多个视频帧的分辨率为第一分辨率,第一分辨率为每个视频帧的原始分辨率;
将每个视频帧从第一分辨率调整为第二分辨率,其中,第二分辨率为视频处理芯片101和MEMC芯片102预先约定的分辨率,第二分辨率大于第一分辨率;
根据第二帧率在该多个视频帧中插入至少一个无效帧以使得由该多个视频帧和该至少一个无效帧组成的传输帧流的帧率为第二帧率,其中,第二帧率为视频处理芯片101和MEMC芯片102预先约定的帧率,该至少一个无效帧的分辨率为第二分辨率;
将该传输帧流发送给MEMC芯片102。
MEMC芯片102,用于:
接收视频处理芯片以第二帧率发送的传输帧流;
获取该传输帧流中该多个视频帧,被获取的该多个视频帧的帧率为第一帧率;
将第一帧率的该多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流,其中,第三帧率满足显示屏显示该显示帧流时所需的刷新率,第三帧率大于第一帧率;
将该显示帧流发送给显示屏103。
显示屏103,用于接收并显示MEMC芯片102输出的显示帧流。
视频处理芯片101和MEMC芯片102的具体结构可分别参考图5和图7对应的实施例的描述,在此不予赘述。
以上视频处理芯片101和MEMC芯片102分别可以通过数字逻辑电路来实现,每个数字逻辑电路通过逻辑运算用来执行之前对应实施例所提到的方法。或者可以通过视频处理芯片101和MEMC芯片102的任一个可通过通用处理器实现,所述通用处理器通过执行计算机软件程序运行相关处理方法。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-OnlyMemory)、随机存取存储器(RAM,RandomAccessMemory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。
Claims (24)
1.一种处理视频帧的方法,其特征在于,包括:
视频处理芯片获取多个视频帧,其中,所述多个视频帧的帧率为第一帧率,所述多个视频帧的分辨率为第一分辨率,第一分辨率为每个视频帧的原始分辨率;
所述视频处理芯片将每个视频帧从第一分辨率调整为第二分辨率,其中,第二分辨率为所述视频处理芯片和运动估计和运动补偿MEMC芯片预先约定的分辨率,第二分辨率大于第一分辨率;
所述视频处理芯片根据第二帧率在所述多个视频帧中插入至少一个无效帧以使得由所述多个视频帧和所述至少一个无效帧组成的传输帧流的帧率为第二帧率,并且将所述传输帧流发送给所述MEMC芯片,其中,第二帧率为所述视频处理芯片和所述MEMC芯片预先约定的帧率,所述至少一个无效帧的分辨率为第二分辨率。
2.如权利要求1所述的处理视频帧的方法,其特征在于,所述方法还包括:
所述视频处理芯片向所述MEMC芯片发送约定信息,所述约定信息包括第二帧率、第二分辨率和位置信息,其中,所述位置信息用于指示每个视频帧在第一分辨率时所有像素点组成的像素区域位于每个视频帧在第二分辨率时所有像素点组成的像素区域中的位置。
3.如权利要求2所述的处理视频帧的方法,其特征在于,每个视频帧在第一分辨率时所有像素点组成的像素区域为第一像素区域,每个视频帧在第二分辨率时所有像素点组成的像素区域为第二像素区域,所述视频处理芯片将每个视频帧从第一分辨率调整为第二分辨率包括:
针对每个视频帧,所述视频处理芯片根据所述位置信息在第一像素区域之外增加填充像素区域以形成包括第一像素区域和填充像素区域的第二像素区域。
4.如权利要求1-3任一所述的处理视频帧的方法,其特征在于,所述视频处理芯片根据第二帧率在所述多个视频帧中插入至少一个无效帧之前,所述方法还包括:
所述视频处理芯片生成所述至少一个无效帧。
5.如权利要求4所述的处理视频帧的方法,其特征在于,在所述视频处理芯片生成所述至少一个无效帧之后,所述方法还包括:
所述视频处理芯片在每个无效帧中标记无效标识,其中,所述无效标识用于标识每个无效帧。
6.如权利要求1-5任一所述的处理视频帧的方法,其特征在于,第二分辨率与显示屏的分辨率相同,所述显示屏用于显示经过所述视频处理芯片和所述MEMC芯片处理后的帧流。
7.如权利要求1-6任一所述的处理视频帧的方法,其特征在于,每个无效帧为所述多个视频帧中一个视频帧的重复帧。
8.一种处理视频帧的方法,其特征在于,包括:
运动估计和运动补偿MEMC芯片接收视频处理芯片以第二帧率发送的传输帧流,其中,所述传输帧流包括多个视频帧和至少一个无效帧,所述多个视频帧和所述至少一个无效帧的分辨率为第二分辨率,第二帧率和第二分辨率分别为所述视频处理芯片和所述MEMC芯片预先约定的帧率和分辨率;
所述MEMC芯片获取所述传输帧流中所述多个视频帧,被获取的所述多个视频帧的帧率为第一帧率;
所述MEMC芯片将第一帧率的所述多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流,第三帧率满足显示屏显示所述显示帧流时所需的刷新率,第三帧率大于第一帧率。
9.如权利要求8所述的处理视频帧的方法,其特征在于,在MEMC芯片接收视频处理芯片以第二帧率发送的传输帧流之前,所述方法还包括:
所述MEMC芯片接收所述视频处理芯片发送的约定信息,所述约定信息包括第二帧率、第二分辨率和位置信息,其中,所述位置信息用于指示每个视频帧在第一分辨率时所有像素点组成的像素区域位于每个视频帧在第二分辨率时所有像素点组成的像素区域中的位置,第一分辨率为每个视频帧的原始分辨率,第二分辨率大于第一分辨率。
10.如权利要求9所述的处理视频帧的方法,其特征在于,每个视频帧在第一分辨率时所有像素点组成的像素区域为第一像素区域,每个视频帧在第二分辨率时所有像素点组成的像素区域为第二像素区域,在所述MEMC芯片将第一帧率的所述多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流之前,所述方法还包括:
针对每个视频帧,所述MEMC芯片根据所述位置信息从第二像素区域中获取第一像素区域;
在所述MEMC芯片将第一帧率的所述多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流之后,所述方法还包括:
所述MEMC芯片将所述显示帧流中每帧的分辨率扩大为第三分辨率,其中,第三分辨率为所述显示屏的分辨率,第三分辨率大于第一分辨率。
11.如权利要求8-10任一所述的处理视频帧的方法,其特征在于,每个无效帧包括无效标识,
所述MEMC芯片获取所述传输帧流中所述多个视频帧包括:
所述MEMC芯片根据所述传输流中每个无效帧的无效标识获取所述传输帧流中所述多个视频帧。
12.如权利要求8-11任一所述的处理视频帧的方法,其特征在于,每个无效帧为所述多个视频帧中一个视频帧的重复帧。
13.如权利要求10所述的处理视频帧的方法,其特征在于,在所述MEMC芯片将所述显示帧流中每帧的分辨率扩大为第三分辨率之后,所述方法还包括:
所述MEMC芯片将分辨率扩大后的所述显示帧流发送给所述显示屏。
14.一种视频处理芯片,其特征在于,包括:
视频帧获取模块,用于获取多个视频帧,并且将所述多个视频帧发送给第一视频处理引擎,其中,所述多个视频帧的帧率为第一帧率,所述多个视频帧的分辨率为第一分辨率,第一分辨率为每个视频帧的原始分辨率;
第一视频处理引擎,用于:
接收所述视频帧获取模块发送的所述多个视频帧;
将每个视频帧从第一分辨率调整为第二分辨率,其中,第二分辨率为所述视频处理芯片和运动估计和运动补偿MEMC芯片预先约定的分辨率,第二分辨率大于第一分辨率;
根据第二帧率在所述多个视频帧中插入至少一个无效帧以使得由所述多个视频帧和所述至少一个无效帧组成的传输帧流的帧率为第二帧率,其中,第二帧率为所述视频处理芯片和所述MEMC芯片预先约定的帧率,所述至少一个无效帧的分辨率为第二分辨率;
将所述传输帧流发送给第一视频输出接口;以及,
所述第一视频输出接口,用于接收第一视频处理引擎发送的所述传输帧流,并且将所述传输帧流发送给所述MEMC芯片。
15.如权利要求14所述的视频处理芯片,其特征在于,还包括:
第一信息约定接口,用于向所述MEMC芯片发送约定信息,所述约定信息包括第二帧率、第二分辨率和位置信息,其中,所述位置信息用于指示每个视频帧在第一分辨率时所有像素点组成的像素区域位于每个视频帧在第二分辨率时所有像素点组成的像素区域中的位置。
16.如权利要求15所述的视频处理芯片,其特征在于,每个视频帧在第一分辨率时所有像素点组成的像素区域为第一像素区域,每个视频帧在第二分辨率时所有像素点组成的像素区域为第二像素区域,所述第一视频处理引擎具体包括:
针对每个视频帧,用于根据所述位置信息在第一像素区域之外增加填充像素区域以形成包括第一像素区域和填充像素区域的第二像素区域。
17.如权利要求14-16任一所述的视频处理芯片,其特征在于,所述第一视频处理引擎还用于:
生成所述至少一个无效帧。
18.如权利要求17所述的视频处理芯片,其特征在于,所述第一视频处理引擎还用于:
在每个无效帧中标记无效标识,其中,所述无效标识用于标识每个无效帧。
19.一种运动估计和运动补偿MEMC芯片,其特征在于,包括:
视频输入接口,用于接收视频处理芯片以第二帧率发送的传输帧流,并且将所述传输帧流发送给第二视频处理引擎,其中,所述传输帧流包括多个视频帧和至少一个无效帧,所述多个视频帧和所述至少一个无效帧的分辨率为第二分辨率,第二帧率和第二分辨率分别为所述视频处理芯片和所述MEMC芯片预先约定的帧率和分辨率;所述第二视频处理引擎,用于获取所述传输帧流中所述多个视频帧,所述多个视频帧的帧率为第一帧率,并且将所述多个视频帧发送给MEMC处理引擎;以及,
所述MEMC处理引擎,用于将第一帧率的所述多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流,第三帧率满足显示屏显示所述显示帧流时所需的刷新率,第三帧率大于第一帧率。
20.如权利要求19所述的MEMC芯片,其特征在于,所述MEMC芯片还包括:
第二信息约定接口,用于接收所述视频处理芯片发送的约定信息,所述约定信息包括第二帧率、第二分辨率和位置信息,其中,所述位置信息用于指示每个视频帧在第一分辨率时所有像素点组成的像素区域位于每个视频帧在第二分辨率时所有像素点组成的像素区域中的位置,第一分辨率为每个视频帧的原始分辨率,第二分辨率大于第一分辨率。
21.如权利要求20所述的MEMC芯片,其特征在于,每个视频帧在第一分辨率时所有像素点组成的像素区域为第一像素区域,每个视频帧在第二分辨率时所有像素点组成的像素区域为第二像素区域,所述第二视频处理引擎还用于:
针对每个视频帧,根据所述位置信息从第二像素区域中获取第一像素区域;
接收所述MEMC处理引擎发送的所述显示帧流,将所述显示帧流中每帧的分辨率扩大为第三分辨率,并且将分辨率扩大后的所述显示帧流发送给第二视频输出接口,其中,第三分辨率为所述显示屏的分辨率,第三分辨率大于第一分辨率;
所述MEMC处理引擎,还用于将生成的显示帧流发送给所述第二视频处理引擎。
22.如权利要求19-21任一所述的MEMC芯片,其特征在于,所述MEMC处理引擎具体包括:
用于根据所述传输帧流中每个无效帧的无效标识获取所述传输帧流中所述多个视频帧。
23.如权利要求21所述的MEMC芯片,其特征在于,还包括:
所述第二视频输出接口,用于接收第二视频处理引擎发送的分辨率扩大后的所述显示帧流,并且将分辨率扩大后的所述显示帧流发送给所述显示屏。
24.一种终端设备,其特征在于,包括:
视频处理芯片,用于:
获取多个视频帧,其中,所述多个视频帧的帧率为第一帧率,所述多个视频帧的分辨率为第一分辨率,第一分辨率为每个视频帧的原始分辨率;
将每个视频帧从第一分辨率调整为第二分辨率,其中,第二分辨率为所述视频处理芯片和运动估计和运动补偿MEMC芯片预先约定的分辨率,第二分辨率大于第一分辨率;
根据第二帧率在所述多个视频帧中插入至少一个无效帧以使得由所述多个视频帧和所述至少一个无效帧组成的传输帧流的帧率为第二帧率,其中,第二帧率为所述视频处理芯片和所述MEMC芯片预先约定的帧率,所述至少一个无效帧的分辨率为第二分辨率;
将所述传输帧流发送给所述MEMC芯片;
所述MEMC芯片,用于:
接收所述视频处理芯片以第二帧率发送的传输帧流;
获取所述传输帧流中所述多个视频帧,被获取的所述多个视频帧的帧率为第一帧率;
将第一帧率的所述多个视频帧进行运动估计和运动补偿以生成第三帧率的显示帧流,其中,第三帧率满足显示屏显示所述显示帧流时所需的刷新率,第三帧率大于第一帧率;
将所述显示帧流发送给所述显示屏;以及,
所述显示屏,用于接收并显示所述MEMC芯片输出的所述显示帧流。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510003855.4A CN105828183B (zh) | 2015-01-04 | 2015-01-04 | 视频帧处理方法及视频帧处理芯片 |
PCT/CN2015/098760 WO2016107496A1 (zh) | 2015-01-04 | 2015-12-24 | 处理视频帧的方法、视频处理芯片以及运动估计和运动补偿memc芯片 |
EP15875174.3A EP3232669B1 (en) | 2015-01-04 | 2015-12-24 | Video frame processing method, video processing chip, motion estimation and motion compensation chip |
US15/640,658 US10536730B2 (en) | 2015-01-04 | 2017-07-03 | Method for processing video frames, video processing chip, and motion estimation/motion compensation MEMC chip |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510003855.4A CN105828183B (zh) | 2015-01-04 | 2015-01-04 | 视频帧处理方法及视频帧处理芯片 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105828183A true CN105828183A (zh) | 2016-08-03 |
CN105828183B CN105828183B (zh) | 2017-12-05 |
Family
ID=56284258
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510003855.4A Active CN105828183B (zh) | 2015-01-04 | 2015-01-04 | 视频帧处理方法及视频帧处理芯片 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10536730B2 (zh) |
EP (1) | EP3232669B1 (zh) |
CN (1) | CN105828183B (zh) |
WO (1) | WO2016107496A1 (zh) |
Cited By (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107123406A (zh) * | 2017-06-16 | 2017-09-01 | 惠科股份有限公司 | 一种显示驱动器及显示装置 |
CN107707934A (zh) * | 2017-10-24 | 2018-02-16 | 南昌黑鲨科技有限公司 | 一种视频数据处理方法、处理装置及计算机可读存储介质 |
CN108235121A (zh) * | 2018-01-16 | 2018-06-29 | 青岛海信电器股份有限公司 | 一种倍频显示的处理方法及装置、电子设备 |
CN109068172A (zh) * | 2018-08-01 | 2018-12-21 | 威创集团股份有限公司 | 处理器开窗方法、装置、设备及可读存储介质 |
CN109194847A (zh) * | 2018-09-12 | 2019-01-11 | 深圳市风扇屏技术有限公司 | 一种用于全息风扇屏的集成芯片 |
CN109640168A (zh) * | 2018-11-27 | 2019-04-16 | Oppo广东移动通信有限公司 | 视频处理方法、装置、电子设备和计算机可读介质 |
WO2019080847A1 (zh) * | 2017-10-24 | 2019-05-02 | 南昌黑鲨科技有限公司 | 一种视频数据处理方法及视频数据处理装置 |
CN110873560A (zh) * | 2018-08-31 | 2020-03-10 | Oppo广东移动通信有限公司 | 导航方法和电子设备 |
CN110874128A (zh) * | 2018-08-31 | 2020-03-10 | 上海瑾盛通信科技有限公司 | 可视化数据处理方法和电子设备 |
CN111083417A (zh) * | 2019-12-10 | 2020-04-28 | Oppo广东移动通信有限公司 | 图像处理方法及相关产品 |
CN111459442A (zh) * | 2020-02-29 | 2020-07-28 | 西安电子科技大学 | 一种图像降分辨率、降帧方法及装置 |
CN112073796A (zh) * | 2019-06-10 | 2020-12-11 | 海信视像科技股份有限公司 | 一种图像运动补偿方法及显示设备 |
CN112135081A (zh) * | 2020-09-11 | 2020-12-25 | Oppo广东移动通信有限公司 | 模式控制方法、装置、插帧芯片以及电子设备 |
CN112689111A (zh) * | 2020-12-21 | 2021-04-20 | 峰米(北京)科技有限公司 | 一种视频处理方法、装置、终端和存储介质 |
CN114363544A (zh) * | 2018-02-14 | 2022-04-15 | 瑞昱半导体股份有限公司 | 视频处理系统与处理芯片 |
WO2023174123A1 (zh) * | 2022-03-14 | 2023-09-21 | 维沃移动通信有限公司 | 显示控制芯片、显示面板及相关设备、方法和装置 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6362116B2 (ja) * | 2016-11-30 | 2018-07-25 | キヤノン株式会社 | 表示装置及びその制御方法、プログラム、記憶媒体 |
KR101967819B1 (ko) * | 2017-11-02 | 2019-04-10 | 주식회사 코난테크놀로지 | 타일 영상 기반 다중 재생을 위한 영상 처리장치 및 그 타일 영상 구성방법 |
CN111918099A (zh) * | 2020-09-16 | 2020-11-10 | Oppo广东移动通信有限公司 | 视频处理方法、装置、电子设备及存储介质 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0992160A1 (en) * | 1997-06-26 | 2000-04-12 | Citrix Systems, Inc. | System for adaptive video/audio transport over a network |
CN101646052A (zh) * | 2008-08-05 | 2010-02-10 | 联发科技股份有限公司 | 用于产生插值帧与侦测输入来源的方法及装置 |
CN102760463A (zh) * | 2011-04-27 | 2012-10-31 | 佛山市南海平板显示技术中心 | 一种用于视频处理的memc装置 |
CN103220550A (zh) * | 2012-01-19 | 2013-07-24 | 华为技术有限公司 | 视频转换的方法及装置 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4730183B2 (ja) * | 2006-04-17 | 2011-07-20 | 株式会社日立製作所 | 映像表示装置 |
JP2009071809A (ja) * | 2007-08-20 | 2009-04-02 | Panasonic Corp | 映像表示装置ならびに補間画像生成回路および方法 |
WO2009085205A1 (en) * | 2007-12-20 | 2009-07-09 | Integrated Device Technology, Inc. | Image interpolation with halo reduction |
KR101486254B1 (ko) * | 2008-10-10 | 2015-01-28 | 삼성전자주식회사 | 프레임 레이트 변환 설정방법 및 이를 적용한 디스플레이 장치 |
KR20100046400A (ko) * | 2008-10-27 | 2010-05-07 | 엘지전자 주식회사 | 디스플레이 장치 및 디스플레이 방법 |
JP2011097568A (ja) * | 2009-10-02 | 2011-05-12 | Sanyo Electric Co Ltd | 撮像装置 |
US10659724B2 (en) * | 2011-08-24 | 2020-05-19 | Ati Technologies Ulc | Method and apparatus for providing dropped picture image processing |
-
2015
- 2015-01-04 CN CN201510003855.4A patent/CN105828183B/zh active Active
- 2015-12-24 WO PCT/CN2015/098760 patent/WO2016107496A1/zh active Application Filing
- 2015-12-24 EP EP15875174.3A patent/EP3232669B1/en active Active
-
2017
- 2017-07-03 US US15/640,658 patent/US10536730B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0992160A1 (en) * | 1997-06-26 | 2000-04-12 | Citrix Systems, Inc. | System for adaptive video/audio transport over a network |
CN101646052A (zh) * | 2008-08-05 | 2010-02-10 | 联发科技股份有限公司 | 用于产生插值帧与侦测输入来源的方法及装置 |
CN102760463A (zh) * | 2011-04-27 | 2012-10-31 | 佛山市南海平板显示技术中心 | 一种用于视频处理的memc装置 |
CN103220550A (zh) * | 2012-01-19 | 2013-07-24 | 华为技术有限公司 | 视频转换的方法及装置 |
Cited By (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107123406A (zh) * | 2017-06-16 | 2017-09-01 | 惠科股份有限公司 | 一种显示驱动器及显示装置 |
WO2018227784A1 (zh) * | 2017-06-16 | 2018-12-20 | 惠科股份有限公司 | 一种显示驱动器及显示装置 |
CN107707934A (zh) * | 2017-10-24 | 2018-02-16 | 南昌黑鲨科技有限公司 | 一种视频数据处理方法、处理装置及计算机可读存储介质 |
WO2019080847A1 (zh) * | 2017-10-24 | 2019-05-02 | 南昌黑鲨科技有限公司 | 一种视频数据处理方法及视频数据处理装置 |
CN108235121A (zh) * | 2018-01-16 | 2018-06-29 | 青岛海信电器股份有限公司 | 一种倍频显示的处理方法及装置、电子设备 |
CN108235121B (zh) * | 2018-01-16 | 2020-07-10 | 海信视像科技股份有限公司 | 一种倍频显示的处理方法及装置、电子设备 |
CN114363544A (zh) * | 2018-02-14 | 2022-04-15 | 瑞昱半导体股份有限公司 | 视频处理系统与处理芯片 |
CN109068172A (zh) * | 2018-08-01 | 2018-12-21 | 威创集团股份有限公司 | 处理器开窗方法、装置、设备及可读存储介质 |
CN110873560A (zh) * | 2018-08-31 | 2020-03-10 | Oppo广东移动通信有限公司 | 导航方法和电子设备 |
CN110874128A (zh) * | 2018-08-31 | 2020-03-10 | 上海瑾盛通信科技有限公司 | 可视化数据处理方法和电子设备 |
CN110874128B (zh) * | 2018-08-31 | 2021-03-30 | 上海瑾盛通信科技有限公司 | 可视化数据处理方法和电子设备 |
CN109194847A (zh) * | 2018-09-12 | 2019-01-11 | 深圳市风扇屏技术有限公司 | 一种用于全息风扇屏的集成芯片 |
CN109640168A (zh) * | 2018-11-27 | 2019-04-16 | Oppo广东移动通信有限公司 | 视频处理方法、装置、电子设备和计算机可读介质 |
US11706484B2 (en) | 2018-11-27 | 2023-07-18 | Guangdong Oppo Mobile Telecommunications Corp., Ltd. | Video processing method, electronic device and computer-readable medium |
CN112073796B (zh) * | 2019-06-10 | 2023-10-24 | 海信视像科技股份有限公司 | 一种图像运动补偿方法及显示设备 |
CN112073796A (zh) * | 2019-06-10 | 2020-12-11 | 海信视像科技股份有限公司 | 一种图像运动补偿方法及显示设备 |
CN111083417B (zh) * | 2019-12-10 | 2021-10-19 | Oppo广东移动通信有限公司 | 图像处理方法及相关产品 |
CN111083417A (zh) * | 2019-12-10 | 2020-04-28 | Oppo广东移动通信有限公司 | 图像处理方法及相关产品 |
CN111459442B (zh) * | 2020-02-29 | 2021-10-08 | 西安电子科技大学 | 一种图像降分辨率、降帧方法及装置 |
CN111459442A (zh) * | 2020-02-29 | 2020-07-28 | 西安电子科技大学 | 一种图像降分辨率、降帧方法及装置 |
CN112135081A (zh) * | 2020-09-11 | 2020-12-25 | Oppo广东移动通信有限公司 | 模式控制方法、装置、插帧芯片以及电子设备 |
CN112689111A (zh) * | 2020-12-21 | 2021-04-20 | 峰米(北京)科技有限公司 | 一种视频处理方法、装置、终端和存储介质 |
CN112689111B (zh) * | 2020-12-21 | 2023-04-07 | 峰米(北京)科技有限公司 | 一种视频处理方法、装置、终端和存储介质 |
WO2023174123A1 (zh) * | 2022-03-14 | 2023-09-21 | 维沃移动通信有限公司 | 显示控制芯片、显示面板及相关设备、方法和装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2016107496A1 (zh) | 2016-07-07 |
EP3232669B1 (en) | 2020-03-18 |
CN105828183B (zh) | 2017-12-05 |
US20170302973A1 (en) | 2017-10-19 |
EP3232669A1 (en) | 2017-10-18 |
US10536730B2 (en) | 2020-01-14 |
EP3232669A4 (en) | 2017-12-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105828183A (zh) | 处理视频帧的方法、视频处理芯片以及运动估计和运动补偿memc芯片 | |
KR102344545B1 (ko) | 영상처리장치 및 그 제어방법 | |
CN107548558B (zh) | 源装置及其控制方法以及宿装置及其图像质量改善处理方法 | |
CN102844696B (zh) | 电子装置和再现三维图像的方法 | |
US10432435B2 (en) | Methods and apparatus for enabling and disabling scrambling of control symbols | |
US10205996B2 (en) | Image processing apparatus and image processing method | |
EP3685575B1 (en) | Display apparatus, method for controlling the same and image providing apparatus | |
US9832421B2 (en) | Apparatus and method for converting a frame rate | |
CN105744358A (zh) | 视频播放的处理方法及装置 | |
CN104052954A (zh) | 图像处理设备及图像处理方法 | |
JP6500890B2 (ja) | 送信装置、送信方法、受信装置および受信方法 | |
CN105681720A (zh) | 视频播放的处理方法及装置 | |
US20150009408A1 (en) | Video signal transmitter apparatus and receiver apparatus using uncompressed transmission system of video signal | |
US9030609B1 (en) | Segmented video data processing | |
CN107277295A (zh) | 视频同步处理装置及方法 | |
CN205005201U (zh) | 一种音视频播放设备 | |
CN104065944A (zh) | 一种超高清三维转换装置及三维显示系统 | |
JP5998579B2 (ja) | マルチディスプレイシステムの映像表示装置、方法及びプログラム | |
CN112866795B (zh) | 电子设备及其控制方法 | |
CN112136330A (zh) | 视频解码器芯片组 | |
CN105657541A (zh) | 一种帧处理方法及装置 | |
CN105516633A (zh) | 一种图像处理系统 | |
CN104185085B (zh) | 一种视频点播方法及装置 | |
US11189254B2 (en) | Video processing device, display device, video processing method, and recording medium | |
WO2017039970A1 (en) | Modification of graphical command tokens |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |