CN105702196B - 栅极驱动电路及其驱动方法、显示装置 - Google Patents

栅极驱动电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN105702196B
CN105702196B CN201610285015.6A CN201610285015A CN105702196B CN 105702196 B CN105702196 B CN 105702196B CN 201610285015 A CN201610285015 A CN 201610285015A CN 105702196 B CN105702196 B CN 105702196B
Authority
CN
China
Prior art keywords
node
level
transistor
gate
shift register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610285015.6A
Other languages
English (en)
Other versions
CN105702196A (zh
Inventor
张晓洁
李小和
邵贤杰
刘波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201610285015.6A priority Critical patent/CN105702196B/zh
Publication of CN105702196A publication Critical patent/CN105702196A/zh
Application granted granted Critical
Publication of CN105702196B publication Critical patent/CN105702196B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明公开了一种栅极驱动电路及其驱动方法、显示装置。电路包括:连接相同的时钟信号的至少两个扫描模块,每一扫描模块各自包括至少一级的移位寄存器单元;其中,扫描模块具有输入端,用于从接收到有效电平开始在时钟信号的驱动下使内部的移位寄存器单元逐级地输出栅极开启电压;扫描模块还具有复位端,用于在接收到有效电平时使内部的最后一级移位寄存器单元终止栅极开启电压的输出;至少两个扫描模块从前至后依次排列,排列在相邻位置的两个扫描模块中:前一个扫描模块的复位端与后一个扫描模块的输入端分别连接对应于同一个触摸扫描时间段的开始时刻复位信号线和结束时刻起始信号线。本发明能保持触摸扫描结束后首行栅极输出电位的稳定。

Description

栅极驱动电路及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,具体涉及一种栅极驱动电路及其驱动方法、显示装置。
背景技术
目前市场对触摸面板灵敏的触摸体验的需求越来越高,传统的外挂式触摸面板的触摸性能的提高就变的尤为重要。现有技术中,大部分触摸面板采用在栅极驱动电路的两行栅极输出之间直接插入触摸扫描信号,由此,虽然能够实现触摸扫描功能,但由于触摸扫描信号结束后首行栅极输出的上拉电位无法保持,导致首行栅极输出电位异常。
发明内容
针对现有技术中的缺陷,本发明提供了一种栅极驱动电路及其驱动方法、显示装置,以解决现有技术中由于触摸扫描信号结束后首行栅极输出的上拉电位无法保持,导致首行栅极输出电位异常的技术问题。
第一方面,本发明提供了一种栅极驱动电路,包括连接相同的时钟信号的至少两个扫描模块,每一所述扫描模块各自包括至少一级的移位寄存器单元;其中,
所述扫描模块具有输入端,用于从所述输入端处接收到有效电平开始在所述时钟信号的驱动下使内部的移位寄存器单元逐级地输出栅极开启电压;
所述扫描模块还具有复位端,用于在所述复位端处接收到有效电平时使内部的最后一级移位寄存器单元终止栅极开启电压的输出;
所述至少两个扫描模块从前至后依次排列,排列在相邻位置的两个扫描模块中:
前一个扫描模块的复位端与后一个扫描模块的输入端分别连接对应于同一个触摸扫描时间段的开始时刻复位信号线和结束时刻起始信号线。
可选地,所述移位寄存器单元包括输入端、输出端和复位端,每一所述扫描模块内:
除最后一级之外的任一级移位寄存器单元的输出端连接下一级移位寄存器单元的输入端,
除第一级之外的任一级移位寄存器单元的输出端连接上一级移位寄存器单元的复位端,
第一级移位寄存器单元的输入端形成所述扫描模块的输入端,最后一级移位寄存器单元的复位端形成所述扫描模块的复位端。
可选地,所述移位寄存器单元还包括:
分别连接输入端和第一节点的输入子单元,用于在输入端所接信号为有效电平时将所述第一节点处置为第一电平;
分别连接输出端和所述第一节点的输出子单元,用于在所述第一节点处为第一电平时利用时钟信号将输出端处置为有效电平;
分别连接复位端和所述第一节点的复位子单元,用于在复位端所接信号为有效电平时将所述第一节点处置为第二电平;
分别连接第二节点、输出端和所述第一节点的下拉子单元,用于在所述第二节点处为有效电平时将输出端处置为无效电平、将所述第一节点处置为第二电平;
分别连接所述第一节点和所述第二节点的控制子单元,用于在所述第一节点处为第一电平时将所述第二节点处置为无效电平,在所述第一节点处为第二电平时将所述第二节点处置为有效电平。
可选地,所述输入子单元包括第一晶体管,所述第一晶体管的栅极连接输入端,源极和漏极中的一个连接第一电平电压线,另一个连接所述第一节点。
可选地,所述复位子单元包括第二晶体管,所述第二晶体管的栅极连接复位端,源极和漏极中的一个连接所述第一节点,另一个连接第二电平电压线。
可选地,所述输出子单元包括第三晶体管和电容;其中,
所述第三晶体管的栅极连接所述第一节点,源极和漏极中的一个接入所述时钟信号,另一个连接输出端;
所述电容的第一端连接所述第一节点,第二端连接输出端。
可选地,所述控制子单元包括第四晶体管、第五晶体管、第六晶体管和第七晶体管;其中,
所述第四晶体管的栅极连接第三节点,源极和漏极中的一个连接所述第二节点的有效电平电压线,另一个连接所述第二节点;
所述第五晶体管的栅极连接所述第一节点,源极和漏极中的一个连接所述第二节点,另一个连接所述第二节点的无效电平电压线;
所述第六晶体管的栅极连接所述第一节点,源极和漏极中的一个连接所述第三节点,另一个连接所述第二节点的无效电平电压线;
所述第七晶体管的栅极连接开启电压线,源极和漏极中的一个连接所述第四晶体管的栅极的开启电压线,另一个连接所述第三节点。
可选地,所述下拉子单元第八晶体管和第九晶体管;其中,
所述第八晶体管的栅极连接所述第二节点,源极和漏极中的一个连接所述第一节点,另一个连接第二电平电压线;
所述第九晶体管的栅极连接所述第二节点,源极和漏极中的一个连接输出端,另一个连接第二电平电压线。
第二方面,本发明还提供了一种栅极驱动电路的驱动方法,包括:
向排列在最前的扫描模块的输入端输入有效电平,以使该扫描模块在所述时钟信号的驱动下使内部的移位寄存器单元逐级地输出栅极开启电压;
当排列在最前的扫描模块中最后一级移位寄存器单元输出栅极开启电压之后的第一触摸扫描时间段的开始时刻,向与该扫描模块连接的开始时刻复位信号线输出有效电平,以使该扫描模块中最后一级移位寄存器单元终止栅极开启电压的输出;
在所述第一触摸扫描时间段的结束时刻,向排列在第二个的扫描模块所连接的结束时刻起始信号线输出有效电平,以使该扫描模块在所述时钟信号的驱动下使内部的移位寄存器单元逐级地输出栅极开启电压。
第三方面,本发明还提供了一种显示装置,包括如上文所述的栅极驱动电路。
由上述技术方案可知,本发明提出的栅极驱动电路基于扫描模块的复位端和输入端,将相邻两个扫描模块分别连接触摸扫描信号时间段的开始时刻复位信号线和结束时刻起始信号线;从而,在接入的同一个触摸扫描时间段的开始时刻复位信号和结束时刻起始信号的控制下,复位前一个扫描模块,触发后一个扫描模块,并在该触摸扫描时间段内插入触摸扫描信号。由此,本发明能在插入触摸扫描信号的同时,保持首行栅极输出的上拉电位,与现有技术中直接在两行栅极输出之间插入扫描触摸信号相比,能有效地保持触摸扫描结束后首行栅极输出电位的稳定。
附图说明
通过参考附图会更加清楚的理解本发明的特征和优点,附图是示意性的而不应理解为对本发明进行任何限制,在附图中:
图1是本发明实施例提供的一种栅极驱动电路结构框图;
图2是本发明另一实施例中一种栅极驱动电路的电路结构框图;
图3是本发明又一实施例中一种栅极驱动电路的电路结构框图;
图4是图1所示的一种栅极驱动电路中移位寄存器单元的电路结构框图;
图5是图4所示的移位寄存器单元的部分电路结构图;
图6是图5所示的移位寄存器单元的电路时序图;
图7是图2所示的一种栅极驱动电路的电路仿真时序图;
图8是图3所示的一种栅极驱动电路的电路仿真时序图;
图9是本发明一实施例中一种栅极驱动电路的驱动方法的步骤流程示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1是本发明实施例提供的一种栅极驱动电路结构框图,参见图1,该栅极驱动电路包括连接相同的时钟信号的至少两个扫描模块,每一所述扫描模块各自包括至少一级的移位寄存器单元;其中,
所述扫描模块具有输入端In,用于从所述输入端In处接收到有效电平开始在所述时钟信号CLK的驱动下使内部的移位寄存器单元逐级地输出栅极开启电压;
所述扫描模块还具有复位端Reset,用于在所述复位端Reset处接收到有效电平时使内部的最后一级移位寄存器单元终止栅极开启电压的输出;
所述至少两个扫描模块从前至后依次排列,排列在相邻位置的两个扫描模块中:
前一个扫描模块的复位端Reset与后一个扫描模块的输入端In分别连接对应于同一个触摸扫描时间段的开始时刻复位信号线R/S和结束时刻起始信号线S/R。
应理解的是,本文中所说的“有效电平”可以是高电平与低电平中的一个。上述高电平与低电平是指相对于彼此而言较高和较低的两个预设电位,本领域技术人员可以根据所选用的器件及所采用的电路结构进行设置,本发明对此不做限制。
为了更清楚地说明上述各模块的结构与功能,以有效电平为高电平为例,下面对该栅极驱动电路的工作原理作一简述,参见图1:该栅极驱动电路包括N个扫描模块:Scan_1至Scan_N,其中,N大于等于2;
STV信号通过输入端In为Scan_1提供一个高电平脉冲,触发Scan_1内的移位寄存器单元在时钟信号CLK的驱动下逐级地输出栅极开启电压,在Scan_1内的移位寄存器单元输出完成后,由开始时刻复位信号线R/S_1为Scan_1的复位端Reset提供一个高电平脉冲,作为一个触摸扫描时间段的开始时刻的触发信号,并终止Scan_1从输出端Out输出栅极开启电压;
在检测到开始时刻复位信号线R/S_1提供的触发信号后,对触摸信号进行扫描,触摸信号为用户在触摸操作时,手指与电容屏之间形成的;
在上述触摸扫描时间段结束时,结束时刻起始信号线S/R_1为Scan_2的输入端In提供一个高电平脉冲,作为本次触摸扫描时间段的结束时刻的触发信号,并触发Scan_2内的移位寄存器单元在时钟信号CLK的驱动下逐级地输出栅极开启电压;
同理,在栅极驱动电路中Scan_N内的最后一个移位寄存器单元输出完成后,STV信号通过复位端Reset为Scan_N提供一个高电平脉冲,再次触发栅极驱动电路,重复上述步骤。
可以看出,本发明实施例能基于扫描模块的复位端Reset和输入端In,将相邻两个扫描模块分别连接触摸扫描信号时间段的开始时刻复位信号线R/S和结束时刻起始信号线S/R;从而,在接入的同一个触摸扫描时间段的开始时刻复位信号和结束时刻起始信号的控制下,复位前一个扫描模块,触发后一个扫描模块,并在该触摸扫描时间段内插入触摸扫描信号。由此,本发明能在插入触摸扫描信号的同时,保持首行栅极输出的上拉电位,与现有技术中直接在两行栅极输出之间插入扫描触摸信号相比,能有效地保持触摸扫描结束后首行栅极输出电位的稳定。
图2是本发明另一实施例中一种栅极驱动电路的电路结构框图,参见图2,移位寄存器单元包括输入端line_In、输出端line_Out和复位端line_Reset,每一所述扫描模块内:
除最后一级之外的任一级移位寄存器单元的输出端line_Out连接下一级移位寄存器单元的输入端line_In;
除第一级之外的任一级移位寄存器单元的输出端line_Out连接上一级移位寄存器单元的复位端line_Reset;
第一级移位寄存器单元的输入端line_In形成所述扫描模块的输入端line_In,最后一级移位寄存器单元的复位端line_Reset形成所述扫描模块的复位端line_Reset。
由图2可知,本实施例的栅极驱动电路包括两个扫描模块,Scan_1和Scan_2,Scan_1内设有a个移位寄存器单元,Scan_2内设有(m-a)个移位寄存器单元;图像的每行对应一个移位寄存器单元,第一行对应第一个移位寄存器单元Line_1,第a行对应第a个移位寄存器单元Line_a;其中,在m级移位寄存器单元中,奇数级移位寄存器单元的时钟信号端Line_Clk连接第一时钟信号CLK_1,偶数级移位寄存器单元的时钟信号端Line_CLK连接第二时钟信号CLK_2。
本实施例的一帧图像中扫描二次触摸信号,Scan_1中的第a个移位寄存器单元扫描完成后,由R/S_1向line_a的复位端line_Reset提供复位信号,使得Line_a输出低电平,而且STV、CLK_1和CLK_2均置低,此时,触摸扫描信号Touch作为有效信号,以对手指和电容屏形成的触摸信号进行扫描。扫描结束后STV、CLK_1和CLK_2信号恢复正常,由S/R_1向Line_a+1的输入端line_In输入一个有效电平,以触发Scan_2开始扫描。
在一帧图像最后一行Line_m扫描完成后,触摸扫描信号Touch再次作为有效信号,以对手指和电容屏形成的触摸信号进行扫描,第二次扫描触摸信号的过程在下一帧图像到来之前结束。
图3是本发明又一实施例中一种栅极驱动电路的电路结构框图,参见图3,本实施例的栅极驱动电路包括三个扫描模块,Scan_1、Scan_2和Scan_3,Scan_1内设有a个移位寄存器单元,Scan_2内设有(b-a)个移位寄存器单元,Scan_3内设有(m-b)个移位寄存器单元。
本实施例的一帧图像中扫描三次触摸信号,由R/S_1和S/R_1为第一个触摸扫描时间段提供开始时刻复位信号和结束时刻起始信号,由R/S_2和S/R_2为第二个触摸扫描时间段提供开始时刻复位信号和结束时刻起始信号,第三个触摸扫描时间段为最后一行line_m扫描完成时至下一帧图像到来之前。
图4是图1所示的一种栅极驱动电路中移位寄存器单元的电路结构框图,参见图4,该移位寄存器单元包括:
分别连接输入端GOA_In和第一节点N1的输入子单元100,用于在输入端GOA_In所接信号为有效电平时将所述第一节点N1处置为第一电平;
分别连接输出端GOA_Out和所述第一节点N1的输出子单元300,用于在所述第一节点N1处为第一电平时利用时钟信号CLK将输出端GOA_Out处置为有效电平;
分别连接复位端GOA_Reset和所述第一节点N1的复位子单元200,用于在复位端GOA_Reset所接信号为有效电平时将所述第一节点N1处置为第二电平;
分别连接第二节点N2、输出端GOA_Out和所述第一节点N1的下拉子单元400,用于在所述第二节点N2处为有效电平时将输出端GOA_Out处置为无效电平、将所述第一节点N1处置为第二电平;
分别连接所述第一节点N1和所述第二节点N2的控制子单元500,用于在所述第一节点N1处为第一电平时将所述第二节点N2处置为无效电平,在所述第一节点N1处为第二电平时将所述第二节点N2处置为有效电平。
应理解的是,本文中所说的“第一电平”以及“第二电平”分别是高电平与低电平中的一个,且第一电平为高电平时第二电平为低电平,第一电平为低电平时第二电平为高电平。
为了更清楚地说明上述各模块的结构与功能,以第一电平为高电平、第二电平为低电平为例,下面对该移位寄存器单元的工作原理作一简述,参见图4:
第一阶段,输入端GOA_In所接STV信号为刚由低电平转为高电平,复位端GOA_RESET所接信号为低电平。此时,由于输入端GOA_In所接信号STV为高电平,因此输入子单元100将第一节点N1处置为高电平,由于复位端GOA_RESET所接信号为低电平,因此,复位子单元200不对第一节点N1产生作用;在第一节点N1处的高电平的作用下,一方面,控制子单元500将第二节点N2处置为无效电平,以使下拉子单元400不对第一节点N1产生作用;另一方面,输出子单元300将向输出端GOA_OUT输出时钟信号CLK;
第二阶段,STV信号为低电平,此时,由于STV信号为低电平,因此输入子单元100不对第一节点N1产生作用,控制子单元500上拉第二节点N2,以使下拉子单元400下拉第一节点N1;而由于输出子单元300存储了时钟信号CLK在前一阶段的电位,因此,输出端GOA_OUT依然输出时钟信号CLK;
第三阶段,STV信号为低电平,复位端GOA_RESET所接信号为高电平,此时,由于STV信号为低电平,因此输入子单元100不对第一节点N1产生作用,而由于复位子单元200所接信号为高电平,因此,复位子单元200将第一节点N1下拉为低电平,在第一节点N1为低电平的作用下,一方面,控制子单元500将第二节点N2处置为高电平,另一方面,输出端GOA_OUT输出低电平。
可以理解的是,上述各模块均可以通过包括电控开关元件的电路来实现,其中的电控开关元件可以是任意一种由电信号控制实现两电路节点间电压变化的电子器件。
作为一种具体的示例,图5示出了本发明实施例提供的一种栅极驱动电路中移位寄存器单元的电路结构示意图。如图5所示:
作为一种输入子单元100内部结构的具体示例,本发明实施例中的输入子单元100内设有第一晶体管T1。其中:
第一晶体管T1的栅极连接输入端GOA_In,源极和漏极中的一个连接第一电平电压线VGH,另一个连接所述第一节点N1。
需要说明的是,本发明实施例中采用的晶体管均可以为薄膜晶体管或场效应晶体管或其他特性相同的器件,在采用的晶体管的源极、漏极具有对称结构时,源极与漏极可以不作特别区分。作为一种示例,本发明实施例中每个晶体管栅极连接低电平时该晶体管开启,且不区分每个晶体管的源极与漏极。本领域技术人员可以根据相应的功能在具体应用电路中确定每个晶体管的源极与漏极,在此不再赘述。
可理解的是,本发明实施例中由于晶体管采用高电平开启,因此第一电平为高电平,可来源自第一电平电压线VGH;第二电平为低电平,可来源自第二电平电压线VGL。由此,在输入端GOA_In所接STV信号为高电平时,第一晶体管T1开启,以形成由第一电平电压线VGH流向第一节点N1的电流,实现输入子单元100将第一节点N1处置为高电平的功能。
作为一种复位子单元200内部结构的具体示例,本发明实施例中复位子单元200内设有第二晶体管T2,其中:
第二晶体管T2的栅极连接复位端GOA_RESET,源极和漏极中的一个连接所述第一节点N1,另一个连接第二电平电压线VGL。
由此,可以在复位端GOA_RESET所接信号为高电平时,第二晶体管T2开启,以形成由第一电平电压线VGH流向第二节点N2的电流,实现复位子单元200将第一节点N1处置为低电平的功能。
作为一种输出子单元300内部结构的具体示例,本发明实施例中输出子单元300内设有第三晶体管T3和电容;其中:
第三晶体管T3的栅极连接所述第一节点,源极和漏极中的一个接入所述时钟信号CLK,另一个连接输出端GOA_OUT;
所述电容的第一端连接所述第一节点N1,第二端连接输出端GOA_OUT。
由此,在第一节点N1为高电平时,电容C1处于充电状态,且第三晶体管T3开启,以使时钟信号CLK接入至输出端GOA_OUT。
作为一种控制子单元500内部结构的具体示例,本发明实施例中控制子单元500内设有第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7;其中,
所述第四晶体管T4的栅极连接第三节点N3,源极和漏极中的一个连接所述第二节点N2的有效电平电压线,另一个连接所述第二节点N2;
所述第五晶体管T5的栅极连接所述第一节点N1,源极和漏极中的一个连接所述第二节点N2,另一个连接所述第二节点N2的无效电平电压线;
所述第六晶体管T6的栅极连接所述第一节点N1,源极和漏极中的一个连接所述第三节点N3,另一个连接所述第二节点N2的无效电平电压线;
所述第七晶体管T7的栅极连接开启电压线VGH,源极和漏极中的一个连接所述第四晶体管T4的栅极的开启电压线,另一个连接所述第三节点N3。
由此,第四晶体管T4和第七晶体管T7处于保持开启状态,以形成由开启电压线流向第三节点N3的电流,实现上拉第三节点N3的作用,同时,形成由有效电平电压线流向第二节点N2的电流,实现上拉第二节点N2的作用;
在第一节点N1为高电平时,第五晶体管T5和第六晶体管T6开启,以形成由第二电平电压线VGL流向第三节点N3的电流,实现下拉第三节点N3的功能,且形成由第二电平电压线VGL流向第二节点N2的电流,实现下拉第二节点N2的功能,以使第九晶体管T9和第十晶体管T10处于关闭状态;
此处,可通过设置第五晶体管T5和第四晶体管T4的宽长比关系以确保第五晶体管T5能将第二节点N2处置为低电平;
在第一节点N1为低电平时,第五晶体管T5和第六晶体管T6关闭,由此,第二节点N2和第三节点N3恢复为高电平,以使下拉子单元400将第一节点N1下拉为低电平。
作为一种下拉子单元400内部结构的具体示例,本发明实施例中下拉子单元内设400有第八晶体管T8和第九晶体管T9;其中,
第八晶体管T8的栅极连接所述第二节点N2,源极和漏极中的一个连接所述第一节点N2,另一个连接第二电平电压线VGL;
所述第九晶体管T9的栅极连接所述第二节点N2,源极和漏极中的一个连接输出端GOA_OUT,另一个连接第二电平电压线VGL。
由此,在第二节点N2为低电平时,第八晶体管T8和第九晶体管T9处于关闭状态,下拉子单元400不对第一节点N1起作用;
在第二节点N2为高电平时,第八晶体管T8和第九晶体管T9处于开启状态,实现下拉子单元400下拉第一节点N1的功能。
图6是图5所示的移位寄存器单元的电路时序图,如图6所示,本发明实施例提供的一种栅极驱动电路中移位寄存器单元的工作过程,包括:
第I阶段:输入端GOA_IN所接信号为高电平,复位端GOA_RESET所接信号为低电平,因此,第一晶体管T1处于开启状态,第一节点N1由输出子单元300所接高电平的写入被置为高电平;第二晶体管T2处于关闭状态,复位子单元200不对第一节点N1起作用;
在第一节点N1为高电平的作用下,一方面,第五晶体管T5和第六晶体管T6处于开启状态,第三节点N3由于第二电平电压线VGL所接低电平的写入被下拉,第二节点N2由于第二电平电压线VGL所接低电平的写入置为低电平,因此,第八晶体管T8和第九晶体管T9处于关闭状态,下拉子单元400不对第一节点N1起作用;另一方面,第三晶体管T3开启,输出端GOA_OUT输出时钟信号CLK。
第II阶段:输入端GOA_IN所接信号为低电平,复位端GOA_RESET所接信号为低电平,因此,第一晶体管T1处于关闭状态,输入子单元100不对第一节点N1起作用;第二晶体管T2处于关闭状态,复位子单元200不对第一节点N1起作用;
此时,由于在第I阶段电容C1已经充电,会使第一节点N1保持为高电平,第五晶体管T5和第六晶体管T6保持开启状态,下拉子单元400不对第一节点N1起作用,因此输出端GOA_OUT仍然输出时钟信号CLK。
第III阶段:输入端GOA_In所接信号为低电平,复位端GOA_RESET所接信号为高电平,因此,第一晶体管T1处于关闭状态,输入子单元100不对第一节点N1起作用;第二晶体管T2处于开启状态,第一节点N1由复位子单元200所接低电平的写入被置为低电平;
在第一节点N1为低电平的作用下,一方面,第三晶体管T3关闭;另一方面,第五晶体管T5和第六晶体管T6关闭,第三节点N3由第七晶体管T7所接高电平的写入被置为高电平,第四晶体管T4开启,第二节点N2由第四晶体管T4所接高电平的写入被置为高电平,第八晶体管T8和第九晶体管T9开启,实现下拉子单元400将第一节点N1下拉为低电平的功能,输出端GOA_OUT输出低电平。
本发明实施例还提供了图7所示的电路仿真时序图,该电路仿真时序图为图2所示的栅极驱动电路的仿真时序图。如图7所示,包括:数据信号Data,触发信号STV,开始时刻复位信号S/R_1,结束时刻起始信号S/R_1,第一时钟信号CLK_1,第二时钟信号CLK_2,第a+1行对应的移位寄存器单元的第一节点Line_a+1PU(N1),第a+1行对应的移位寄存器单元的输出信号Line_a+1OUT,以及触摸扫描信号Touch的时序图。
可以看出,图7中各信号的波形图与图6中各信号的波形图一致,从而说明本发明实施例提供的一种栅极驱动电路能够按照预期的时序正常工作,达到预期的技术效果。
本发明实施例还提供了图8所示的电路仿真时序图,该电路仿真时序图为图3所示的栅极驱动电路的仿真时序图。如图8所示,可以看出,图8中各信号的波形图与图6中各信号的波形图一致,从而说明本发明实施例提供的一种栅极驱动电路能够按照预期的时序正常工作,达到预期的技术效果。
需要说明的是,时钟信号CLK包括:第一时钟信号CLK_1和第二时钟信号CLK_2,CLK_1为图2所示的各级移位寄存器单元中奇数级移位寄存器单元所接入的时钟信号,CLK_2为图2所示的各级移位寄存器单元中偶数级移位寄存器单元所接入的时钟信号;由图7和图8可知,CLK_2比CLK_1滞后1/4个周期。
图9是本发明一实施例中一种栅极驱动电路的驱动方法的步骤流程示意图,参见图9,该方法包括:
S1、向排列在最前的扫描模块的输入端输入有效电平,以使该扫描模块在所述时钟信号的驱动下使内部的移位寄存器单元逐级地输出栅极开启电压;
S2、当排列在最前的扫描模块中最后一级移位寄存器单元输出栅极开启电压之后的第一触摸扫描时间段的开始时刻,向与该扫描模块连接的开始时刻复位信号线输出有效电平,以使该扫描模块中最后一级移位寄存器单元终止栅极开启电压的输出;
S3、在所述第一触摸扫描时间段的结束时刻,向排列在第二个的扫描模块所连接的结束时刻起始信号线输出有效电平,以使该扫描模块在所述时钟信号的驱动下使内部的移位寄存器单元逐级地输出栅极开启电压。
本发明实施例基于扫描模块的复位端和输入端,将相邻两个扫描模块分别连接触摸扫描信号时间段的开始时刻复位信号线R/S和结束时刻起始信号线S/R;从而,在接入的同一个触摸扫描时间段的开始时刻复位信号和结束时刻起始信号的控制下,复位前一个扫描模块,触发后一个扫描模块,并在该触摸扫描时间段内插入触摸扫描信号。由此,本发明能在插入触摸扫描信号的同时,保持首行栅极输出的上拉电位,与现有技术中直接在两行栅极输出之间插入扫描触摸信号相比,能有效地保持触摸扫描结束后首行栅极输出电位的稳定。
基于同样的发明构思,本发明实施例提供一种包括上述任意一种栅极驱动电路的显示装置。
该显示装置可以为:显示面板、手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。该显示装置由于包括上述任意一种栅极驱动电路,因而可以解决同样的技术问题,并取得相同的技术效果,在此不再一一赘述。
本发明的说明书中,说明了大量具体细节。然而,能够理解,本发明的实施例可以在没有这些具体细节的情况下实践。在一些实例中,并未详细示出公知的方法、结构和技术,以便不模糊对本说明书的理解。
类似地,应当理解,为了精简本发明公开并帮助理解各个发明方面中的一个或多个,在上面对本发明的示例性实施例的描述中,本发明的各个特征有时被一起分组到单个实施例、图、或者对其的描述中。然而,并不应将该公开的方法解释呈反映如下意图:即所要求保护的本发明要求比在每个权利要求中所明确记载的特征更多的特征。更确切地说,如权利要求书所反映的那样,发明方面在于少于前面公开的单个实施例的所有特征。因此,遵循具体实施方式的权利要求书由此明确地并入该具体实施方式,其中每个权利要求本身都作为本发明的单独实施例。
在本发明的描述中需要说明的是,术语“上”、“下”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限定。除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应作广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限定的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上实施例仅用以说明本发明的技术方案,而非对其限定;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (10)

1.一种栅极驱动电路,其特征在于,包括连接相同的时钟信号的至少两个扫描模块,每一所述扫描模块各自包括至少一级的移位寄存器单元;其中,
所述扫描模块具有输入端,用于从所述输入端处接收到有效电平开始在所述时钟信号的驱动下使内部的移位寄存器单元逐级地输出栅极开启电压;
所述扫描模块还具有复位端,用于在所述复位端处接收到有效电平时使内部的最后一级移位寄存器单元终止栅极开启电压的输出;
所述至少两个扫描模块从前至后依次排列,排列在相邻位置的两个扫描模块中:
前一个扫描模块的复位端与后一个扫描模块的输入端分别连接对应于同一个触摸扫描时间段的开始时刻复位信号线和结束时刻起始信号线。
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述移位寄存器单元包括输入端、输出端和复位端,每一所述扫描模块内:
除最后一级之外的任一级移位寄存器单元的输出端连接下一级移位寄存器单元的输入端,
除第一级之外的任一级移位寄存器单元的输出端连接上一级移位寄存器单元的复位端,
第一级移位寄存器单元的输入端形成所述扫描模块的输入端,最后一级移位寄存器单元的复位端形成所述扫描模块的复位端。
3.根据权利要求1所述的栅极驱动电路,其特征在于,所述移位寄存器单元还包括:
分别连接输入端和第一节点的输入子单元,用于在输入端所接信号为有效电平时将所述第一节点处置为第一电平;
分别连接输出端和所述第一节点的输出子单元,用于在所述第一节点处为第一电平时利用时钟信号将输出端处置为有效电平;
分别连接复位端和所述第一节点的复位子单元,用于在复位端所接信号为有效电平时将所述第一节点处置为第二电平;
分别连接第二节点、输出端和所述第一节点的下拉子单元,用于在所述第二节点处为有效电平时将输出端处置为无效电平、将所述第一节点处置为第二电平;
分别连接所述第一节点和所述第二节点的控制子单元,用于在所述第一节点处为第一电平时将所述第二节点处置为无效电平,在所述第一节点处为第二电平时将所述第二节点处置为有效电平。
4.根据权利要求3所述的栅极驱动电路,其特征在于,所述输入子单元包括第一晶体管,所述第一晶体管的栅极连接输入端,源极和漏极中的一个连接第一电平电压线,另一个连接所述第一节点。
5.根据权利要求3所述的栅极驱动电路,其特征在于,所述复位子单元包括第二晶体管,所述第二晶体管的栅极连接复位端,源极和漏极中的一个连接所述第一节点,另一个连接第二电平电压线。
6.根据权利要求3所述的栅极驱动电路,其特征在于,所述输出子单元包括第三晶体管和电容;其中,
所述第三晶体管的栅极连接所述第一节点,源极和漏极中的一个接入所述时钟信号,另一个连接输出端;
所述电容的第一端连接所述第一节点,第二端连接输出端。
7.根据权利要求3所述的栅极驱动电路,其特征在于,所述控制子单元包括第四晶体管、第五晶体管、第六晶体管和第七晶体管;其中,
所述第四晶体管的栅极连接第三节点,源极和漏极中的一个连接所述第二节点的有效电平电压线,另一个连接所述第二节点;
所述第五晶体管的栅极连接所述第一节点,源极和漏极中的一个连接所述第二节点,另一个连接所述第二节点的无效电平电压线;
所述第六晶体管的栅极连接所述第一节点,源极和漏极中的一个连接所述第三节点,另一个连接所述第二节点的无效电平电压线;
所述第七晶体管的栅极连接开启电压线,源极和漏极中的一个连接所述第四晶体管的栅极的开启电压线,另一个连接所述第三节点。
8.根据权利要求3所述的栅极驱动电路,其特征在于,所述下拉子单元包括第八晶体管和第九晶体管;其中,
所述第八晶体管的栅极连接所述第二节点,源极和漏极中的一个连接所述第一节点,另一个连接第二电平电压线;
所述第九晶体管的栅极连接所述第二节点,源极和漏极中的一个连接输出端,另一个连接第二电平电压线。
9.一种如权利要求1至8中任意一项所述的栅极驱动电路的驱动方法,其特征在于,包括:
向排列在最前的扫描模块的输入端输入有效电平,以使该扫描模块在所述时钟信号的驱动下使内部的移位寄存器单元逐级地输出栅极开启电压;
当排列在最前的扫描模块中最后一级移位寄存器单元输出栅极开启电压之后的第一触摸扫描时间段的开始时刻,向与该扫描模块连接的开始时刻复位信号线输出有效电平,以使该扫描模块中最后一级移位寄存器单元终止栅极开启电压的输出;
在所述第一触摸扫描时间段的结束时刻,向排列在第二个的扫描模块所连接的结束时刻起始信号线输出有效电平,以使该扫描模块在所述时钟信号的驱动下使内部的移位寄存器单元逐级地输出栅极开启电压。
10.一种显示装置,其特征在于,包括如权利要求1至8中任意一项所述的栅极驱动电路。
CN201610285015.6A 2016-04-29 2016-04-29 栅极驱动电路及其驱动方法、显示装置 Active CN105702196B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610285015.6A CN105702196B (zh) 2016-04-29 2016-04-29 栅极驱动电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610285015.6A CN105702196B (zh) 2016-04-29 2016-04-29 栅极驱动电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN105702196A CN105702196A (zh) 2016-06-22
CN105702196B true CN105702196B (zh) 2018-09-04

Family

ID=56217876

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610285015.6A Active CN105702196B (zh) 2016-04-29 2016-04-29 栅极驱动电路及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN105702196B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106228927A (zh) * 2016-07-13 2016-12-14 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106328054B (zh) * 2016-10-24 2018-07-10 武汉华星光电技术有限公司 Oled显示goa扫描驱动电路
CN106531051B (zh) 2017-01-03 2019-05-03 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN108806571B (zh) * 2017-05-04 2021-09-21 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、阵列基板及显示装置
CN107591139B (zh) * 2017-09-22 2020-12-25 京东方科技集团股份有限公司 扫描触发单元、栅极驱动电路及其驱动方法和显示装置
CN107622755B (zh) * 2017-10-30 2023-09-12 北京小米移动软件有限公司 栅极驱动电路及其驱动方法、电子设备
CN107909978B (zh) * 2017-12-07 2020-06-05 深圳市华星光电技术有限公司 显示面板驱动电路及显示面板
CN107967888B (zh) * 2018-01-02 2021-01-15 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、显示面板
CN110688024B (zh) * 2018-07-04 2023-05-26 鸿富锦精密工业(深圳)有限公司 移位寄存器及具有移位寄存器的触控显示装置
CN113721794B (zh) * 2021-09-08 2024-01-30 Tcl华星光电技术有限公司 栅极扫描触碰扫描整合电路架构、其驱动方法以及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030218594A1 (en) * 2002-03-22 2003-11-27 Seiko Epson Corporation Electrooptic device, driver circuit for electrooptic device, and electronic equipment
CN103943055A (zh) * 2014-03-27 2014-07-23 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN104021769A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示屏
CN105047120A (zh) * 2015-06-30 2015-11-11 上海天马微电子有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN105528988A (zh) * 2016-02-15 2016-04-27 京东方科技集团股份有限公司 一种栅极驱动电路、触控显示面板及显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030218594A1 (en) * 2002-03-22 2003-11-27 Seiko Epson Corporation Electrooptic device, driver circuit for electrooptic device, and electronic equipment
CN103943055A (zh) * 2014-03-27 2014-07-23 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN104021769A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示屏
CN105047120A (zh) * 2015-06-30 2015-11-11 上海天马微电子有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN105528988A (zh) * 2016-02-15 2016-04-27 京东方科技集团股份有限公司 一种栅极驱动电路、触控显示面板及显示装置

Also Published As

Publication number Publication date
CN105702196A (zh) 2016-06-22

Similar Documents

Publication Publication Date Title
CN105702196B (zh) 栅极驱动电路及其驱动方法、显示装置
CN106023945B (zh) 栅极驱动电路及其驱动方法、显示装置
CN110808015B (zh) 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
WO2020024641A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
WO2017028488A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置
US10593284B2 (en) Shift register unit and method for driving same, shift register circuit and display apparatus
CN108648705B (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN104049796B (zh) 触摸显示屏及其分时驱动方法
CN105405387B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN103456259B (zh) 一种栅极驱动电路及栅线驱动方法、显示装置
CN101996684B (zh) 移位寄存器及触控装置
CN105047168A (zh) 移位寄存器、栅极驱动电路及显示装置
CN105469766A (zh) Goa电路
TW201724068A (zh) 移位暫存器單元及其驅動方法、閘極驅動電路和顯示裝置
TWI588812B (zh) 移位暫存器及其感測顯示裝置
CN103413531A (zh) 一种移位寄存器单元、栅极驱动电路及显示器件
US20170102814A1 (en) Shift register unit, a shift register, a driving method, and an array substrate
CN106960655B (zh) 一种栅极驱动电路及显示面板
WO2015014026A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
TW201643849A (zh) 感測顯示裝置及其移位暫存器
CN106448536A (zh) 移位寄存器、栅极驱动电路、显示面板及驱动方法
WO2013152604A1 (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN106652901B (zh) 驱动电路及使用其的显示装置
TWI473069B (zh) 閘極驅動裝置
CN110648621B (zh) 移位寄存器及其驱动方法、栅极驱动电路及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant