CN105680845A - 一种电平转换电路、电平转换方法及相关装置 - Google Patents
一种电平转换电路、电平转换方法及相关装置 Download PDFInfo
- Publication number
- CN105680845A CN105680845A CN201610005886.8A CN201610005886A CN105680845A CN 105680845 A CN105680845 A CN 105680845A CN 201610005886 A CN201610005886 A CN 201610005886A CN 105680845 A CN105680845 A CN 105680845A
- Authority
- CN
- China
- Prior art keywords
- signal
- control
- level
- magnitude
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/017509—Interface arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
- H03K19/018507—Interface arrangements
- H03K19/018521—Interface arrangements of complementary type, e.g. CMOS
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
- H03K3/356104—Bistable circuits using complementary field-effect transistors
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Electronic Switches (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种电平转换电路、电平转换方法及相关装置,在该电平转换电路中,第一控制模块在输入第一输入信号时向第二控制模块输出第一控制信号,第二控制模块在第一控制信号的控制下向输出模块输出第三控制信号,输出模块在第三控制信号的控制下输出第一电平信号;第一控制模块在输入第二输入信号时向第二控制模块输出第二控制信号,第二控制模块在第二控制信号的控制下向输出模块输出第四控制信号,输出模块在第四控制信号的控制下输出第二电平信号;这样,该电平转换电路既能将第一输入信号转换为第一电平信号,又能将第二输入信号转换为第二电平信号,电平的提升和降低都是该电平转换电路实现的,该电平转换电路的结构精简。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种电平转换电路、电平转换方法及相关装置。
背景技术
随着显示技术的不断发展,发光二极管(LightEmittingDiode,LED)、有机发光二极管(OrganicLightEmittingDiode,OLED)、等离子显示器(PlasmaDisplayPanel,PDP)及液晶显示器(LiquidCrystalDisplay,LCD)等平板显示器发展迅速。
在现有的平板显示器中,栅极驱动电路用于向显示面板中的各栅线加载栅极扫描信号,数据驱动电路用于向显示面板中的各数据线加载数据信号。在栅极驱动电路中,电平转换电路用于将输入的小幅值的电平信号转换成能用于驱动像素点的大幅值的电平信号。通常情况下,电平转换电路输入的电平信号为工作电压VDD(一般为3.3V)和工作地GND(0V),转换后输出的电平信号为高电平信号VGH(约30V)和低电平信号VGL(约-8V)。
在现有的电平转换电路中,高低电平信号的转换是分步进行的,至少需要两级电路来实现电平的转换,如图1所示,采用了两级电路来实现电平转换,第一级转换电路只将VDD提升至VGH,第二级转换电路只将GND降低至VGL,电路器件多,电路结构较为复杂。
发明内容
有鉴于此,本发明实施例提供了一种电平转换电路、其电平转换方法及相关装置,用以优化电平转换电路的结构。
因此,本发明实施例提供了一种电平转换电路,包括:第一控制模块、第二控制模块和输出模块;其中,
所述第一控制模块用于当接收到所述电平转换电路的信号输入端的第一输入信号时向所述第二控制模块输出第一控制信号,当接收到所述信号输入端的第二输入信号时向所述第二控制模块输出第二控制信号;
所述第二控制模块用于当接收到所述第一控制模块的第一控制信号时向所述输出模块输出第三控制信号,当接收到所述第一控制模块的第二控制信号时向所述输出模块输出第四控制信号;
所述输出模块用于当接收到所述第二控制模块的第三控制信号时输出第一电平信号,当接收到所述第二控制模块的第四控制信号时输出第二电平信号。
在一种可能的实现方式中,在本发明实施例提供的上述电平转换电路中,所述第一控制模块的输入端与所述信号输入端相连,输出端与所述第二控制模块的控制端相连;
所述第二控制模块的第一输入端与用于输入第三电平信号的端口相连,第二输入端与用于输入第四电平信号的端口相连,第一输出端与所述输出模块的第一控制端相连,第二输出端分别与用于输入第一电平信号的端口和所述输出模块的第一输入端相连,第三输出端与所述输出模块的第二控制端相连,第四输出端分别与用于输入第二电平信号的端口和所述输出模块的第二输入端相连;
所述输出模块的输出端与所述电平转换电路的信号输出端相连。
在一种可能的实现方式中,在本发明实施例提供的上述电平转换电路中,所述第一控制模块,包括:反向器;
所述反向器的输入端与所述信号输入端相连,输出端与所述第二控制模块的控制端相连。
在一种可能的实现方式中,在本发明实施例提供的上述电平转换电路中,所述第二控制模块,包括:第一开关晶体管、第二开关晶体管、第一电阻和第二电阻;其中,
所述第一开关晶体管的栅极分别与所述反向器的输出端和所述第二开关晶体管的栅极相连,所述第一开关晶体管的源极与用于输入第三电平信号的端口相连,所述第一开关晶体管的漏极分别与所述第一电阻的一端和所述输出模块的第一控制端相连;
所述第一电阻的另一端分别与用于输入第一电平信号的端口和所述输出模块的第一输入端相连;
所述第二开关晶体管的源极与用于输入第四电平信号的端口相连,所述第二开关晶体管的漏极分别与所述第二电阻的一端和所述输出模块的第二控制端相连;
所述第二电阻的另一端分别与用于输入第二电平信号的端口和所述输出模块的第二输入端相连。
在一种可能的实现方式中,在本发明实施例提供的上述电平转换电路中,所述输出模块,包括:第三开关晶体管和第四开关晶体管;其中,
所述第三开关晶体管的栅极与所述第一开关晶体管的漏极相连,所述第三开关晶体管的源极与用于输入第一电平信号的端口相连,所述第三开关晶体管的栅极和源极分别与所述第一电阻的两端相连,所述第三开关晶体管的漏极分别与所述信号输出端和所述第四开关晶体管的漏极相连;
所述第四开关晶体管的栅极与所述第二开关晶体管的漏极相连,所述第四开关晶体管的源极与用于输入第二电平信号的端口相连,所述第四开关晶体管的栅极和源极分别与所述第二电阻的两端相连。
在一种可能的实现方式中,在本发明实施例提供的上述电平转换电路中,所述第一电平信号的电压值大于所述第一输入信号的电压值;
所述第一输入信号的电压值大于所述第二输入信号的电压值;
所述第二输入信号的电压值大于所述第二电平信号的电压值。
在一种可能的实现方式中,在本发明实施例提供的上述电平转换电路中,所述第三电平信号的电压值小于或等于所述第一输入信号的电压值;
所述第四电平信号的电压值大于或等于所述第二输入信号的电压值,且小于所述第三电平信号的电压值。
在一种可能的实现方式中,在本发明实施例提供的上述电平转换电路中,所述第一开关晶体管和所述第三开关晶体管为P型晶体管;
所述第二开关晶体管和所述第四开关晶体管为N型晶体管。
本发明实施例还提供了一种电平转换方法,包括:
在信号输入端输入第一输入信号时,第一控制模块向第二控制模块输出第一控制信号;所述第二控制模块在所述第一控制信号的控制下向输出模块输出第三控制信号;所述输出模块在所述第三控制信号的控制下输出第一电平信号;
在信号输入端输入第二输入信号时,第一控制模块向第二控制模块输出第二控制信号;所述第二控制模块在所述第二控制信号的控制下向输出模块输出第四控制信号;所述输出模块在所述第四控制信号的控制下输出第二电平信号。
在一种可能的实现方式中,在本发明实施例提供的上述电平转换方法中,所述第一电平信号的电压值大于所述第一输入信号的电压值;
所述第一输入信号的电压值大于所述第二输入信号的电压值;
所述第二输入信号的电压值大于所述第二电平信号的电压值。
本发明实施例还提供了一种栅极驱动电路,包括:本发明实施例提供的上述电平转换电路。
本发明实施例还提供了一种显示面板,包括:本发明实施例提供的上述栅极驱动电路。
本发明实施例还提供了一种显示装置,包括:本发明实施例提供的上述显示面板。
本发明实施例提供的上述电平转换电路、其电平转换方法及相关装置,在该电平转换电路中,第一控制模块在输入第一输入信号时向第二控制模块输出第一控制信号,第二控制模块在第一控制信号的控制下向输出模块输出第三控制信号,输出模块在第三控制信号的控制下输出第一电平信号;第一控制模块在输入第二输入信号时向第二控制模块输出第二控制信号,第二控制模块在第二控制信号的控制下向输出模块输出第四控制信号,输出模块在第四控制信号的控制下输出第二电平信号;这样,该电平转换电路既能将第一输入信号转换为第一电平信号,又能将第二输入信号转换为第二电平信号,电平的提升和降低都是该电平转换电路实现的,只用了一级电路便可实现电平的转换,该电平转换电路的结构精简。
附图说明
图1为现有的电平转换电路的结构示意图;
图2为本发明实施例提供的电平转换电路的结构示意图之一;
图3为本发明实施例提供的电平转换电路的结构示意图之二;
图4为本发明实施例提供的电平转换电路的输入信号和输出信号的时序图;
图5为本发明实施例提供的电平转换电路的结构示意图之三;
图6为本发明实施例提供的电平转换方法的示意流程图之一;
图7为本发明实施例提供的电平转换方法的示意流程图之二。
具体实施方式
下面结合附图,对本发明实施例提供的电平转换电路、电平转换方法及相关装置的具体实施方式进行详细地说明。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
本发明实施例提供的一种电平转换电路,如图2所示,包括:第一控制模块1、第二控制模块2和输出模块3;其中,
第一控制模块1用于当接收到电平转换电路的信号输入端A的第一输入信号时向第二控制模块2输出第一控制信号,当接收到信号输入端A的第二输入信号时向第二控制模块2输出第二控制信号;
第二控制模块2用于当接收到第一控制模块1的第一控制信号时向输出模块3输出第三控制信号,当接收到第一控制模块1的第二控制信号时向输出模块3输出第四控制信号;
输出模块3用于当接收到第二控制模块2的第三控制信号时输出第一电平信号,当接收到第二控制模块2的第四控制信号时输出第二电平信号。
本发明实施例提供的上述电平转换电路,第一控制模块在输入第一输入信号时向第二控制模块输出第一控制信号,第二控制模块在第一控制信号的控制下向输出模块输出第三控制信号,输出模块在第三控制信号的控制下输出第一电平信号;第一控制模块在输入第二输入信号时向第二控制模块输出第二控制信号,第二控制模块在第二控制信号的控制下向输出模块输出第四控制信号,输出模块在第四控制信号的控制下输出第二电平信号;这样,该电平转换电路既能将第一输入信号转换为第一电平信号,又能将第二输入信号转换为第二电平信号,电平的提升和降低都是该电平转换电路实现的,只用了一级电路便可实现电平的转换,该电平转换电路的结构精简。
在具体实施时,可以利用本发明实施例提供的上述电平转换电路将第一输入信号的电压值提升为第一电平信号的电压值,将第二输入信号的电压值降低为第二电平信号的电压值,也就是说,第一电平信号的电压值大于第一输入信号的电压值,第一输入信号的电压值大于第二输入信号的电压值,第二输入信号的电压值大于第二电平信号的电压值;或者,也可以利用本发明实施例提供的上述电平转换电路将第一输入信号的电压值降低为第一电平信号的电压值,将第二输入信号的电压值提升为第二电平信号的电压值,也就是说,第一电平信号的电压值小于第一输入信号的电压值,第一输入信号的电压值小于第二输入信号的电压值,第二输入信号的电压值小于第二电平信号的电压值;在此不做限定。
本发明以下给出的实施例以将第一输入信号的电压值提升为第一电平信号的电压值,将第二输入信号的电压值降低为第二电平信号的电压值为例进行说明,即第一电平信号的电压值大于第一输入信号的电压值,第一输入信号的电压值大于第二输入信号的电压值,第二输入信号的电压值大于第二电平信号的电压值。具体地,第一输入信号可以为VDD信号,电压值一般为3.3V,第二输入信号可以为GND信号,电压值为0V,第一电平信号可以为VGH信号,电压值约为30V,第二电平信号可以为VGL信号,电压值约为-8V。
当然,在本发明实施例提供的上述电平转换电路中,第一输入信号、第二输入信号、第一电平信号和第二电平信号的电压值也可以为其他数值,在此不做限定。
在具体实施时,在本发明实施例提供的上述电平转换电路中,第三电平信号的电压值可以小于第一输入信号的电压值,或者,第三电平信号的电压值也可以等于第一输入信号的电压值,在此不做限定;并且,第四电平信号的电压值可以大于第二输入信号的电压值,或者,第四电平信号的电压值也可以等于第二输入信号的电压值,在此不做限定;此外,第四电平信号的电压值小于第三电平信号的电压值。本发明以下给出的实施例以第三电平信号的电压值等于第一输入信号的电压值,第四电平信号的电压值等于第二输入信号的电压值为例进行说明。例如,第一输入信号和第三电平信号均为VDD信号,电压值一般为3.3V,第二输入信号和第四电平信号均为GND信号,电压值为0V。
在具体实施时,在本发明实施例提供的上述电平转换电路中,如图3所示,第一控制模块1的输入端1a与电平转换电路的信号输入端A相连,输出端1b与第二控制模块2的控制端2a相连;
第二控制模块2的第一输入端2b与用于输入第三电平信号的端口Ref3相连,第二输入端2c与用于输入第四电平信号的端口Ref4相连,第一输出端2d与输出模块3的第一控制端3a相连,第二输出端2e分别与用于输入第一电平信号的端口Ref1和输出模块3的第一输入端3b相连,第三输出端2f与输出模块3的第二控制端3c相连,第四输出端2g分别与用于输入第二电平信号的端口Ref2和输出模块3的第二输入端3d相连;
输出模块3的输出端3e与电平转换电路的信号输出端B相连。
在具体实施时,在本发明实施例提供的上述电平转换电路中,第一控制模块1,如图3所示,具体可以包括:反向器U;反向器U的输入端u1(即第一控制模块的输入端1a)与信号输入端A相连,输出端u2(即第一控制模块的输出端1b)与第二控制模块2的控制端2a相连。
本发明实施例提供的电平转换电路中第一控制模块1具体采用上述反向器U作为具体结构时,其工作原理为:在反向器U接收到信号输入端A发送的VDD信号时,反向器U向第二控制模块2的控制端2a输出GND信号;在反向器U接收到信号输入端A发送的GND信号时,反向器U向第二控制模块2的控制端2a输出VDD信号。
在具体实施时,在本发明实施例提供的上述电平转换电路中,第二控制模块2,如图3所示,具体可以包括:第一开关晶体管T1、第二开关晶体管T2、第一电阻R1和第二电阻R2;其中,第一开关晶体管T1的栅极分别与反向器U的输出端u2和第二开关晶体管T2的栅极相连,第一开关晶体管T1的源极与用于输入第三电平信号的端口Ref3相连,第一开关晶体管T1的漏极分别与第一电阻R1的一端和输出模块3的第一控制端3a相连;第一电阻R1的另一端分别与用于输入第一电平信号的端口Ref1和输出模块3的第一输入端3b相连;第二开关晶体管T2的源极与用于输入第四电平信号的端口Ref4相连,第二开关晶体管T2的漏极分别与第二电阻R2的一端和输出模块3的第二控制端3c相连;第二电阻R2的另一端分别与用于输入第二电平信号的端口Ref2和输出模块3的第二输入端3d相连。
在具体实施时,在本发明实施例提供的上述电平转换电路中,第一输入信号和第三电平信号均为VDD信号,第二输入信号和第四电平信号均为GND信号时,第一开关晶体管为P型晶体管,第二开关晶体管为N型晶体管。
本发明实施例提供的电平转换电路中第二控制模块2具体采用上述P型的第一开关晶体管T1、N型的第二开关晶体管T2、第一电阻R1和第二电阻R2作为具体结构时,其工作原理为:在第一开关晶体管T1的栅极和第二开关晶体管T2的栅极接收到反向器U发送的GND信号时,由于第一开关晶体管T1的栅极输入的GND信号的电压值(0V)小于第一开关晶体管T1的源极输入的VDD信号的电压值(3.3V),第一开关晶体管T1为P型晶体管,因此,第一开关晶体管T1处于导通状态,同理,由于第二开关晶体管T2的栅极输入的GND信号的电压值(0V)等于第二开关晶体管T2的源极输入的GND信号的电压值(0V),第二开关晶体管T2为N型晶体管,因此,第二开关晶体管T2断开,用于输入第三电平信号的端口Ref3通过第一开关晶体管T1向输出模块3的第一控制端3a输出VDD信号,用于输入第二电平信号的端口Ref2通过第二电阻R2向输出模块3的第二控制端3c输出VGL信号;在第一开关晶体管T1的栅极和第二开关晶体管T2的栅极接收到反向器U发送的VDD信号时,由于第一开关晶体管T1的栅极输入的VDD信号的电压值(3.3V)等于第一开关晶体管T1的源极输入的VDD信号的电压值(3.3V),第一开关晶体管T1为P型晶体管,因此,第一开关晶体管T1断开,同理,由于第二开关晶体管T2的栅极输入的VDD信号的电压值(3.3V)大于第二开关晶体管T2的源极输入的GND信号的电压值(0V),第二开关晶体管T2为N型晶体管,因此,第二开关晶体管T2处于导通状态,用于输入第一电平信号的端口Ref1通过第一电阻R1向输出模块3的第一控制端3a输出VGH信号,用于输入第四电平信号的端口Ref4通过第二开关晶体管T2向输出模块3的第二控制端3c输出GND信号。
在具体实施时,在本发明实施例提供的上述电平转换电路中,输出模块3,如图3所示,具体可以包括:第三开关晶体管T3和第四开关晶体管T4;其中,第三开关晶体管T3的栅极与第一开关晶体管T1的漏极相连,第三开关晶体管T3的源极与用于输入第一电平信号的端口Ref1相连,第三开关晶体管T3的栅极和源极分别与第一电阻R1的两端相连,第三开关晶体管T3的漏极分别与信号输出端B和第四开关晶体管T4的漏极相连;第四开关晶体管T4的栅极与第二开关晶体管T2的漏极相连,第四开关晶体管T4的源极与用于输入第二电平信号的端口Ref2相连,第四开关晶体管T4的栅极和源极分别与第二电阻R2的两端相连。
在具体实施时,在本发明实施例提供的上述电平转换电路中,在第一输入信号和第三电平信号均为VDD信号,第二输入信号和第四电平信号均为GND信号,第一开关晶体管为P型晶体管,第二开关晶体管为N型晶体管,第一电平信号为VGH信号,第二电平信号为VGL信号时,第三开关晶体管为P型晶体管,第四开关晶体管为N型晶体管。
本发明实施例提供的电平转换电路中输出模块3具体采用上述P型的第三开关晶体管T3、N型的第四开关晶体管T4作为具体结构时,其工作原理为:在第三开关晶体管T3的栅极接收到用于输入第三电平信号的端口Ref3发送的VDD信号,第四开关晶体管T4的栅极接收到用于输入第二电平信号的端口Ref2发送的VGL信号时,由于第三开关晶体管T3的栅极输入的VDD信号的电压值(3.3V)小于第三开关晶体管T3的源极输入的VGH信号的电压值(30V),第三开关晶体管T3为P型晶体管,因此,第三开关晶体管T3处于导通状态,同理,由于第四开关晶体管T4的栅极输入的VGL信号的电压值(-8V)等于第四开关晶体管T4的源极输入的VGL信号的电压值(-8V),第四开关晶体管T4为N型晶体管,因此,第四开关晶体管T4断开,用于输入第一电平信号的端口Ref1通过第三开关晶体管T3向信号输出端B输出VGH信号;在第三开关晶体管T3的栅极接收到用于输入第一电平信号的端口Ref1发送的VGH信号,第四开关晶体管T4的栅极接收到用于输入第四电平信号的端口Ref4发送的GND信号时,由于第三开关晶体管T3的栅极输入的VGH信号的电压值(30V)等于第三开关晶体管T3的源极输入的VGH信号的电压值(30V),第三开关晶体管T3为P型晶体管,因此,第三开关晶体管T3断开,同理,由于第四开关晶体管T4的栅极输入的GND信号的电压值(0V)大于第四开关晶体管T4的源极输入的VGL信号的电压值(-8V),第四开关晶体管T4为N型晶体管,因此,第四开关晶体管T4处于导通状态,用于输入第二电平信号的端口Ref2通过第四开关晶体管T4向信号输出端B输出VGL信号。
需要说明的是本发明上述实施例中提到的开关晶体管可以是薄膜晶体管(ThinFilmTransistor,TFT),也可以是金属氧化物半导体场效应管(MetalOxideSemiconductor,MOS),在此不做限定。在具体实施中,这些晶体管的源极和漏极可以互换,不做具体区分。在描述具体实施例时以开关晶体管都为薄膜晶体管为例进行说明的。
下面以如图3所示的一个具体的实例对电平转换电路的工作原理进行详细的说明。图4为如图3所示的电平转换电路的信号输入端A输入信号和信号输出端B输出信号的时序图。
在反向器U接收到信号输入端A发送的VDD信号时,反向器U向第二控制模块的控制端2a输出GND信号;第一开关晶体管T1的栅极和第二开关晶体管T2的栅极接收到反向器U发送的GND信号时,第一开关晶体管T1处于导通状态,第二开关晶体管T2断开,用于输入第三电平信号的端口Ref3通过第一开关晶体管T1向输出模块3的第一控制端3a输出VDD信号,用于输入第二电平信号的端口Ref2通过第二电阻R2向输出模块3的第二控制端3c输出VGL信号;第三开关晶体管T3的栅极接收到用于输入第三电平信号的端口Ref3发送的VDD信号,第四开关晶体管T4的栅极接收到用于输入第二电平信号的端口Ref2发送的VGL信号时,第三开关晶体管T3处于导通状态,第四开关晶体管T4断开,用于输入第一电平信号的端口Ref1通过第三开关晶体管T3向信号输出端B输出VGH信号。
在反向器U接收到信号输入端A发送的GND信号时,反向器U向第二控制模块的控制端2a输出VDD信号;第一开关晶体管T1的栅极和第二开关晶体管T2的栅极接收到反向器U发送的VDD信号时,第一开关晶体管T1断开,第二开关晶体管T2处于导通状态,用于输入第一电平信号的端口Ref1通过第一电阻R1向输出模块3的第一控制端3a输出VGH信号,用于输入第四电平信号的端口Ref4通过第二开关晶体管T2向输出模块3的第二控制端3c输出GND信号;第三开关晶体管T3的栅极接收到用于输入第一电平信号的端口Ref1发送的VGH信号,第四开关晶体管T4的栅极接收到用于输入第四电平信号的端口Ref4发送的GND信号时,第三开关晶体管T3断开,第四开关晶体管T4处于导通状态,用于输入第二电平信号的端口Ref2通过第四开关晶体管T4向信号输出端B输出VGL信号。
需要说明的是,本发明实施例提供的上述电平转换电路并非局限于如图3所示的电路结构,还可以省去反向器U1并将输出模块3中的第三开关晶体管T3和用于输入第一电平信号的端口Ref1的位置与第四开关晶体管T4和用于输入第二电平信号的端口Ref2的位置互换,即如图5所示的电路结构,同样能够实现在信号输入端A输入第一输入信号(VDD信号)时信号输出端B输出第一电平信号(VGH信号),在信号输入端A输入第二输入信号(GND信号)时信号输出端B输出第二电平信号(VGL信号)。图5所示的电平转换电路的工作原理与图3所示的电平转换电路的工作原理类似,在此不做赘述。
基于同一发明构思,本发明实施例还提供了一种电平转换方法,在信号输入端输入第一输入信号时,如图6所示,包括如下步骤:
S601、第一控制模块向第二控制模块输出第一控制信号;
S602、第二控制模块在第一控制信号的控制下向输出模块输出第三控制信号;
S603、输出模块在第三控制信号的控制下输出第一电平信号;
在信号输入端输入第二输入信号时,如图7所示,包括如下步骤:
S701、第一控制模块向第二控制模块输出第二控制信号;
S702、第二控制模块在第二控制信号的控制下向输出模块输出第四控制信号;
S703、输出模块在第四控制信号的控制下输出第二电平信号。
在具体实施时,可以利用本发明实施例提供的上述电平转换方法将第一输入信号的电压值提升为第一电平信号的电压值,将第二输入信号的电压值降低为第二电平信号的电压值,也就是说,第一电平信号的电压值大于第一输入信号的电压值,第一输入信号的电压值大于第二输入信号的电压值,第二输入信号的电压值大于第二电平信号的电压值。具体地,第一输入信号可以为VDD信号,电压值一般为3.3V,第二输入信号可以为GND信号,电压值为0V,第一电平信号可以为VGH信号,电压值约为30V,第二电平信号可以为VGL信号,电压值约为-8V。则在本发明实例提供的上述电平转换方法中,第一控制模块在接收到信号输入端的VDD信号时,向第二控制模块输出第一控制信号;第二控制模块在第一控制信号的控制下向输出模块输出第三控制信号;输出模块在第三控制信号的控制下输出VGH信号;第一控制模块在接收到信号输入端的GND信号时,向第二控制模块输出第二控制信号;第二控制模块在第二控制信号的控制下向输出模块输出第四控制信号;输出模块在第四控制信号的控制下输出VGL信号。
当然,也可以利用本发明实施例提供的上述电平转换方法将第一输入信号的电压值降低为第一电平信号的电压值,将第二输入信号的电压值提升为第二电平信号的电压值,也就是说,第一电平信号的电压值小于第一输入信号的电压值,第一输入信号的电压值小于第二输入信号的电压值,第二输入信号的电压值小于第二电平信号的电压值,在此不做限定。
基于同一发明构思,本发明实施例还提供了一种栅极驱动电路,包括:本发明实施例提供的上述电平转换电路。该栅极驱动电路的实施可以参见上述电平转换电路的实施例,重复之处不再赘述。
基于同一发明构思,本发明实施例还提供了一种显示面板,包括:本发明实施例提供的上述栅极驱动电路。该显示面板的实施可以参见上述栅极驱动电路的实施例,重复之处不再赘述。
在具体实施时,本发明实施例提供的上述显示面板可以适用于OLED或LCD等平板显示面板,在此不做限定。具体地,栅极驱动电路可以直接集成于显示面板中的阵列基板上,或者,栅极驱动电路也可以与显示面板中的阵列基板绑定,在此不做限定。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板,该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪、可穿戴装置等任何具有显示功能的产品或部件。该显示装置的实施可以参见上述显示面板的实施例,重复之处不再赘述。
本发明实施例提供的一种电平转换电路、电平转换方法及相关装置,在该电平转换电路中,第一控制模块在输入第一输入信号时向第二控制模块输出第一控制信号,第二控制模块在第一控制信号的控制下向输出模块输出第三控制信号,输出模块在第三控制信号的控制下输出第一电平信号;第一控制模块在输入第二输入信号时向第二控制模块输出第二控制信号,第二控制模块在第二控制信号的控制下向输出模块输出第四控制信号,输出模块在第四控制信号的控制下输出第二电平信号;这样,该电平转换电路既能将第一输入信号转换为第一电平信号,又能将第二输入信号转换为第二电平信号,电平的提升和降低都是该电平转换电路实现的,只用了一极电路便可实现电平的转换,该电平转换电路的结构精简。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (13)
1.一种电平转换电路,其特征在于,包括:第一控制模块、第二控制模块和输出模块;其中,
所述第一控制模块用于当接收到所述电平转换电路的信号输入端的第一输入信号时向所述第二控制模块输出第一控制信号,当接收到所述信号输入端的第二输入信号时向所述第二控制模块输出第二控制信号;
所述第二控制模块用于当接收到所述第一控制模块的第一控制信号时向所述输出模块输出第三控制信号,当接收到所述第一控制模块的第二控制信号时向所述输出模块输出第四控制信号;
所述输出模块用于当接收到所述第二控制模块的第三控制信号时输出第一电平信号,当接收到所述第二控制模块的第四控制信号时输出第二电平信号。
2.如权利要求1所述的电平转换电路,其特征在于,所述第一控制模块的输入端与所述信号输入端相连,输出端与所述第二控制模块的控制端相连;
所述第二控制模块的第一输入端与用于输入第三电平信号的端口相连,第二输入端与用于输入第四电平信号的端口相连,第一输出端与所述输出模块的第一控制端相连,第二输出端分别与用于输入第一电平信号的端口和所述输出模块的第一输入端相连,第三输出端与所述输出模块的第二控制端相连,第四输出端分别与用于输入第二电平信号的端口和所述输出模块的第二输入端相连;
所述输出模块的输出端与所述电平转换电路的信号输出端相连。
3.如权利要求2所述的电平转换电路,其特征在于,所述第一控制模块,包括:反向器;
所述反向器的输入端与所述信号输入端相连,输出端与所述第二控制模块的控制端相连。
4.如权利要求3所述的电平转换电路,其特征在于,所述第二控制模块,包括:第一开关晶体管、第二开关晶体管、第一电阻和第二电阻;其中,
所述第一开关晶体管的栅极分别与所述反向器的输出端和所述第二开关晶体管的栅极相连,所述第一开关晶体管的源极与用于输入第三电平信号的端口相连,所述第一开关晶体管的漏极分别与所述第一电阻的一端和所述输出模块的第一控制端相连;
所述第一电阻的另一端分别与用于输入第一电平信号的端口和所述输出模块的第一输入端相连;
所述第二开关晶体管的源极与用于输入第四电平信号的端口相连,所述第二开关晶体管的漏极分别与所述第二电阻的一端和所述输出模块的第二控制端相连;
所述第二电阻的另一端分别与用于输入第二电平信号的端口和所述输出模块的第二输入端相连。
5.如权利要求4所述的电平转换电路,其特征在于,所述输出模块,包括:第三开关晶体管和第四开关晶体管;其中,
所述第三开关晶体管的栅极与所述第一开关晶体管的漏极相连,所述第三开关晶体管的源极与用于输入第一电平信号的端口相连,所述第三开关晶体管的栅极和源极分别与所述第一电阻的两端相连,所述第三开关晶体管的漏极分别与所述信号输出端和所述第四开关晶体管的漏极相连;
所述第四开关晶体管的栅极与所述第二开关晶体管的漏极相连,所述第四开关晶体管的源极与用于输入第二电平信号的端口相连,所述第四开关晶体管的栅极和源极分别与所述第二电阻的两端相连。
6.如权利要求1-5任一项所述的电平转换电路,其特征在于,所述第一电平信号的电压值大于所述第一输入信号的电压值;
所述第一输入信号的电压值大于所述第二输入信号的电压值;
所述第二输入信号的电压值大于所述第二电平信号的电压值。
7.如权利要求6所述的电平转换电路,其特征在于,所述第三电平信号的电压值小于或等于所述第一输入信号的电压值;
所述第四电平信号的电压值大于或等于所述第二输入信号的电压值,且小于所述第三电平信号的电压值。
8.如权利要求7所述的电平转换电路,其特征在于,所述第一开关晶体管和所述第三开关晶体管为P型晶体管;
所述第二开关晶体管和所述第四开关晶体管为N型晶体管。
9.一种如权利要求1所述的电平转换电路的电平转换方法,其特征在于,包括:
在信号输入端输入第一输入信号时,第一控制模块向第二控制模块输出第一控制信号;所述第二控制模块在所述第一控制信号的控制下向输出模块输出第三控制信号;所述输出模块在所述第三控制信号的控制下输出第一电平信号;
在信号输入端输入第二输入信号时,第一控制模块向第二控制模块输出第二控制信号;所述第二控制模块在所述第二控制信号的控制下向输出模块输出第四控制信号;所述输出模块在所述第四控制信号的控制下输出第二电平信号。
10.如权利要求9所述的电平转换方法,其特征在于,所述第一电平信号的电压值大于所述第一输入信号的电压值;
所述第一输入信号的电压值大于所述第二输入信号的电压值;
所述第二输入信号的电压值大于所述第二电平信号的电压值。
11.一种栅极驱动电路,其特征在于,包括:如权利要求1-8任一项所述的电平转换电路。
12.一种显示面板,其特征在于,包括:如权利要求11所述的栅极驱动电路。
13.一种显示装置,其特征在于,包括:如权利要求12所述的显示面板。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610005886.8A CN105680845A (zh) | 2016-01-04 | 2016-01-04 | 一种电平转换电路、电平转换方法及相关装置 |
PCT/CN2016/092202 WO2017117986A1 (zh) | 2016-01-04 | 2016-07-29 | 电压转换电路、电压转换方法、栅极驱动电路、显示面板及显示装置 |
US15/518,362 US20180218687A1 (en) | 2016-01-04 | 2016-07-29 | Voltage converting circuit, voltage converting mthod, gate driving circuit, display panel and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610005886.8A CN105680845A (zh) | 2016-01-04 | 2016-01-04 | 一种电平转换电路、电平转换方法及相关装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN105680845A true CN105680845A (zh) | 2016-06-15 |
Family
ID=56299000
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610005886.8A Pending CN105680845A (zh) | 2016-01-04 | 2016-01-04 | 一种电平转换电路、电平转换方法及相关装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20180218687A1 (zh) |
CN (1) | CN105680845A (zh) |
WO (1) | WO2017117986A1 (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017117986A1 (zh) * | 2016-01-04 | 2017-07-13 | 京东方科技集团股份有限公司 | 电压转换电路、电压转换方法、栅极驱动电路、显示面板及显示装置 |
CN109377951A (zh) * | 2018-10-31 | 2019-02-22 | 惠科股份有限公司 | 一种驱动电路、显示模组的驱动方法及显示模组 |
CN110322855A (zh) * | 2019-07-11 | 2019-10-11 | 深圳市华星光电技术有限公司 | Goa驱动电路及显示装置 |
CN110910808A (zh) * | 2019-11-20 | 2020-03-24 | Tcl华星光电技术有限公司 | 电平转换电路 |
CN111613184A (zh) * | 2020-06-22 | 2020-09-01 | 京东方科技集团股份有限公司 | 源驱动电路和显示装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050073349A1 (en) * | 2003-10-01 | 2005-04-07 | Toppoly Optoelectronics Corp. | Voltage level transferring circuit |
CN101051445A (zh) * | 2006-04-05 | 2007-10-10 | 联咏科技股份有限公司 | 电平转换装置及具备该装置之面板显示装置 |
US20070236251A1 (en) * | 2006-03-30 | 2007-10-11 | Cheng-Wen Chang | Level-shifting apparatus and panel display apparatus using the same |
CN105096870A (zh) * | 2015-08-10 | 2015-11-25 | 京东方科技集团股份有限公司 | 电平偏移电路及其驱动方法、像素驱动电路 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100768240B1 (ko) * | 2006-09-19 | 2007-10-17 | 삼성에스디아이 주식회사 | 전압 레벨 변환 회로 |
CN105680845A (zh) * | 2016-01-04 | 2016-06-15 | 京东方科技集团股份有限公司 | 一种电平转换电路、电平转换方法及相关装置 |
CN105632438B (zh) * | 2016-01-08 | 2017-12-08 | 京东方科技集团股份有限公司 | 电平偏移单元、电平偏移电路及驱动方法、栅极驱动电路 |
-
2016
- 2016-01-04 CN CN201610005886.8A patent/CN105680845A/zh active Pending
- 2016-07-29 US US15/518,362 patent/US20180218687A1/en not_active Abandoned
- 2016-07-29 WO PCT/CN2016/092202 patent/WO2017117986A1/zh active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050073349A1 (en) * | 2003-10-01 | 2005-04-07 | Toppoly Optoelectronics Corp. | Voltage level transferring circuit |
US20070236251A1 (en) * | 2006-03-30 | 2007-10-11 | Cheng-Wen Chang | Level-shifting apparatus and panel display apparatus using the same |
CN101051445A (zh) * | 2006-04-05 | 2007-10-10 | 联咏科技股份有限公司 | 电平转换装置及具备该装置之面板显示装置 |
CN105096870A (zh) * | 2015-08-10 | 2015-11-25 | 京东方科技集团股份有限公司 | 电平偏移电路及其驱动方法、像素驱动电路 |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017117986A1 (zh) * | 2016-01-04 | 2017-07-13 | 京东方科技集团股份有限公司 | 电压转换电路、电压转换方法、栅极驱动电路、显示面板及显示装置 |
CN109377951A (zh) * | 2018-10-31 | 2019-02-22 | 惠科股份有限公司 | 一种驱动电路、显示模组的驱动方法及显示模组 |
WO2020087569A1 (zh) * | 2018-10-31 | 2020-05-07 | 惠科股份有限公司 | 驱动电路、显示模组的驱动方法及显示模组 |
CN109377951B (zh) * | 2018-10-31 | 2021-06-11 | 惠科股份有限公司 | 一种驱动电路、显示模组的驱动方法及显示模组 |
CN110322855A (zh) * | 2019-07-11 | 2019-10-11 | 深圳市华星光电技术有限公司 | Goa驱动电路及显示装置 |
WO2021003931A1 (zh) * | 2019-07-11 | 2021-01-14 | Tcl华星光电技术有限公司 | Goa驱动电路及显示装置 |
US11158273B1 (en) | 2019-07-11 | 2021-10-26 | Tcl China Star Optoelectronics Technology Co., Ltd. | GOA driving circuit and display device |
CN110910808A (zh) * | 2019-11-20 | 2020-03-24 | Tcl华星光电技术有限公司 | 电平转换电路 |
CN110910808B (zh) * | 2019-11-20 | 2022-07-12 | Tcl华星光电技术有限公司 | 电平转换电路 |
CN111613184A (zh) * | 2020-06-22 | 2020-09-01 | 京东方科技集团股份有限公司 | 源驱动电路和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20180218687A1 (en) | 2018-08-02 |
WO2017117986A1 (zh) | 2017-07-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102201194B (zh) | 移位寄存器电路 | |
CN102831861B (zh) | 移位寄存器及其驱动方法、栅极驱动器及显示装置 | |
CN106887216B (zh) | 栅极驱动电路、显示面板及栅极驱动电路的驱动方法 | |
CN105680845A (zh) | 一种电平转换电路、电平转换方法及相关装置 | |
CN104036731B (zh) | 像素电路和显示装置 | |
CN105632561A (zh) | 移位寄存器及其驱动方法、栅极驱动电路以及显示装置 | |
CN105185306A (zh) | 像素电路及其驱动方法、显示基板及显示装置 | |
CN104157236A (zh) | 一种移位寄存器及栅极驱动电路 | |
CN103971640A (zh) | 一种像素驱动电路及其驱动方法和显示装置 | |
CN102831860A (zh) | 移位寄存器及其驱动方法、栅极驱动器及显示装置 | |
CN103021331A (zh) | 一种像素驱动电路及其驱动方法、阵列基板和显示装置 | |
CN103135846A (zh) | 触控显示电路结构及其驱动方法、阵列基板和显示装置 | |
CN105405399B (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
CN105427792A (zh) | 像素补偿电路及驱动方法、显示面板和显示装置 | |
CN105047155B (zh) | 液晶显示装置及其goa扫描电路 | |
CN105139801A (zh) | 阵列基板行驱动电路、移位寄存器、阵列基板及显示器 | |
CN105575329B (zh) | 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 | |
CN104167168A (zh) | 像素电路及其驱动方法和显示装置 | |
CN104078004A (zh) | 像素电路和显示装置 | |
CN202771772U (zh) | 移位寄存器、栅极驱动器及显示装置 | |
EP3564941B1 (en) | Goa circuit | |
CN203982749U (zh) | 像素电路和显示装置 | |
CN103165190A (zh) | 移位寄存器单元、移位寄存器、阵列基板和显示装置 | |
WO2016004693A1 (zh) | 像素电路及其驱动方法和显示装置 | |
CN104091820A (zh) | 像素电路和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20160615 |