CN105677320B - 一种设置等待时长的方法和装置 - Google Patents

一种设置等待时长的方法和装置 Download PDF

Info

Publication number
CN105677320B
CN105677320B CN201511000892.6A CN201511000892A CN105677320B CN 105677320 B CN105677320 B CN 105677320B CN 201511000892 A CN201511000892 A CN 201511000892A CN 105677320 B CN105677320 B CN 105677320B
Authority
CN
China
Prior art keywords
waiting time
processor
preset data
waiting
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201511000892.6A
Other languages
English (en)
Other versions
CN105677320A (zh
Inventor
王中帅
杨依珍
马宁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiaomi Inc
Original Assignee
Xiaomi Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiaomi Inc filed Critical Xiaomi Inc
Priority to CN201511000892.6A priority Critical patent/CN105677320B/zh
Publication of CN105677320A publication Critical patent/CN105677320A/zh
Priority to PCT/CN2016/101626 priority patent/WO2017113927A1/zh
Priority to EP16206464.6A priority patent/EP3188018B1/en
Priority to US15/390,990 priority patent/US10187498B2/en
Application granted granted Critical
Publication of CN105677320B publication Critical patent/CN105677320B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/28Timers or timing mechanisms used in protocols
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/105Program control for peripheral devices where the programme performs an input/output emulation function
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0446Resources in time domain, e.g. slots or frames

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Telephone Function (AREA)
  • Telephonic Communication Services (AREA)

Abstract

本公开是关于一种设置等待时长的方法和装置,属于计算机技术领域。所述方法包括:控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收;在所述不同的等待时长中,确定所述处理器能够正确接收所述预设数据所使用的最大等待时长和最小等待时长;根据所述最大等待时长和所述最小等待时长,确定待使用的等待时长,进行存储。采用本公开,可以使处理器正确接收数据。

Description

一种设置等待时长的方法和装置
技术领域
本公开是关于计算机技术领域,尤其是关于一种设置等待时长的方法和装置。
背景技术
随着计算机技术的发展,手机等移动终端的功能越来越丰富,使得手机等移动终端逐渐成为现代人的必备品。移动终端的各部件经常需要向处理器传输数据,部件一般通过两路电平信号向处理器传输数据,下面以摄像头为例介绍一下部件向处理器传输数据的过程。
现有技术中,移动终端的摄像头拍摄完图像,通常需要将图像数据传输至处理器,处理器对接收到的图像数据进行相应的处理,移动终端的摄像头与处理器之间通常使用MIPI(Mobile Industry Processor Interface,移动产业处理器接口)协议进行传输数据,每次传输数据,摄像头传输出的电平信号在时序上可以分为多个阶段,依次为LP-11阶段(控制模式阶段)、LP-01阶段(高速请求阶段)、LP-00阶段(准备阶段)、HS-0阶段(等待接收阶段)和数据传输阶段,在LP-11阶段,两路电平信号均为高电平,在LP-01阶段,两路电平信号一路为高电平、另一路为低电平,在LP-00阶段,两路电平信号均为低电平,在HS-0阶段,两路电平信号的电压值上升至差分信号电压范围,形成差分信号,在数据传输阶段,两路电平信号保持差分信号的状态进行数据传输。
一般在数据传输过程中LP-00阶段的时长可能会受到线路阻抗的影响而发生改变。处理器中预先会设置有一个等待时长,处理器在接收数据时,当检测到输入信号由LP-01阶段进入LP-00阶段(即两路电平信号一路保持低电平、另一路由高电平变为低电平)之后,经过预设的等待时长后,开始检测HS-0阶段的开始点(即两路电平信号的电压值上升至差分信号电压范围),当检测到该开始点之后,再经过预设的HS-0阶段时长,就开始在差分信号上进行数据检测,进而可以得到摄像头传输过来的数据。基于MIPI协议,上述等待时长需要在协议规定的标准时长范围内,而且由等待时长结束到HS-0阶段开始的时长也需要在协议规定的标准时长范围内,这样处理器才能够正确的接收数据。
基于以上数据传输过程的基本原理,技术人员在设置处理器的等待时长时,通常是对多台相同型号的样本终端进行测试,使用示波器分别检测每个移动终端处理器的接收信号中的LP-00阶段的时长,然后求此多个时长的平均值,再将平均值除以2得到的时长值作为这个型号的移动终端的预设的等待时长。
在实现本公开的过程中,发明人发现现有技术至少存在以下问题:
技术人员使用多个样本终端的LP-00阶段的时长的平均值的一半作为处理器的等待时长,对于大批量的生产过程中,不同移动终端的处理器接收到的电平信号的LP-00阶段时长可能会存在较大的偏差,而且移动终端在使用过程中由于各种原因导致线路阻抗变化,进而使处理器接收到的电平信号的LP-00阶段时长可能会发生变化,这样,由于每个终端等待时长是统一不变的,对于个别移动终端,由等待时长结束到HS-0阶段开始的时长有可能不在MIPI协议规定的标准时长范围内,从而有可能导致处理器读取到的数据不准确。
发明内容
为了克服相关技术中存在的问题,本公开提供了一种设置等待时长的方法。
技术方案如下:
根据本公开实施例的第一方面,提供一种设置等待时长的方法,所述方法包括:
控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收;
在所述不同的等待时长中,确定所述处理器能够正确接收所述预设数据所使用的最大等待时长和最小等待时长;
根据所述最大等待时长和所述最小等待时长,确定待使用的等待时长,进行存储。
可选的,所述控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收,包括:
控制处理器分别基于多个间隔预设时长差的等待时长对所述目标部件每次发送的预设数据进行接收。
这样,可以提高等待时长的计算精确度。
可选的,所述控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收,包括:
在MIPI协议的标准时长范围内,控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收。
这样,可以提高设置等待时长的效率。
可选的,所述在所述不同的等待时长中,确定所述处理器能够正确接收所述预设数据所使用的最大等待时长和最小等待时长,包括:
如果对于所述不同的等待时长中相邻的第一等待时长和第二等待时长,所述处理器使用第一等待时长能够正确接收所述预设数据,使用第二等待时长不能正确接收所述预设数据,且第一等待时长小于所述第二等待时长,则确定所述第一等待时长为所述处理器能够正确接收所述预设数据所使用的最大等待时长;
如果对于所述不同的等待时长中相邻的第三等待时长和第四等待时长,所述处理器使用第四等待时长能够正确接收所述预设数据,使用第三等待时长不能正确接收所述预设数据,且第三等待时长小于所述第四等待时长,则确定所述第四等待时长为所述处理器能够正确接收所述预设数据所使用的最小等待时长。
这样,可以较为准确的确定最大等待时长和最小等待时长。
可选的,所述根据所述最大等待时长和所述最小等待时长,确定待使用的等待时长,进行存储,包括:
确定所述最大等待时长和所述最小等待时长的平均值,作为待使用的等待时长,进行存储。
这样,可以确定较为准确的等待时长。
可选的,所述方法还包括:
当检测到所述目标部件后续向所述处理器传输的业务数据时,基于所述待使用的等待时长,对所述业务数据进行接收。
这样,处理器可以准确接收业务数据。
根据本公开实施例的第二方面,提供一种设置等待时长的装置,所述装置包括:
控制模块,用于控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收;
确定模块,用于在所述不同的等待时长中,确定所述处理器能够正确接收所述预设数据所使用的最大等待时长和最小等待时长;
存储模块,用于根据所述最大等待时长和所述最小等待时长,确定待使用的等待时长,进行存储。
可选的,所述控制模块,用于:
控制处理器分别基于多个间隔预设时长差的等待时长对所述目标部件每次发送的预设数据进行接收。
可选的,所述控制模块,用于:
在MIPI协议的标准时长范围内,控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收。
可选的,所述确定模块包括第一确定子模块和第二确定子模块,其中:
所述第一确定子模块,用于如果对于所述不同的等待时长中相邻的第一等待时长和第二等待时长,所述处理器使用第一等待时长能够正确接收所述预设数据,使用第二等待时长不能正确接收所述预设数据,且第一等待时长小于所述第二等待时长,则确定所述第一等待时长为所述处理器能够正确接收所述预设数据所使用的最大等待时长;
所述第二确定子模块,用于如果对于所述不同的等待时长中相邻的第三等待时长和第四等待时长,所述处理器使用第四等待时长能够正确接收所述预设数据,使用第三等待时长不能正确接收所述预设数据,且第三等待时长小于所述第四等待时长,则确定所述第四等待时长为所述处理器能够正确接收所述预设数据所使用的最小等待时长。
可选的,所述存储模块,用于:
确定所述最大等待时长和所述最小等待时长的平均值,作为待使用的等待时长,进行存储。
可选的,所述控制模块,还用于:
当检测到所述目标部件后续向所述处理器传输的业务数据时,基于所述待使用的等待时长,对所述业务数据进行接收。
根据本公开实施例的第三方面,提供一种设置等待时长的装置,所述装置包括:
处理器;
用于存储处理器可执行指令的存储器;
其中,所述处理器被配置为:
控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收;
在所述不同的等待时长中,确定所述处理器能够正确接收所述预设数据所使用的最大等待时长和最小等待时长;
根据所述最大等待时长和所述最小等待时长,确定待使用的等待时长,进行存储。
本公开的实施例提供的技术方案可以包括以下有益效果:
本公开实施例中,控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收;在所述不同的等待时长中,确定所述处理器能够正确接收所述预设数据所使用的最大等待时长和最小等待时长;根据所述最大等待时长和所述最小等待时长,确定待使用的等待时长,进行存储。这样,每个终端可以根据自身的线路阻抗设置处理器的等待时长,处理器可以正确接收数据。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。在附图中:
图1是根据一示例性实施例示出的一种设置等待时长的方法的流程图;
图2是根据一示例性实施例示出的一种数据传输的示意图;
图3是根据一示例性实施例示出的一种设置等待时长的方法的示意图;
图4是根据一示例性实施例示出的一种终端的结构示意图;
图5是根据一示例性实施例示出的一种终端的结构示意图;
图6是根据一示例性实施例示出的一种终端的结构示意图。
通过上述附图,已示出本公开明确的实施例,后文中将有更详细的描述。这些附图和文字描述并不是为了通过任何方式限制本公开构思的范围,而是通过参考特定实施例为本领域技术人员说明本公开的概念。
具体实施方式
这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本公开相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本公开的一些方面相一致的装置和方法的例子。
本公开一示例性实施例提供了一种设置等待时长的方法,设置等待时长的方法可以用于终端中,其中,终端可以是手机等。终端中可以设置有处理器、存储器,摄像头等,处理器可以是中央处理器,可以用于设置等待时长的处理;存储器可以用于存储设置等待时长中需要的数据以及接收到的数据;摄像头可以用于拍摄图像。终端中还可以包括屏幕等输入输出设备,屏幕可以用于显示终端的操作界面,屏幕可以是触控式屏幕。本实施例中以终端为手机为例,进行方案的详细描述,其它情况与之类似,本实施例不再累述。
本公开实施例以目标部件为摄像头为例,进行方案的详细描述,如图1所示,该方法的处理流程可以包括如下的步骤:
在步骤101中,控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对目标部件每次发送的预设数据进行接收。
在实施中,技术人员可以预先设置一串预设数据(如10012233等),并且存储至终端中,如图2所示,当终端每次开启时,终端可以控制摄像头获取预设数据,并且多次向处理器发送预设数据,每次传预设输数据,摄像头传输出的电平信号在时序上可以分为多个阶段,依次为LP-11阶段(控制模式阶段)、LP-01阶段(高速请求阶段)、LP-00阶段(准备阶段)、HS-0阶段(等待接收阶段)和数据传输阶段,处理器在接收数据时,可以使用基于不同的等待时长对目标部件每次发送的预设数据进行接收,当检测到输入信号由LP-01阶段进入LP-00阶段(即两路电平信号一路保持低电平、另一路由高电平变为低电平)之后,经过预设的等待时长后,开始检测HS-0阶段的开始点(即两路电平信号的电压值上升至差分信号电压范围),当检测到该开始点之后,再经过预设的HS-0阶段时长,开始在差分信号上进行预设数据检测,将接收到的数据与终端存储预设数据相比,如果确定预设数据完全正确,则可以存储此次接收预设数据的等待时长,并且可以存储此次接收预设数据的情况信息为能正确接收,如果确定预设数据不正确,则可以存储此次接收预设数据的等待时长,并且可以存储此次接收预设数据的情况信息为不能正确接收。
可选的,在MIPI协议的标准时长范围内,控制处理器分别基于不同的等待时长对目标部件每次发送的预设数据进行接收。
在实施中,在MIPI协议规定的标准时长范围内,终端可以控制摄像头多次向处理器发送预设数据,并且可以控制处理器以不同的等待时长接收每次发送的预设数据,也就是处理器每次可以正确接收预设数据。
可选的,可以控制处理器基于多个间隔预设时长差的等待时长接收预设数据,相应的处理可以为:控制处理器分别基于多个间隔预设时长差的等待时长对目标部件每次发送的预设数据进行接收。
其中,预设时长差可以由技术人员设置,设置的预设时长差越小,确定等待时长所用的时间越长,但是确定的等待时长更接近处理器接收到的电平信号的LP-00阶段时长中间值,也可以近似认为更接近摄像头的LP-00阶段时长中间值,设置的预设时长差越大,确定等待时长所用的时间越短,但是确定的等待时长相对偏离处理器接收到的电平信号的LP-00阶段时长中间值,也可以近似认为相对偏离摄像头的LP-00阶段时长中间值,技术人员可以根据实际需要设置预设时长差。
在实施中,技术人员可以设置一个处理器可以正确接收摄像头发送的预设数据的预设等待时长T0,并且存储至终端中,当处理器接收到摄像头发送的预设数据后,终端可以控制处理器按照预设等待时长T0接收预设数据,如果处理器不能正确的接收预设数据(由于受到数据传输过程中的线路阻抗值的影响,处理器接收到的电平信号的LP-00阶段时长可能会发生变化),则终端可以控制处理器在预设等待时长T0的基础上适当调整T0,直到处理器可以正确的接收预设数据,记录为T1,然后可以在T1的基础上逐渐增加或减小预设时长差Δt,使处理器可以分别按照多个预设时长差的等待时长接收每次摄像头发送的预设数据,直到处理器不能正确接收摄像头发送的预设数据,并且存储每次接收预设数据的等待时长,以及每个等待时长接收预设数据的情况信息。例如,处理器第一次可以正确的接收预设数据的时长为T1,终端可以控制处理器按照等待时长为T1+Δt、T1+2Δt……T1+nΔt、T1-Δt、T1-2Δt……T1-nΔt,接收摄像头每次发送的预设数据,直到处理器不能正确接收摄像头发送的预设数据。
在步骤102中,在不同的等待时长中,确定处理器能够正确接收预设数据所使用的最大等待时长和最小等待时长。
在实施中,处理器分别以不同的等待时长接收摄像头发送的预设数据后,终端记录有多个不同的等待时长以及对应的接收预设数据的情况信息,终端可以在多个不同的等待时长中,确定处理器能够正确接收预设数据的最大等待时长和最小等待时长,然后终端可以存储最大等待时长和最小等待时长。
可选的,可以确定处理器的最大等待时长和最小等待时长,相应的处理可以为:如果对于不同的等待时长中相邻的第一等待时长和第二等待时长,处理器使用第一等待时长能够正确接收预设数据,使用第二等待时长不能正确接收预设数据,且第一等待时长小于第二等待时长,则确定第一等待时长为处理器能够正确接收预设数据所使用的最大等待时长;
如果对于不同的等待时长中相邻的第三等待时长和第四等待时长,处理器使用第四等待时长能够正确接收预设数据,使用第三等待时长不能正确接收预设数据,且第三等待时长小于第四等待时长,则确定第四等待时长为处理器能够正确接收预设数据所使用的最小等待时长。
在实施中,如图3所示,终端在不同的等待时长中,查找相邻的两个等待时长,第一等待时长和第二等待时长,如果处理器使用第一等待时长可以正确的接收预设数据,使用第二等待时长不可以正确的接收预设数据,并且第一等待时长小于第二等待时长,则可以确定第一等待时长为可以正确接收预设数据的最大等待时长。例如,MIPI协议规定的标准时长范围为2ns~15ns,说明LP-00阶段的等待时长和从等待时长结束后到检测到HS-0阶段时长需要在2ns~15ns的范围内,摄像头发送来的预设数据的LP-00阶段的时长为15ns,处理器以第一等待时长为13ns接收预设数据,首先从LP-01阶段进入LP-00阶段,经过13ns后开始检测HS-0的开始点,在2ns时检测到HS-0的开始点,而2ns在MIPI协议规定的LP-00阶段的标准时长范围2ns~15ns内,处理器能正确的接收数据,而处理器以第二等待时长为14ns接收预设数据,首先从LP-01阶段进入LP-00阶段,经过14ns后开始检测HS-0的开始点,在1ns时检测到HS-0的开始点,而1ns不在MIPI协议规定的标准时长范围2ns~15ns内,导致处理器不能正确的接收预设数据,第一等待时长为最大等待时长,为13ns。
终端在不同的等待时长中,查找相邻的两个等待时长,第三等待时长和第四等待时长,如果处理器使用第四等待时长可以正确的接收数据,使用第三等待时长不可以正确的接收数据,并且第三等待时长小于第四等待时长,则可以确定第四等待时长为可以正确接收预设数据的最小等待时长。例如,MIPI协议规定的标准时长范围为2ns~15ns,说明LP-00阶段的等待时长和从等待时长结束后到检测到HS-0阶段时长需要在2ns~15ns的范围内,摄像头发送来的预设数据的LP-00阶段时长为15ns,处理器以第四等待时长为2ns接收预设数据,首先从LP-01阶段进入LP-00阶段,经过2ns后开始检测HS-0的开始点,在13ns时检测到HS-0的开始点,13ns在MIPI协议规定的标准时长范围2ns~15ns内,处理器能正确的接收数据,而处理器以第三等待时长为1ns接收预设数据,首先从LP-01阶段进入LP-00阶段,经过1ns后开始检测HS-0的开始点,在14ns时检测到HS-0的开始点,而1ns不在MIPI协议规定的标准时长范围4ns~10ns内,导致处理器不能正确的接收预设数据,第四等待时长为最小等待时长,为2ns。
在步骤103中,根据最大等待时长和最小等待时长,确定待使用的等待时长,进行存储。
在实施中,终端可以根据最大等待时长和最小等待时长,计算处理器的待使用的等待时长,然后存储待使用的等待时长,此时终端可以控制摄像头停止向处理器发送预设数据。
可选的,可以取最大等待时长和最小等待时长的平均值为待使用的等待时长,相应的处理可以为:确定最大等待时长和最小等待时长的平均值,作为待使用的等待时长,进行存储。
在实施中,终端确定最大等待时长和最小等待时长后,由于最大等待时长和最小等待时长分别是能正确接收预设数据的最大等待时长和最小等待时长,计算最大等待时长和最小等待时长的平均值,可以认为最大等待时长和最小等待时长的平均值与处理器接收到的电平信号的LP-00阶段时长中间值近似相等,然后对最大等待时长和最小等待时长的平均值进行存储,作为处理器的等待时长。
可选的,当检测到目标部件后续向处理器传输的业务数据时,基于待使用的等待时长,对业务数据进行接收。
在实施中,终端存储待使用的等待时长后,当处理器后续接收到摄像头发送的图像数据后,终端可以控制处理器器按照存储的等待时长对图像数据进行接收,也就是处理器检测到从LP-01阶段进入LP-00阶段,经过存储的等待时长后开始检测HS-0的开始点,再经过预设的HS-0阶段时长,就开始在差分信号上进行数据检测,对业务数据进行接收。
本公开实施例中,控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收;在所述不同的等待时长中,确定所述处理器能够正确接收所述预设数据所使用的最大等待时长和最小等待时长;根据所述最大等待时长和所述最小等待时长,确定待使用的等待时长,进行存储。这样,每个终端可以根据自身的线路阻抗设置处理器的等待时长,处理器可以正确接收数据。
本公开另一示例性实施例提供了还提供了一种设置等待时长的装置,如图4所示,该装置包括:
控制模块410,用于控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收;
确定模块420,用于在所述不同的等待时长中,确定所述处理器能够正确接收所述预设数据所使用的最大等待时长和最小等待时长;
存储模块430,用于根据所述最大等待时长和所述最小等待时长,确定待使用的等待时长,进行存储。
可选的,所述控制模块410,用于:
控制处理器分别基于多个间隔预设时长差的等待时长对所述目标部件每次发送的预设数据进行接收。
可选的,所述控制模块410,用于:
在MIPI协议的标准时长范围内,控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收。
可选的,如图5所示,所述确定模块420包括第一确定子模块421和第二确定子模块422,其中:
所述第一确定子模块421,用于如果对于所述不同的等待时长中相邻的第一等待时长和第二等待时长,所述处理器使用第一等待时长能够正确接收所述预设数据,使用第二等待时长不能正确接收所述预设数据,且第一等待时长小于所述第二等待时长,则确定所述第一等待时长为所述处理器能够正确接收所述预设数据所使用的最大等待时长;
所述第二确定子模块422,用于如果对于所述不同的等待时长中相邻的第三等待时长和第四等待时长,所述处理器使用第四等待时长能够正确接收所述预设数据,使用第三等待时长不能正确接收所述预设数据,且第三等待时长小于所述第四等待时长,则确定所述第四等待时长为所述处理器能够正确接收所述预设数据所使用的最小等待时长。
可选的,所述存储模块430,用于:
确定所述最大等待时长和所述最小等待时长的平均值,作为待使用的等待时长,进行存储。
可选的,所述控制模块410,还用于:
当检测到所述目标部件后续向所述处理器传输的业务数据时,基于所述待使用的等待时长,对所述业务数据进行接收。
本公开实施例中,控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收;在所述不同的等待时长中,确定所述处理器能够正确接收所述预设数据所使用的最大等待时长和最小等待时长;根据所述最大等待时长和所述最小等待时长,确定待使用的等待时长,进行存储。这样,每个终端可以根据自身的线路阻抗设置处理器的等待时长,处理器可以正确接收数据。
需要说明的是:上述实施例提供的设置等待时长的装置在设置等待时长时,仅以上述各功能模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能模块完成,即将装置的内部结构划分成不同的功能模块,以完成以上描述的全部或者部分功能。另外,上述实施例提供的设置等待时长的装置与设置等待时长的方法实施例属于同一构思,其具体实现过程详见方法实施例,这里不再赘述。
本公开又一示例性实施例提供了一种终端的结构示意图。该终端可以是手机等。
参照图6,终端600可以包括以下一个或多个组件:处理组件802,存储器804,电源组件806,多媒体组件808,音频组件810,输入/输出(I/O)的接口812,传感器组件814,以及通信组件816。
处理组件802通常控制终端600的整体操作,诸如与显示,电话呼叫,数据通信,相机操作和记录操作相关联的操作。处理元件802可以包括一个或多个处理器820来执行指令,以完成上述的方法的全部或部分步骤。此外,处理组件802可以包括一个或多个模块,便于处理组件802和其他组件之间的交互。例如,处理部件802可以包括多媒体模块,以方便多媒体组件808和处理组件802之间的交互。
存储器804被配置为存储各种类型的数据以支持在终端600的操作。这些数据的示例包括用于在终端600上操作的任何应用程序或方法的指令,联系人数据,电话簿数据,消息,图片,视频等。存储器804可以由任何类型的易失性或非易失性存储设备或者它们的组合实现,如静态随机存取存储器(SRAM),电可擦除可编程只读存储器(EEPROM),可擦除可编程只读存储器(EPROM),可编程只读存储器(PROM),只读存储器(ROM),磁存储器,快闪存储器,磁盘或光盘。
电源组件806为终端600的各种组件提供电力。电源组件806可以包括电源管理系统,一个或多个电源,及其他与为音频输出设备600生成、管理和分配电力相关联的组件。
多媒体组件808包括在所述终端600和用户之间的提供一个输出接口的屏幕。在一些实施例中,屏幕可以包括液晶显示器(LCD)和触摸面板(TP)。如果屏幕包括触摸面板,屏幕可以被实现为触摸屏,以接收来自用户的输入信号。触摸面板包括一个或多个触摸传感器以感测触摸、滑动和触摸面板上的手势。所述触摸传感器可以不仅感测触摸或滑动动作的边界,而且还检测与所述触摸或滑动操作相关的持续时间和压力。在一些实施例中,多媒体组件808包括一个前置摄像头和/或后置摄像头。当终端600处于操作模式,如拍摄模式或视频模式时,前置摄像头和/或后置摄像头可以接收外部的多媒体数据。每个前置摄像头和后置摄像头可以是一个固定的光学透镜系统或具有焦距和光学变焦能力。
音频组件810被配置为输出和/或输入音频信号。例如,音频组件810包括一个麦克风(MIC),当音频输出设备600处于操作模式,如呼叫模式、记录模式和语音识别模式时,麦克风被配置为接收外部音频信号。所接收的音频信号可以被进一步存储在存储器804或经由通信组件816发送。
I/O接口812为处理组件802和外围接口模块之间提供接口,上述外围接口模块可以是键盘,点击轮,按钮等。这些按钮可包括但不限于:主页按钮、音量按钮、启动按钮和锁定按钮。
传感器组件814包括一个或多个传感器,用于为终端600提供各个方面的状态评估。例如,传感器组件814可以检测到终端600的打开/关闭状态,组件的相对定位,例如所述组件为终端600的显示器和小键盘,传感器组件814还可以检测终端600或终端600一个组件的位置改变,用户与终端600接触的存在或不存在,终端600方位或加速/减速和终端600的温度变化。传感器组件814可以包括接近传感器,被配置用来在没有任何的物理接触时检测附近物体的存在。传感器组件814还可以包括光传感器,如CMOS或CCD图像传感器,用于在成像应用中使用。在一些实施例中,该传感器组件814还可以包括加速度传感器,陀螺仪传感器,磁传感器,压力传感器或温度传感器。
通信组件816被配置为便于终端600和其他设备之间有线或无线方式的通信。终端600可以接入基于通信标准的无线网络,如WiFi,2G或3G,或它们的组合。在一个示例性实施例中,通信部件816经由广播信道接收来自外部广播管理系统的广播信号或广播相关信息。在一个示例性实施例中,所述通信部件816还包括近场通信(NFC)模块,以促进短程通信。例如,在NFC模块可基于射频识别(RFID)技术,红外数据协会(IrDA)技术,超宽带(UWB)技术,蓝牙(BT)技术和其他技术来实现。
在示例性实施例中,终端600可以被一个或多个应用专用集成电路(ASIC)、数字信号处理器(DSP)、数字信号处理设备(DSPD)、可编程逻辑器件(PLD)、现场可编程门阵列(FPGA)、控制器、微控制器、微处理器或其他电子元件实现,用于执行上述方法。
在示例性实施例中,还提供了一种包括指令的非临时性计算机可读存储介质,例如包括指令的存储器804,上述指令可由终端600的处理器820执行以完成上述方法。例如,所述非临时性计算机可读存储介质可以是ROM、随机存取存储器(RAM)、CD-ROM、磁带、软盘和光数据存储设备等。
一种非临时性计算机可读存储介质,当所述存储介质中的指令由终端的处理器执行时,使得终端能够执行上述的方法,该方法包括:
控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收;
在所述不同的等待时长中,确定所述处理器能够正确接收所述预设数据所使用的最大等待时长和最小等待时长;
根据所述最大等待时长和所述最小等待时长,确定待使用的等待时长,进行存储。
可选的,所述控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收,包括:
控制处理器分别基于多个间隔预设时长差的等待时长对所述目标部件每次发送的预设数据进行接收。
可选的,所述控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收,包括:
在MIPI协议的标准时长范围内,控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收。
可选的,所述在所述不同的等待时长中,确定所述处理器能够正确接收所述预设数据所使用的最大等待时长和最小等待时长,包括:
如果对于所述不同的等待时长中相邻的第一等待时长和第二等待时长,所述处理器使用第一等待时长能够正确接收所述预设数据,使用第二等待时长不能正确接收所述预设数据,且第一等待时长小于所述第二等待时长,则确定所述第一等待时长为所述处理器能够正确接收所述预设数据所使用的最大等待时长;
如果对于所述不同的等待时长中相邻的第三等待时长和第四等待时长,所述处理器使用第四等待时长能够正确接收所述预设数据,使用第三等待时长不能正确接收所述预设数据,且第三等待时长小于所述第四等待时长,则确定所述第四等待时长为所述处理器能够正确接收所述预设数据所使用的最小等待时长。
可选的,所述根据所述最大等待时长和所述最小等待时长,确定待使用的等待时长,进行存储,包括:
确定所述最大等待时长和所述最小等待时长的平均值,作为待使用的等待时长,进行存储。
可选的,所述方法还包括:
当检测到所述目标部件后续向所述处理器传输的业务数据时,基于所述待使用的等待时长,对所述业务数据进行接收。
本公开实施例中,控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收;在所述不同的等待时长中,确定所述处理器能够正确接收所述预设数据所使用的最大等待时长和最小等待时长;根据所述最大等待时长和所述最小等待时长,确定待使用的等待时长,进行存储。这样,每个终端可以根据自身的线路阻抗设置处理器的等待时长,处理器可以正确接收数据。
本领域技术人员在考虑说明书及实践这里公开的公开后,将容易想到本公开的其它实施方案。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由下面的权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限制。

Claims (11)

1.一种设置等待时长的方法,其特征在于,所述方法包括:
控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收;
如果对于所述不同的等待时长中相邻的第一等待时长和第二等待时长,所述处理器使用第一等待时长能够正确接收所述预设数据,使用第二等待时长不能正确接收所述预设数据,且第一等待时长小于所述第二等待时长,则确定所述第一等待时长为所述处理器能够正确接收所述预设数据所使用的最大等待时长;
如果对于所述不同的等待时长中相邻的第三等待时长和第四等待时长,所述处理器使用第四等待时长能够正确接收所述预设数据,使用第三等待时长不能正确接收所述预设数据,且第三等待时长小于所述第四等待时长,则确定所述第四等待时长为所述处理器能够正确接收所述预设数据所使用的最小等待时长;
根据所述最大等待时长和所述最小等待时长的平均值,确定待使用的等待时长,进行存储。
2.根据权利要求1所述的方法,其特征在于,所述控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收,包括:
控制处理器分别基于多个间隔预设时长差的等待时长对所述目标部件每次发送的预设数据进行接收。
3.根据权利要求1所述的方法,其特征在于,所述控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收,包括:
在MIPI协议的标准时长范围内,控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收。
4.根据权利要求1所述的方法,其特征在于,所述根据所述最大等待时长和所述最小等待时长,确定待使用的等待时长,进行存储,包括:
确定所述最大等待时长和所述最小等待时长的平均值,作为待使用的等待时长,进行存储。
5.根据权利要求1所述的方法,其特征在于,所述方法还包括:
当检测到所述目标部件后续向所述处理器传输的业务数据时,基于所述待使用的等待时长,对所述业务数据进行接收。
6.一种设置等待时长的装置,其特征在于,所述装置包括:
控制模块,用于控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收;
确定模块,包括第一确定子模块和第二确定子模块,所述第一确定子模块,用于如果对于所述不同的等待时长中相邻的第一等待时长和第二等待时长,所述处理器使用第一等待时长能够正确接收所述预设数据,使用第二等待时长不能正确接收所述预设数据,且第一等待时长小于所述第二等待时长,则确定所述第一等待时长为所述处理器能够正确接收所述预设数据所使用的最大等待时长;所述第二确定子模块,用于如果对于所述不同的等待时长中相邻的第三等待时长和第四等待时长,所述处理器使用第四等待时长能够正确接收所述预设数据,使用第三等待时长不能正确接收所述预设数据,且第三等待时长小于所述第四等待时长,则确定所述第四等待时长为所述处理器能够正确接收所述预设数据所使用的最小等待时长;
存储模块,用于根据所述最大等待时长和所述最小等待时长的平均值,确定待使用的等待时长,进行存储。
7.根据权利要求6所述的装置,其特征在于,所述控制模块,用于:
控制处理器分别基于多个间隔预设时长差的等待时长对所述目标部件每次发送的预设数据进行接收。
8.根据权利要求6所述的装置,其特征在于,所述控制模块,用于:
在MIPI协议的标准时长范围内,控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收。
9.根据权利要求6所述的装置,其特征在于,所述存储模块,用于:
确定所述最大等待时长和所述最小等待时长的平均值,作为待使用的等待时长,进行存储。
10.根据权利要求6所述的装置,其特征在于,所述控制模块,还用于:
当检测到所述目标部件后续向所述处理器传输的业务数据时,基于所述待使用的等待时长,对所述业务数据进行接收。
11.一种设置等待时长的装置,其特征在于,所述装置包括:
处理器;
用于存储处理器可执行指令的存储器;
其中,所述处理器被配置为:
控制目标部件向处理器多次发送预设数据,并控制处理器分别基于不同的等待时长对所述目标部件每次发送的预设数据进行接收;
如果对于所述不同的等待时长中相邻的第一等待时长和第二等待时长,所述处理器使用第一等待时长能够正确接收所述预设数据,使用第二等待时长不能正确接收所述预设数据,且第一等待时长小于所述第二等待时长,则确定所述第一等待时长为所述处理器能够正确接收所述预设数据所使用的最大等待时长;
如果对于所述不同的等待时长中相邻的第三等待时长和第四等待时长,所述处理器使用第四等待时长能够正确接收所述预设数据,使用第三等待时长不能正确接收所述预设数据,且第三等待时长小于所述第四等待时长,则确定所述第四等待时长为所述处理器能够正确接收所述预设数据所使用的最小等待时长;
根据所述最大等待时长和所述最小等待时长的平均值,确定待使用的等待时长,进行存储。
CN201511000892.6A 2015-12-28 2015-12-28 一种设置等待时长的方法和装置 Active CN105677320B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201511000892.6A CN105677320B (zh) 2015-12-28 2015-12-28 一种设置等待时长的方法和装置
PCT/CN2016/101626 WO2017113927A1 (zh) 2015-12-28 2016-10-10 一种设置等待时长的方法和装置
EP16206464.6A EP3188018B1 (en) 2015-12-28 2016-12-22 Method and apparatus for setting waiting time duration
US15/390,990 US10187498B2 (en) 2015-12-28 2016-12-27 Method and apparatus for setting waiting time duration

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201511000892.6A CN105677320B (zh) 2015-12-28 2015-12-28 一种设置等待时长的方法和装置

Publications (2)

Publication Number Publication Date
CN105677320A CN105677320A (zh) 2016-06-15
CN105677320B true CN105677320B (zh) 2019-06-21

Family

ID=56297671

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201511000892.6A Active CN105677320B (zh) 2015-12-28 2015-12-28 一种设置等待时长的方法和装置

Country Status (4)

Country Link
US (1) US10187498B2 (zh)
EP (1) EP3188018B1 (zh)
CN (1) CN105677320B (zh)
WO (1) WO2017113927A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105677320B (zh) 2015-12-28 2019-06-21 小米科技有限责任公司 一种设置等待时长的方法和装置
JP7180579B2 (ja) * 2019-09-30 2022-11-30 株式会社デンソー 車両遠隔支援システム、遠隔支援装置、遠隔支援方法、及び遠隔支援プログラム

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1503974A (zh) * 2001-02-23 2004-06-09 高速存储系统中同步读出定时的方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002007322A (ja) * 2000-06-27 2002-01-11 Hitachi Ltd 位相調整制御方法及び情報処理装置
JP2011092678A (ja) * 2009-09-30 2011-05-12 Toshiba Corp 磁気共鳴イメージング装置
GB2502604B (en) * 2012-05-31 2014-04-30 Broadcom Corp Determination of receiver path delay
US20140281622A1 (en) * 2013-03-15 2014-09-18 Mahesh Wagh Method, apparatus, and system for improving resume times for root ports and root port integrated endpoints
CN105099526B (zh) * 2015-06-24 2017-12-12 小米科技有限责任公司 轮询数据包发送方法及装置
CN105677320B (zh) * 2015-12-28 2019-06-21 小米科技有限责任公司 一种设置等待时长的方法和装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1503974A (zh) * 2001-02-23 2004-06-09 高速存储系统中同步读出定时的方法

Also Published As

Publication number Publication date
EP3188018A1 (en) 2017-07-05
CN105677320A (zh) 2016-06-15
EP3188018B1 (en) 2022-05-04
US10187498B2 (en) 2019-01-22
WO2017113927A1 (zh) 2017-07-06
US20170187847A1 (en) 2017-06-29

Similar Documents

Publication Publication Date Title
CN104038263B (zh) 建立蓝牙连接的方法和装置
CN105512685B (zh) 物体识别方法和装置
CN105808050B (zh) 信息搜索方法及装置
CN105487863A (zh) 基于场景的界面设置方法及装置
CN105228177A (zh) 信息显示方法和装置
CN104111641A (zh) 用电量统计方法、装置和系统
CN105279499A (zh) 年龄识别方法及装置
CN104731880A (zh) 图片排序方法和装置
CN104834559A (zh) 通知消息显示方法及装置
CN103944804A (zh) 推荐联系人的方法及装置
CN104112119A (zh) 基于人脸识别的通信方法及装置
CN104268129A (zh) 消息回复的方法及装置
CN106357910A (zh) 终端工作模式切换的方法及装置
CN104301528A (zh) 显示信息的方法及装置
CN105406882A (zh) 终端设备控制方法及装置
CN104077563A (zh) 人脸识别方法和装置
CN104020924A (zh) 标签创建方法、装置及终端
CN105094616A (zh) 触摸屏控制方法及装置
CN105426878A (zh) 人脸聚类方法及装置
CN104615663A (zh) 文件排序方法、装置及终端
CN104394137A (zh) 一种提醒语音通话的方法及装置
CN105511777A (zh) 触控显示屏上的会话显示方法及装置
CN105335714A (zh) 照片处理方法、装置和设备
CN105094465A (zh) 环境光测量方法及装置
CN110059547A (zh) 目标检测方法及装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant