CN105655287A - 梯度压力模式改善膜厚均一性的方法 - Google Patents
梯度压力模式改善膜厚均一性的方法 Download PDFInfo
- Publication number
- CN105655287A CN105655287A CN201610212828.2A CN201610212828A CN105655287A CN 105655287 A CN105655287 A CN 105655287A CN 201610212828 A CN201610212828 A CN 201610212828A CN 105655287 A CN105655287 A CN 105655287A
- Authority
- CN
- China
- Prior art keywords
- gradient pressure
- gradient
- pressure pattern
- homogeneity
- gas
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/02227—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Element Separation (AREA)
Abstract
本发明公开了一种梯度压力模式改善膜厚均一性的方法,包括以下步骤:步骤S1,采用原位气体产生设备;步骤S2,在控片的渗透工艺反应阶段将所述原位气体产生设备的气体压力采用梯度压力模式对浅沟槽隔离形成线性氧化层。本发明形成的浅沟槽隔离线性氧化层的膜厚均一性得到改善,具有降低成本,提高工作效率,提高产品的质量效果。
Description
技术领域
本发明涉及半导体制造技术领域,特别涉及一种梯度压力模式改善膜厚均一性的方法。
背景技术
浅沟槽隔离(ShallowTrenchIsolation,STI)线性氧化层(lineroxidation)是半导体器件制造过程中的关键工艺步骤。该浅沟槽隔离线性氧化层具有修补浅沟槽刻蚀造成的基材损伤,以及圆化浅沟槽刻蚀工艺造成的尖角的作用。因此,浅沟槽隔离线性氧化层的质量对于器件稳定性和可靠性有很大的影响,在该工艺步骤中对浅沟槽隔离线性氧化层的膜厚厚值及均一性有很高的要求。
浅沟槽隔离线性氧化层形成的工艺步骤是在原位气体产生(In-situSteamGeneration,ISSG)设备上进行。ISSG工艺中的气体由于在控片(即晶圆)表面形成反应的活性离子,因此可以得到高质量的氧化膜;而且ISSG的工艺过程温度的敏感性相比快速热氧化(RapidThermalOxide,RTO)工艺中要小,更重要的是它能保持在晶圆上(WithInWafer,WIW)的温度均一性。图1是ISSG设备反应腔体的简化结构示意图;请参考图1,反应腔体100内的气体103压力控制通过进气口101和排气口102之间的压力差控制。现有技术中渗透(Soak)工艺反应阶段的压力模式采用恒压的方式,由于压力对控片边缘的影响较大,因此该恒压值一般根据所需膜厚及均一性的要求使用多个控片(MonitorWafer)进行调节确认。这种方法一般都需要经过多次试验,才能得到良好的均一性:不仅时间、控片及设备的使用成本提高;而且也会需要挤占设备的使用时间,降低了设备的使用效率。
发明内容
本发明所要解决的技术问题是,提供一种调节压力模式改善膜厚均一性的方法。
为了解决上述技术问题,本发明的技术方案是:一种梯度压力模式改善膜厚均一性的方法,包括以下步骤:
步骤S1,采用原位气体产生设备;
步骤S2,在控片的渗透工艺反应阶段将所述原位气体产生设备的气体压力采用梯度压力模式对浅沟槽隔离形成线性氧化层。
进一步的,本发明提供的梯度压力模式改善膜厚均一性的方法,所述控片为一片。
进一步的,本发明提供的梯度压力模式改善膜厚均一性的方法,所述梯度压力模式为根据一定的时间间隔将气体压力从大到小或者从小到大的梯度调节。
进一步的,本发明提供的梯度压力模式改善膜厚均一性的方法,所述时间间隔的时长相等。
进一步的,本发明提供的梯度压力模式改善膜厚均一性的方法,所述梯度压力的级数根据需求的膜厚及其均一性的指标要求进行设置。
本发明在形成浅沟槽隔离线性氧化层工艺步骤中,采用梯度压力模式,根据一定的时间间隔调节按梯度调节不同的气体压力从而浅沟槽隔离形成膜厚均一性的线性氧化层。与现有技术相比,本发明在渗透工艺反应阶段使梯度压力模式,避开了恒定压力模式对控片边缘的影响。本发明无需采用多个控片对浅沟槽隔离线性氧化层的膜厚的均一性进行调节,无需反复多次试验,因此,与现有技术,本发明降低了成本,减少了试验的步骤,提高了工作效率。本发明能够在形成浅沟槽隔离线性氧化层过程中,由于采用梯度压力,因此在控片上的气体分布更加均匀,膜厚均一性得到改善,工艺简化,而且能够提高产品的质量。
附图说明
图1是ISSG设备反应腔体的简化结构示意图;
图2是本发明形成膜厚均一性的线性氧化层的流程图。
具体实施方式
下面结合附图对本发明作详细描述:
图2是形成膜厚均一性的线性氧化层的流程图。请参考图2,本发明提供的梯度压力模式改善膜厚均一性的方法,包括以下步骤:
步骤S1,采用原位气体产生设备;
步骤S2,在控片的渗透工艺反应阶段将所述原位气体产生设备的气体压力采用梯度压力模式对浅沟槽隔离形成线性氧化层。
本发明在渗透工艺反应阶段使梯度压力模式,避开了恒定压力模式对控片边缘的影响,从而得到膜厚均一性的沟槽隔离线性氧化层。
其中,所述步骤S2中的控片为一片。克服了采用恒压模式中采用多次控片多次试验调节,得到目标需要的膜厚均匀性的浅沟槽隔离形成线性氧化层的现象,降低了成本,减少了试验流程,提高了工作效率。
其中,所述步骤S2中的梯度压力模式为根据一定的时间间隔将气体压力从大到小或者从小到大的梯度调节。优选采用时长相等的时间间隔,以提高膜厚的均一性。
作为较佳的实施方式,本发明提供的梯度压力模式改善膜厚均一性的方法,所述梯度压力的级数根据需求的膜厚及其均一性的指标要求进行设置。例如气体压力的梯度级数可以是3级,5级、6级等,分别对应3个、5个、6个不同的气体压力值,以改善浅沟槽隔离线性氧化层的膜厚均一性。
本发明不限于上述具体实施方式,凡在本发明的权利要求的精神和范围内所作出的各种变化,均在本发明的保护范围之内。
Claims (5)
1.一种梯度压力模式改善膜厚均一性的方法,其特征在于,包括以下步骤:
步骤S1,采用原位气体产生设备;
步骤S2,在控片的渗透工艺反应阶段将所述原位气体产生设备的气体压力采用梯度压力模式对浅沟槽隔离形成线性氧化层。
2.如权利要求1所述的梯度压力模式改善膜厚均一性的方法,其特征在于,所述控片为一片。
3.如权利要求1所述的梯度压力模式改善膜厚均一性的方法,其特征在于,所述梯度压力模式为根据一定的时间间隔将气体压力从大到小或者从小到大的梯度调节。
4.如权利要求3所述的梯度压力模式改善膜厚均一性的方法,其特征在于,所述时间间隔的时长相等。
5.如权利要求1所述的梯度压力模式改善膜厚均一性的方法,其特征在于,所述梯度压力的级数根据需求的膜厚及其均一性的指标要求进行设置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610212828.2A CN105655287B (zh) | 2016-04-07 | 2016-04-07 | 梯度压力模式改善膜厚均一性的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610212828.2A CN105655287B (zh) | 2016-04-07 | 2016-04-07 | 梯度压力模式改善膜厚均一性的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105655287A true CN105655287A (zh) | 2016-06-08 |
CN105655287B CN105655287B (zh) | 2018-12-11 |
Family
ID=56496135
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610212828.2A Active CN105655287B (zh) | 2016-04-07 | 2016-04-07 | 梯度压力模式改善膜厚均一性的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105655287B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109585274A (zh) * | 2018-11-30 | 2019-04-05 | 上海华力微电子有限公司 | 半导体结构的制备方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5420065A (en) * | 1993-05-28 | 1995-05-30 | Digital Equipment Corporation | Process for filling an isolation trench |
US6066576A (en) * | 1997-06-04 | 2000-05-23 | Micron Technology, Inc. | Method for forming oxide using high pressure |
US6306725B1 (en) * | 1997-11-19 | 2001-10-23 | Texas Instruments Incorporated | In-situ liner for isolation trench side walls and method |
KR100258096B1 (ko) * | 1997-12-01 | 2000-06-01 | 정선종 | 에스오아이(soi) 기판 제조방법 |
CN100483669C (zh) * | 2006-09-30 | 2009-04-29 | 中芯国际集成电路制造(上海)有限公司 | 浅沟槽隔离结构的制造方法 |
CN101740462A (zh) * | 2008-11-24 | 2010-06-16 | 中芯国际集成电路制造(北京)有限公司 | 浅沟槽隔离结构的制造方法 |
-
2016
- 2016-04-07 CN CN201610212828.2A patent/CN105655287B/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109585274A (zh) * | 2018-11-30 | 2019-04-05 | 上海华力微电子有限公司 | 半导体结构的制备方法 |
CN109585274B (zh) * | 2018-11-30 | 2020-09-15 | 上海华力微电子有限公司 | 半导体结构的制备方法 |
Also Published As
Publication number | Publication date |
---|---|
CN105655287B (zh) | 2018-12-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9368364B2 (en) | Silicon etch process with tunable selectivity to SiO2 and other materials | |
US8722547B2 (en) | Etching high K dielectrics with high selectivity to oxide containing layers at elevated temperatures with BC13 based etch chemistries | |
CN109920721A (zh) | 用于制造半导体器件的方法 | |
US20230350435A1 (en) | Increasing the gas efficiency for an electrostatic chuck | |
US10256107B2 (en) | Substrate processing method | |
US9741584B1 (en) | Densification of dielectric film using inductively coupled high density plasma | |
CN105810557A (zh) | 半导体晶圆及其整平方法和封装方法 | |
WO2011052296A1 (ja) | プラズマエッチング方法 | |
TW201907449A (zh) | 形成多個沉積半導體層的堆疊之方法 | |
CN102569115A (zh) | 半导体器件缺陷的检测方法 | |
CN104900510A (zh) | 刻蚀映射关系模型和控制浅槽隔离刻蚀关键尺寸的方法 | |
CN107978523A (zh) | 多区域差速刻蚀的控制方法 | |
CN105655287A (zh) | 梯度压力模式改善膜厚均一性的方法 | |
US20190301019A1 (en) | Boron-based film forming method and apparatus | |
US7098140B2 (en) | Method of compensating for etch rate non-uniformities by ion implantation | |
KR20190035593A (ko) | 탄탈 질화물(TaN)층에서 피처를 패터닝하기 위한 시스템 및 방법 | |
US9378954B2 (en) | Plasma pre-treatment for improved uniformity in semiconductor manufacturing | |
US20070054423A1 (en) | Method for controlling thickness distribution of a film | |
US20090156011A1 (en) | Method of controlling CD bias and CD microloading by changing the ceiling-to-wafer gap in a plasma reactor | |
CN113524019A (zh) | 化学机械抛光方法 | |
JP6567487B2 (ja) | プラズマエッチング方法 | |
JP6130313B2 (ja) | プラズマエッチング方法 | |
JP4327804B2 (ja) | エッチング装置及びエッチング処理方法 | |
US20230307217A1 (en) | Operation method of etching apparatus and method of manufacturing semiconductor device using the same | |
TWI778190B (zh) | 將應力工程應用於自對準多重圖案化(samp)製程的製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |