CN105635619B - 信号转换装置和方法 - Google Patents

信号转换装置和方法 Download PDF

Info

Publication number
CN105635619B
CN105635619B CN201610015564.1A CN201610015564A CN105635619B CN 105635619 B CN105635619 B CN 105635619B CN 201610015564 A CN201610015564 A CN 201610015564A CN 105635619 B CN105635619 B CN 105635619B
Authority
CN
China
Prior art keywords
signal
lvds
channel
module
effective
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610015564.1A
Other languages
English (en)
Other versions
CN105635619A (zh
Inventor
雷雪梅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
InfoVision Optoelectronics Kunshan Co Ltd
Original Assignee
InfoVision Optoelectronics Kunshan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by InfoVision Optoelectronics Kunshan Co Ltd filed Critical InfoVision Optoelectronics Kunshan Co Ltd
Priority to CN201610015564.1A priority Critical patent/CN105635619B/zh
Publication of CN105635619A publication Critical patent/CN105635619A/zh
Application granted granted Critical
Publication of CN105635619B publication Critical patent/CN105635619B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0112Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level one of the standards corresponding to a cinematograph film standard
    • H04N7/0115Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level one of the standards corresponding to a cinematograph film standard with details on the detection of a particular field or frame pattern in the incoming video signal, e.g. 3:2 pull-down pattern
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Television Systems (AREA)

Abstract

本发明实施例公开了一种信号转换装置和方法,所述信号转换装置包括:LVDS解调器、通道数目检测模块、数据转换模块、同步校验数据分离模块,LVDS解调器用于接收并解调LVDS接口的多个通道输出的LVDS信号;通道数目检测模块用于以解调后的具有有效的LVDS信号的一个通道作为参考通道,将解调后的除参考通道之外的其余通道的LVDS信号与参考通道的LVDS信号进行对比,判断出其余通道中具有有效的LVDS信号的通道,并输出通道数目指示信号;数据转换模块用于将具有有效LVDS信号的对应通道中的有效LVDS信号转换为单路并行TTL信号;同步校验数据分离模块用于将单路并行TTL信号进行信号分离处理。本发明信号转换装置和方法能够自动识别LVDS通道数目,并且操作简单、效率高、成本低。

Description

信号转换装置和方法
技术领域
本发明涉及显示技术领域,特别涉及一种信号转换装置和方法。
背景技术
目前,为了满足人们在各种消费类电子设备(例如移动设备等)上不断追求更高清晰度、更逼真的显示效果的需求,显示模组向具有超高分辨率和超高像素密度的方向发展,通常这种显示模组的接口大都采用TTL(Transistor Transistor Logic,晶体管-晶体管逻辑)、MIPI(Mobile Industry Processor Interface,移动产业处理器接口)、eDpeDP等接口。在对上述显示模组进行测试时,测试装置需要输出与显示模组相对应的测试信号,例如MIPI接口的显示模组的测试装置需要输出MIPI测试信号,eDP接口的显示模组的测试装置需要输出eDP测试信号,TTL接口的显示模组的测试装置需要输出TTL测试信号,但是,现有的测试装置并不具备这一功能,因测试装置大多为LVDS接口的,其只能输出多通道的LVDS信号,并且普通的显示模组还继续生产,其测试装置也未进入代换周期仍将继续使用。显示模组生产商虽然也生产MIPI、TTL、eDP等接口的显示模组,但为了保护投资、降低生产成本,不可能淘汰现有测试装置而重新大量购买昂贵的MIPI、TTL、eDP接口的显示模组专用测试装置。因此,目前为了保证MIPI、TTL、eDP接口的显示模组其良品率,仍然得大规模使用现有的普通模组测试装置,例如输出多通道LVDS信号的LVDS接口的测试装置。
目前要利用现有的LVDS接口的测试装置实现MIPI、TTL、eDP接口的显示模组的测试,主要采用将LVDS信号转换成TTL信号,然后TTL信号再转换为其他信号,例如MIPI、eDP信号进行测试。因此,有必要提供一种操作简单、效率高、成本低的能够自动识别LVDS通道数目,并将LVDS信号转换为TTL信号的信号转换装置和方法。
发明内容
本发明提供一种信号转换装置和方法,能够自动识别LVDS通道数目,并且操作简单、效率高、成本低。
所述技术方案如下:
本发明实施例提供了一种信号转换装置,其包括:LVDS解调器、通道数目检测模块、数据转换模块、同步校验数据分离模块,其中,所述LVDS解调器,与所述通道数目检测模块和所述数据转换模块相连,用于接收并解调LVDS接口的多个通道输出的LVDS信号,并将解调后的多个通道的LVDS信号提供给所述通道数目检测模块和数据转换模块,所述多个通道包括第一至第n通道,其中,n为大于1的整数;所述通道数目检测模块,用于以解调后的具有有效的LVDS信号的一个通道作为参考通道,将解调后的除参考通道之外的其余通道的LVDS信号与参考通道的LVDS信号进行对比,判断出其余通道中具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道;所述数据转换模块,还与所述同步校验数据分离模块相连,用于将具有有效LVDS信号的对应通道中的有效LVDS信号转换为单路并行TTL信号;所述同步校验数据分离模块,用于将单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组。
在本发明的一个实施例中,所述LVDS解调器,还用于以第一通道的LVDS信号中的像素时钟信号为参考时钟信号,对所有通道输出的LVDS信号进行接收并解调,以得到所有通道的并行的LVDS信号,并将所有通道的并行的LVDS信号提供给通道数目检测模块和数据转换模块。
在本发明的一个实施例中,所述通道数目检测模块,还用于获取解调后的第一通道的LVDS信号中的有效数据标志信号和场同步信号,并根据有效数据标志信号判断解调后的第一通道的LVDS信号的有效性,若有效,则对场同步信号的极性进行处理,若场同步信号的极性与预先设定极性不相同,则对场同步信号的极性取反,若场同步信号的极性与预先设定极性相同,则保持场同步信号的极性不变;所述通道数目检测模块还获取解调后的第二至第n通道的LVDS信号中的有效数据标志信号和场同步信号;将第一通道的LVDS信号中处理极性后的场同步信号与第二至第n通道的场同步信号进行比较,并比较第一通道的有效数据标志信号和第二至第n通道的有效数据标志信号,如果第一通道的有效数据标志信号、场同步信号分别和第二至第n通道中的一个或多个通道的有效数据标志信号、场同步信号相同,则判断出此一个或多个通道为具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道。
在本发明的一个实施例中,所述同步校验数据分离模块,还用于对单路并行TTL信号进行校验处理,再对进行校验处理后的单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组,其中,所述校验处理包括:对单路并行TTL信号的像素时钟信号的相位进行调整,使其与单路并行TTL信号进行对齐,并对单路并行TTL信号进行去抖动处理。
在本发明的一个实施例中,还包括:时钟锁相环、时钟选择模块,其中,所述时钟锁相环,与所述LVDS解调器、时钟选择模块、所述数据转换模块相连,用于将解调后的第一通道的LVDS信号中的像素时钟信号进行锁存及倍频,以产生多个像素时钟信号,并将产生的多个像素时钟信号提供给所述时钟选择模块和数据转换模块;所述时钟选择模块,还与所述通道数目检测模块、所述数据转换模块、所述同步校验数据分离模块相连,用于根据所述通道数目检测模块输出的通道数目指示信号从所述时钟锁相环产生的多个像素时钟信号中选择相应的像素时钟信号,并将选择的相应的像素时钟信号提供给所述同步校验数据分离模块和数据转换模块。
本发明实施例提供了一种信号转换方法,其包括:LVDS解调器接收并解调LVDS接口的多个通道输出的LVDS信号,并将解调后的多个通道的LVDS信号提供给通道数目检测模块和数据转换模块,所述多个通道包括第一至第n通道,其中,n为大于1的整数;所述通道数目检测模块以解调后的具有有效的LVDS信号的一个通道作为参考通道,将解调后的除参考通道之外的其余通道的LVDS信号与参考通道的LVDS信号进行对比,判断出其余通道中具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道;数据转换模块将具有有效LVDS信号的对应通道中的有效LVDS信号转换为单路并行TTL信号;同步校验数据分离模块将单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组。
本发明实施例提供的技术方案带来的有益效果是:
通过LVDS解调器接收并解调LVDS接口的多个通道输出的LVDS信号;通道数目检测模块以解调后的具有有效的LVDS信号的一个通道作为参考通道,将解调后的除参考通道之外的其余通道的LVDS信号与参考通道的LVDS信号进行对比,判断出其余通道中具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道;数据转换模块将具有有效LVDS信号的对应通道中的有效LVDS信号转换为单路并行TTL信号;同步校验数据分离模块将单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组。从而本发明可自动识别LVDS通道数目并高效地将LVDS信号转换为单路TTL信号,并且操作简单,成本低,集成度高,工作可靠,抗干扰能力强,而且也将进一步提高多类型端口显示设备的普及。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其他目的、特征和优点能够更明显易懂,以下特举较佳实施例,并配合附图,详细说明如下。
附图说明
图1是本发明第一实施例提供的信号转换装置的结构框图;
图2是本发明第二实施例提供的信号转换装置的结构框图;
图3是本发明第三实施例提供的信号转换方法的步骤流程图。
具体实施方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的信号转换装置和方法的具体实施方式、结构、特征及功效,详细说明如后。
有关本发明的前述及其他技术内容、特点及功效,在以下配合参考图式的较佳实施例详细说明中将可清楚的呈现。通过具体实施方式的说明,当可对本发明为达成预定目的所采取的技术手段及功效得以更加深入且具体的了解,然而所附图式仅是提供参考与说明之用,并非用来对本发明加以限制。
第一实施例
图1是本发明第一实施例提供的信号转换装置的结构框图。所述信号转换装置用于将LVDS接口输出的LVDS信号转换为TTL信号后提供给显示模组。请参考图1,所述信号转换装置包括LVDS解调器101、通道数目检测模块103、数据转换模块105、同步校验数据分离模块107。其中,所述信号转换装置可以集成在一块FPGA(Field-Programmable GateArray,即现场可编程门阵列)芯片中。
具体地,LVDS解调器101,与通道数目检测模块103和数据转换模块105相连,用于接收并解调LVDS接口的多个通道输出的LVDS信号,并将解调后的多个通道的LVDS信号提供给通道数目检测模块103和数据转换模块105。
其中,一个LVDS接口可以包括多个通道(link),多个通道例如包括第一通道至第n通道,其中,n为大于1的整数,通常LVDS接口输出的LVDS信号占用哪几个通道与显示模组的解析度有关,若显示模组的解析度较低,则可以少占用几个通道,但是无论LVDS信号占用几个通道,则输出的LVDS信号通常首先占用第一通道、再占用第二通道,依次类推,因此可以看出,不一定每个通道均有有效的LVDS信号输出,有的通道可能没有有效的LVDS信号输出,LVDS信号均包括RGB视频信号、行同步信号(Hsync)、场同步信号(Vsync)、有效数据标志信号(De)、像素时钟信号(Pclk)等信号。像素时钟信号作为参考时间使用。行同步信号和场同步信号是为了使图像水平方向及垂直方向保持稳定同步。
优选地,LVDS解调器101还用于以第一通道的LVDS信号中的像素时钟信号为参考时钟信号,对所有通道输出的LVDS信号进行接收并解调,以得到所有通道的并行的LVDS信号,并将所有通道的并行的LVDS信号提供给通道数目检测模块103和数据转换模块105。
通道数目检测模块103,用于以解调后的具有有效的LVDS信号的一个通道作为参考通道,将解调后的除参考通道之外的其余通道的LVDS信号与参考通道的LVDS信号进行对比,判断出其余通道中具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道。
优选地,通道数目检测模块103,还用于获取解调后的第一通道的LVDS信号中的有效数据标志信号(De1)和场同步信号(Vsync1),并根据有效数据标志信号(De1)判断解调后的第一通道的LVDS信号的有效性,若有效,则对解调后的第一通道的LVDS信号中的场同步信号(Vsync1)的极性进行处理,即若场同步信号(Vsync1)的极性与预先设定极性(例如可以预先设定任意极性)不相同,则对场同步信号(Vsync1)的极性取反,若场同步信号(Vsync1)的极性与预先设定极性相同,则保持场同步信号(Vsync1)的极性不变;通道数目检测模块103还获取解调后的其余通道(例如第二至第n通道)的LVDS信号中的有效数据标志信号(例如第二通道的有效数据标志信号为De2、第三通道的有效数据标志信号为De3等)和场同步信号(例如第二通道的场同步信号为Vsync2、第三通道的场同步信号为Vsync3等);将第一通道的LVDS信号中处理极性后的场同步信号与其余通道的场同步信号进行比较,并比较第一通道的有效数据标志信号(De1)和其余通道的有效数据标志信号,优选地,可以每一帧均进行比较,如果第一通道的有效数据标志信号(De1)和第二至第n通道中的一个或多个通道的有效数据标志信号相同,并且第一通道的场同步信号与第二至第n通道中的一个或多个通道的场同步信号也相同,则说明此一个或多个通道为具有有效的LVDS信号的通道,并输出通道数目指示信号(通道数目指示信号可以设定为LINK_SW,例如可以约定LINK_SW为低电平,表示为单通道,高电平为双通道,也可以为LINK_SW=1,则表示为第一通道具有有效的LVDS信号,LINK_SW=1、2、3,则表示为第一通道、第二通道和第三通道均具有有效的LVDS信号),以指示具有有效的LVDS信号的通道。
数据转换模块105,还与同步校验数据分离模块107相连,用于将具有有效LVDS信号的对应通道中的有效LVDS信号转换为单路并行TTL信号。
同步校验数据分离模块107,用于将单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组100。
优选地,同步校验数据分离模块107对单路并行TTL信号进行分离处理,以分离出单路并行TTL信号中的行同步信号(Hsync)、场同步信号(Vsync)、有效数据标志信号(De)、RGB视频信号等。优选地,同步校验数据分离模块107,还用于对单路并行TTL信号进行校验处理,再对进行校验处理后的单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组,其中,校验处理例如可以包括:对单路并行TTL信号的像素时钟信号的相位进行调整,使其与单路并行TTL信号进行对齐,并对单路并行TTL信号进行去抖动处理。
上述进行相位调整和抖动处理,主要是因为在LVDS信号转换成TTL过程中,可能会引起信号与时钟信号之间的不同步,因此需要进行相位调整和抖动处理,以避免直接分离输出的TTL信号可能导致显示画面异常。
综上所述,本发明实施例提供的信号转换装置,通过LVDS解调器接收并解调LVDS接口的多个通道输出的LVDS信号;通道数目检测模块以解调后的具有有效的LVDS信号的一个通道作为参考通道,将解调后的除参考通道之外的其余通道的LVDS信号与参考通道的LVDS信号进行对比,判断出其余通道中具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道;数据转换模块将具有有效LVDS信号的对应通道中的有效LVDS信号转换为单路并行TTL信号;同步校验数据分离模块将单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组。从而本发明可自动识别LVDS通道数目并高效地将LVDS信号转换为单路TTL信号,并且操作简单,成本低,集成度高,工作可靠,抗干扰能力强,而且也将进一步提高多类型端口显示设备的普及。
并且本发明仅采用单颗FPGA芯片就能实现多通道LVDS信号的同步处理、并行转换,可达到较高的性能,工作稳定,易实现,成本低。
第二实施例
图2是本发明第二实施例提供的信号转换装置的结构框图。图2是在图1的基础上改进而来的。图2与图1的区别在于,图2的信号转换装置还可以包括:时钟锁相环201、时钟选择模块203。
时钟锁相环201,与LVDS解调器101、时钟选择模块203、数据转换模块105相连,用于将解调后的第一通道的LVDS信号中的像素时钟信号进行锁存及倍频以产生多个像素时钟信号,并将产生的多个像素时钟信号提供给时钟选择模块203和数据转换模块105。例如时钟锁相环201可以根据解调后的第一通道的LVDS信号中的像素时钟信号,产生单通道像素时钟信号,例如一倍频像素时钟信号,也可以产生双通道像素时钟信号,例如两倍频像素时钟信号,依次类推。
时钟选择模块203,与时钟锁相环201、通道数目检测模块103、数据转换模块105、同步校验数据分离模块107相连,用于根据通道数目检测模块103输出的通道数目指示信号从时钟锁相环201产生的多个像素时钟信号中选择相应的像素时钟信号,并将选择的相应的像素时钟信号提供给同步校验数据分离模块107,优选地,还可提供给数据转换模块105。
优选地,数据转换模块105,还与时钟选择模块203相连,用于根据通道数目指示信号和选择的像素时钟信号将具有有效的LVDS信号的通道中的LVDS信号转换为单路并行TTL信号。例如若通道数目检测模块103输出的通道数目指示信号指示通道数目为双通道,且时钟选择模块203选择的像素时钟信号为双通道像素时钟信号,则数据转换模块105在一个单位时间内用一倍频的时钟(single clk)写入两倍的LVDS信号至数据转换模块105中,即数据转换模块105用两倍频的时钟(double clk)读取LVDS解调器101提供的一倍的LVDS信号,从而达到双通道的LVDS信号转单路并行TTL信号的目的。也就是说,若通道数目指示信号指示的通道数目为单通道,并且时钟选择模块203选择的像素时钟信号为单通道像素时钟信号(single clk),则数据转换模块105根据单通道像素时钟信号(single clk)仅将第一通道的LVDS信号转换为TTL信号即可,若通道数目指示信号指示的通道数目为双通道,并且时钟选择模块203选择的像素时钟信号为双通道时钟信号(double clk),则数据转换模块105根据双通道时钟信号(double clk)将双通道(第一通道及第二通道)的LVDS信号转换为TTL信号即可,依次类推。
综上所述,本发明实施例提供的信号转换装置,还通过时钟选择模块203根据通道数目检测模块103输出的通道数目指示信号从时钟锁相环201产生的多个像素时钟信号中选择相应的像素时钟信号,并将选择的相应的像素时钟信号提供给同步校验数据分离模块107和数据转换模块,以供数据转换和数据分离时作为时钟参考,以保证整个转换过程中,时钟信号的一致性和同步性。
以下为本发明的方法实施例,在方法实施例中未详尽描述的细节,可以参考上述对应的装置实施例。
第三实施例
图3是本发明第三实施例提供的信号转换方法的步骤流程图。所述方法应用于上述的信号转换装置,请参考图3,本实施例的信号转换方法,包括以下步骤301-307。
步骤301,LVDS解调器接收并解调LVDS接口的多个通道输出的LVDS信号,并将解调后的多个通道的LVDS信号提供给通道数目检测模块和数据转换模块,多个通道包括第一至第n通道,其中,n为大于1的整数;
步骤303,通道数目检测模块以解调后的具有有效的LVDS信号的一个通道作为参考通道,将解调后的除参考通道之外的其余通道的LVDS信号与参考通道的LVDS信号进行对比,判断出其余通道中具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道;
步骤305,数据转换模块将具有有效LVDS信号的对应通道中的有效LVDS信号转换为单路并行TTL信号;
步骤307,同步校验数据分离模块将单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组。
优选地,步骤301中的LVDS解调器接收并解调LVDS接口的多个通道输出的LVDS信号,并将解调后的多个通道的LVDS信号提供给通道数目检测模块和数据转换模块,包括:
LVDS解调器还以第一通道的LVDS信号中的像素时钟信号为参考时钟信号,对所有通道输出的LVDS信号进行接收并解调,以得到所有通道的并行的LVDS信号,并将所有通道的并行的LVDS信号提供给通道数目检测模块和数据转换模块。
优选地,步骤303中的通道数目检测模块以解调后的具有有效的LVDS信号的一个通道作为参考通道,将解调后的除参考通道之外的其余通道的LVDS信号与参考通道的LVDS信号进行对比,判断出其余通道中具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道,包括:
所述通道数目检测模块还获取解调后的第一通道的LVDS信号中的有效数据标志信号和场同步信号,并根据有效数据标志信号判断解调后的第一通道的LVDS信号的有效性,若有效,则对场同步信号的极性进行处理,若场同步信号的极性与预先设定极性不相同,则对场同步信号的极性取反,若场同步信号的极性与预先设定极性相同,则保持场同步信号的极性不变。
所述通道数目检测模块还获取解调后的第二至第n通道的LVDS信号中的有效数据标志信号和场同步信号;将第一通道的LVDS信号中处理极性后的场同步信号与第二至第n通道的场同步信号进行比较,并比较第一通道的有效数据标志信号和第二至第n通道的有效数据标志信号,如果第一通道的有效数据标志信号、场同步信号分别和第二至第n通道中的一个或多个通道的有效数据标志信号、场同步信号相同,则判断出此一个或多个通道为具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道。
优选地,步骤307中的同步校验数据分离模块将单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组,还包括:
同步校验数据分离模块还对单路并行TTL信号进行校验处理,再对进行校验处理后的单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组,其中,校验处理包括:对单路并行TTL信号的像素时钟信号的相位进行调整,使其与单路并行TTL信号进行对齐,并对单路并行TTL信号进行去抖动处理。
优选地,上述方法,还包括:
时钟锁相环将解调后的第一通道的LVDS信号中的像素时钟信号进行锁存及倍频,以产生多个像素时钟信号,并将产生的多个像素时钟信号提供给时钟选择模块和数据转换模块;
时钟选择模块根据通道数目检测模块输出的通道数目指示信号从时钟锁相环产生的多个像素时钟信号中选择相应的像素时钟信号,并将选择的相应的像素时钟信号提供给同步校验数据分离模块和数据转换模块。
优选地,上述方法,还包括:
同步校验数据分离模块对选择的相应的像素时钟信号的相位进行调整,使其与单路并行TTL信号进行对齐;数据转换模块根据选择的相应的像素时钟信号将具有有效LVDS信号的对应通道中的有效LVDS信号转换为单路并行TTL信号。
综上所述,本发明实施例提供的信号转换方法,通过LVDS解调器接收并解调LVDS接口的多个通道输出的LVDS信号;通道数目检测模块以解调后的具有有效的LVDS信号的一个通道作为参考通道,将解调后的除参考通道之外的其余通道的LVDS信号与参考通道的LVDS信号进行对比,判断出其余通道中具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道;数据转换模块将具有有效LVDS信号的对应通道中的有效LVDS信号转换为单路并行TTL信号;同步校验数据分离模块将单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组。从而本发明可自动识别LVDS通道数目并高效地将LVDS信号转换为单路TTL信号,并且操作简单,成本低,集成度高,工作可靠,抗干扰能力强,而且也将进一步提高多类型端口显示设备的普及。
并且本发明仅采用单颗FPGA芯片就能实现多通道LVDS信号的同步处理、并行转换,可达到较高的性能,工作稳定,易实现,成本低。
还通过时钟选择模块203根据通道数目检测模块103输出的通道数目指示信号从时钟锁相环201产生的多个像素时钟信号中选择相应的像素时钟信号,并将选择的相应的像素时钟信号提供给同步校验数据分离模块107和数据转换模块,以供数据转换和数据分离时作为时钟参考,以保证整个转换过程中,时钟信号的一致性和同步性。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容做出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。

Claims (11)

1.一种信号转换装置,其特征在于,其包括:LVDS解调器、通道数目检测模块、数据转换模块、同步校验数据分离模块,其中,
所述LVDS解调器,与所述通道数目检测模块和所述数据转换模块相连,用于接收并解调LVDS接口的多个通道输出的LVDS信号,并将解调后的多个通道的LVDS信号提供给所述通道数目检测模块和数据转换模块,所述多个通道包括第一至第n通道,其中,n为大于1的整数;
所述通道数目检测模块,用于以解调后的具有有效的LVDS信号的一个通道作为参考通道,将解调后的除参考通道之外的其余通道的LVDS信号与参考通道的LVDS信号进行对比,判断出其余通道中具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道;
所述数据转换模块,还与所述同步校验数据分离模块相连,用于将具有有效LVDS信号的对应通道中的有效LVDS信号转换为单路并行TTL信号;
所述同步校验数据分离模块,用于将单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组。
2.根据权利要求1所述的信号转换装置,其特征在于,所述LVDS解调器,还用于以第一通道的LVDS信号中的像素时钟信号为参考时钟信号,对所有通道输出的LVDS信号进行接收并解调,以得到所有通道的并行的LVDS信号,并将所有通道的并行的LVDS信号提供给通道数目检测模块和数据转换模块。
3.根据权利要求1所述的信号转换装置,其特征在于,所述通道数目检测模块,还用于获取解调后的第一通道的LVDS信号中的有效数据标志信号和场同步信号,并根据有效数据标志信号判断解调后的第一通道的LVDS信号的有效性,若有效,则对场同步信号的极性进行处理,若场同步信号的极性与预先设定极性不相同,则对场同步信号的极性取反,若场同步信号的极性与预先设定极性相同,则保持场同步信号的极性不变;所述通道数目检测模块还获取解调后的第二至第n通道的LVDS信号中的有效数据标志信号和场同步信号;将第一通道的LVDS信号中处理极性后的场同步信号与第二至第n通道的场同步信号进行比较,并比较第一通道的有效数据标志信号和第二至第n通道的有效数据标志信号,如果第一通道的有效数据标志信号、场同步信号分别和第二至第n通道中的一个或多个通道的有效数据标志信号、场同步信号相同,则判断出此一个或多个通道为具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道。
4.根据权利要求1所述的信号转换装置,其特征在于,所述同步校验数据分离模块,还用于对单路并行TTL信号进行校验处理,再对进行校验处理后的单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组,其中,所述校验处理包括:对单路并行TTL信号的像素时钟信号的相位进行调整,使其与单路并行TTL信号进行对齐,并对单路并行TTL信号进行去抖动处理。
5.根据权利要求1所述的信号转换装置,其特征在于,还包括:时钟锁相环、时钟选择模块,其中,
所述时钟锁相环,与所述LVDS解调器、时钟选择模块、所述数据转换模块相连,用于将解调后的第一通道的LVDS信号中的像素时钟信号进行锁存及倍频,以产生多个像素时钟信号,并将产生的多个像素时钟信号提供给所述时钟选择模块和数据转换模块;
所述时钟选择模块,还与所述通道数目检测模块、所述数据转换模块、所述同步校验数据分离模块相连,用于根据所述通道数目检测模块输出的通道数目指示信号从所述时钟锁相环产生的多个像素时钟信号中选择相应的像素时钟信号,并将选择的相应的像素时钟信号提供给所述同步校验数据分离模块和数据转换模块。
6.一种信号转换方法,其特征在于,其包括:
LVDS解调器接收并解调LVDS接口的多个通道输出的LVDS信号,并将解调后的多个通道的LVDS信号提供给通道数目检测模块和数据转换模块,所述多个通道包括第一至第n通道,其中,n为大于1的整数;
所述通道数目检测模块以解调后的具有有效的LVDS信号的一个通道作为参考通道,将解调后的除参考通道之外的其余通道的LVDS信号与参考通道的LVDS信号进行对比,判断出其余通道中具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道;
所述数据转换模块将具有有效LVDS信号的对应通道中的有效LVDS信号转换为单路并行TTL信号;
同步校验数据分离模块将单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组。
7.根据权利要求6所述的信号转换方法,其特征在于,LVDS解调器接收并解调LVDS接口的多个通道输出的LVDS信号,并将解调后的多个通道的LVDS信号提供给通道数目检测模块和数据转换模块,包括:
LVDS解调器还以第一通道的LVDS信号中的像素时钟信号为参考时钟信号,对所有通道输出的LVDS信号进行接收并解调,以得到所有通道的并行的LVDS信号,并将所有通道的并行的LVDS信号提供给通道数目检测模块和数据转换模块。
8.根据权利要求6所述的信号转换方法,其特征在于,所述通道数目检测模块以解调后的具有有效的LVDS信号的一个通道作为参考通道,将解调后的除参考通道之外的其余通道的LVDS信号与参考通道的LVDS信号进行对比,判断出其余通道中具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道,包括:
所述通道数目检测模块还获取解调后的第一通道的LVDS信号中的有效数据标志信号和场同步信号,并根据有效数据标志信号判断解调后的第一通道的LVDS信号的有效性,若有效,则对场同步信号的极性进行处理,若场同步信号的极性与预先设定极性不相同,则对场同步信号的极性取反,若场同步信号的极性与预先设定极性相同,则保持场同步信号的极性不变;
所述通道数目检测模块还获取解调后的第二至第n通道的LVDS信号中的有效数据标志信号和场同步信号;将第一通道的LVDS信号中处理极性后的场同步信号与第二至第n通道的场同步信号进行比较,并比较第一通道的有效数据标志信号和第二至第n通道的有效数据标志信号,如果第一通道的有效数据标志信号、场同步信号分别和第二至第n通道中的一个或多个通道的有效数据标志信号、场同步信号相同,则判断出此一个或多个通道为具有有效的LVDS信号的通道,并输出通道数目指示信号,以指示具有有效的LVDS信号的通道。
9.根据权利要求6所述的信号转换方法,其特征在于,同步校验数据分离模块将单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组,还包括:
所述同步校验数据分离模块还对单路并行TTL信号进行校验处理,再对进行校验处理后的单路并行TTL信号进行信号分离处理,并将处理后的单路并行TTL信号提供给显示模组,其中,所述校验处理包括:对单路并行TTL信号的像素时钟信号的相位进行调整,使其与单路并行TTL信号进行对齐,并对单路并行TTL信号进行去抖动处理。
10.根据权利要求6所述的信号转换方法,其特征在于,还包括:
时钟锁相环将解调后的第一通道的LVDS信号中的像素时钟信号进行锁存及倍频,以产生多个像素时钟信号,并将产生的多个像素时钟信号提供给时钟选择模块和数据转换模块;
所述时钟选择模块根据所述通道数目检测模块输出的通道数目指示信号从所述时钟锁相环产生的多个像素时钟信号中选择相应的像素时钟信号,并将选择的相应的像素时钟信号提供给所述同步校验数据分离模块和数据转换模块。
11.根据权利要求10所述的信号转换方法,其特征在于,还包括:所述同步校验数据分离模块对选择的相应的像素时钟信号的相位进行调整,使其与单路并行TTL信号进行对齐;所述数据转换模块根据选择的相应的像素时钟信号将具有有效LVDS信号的对应通道中的有效LVDS信号转换为单路并行TTL信号。
CN201610015564.1A 2016-01-11 2016-01-11 信号转换装置和方法 Active CN105635619B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610015564.1A CN105635619B (zh) 2016-01-11 2016-01-11 信号转换装置和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610015564.1A CN105635619B (zh) 2016-01-11 2016-01-11 信号转换装置和方法

Publications (2)

Publication Number Publication Date
CN105635619A CN105635619A (zh) 2016-06-01
CN105635619B true CN105635619B (zh) 2019-04-23

Family

ID=56050063

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610015564.1A Active CN105635619B (zh) 2016-01-11 2016-01-11 信号转换装置和方法

Country Status (1)

Country Link
CN (1) CN105635619B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106373511B (zh) * 2016-09-07 2019-03-26 广州视源电子科技股份有限公司 多路lvds时钟线路检测方法和系统
CN108206017B (zh) * 2018-01-25 2020-08-11 广州晶序达电子科技有限公司 改进液晶面板跳屏的方法及系统
CN109725318B (zh) * 2018-12-29 2021-08-27 百度在线网络技术(北京)有限公司 信号处理方法及装置、主动传感器及存储介质
CN109785781B (zh) * 2019-04-03 2022-06-03 京东方科技集团股份有限公司 驱动信号的生成方法及装置、显示装置
CN112367219B (zh) * 2020-10-27 2022-03-01 中国核动力研究设计院 Dcs平台模块lvds多通道测试转换卡及其应用方法
CN114371822B (zh) * 2021-12-13 2023-12-01 青岛信芯微电子科技股份有限公司 数据传输装置、芯片、显示设备和数据传输方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120118650A (ko) * 2011-04-19 2012-10-29 주식회사 에이아이텍 모바일 디스플레이 모듈 테스트 장치
CN204334563U (zh) * 2014-12-22 2015-05-13 苏州工业园区海的机电科技有限公司 一种自动检测lvds信号通道数的装置
CN105141877A (zh) * 2015-09-29 2015-12-09 武汉精测电子技术股份有限公司 一种基于可编程器件的信号转换装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100496545B1 (ko) * 2002-12-26 2005-06-22 엘지.필립스 엘시디 주식회사 커넥터 및 이를 이용한 액정표시장치의 구동장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120118650A (ko) * 2011-04-19 2012-10-29 주식회사 에이아이텍 모바일 디스플레이 모듈 테스트 장치
CN204334563U (zh) * 2014-12-22 2015-05-13 苏州工业园区海的机电科技有限公司 一种自动检测lvds信号通道数的装置
CN105141877A (zh) * 2015-09-29 2015-12-09 武汉精测电子技术股份有限公司 一种基于可编程器件的信号转换装置

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Design of Microcontroller"s Display System Based on FPGA;DeYi Shi et.al;《2013 Fourth International Conference on Intelligent Systems Design and Engineering Applications》;20131107;全文 *
基于FPGA的LCD测试用信号发生器涉及;杨明等;《现代电子技术》;20121130;全文 *

Also Published As

Publication number Publication date
CN105635619A (zh) 2016-06-01

Similar Documents

Publication Publication Date Title
CN105635619B (zh) 信号转换装置和方法
CN105653224B (zh) 一种拼接显示系统及其显示方法
KR20100103028A (ko) 신호 처리 방법 및 신호 처리 장치
CN104469351B (zh) 一种检测视频源产生的lvds视频信号的方法
CN104754272B (zh) 一种vga全分辨率锁定显示系统及方法
CN104349106A (zh) 处理、获取多路视频信号的方法及其系统
CN106961598B (zh) 一种信号制式判断方法及装置
CN107888912A (zh) 显示屏显示异常的识别方法及系统
CN110581963B (zh) 一种v-by-one信号转换方法、装置及电子设备
CN102426514A (zh) 一种大屏幕拼接墙同步显示方法及装置
US20120249522A1 (en) Method of processing three-dimensional image data and a display apparatus for performing the same
CN103209337A (zh) Hdmi发送控制器测试方法及设备
CN104183223A (zh) 一种显示装置、驱动装置和驱动方法
KR20140022001A (ko) 단일 클록 도메인에 있어서 딥 컬러 비디오의 변환 및 프로세싱
US11367407B2 (en) Display driver, display device, and semiconductor device to detect fault in fixed driving voltage applied to a display panel
US20030185332A1 (en) Apparatus and method of clock recovery for sampling analog signals
CN107295407B (zh) 用于确定vbo信号的故障来源的装置
US11934339B2 (en) Image data reception via non-video interface
CN105430237B (zh) 一种帧缺失图像的处理方法及系统
CN111314576A (zh) 一种模拟视频处理方法
CN106373511B (zh) 多路lvds时钟线路检测方法和系统
US20110206350A1 (en) Digital chip and method of operation thereof
JP2006295607A (ja) 映像信号処理装置及びその映像信号処理装置を備えたディスプレイ装置
CN103188457A (zh) 提供三维图像的显示设备和方法
CN112992023A (zh) 一种输入信号的自检方法和自检电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou

Patentee after: InfoVision Optoelectronics(Kunshan)Co.,Ltd.

Address before: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou

Patentee before: INFOVISION OPTOELECTRONICS (KUNSHAN) Co.,Ltd.