CN105589818B - 电子设备和用于电子设备的访问控制方法 - Google Patents

电子设备和用于电子设备的访问控制方法 Download PDF

Info

Publication number
CN105589818B
CN105589818B CN201510423923.2A CN201510423923A CN105589818B CN 105589818 B CN105589818 B CN 105589818B CN 201510423923 A CN201510423923 A CN 201510423923A CN 105589818 B CN105589818 B CN 105589818B
Authority
CN
China
Prior art keywords
plate
access
bus
share
veneers
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510423923.2A
Other languages
English (en)
Other versions
CN105589818A (zh
Inventor
赵志宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New H3C Technologies Co Ltd
Original Assignee
New H3C Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New H3C Technologies Co Ltd filed Critical New H3C Technologies Co Ltd
Priority to CN201510423923.2A priority Critical patent/CN105589818B/zh
Publication of CN105589818A publication Critical patent/CN105589818A/zh
Application granted granted Critical
Publication of CN105589818B publication Critical patent/CN105589818B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Hardware Redundancy (AREA)
  • Storage Device Security (AREA)

Abstract

本发明公开了一种电子设备和用于电子设备的访问控制方法。基于本发明,背板具有连接非易失性存储介质的共享访问总线,各块单板可以分别由本板的逻辑装置通过互连的逻辑通信总线相互协商对共享访问总线的占用和释放,因而,各块单板的CPU可以分别利用本板的逻辑装置分时接入背板的共享访问总线,并相互独立地实现对背板的非易失性存储介质的分时访问。从而,本发明可以降低各单板的CPU之间的耦合程度。

Description

电子设备和用于电子设备的访问控制方法
技术领域
本发明涉及一种电子设备和用于电子设备的访问控制方法。
背景技术
电子设备可以包括机框、装设于机框的背板、以及插接于背板的至少两块单板。其中,背板可以具有非易失性存储介质,并且,各块单板的CPU对非易失性存储介质的访问集中由一块单板的CPU执行,从而,使得各块单板的CPU之间存在较高的耦合程度。
发明内容
有鉴于此,本发明的实施例提供了一种电子设备和用于电子设备的访问控制方法。
在一个实施例中,一种电子设备,包括背板、以及插接于背板的至少两块单板;
背板具有非易失性存储介质、以及连接非易失性存储介质的共享访问总线;
每块单板具有CPU、以及通过板内访问总线连接CPU的逻辑装置;
每块单板的逻辑装置与其它单板的逻辑装置还通过逻辑通信总线互连,用于实现各单板的逻辑装置相互协商对共享访问总线的占用和释放;
每块单板的逻辑装置在为本板CPU对非易失性存储介质的访问占用共享访问总线时,将本板的板内访问总线与共享访问总线导通,并辅助本板的CPU通过共享访问总线访问非易失性存储介质;
每块单板的逻辑装置在辅助本板的CPU完成对非易失性存储介质的访问时,释放共享访问总线、并将本板的板内访问总线与共享访问总线断开。
可选地,每块单板的逻辑装置进一步在逻辑通信总线广播占用通告,以发起对共享访问总线的占用;每块单板的逻辑装置进一步在逻辑通信总线广播释放通告,以实现对共享访问总线的释放;并且,每块单板的逻辑装置进一步根据从逻辑通信总线接收到的来自其它单板的占用通告和释放通告,在本板维护其它单板对共享访问总线的占用状态记录。
可选地,每块单板的逻辑装置在收到本板CPU对非易失性存储介质发起的访问时,根据本板维护的占用状态记录判断共享访问总线当前是否已被其它单板占用;若共享访问总线当前已被其它单板占用,则保持本板的板内访问总线与共享访问总线断开、并通过板内访问总线向本板CPU返回访问失败;若共享访问总线当前未被其它单板占用,则通过逻辑通信总线向其它单板的逻辑装置广播占用通告、并在广播之后的预定时段内通过逻辑通信总线检测是否有来自其它单板的占用通告;若没有检测到来自其它单板的占用通告,则将本板的板内访问总线与共享访问总线导通;若检测到来自其它单板的占用通告,则比较该其它单板与本板的优先级;若该其它单板的优先级高于本板,则将本板维护的占用状态记录置为共享访问总线已被其它单板占用、并通过板内访问总线向本板的CPU返回访问失败;若该其它单板的优先级低于本板,则将本板的板内访问总线与共享访问总线导通;以及,每块单板的逻辑装置若在本板CPU对非易失性存储介质的访问空闲期间内从逻辑通信总线检测到来自其它单板的占用通告,则将本板维护的占用状态记录置为共享访问总线已被其它单板占用。
可选地,每块单板的逻辑装置在辅助完成本板CPU对非易失性存储介质的访问时,通过逻辑通信总线向其它单板的逻辑装置广播释放通告、并将本板的板内访问总线与共享访问总线断开;以及,每块单板的逻辑装置在通过逻辑通信总线检测到来自其它单板的释放通告时,将本板维护的占用状态记录置为共享访问总线空闲。
可选地,该电子设备为网络设备,非易失性存储介质中存储有设备唯一信息,每块单板的CPU对非易失性存储介质发起的访问包括读访问,并且,至少两块单板包括主控板和接口板。
可选地,该电子设备进一步包括装设背板的机框,并且,设备唯一信息包括设备配置信息和机框类型信息。
可选地,主控板包括主用主控板和备用主控板,并且,每块单板的逻辑装置在判断出本板为主用主控板时,进一步允许本板CPU对非易失性存储介质的写访问占用共享访问总线。
在一个实施例中,一种用于电子设备的访问控制方法,应用该访问控制方法的电子设备包括背板、以及插接于背板的至少两块单板;其中,背板具有非易失性存储介质、以及连接非易失性存储介质的共享访问总线,每块单板具有CPU、以及连接CPU的板内访问总线,各单板之间还通过逻辑通信总线互连,用于实现各单板相互协商对共享访问总线的占用和释放;以及,该访问控制方法包括在每块单板执行的如下步骤:
当为本板CPU对非易失性存储介质的访问占用共享访问总线时,将本板的板内访问总线与共享访问总线导通,并辅助本板的CPU通过共享访问总线访问非易失性存储介质;
当辅助本板的CPU完成对非易失性存储介质的访问时,释放共享访问总线、并将本板的板内访问总线与共享访问总线断开。
可选地,该访问控制方法进一步包括在每块单板执行的如下步骤:通过在逻辑通信总线广播占用通告发起对共享访问总线的占用;通过在逻辑通信总线广播释放通告实现对共享访问总线的释放;并且,根据从逻辑通信总线接收到的来自其它单板的占用通告和释放通告,在本板维护其它单板对共享访问总线的占用状态记录。
可选地,该访问控制方法在本板CPU发起对非易失性存储介质的访问时,根据本板维护的占用状态记录判断共享访问总线当前是否已被其它单板占用;若共享访问总线当前已被其它单板占用,则保持本板的板内访问总线与共享访问总线断开、并通过板内访问总线向本板CPU返回访问失败;若共享访问总线当前未被其它单板占用,则通过逻辑通信总线向其它单板广播占用通告、并在广播之后的预定时段内通过逻辑通信总线检测是否有来自其它单板的占用通告;若没有检测到来自其它单板的占用通告,则将本板的板内访问总线与共享访问总线导通;若检测到来自其它单板的占用通告,则比较该其它单板与本板的优先级;若该其它单板的优先级高于本板,则将本板维护的占用状态记录置为共享访问总线已被其它单板占用、并通过板内访问总线向本板的CPU返回访问失败;若该其它单板的优先级低于本板,则将本板的板内访问总线与共享访问总线导通;以及,若在本板CPU对非易失性存储介质的访问空闲期间内从逻辑通信总线检测到来自其它单板的占用通告,则将本板维护的占用状态记录置为共享访问总线已被其它单板占用。
可选地,该访问控制方法在辅助完成本板CPU对非易失性存储介质的访问时,通过逻辑通信总线向其它单板广播释放通告、并将本板的板内访问总线与共享访问总线断开;以及,该访问控制方法在通过逻辑通信总线检测到来自其它单板的释放通告时,将本板维护的占用状态记录置为共享访问总线空闲。
可选地,该电子设备为网络设备,非易失性存储介质中存储有设备唯一信息,每块单板的CPU对非易失性存储介质发起的访问包括读访问,并且,至少两块单板包括主控板和接口板。
可选地,该电子设备进一步包括装设背板的机框,并且,设备唯一信息包括设备配置信息和机框类型信息。
可选地,主控板包括主用主控板和备用主控板,并且,该访问控制方法在判断出本板为主用主控板时,进一步允许本板CPU对非易失性存储介质的写访问占用共享访问总线。
通过上述的实施例,背板具有连接非易失性存储介质的共享访问总线,各块单板可以分别由本板的逻辑装置通过互连的逻辑通信总线相互协商对共享访问总线的占用和释放,因而,各块单板的CPU可以分别利用本板的逻辑装置分时接入背板的共享访问总线,并相互独立地实现对背板的非易失性存储介质的分时访问。从而,上述的实施例可以降低各单板的CPU之间的耦合程度。
附图说明
图1为一个实施例中的电子设备的结构示意图;
图2a至图2e为如图1所示电子设备的协商实例的示意图;
图3为如图1所示电子设备中的逻辑装置的结构示意图;
图4为如图3所示逻辑装置的扩展结构示意图;
图5为一个实施例中用于电子设备的访问控制方法的流程示意图;
图6为如图5所示访问控制方法的具体实现流程的示意图。
具体实施方式
为使本发明的目的、技术方案及优点更加清楚明白,以下参照附图并举实施例,对本发明进一步详细说明。
如图1所示,在一个实施例中,电子设备10包括背板11、以及插接于背板的至少两块单板12_1~12_N(N为大于1的正整数)。
背板11具有非易失性存储介质20、以及连接非易失性存储介质20的共享访问总线21;
每块单板12_i(i为大于等于1、且小于等于N的正整数)具有CPU 121_i、以及通过板内访问总线22_i连接本板CPU 121_i的逻辑装置122_i;
每块单板12_i的逻辑装置122_i与每块其它单板12_j的逻辑装置122_j(j为大于等于1、小于等于N、且不同于i的正整数)还通过逻辑通信总线30互连,用于实现各单板12_1~12_N的逻辑装置122_1~122_N相互协商对共享访问总线21的占用和释放;
每块单板12_i的逻辑装置122_i在为本板CPU 121_i对非易失性存储介质20的访问占用共享访问总线21时,将本板12_i的板内访问总线22_i与共享访问总线21导通,并辅助本板的CPU 121_i通过共享访问总线21访问非易失性存储介质20;
每块单板12_i的逻辑装置122_i在辅助本板CPU 121_i完成对非易失性存储介质20的访问时,释放共享访问总线21、并将本板12_i的板内访问总线22_i与共享访问总线21断开。
从而,在上述的实施例中,各块单板12_1~12_N可以分别由各自的逻辑装置122_1~122_N通过互连的逻辑通信总线30相互协商对共享访问总线21的占用和释放,因而,各块单板12_1~12_N的CPU 121_1~121_N可以分别利用本板的逻辑装置122_1~122_N分时接入背板11的共享访问总线21,并相互独立地实现对背板11的非易失性存储介质20的分时访问。从而,上述的实施例可以降低各单板12_1~12_N的CPU121_1~121_N之间的耦合程度。
并且,在上述实施例中,各单板12_1~12_N的逻辑装置122_1~122_N通过逻辑通信总线30协商的机制可以是指任意一种能够使各单板12_1~12_N的CPU 121_1~121_N分时访问非易失性存储介质10的方式。
为了更好地理解上述协商方式与各单板12_1~12_N的CPU 121_1~121_N分时访问非易失性存储介质10的关系,下面通过列举实例予以详细的说明。并且,在以下举例的各实例中:
每块单板12_i的逻辑装置122_i在电子设备10上电启动时的初始状态为将本板12_i的板内访问总线22_i与共享访问总线21断开;
每块单板12_i的逻辑装置122_i可以在逻辑通信总线30广播占用通告,以发起对共享访问总线21的占用;
每块单板12_i的逻辑装置122_i可以在逻辑通信总线30广播释放通告,以实现对共享访问总线21的释放;
并且,每块单板12_i的逻辑装置122_i可以根据从逻辑通信总线30接收到的来自其它单板12_j的占用通告和释放通告,在本板12_i维护除本板12_i之外的所有其它单板对共享访问总线21的占用状态记录。
上述的占用通告和释放通告可以采用原子报文的方式在逻辑通信总线30中传输。
请参见图2a,在如图2a所示的实例中,对于每块单板12_i:
S311,若该单板12_i的逻辑装置122_i收到本板CPU 121_i对非易失性存储介质20发起的访问,则根据本板12_i维护的占用状态记录判断共享访问总线21当前是否已被其它单板占用;
S312,若共享访问总线21当前已被其它单板12_j占用,即,单板12_j的板内访问总线22_j此时与共享访问总线21导通,则该单板12_i的逻辑装置122_i保持本板12_i的板内访问总线22_i与共享访问总线21断开、并通过板内访问总线22_i向本板CPU121_i返回访问失败。
请参见图2b,在如图2b所示的实例中,对于每块单板12_i:
S321,若该单板12_i的逻辑装置122_i收到本板CPU 121_i对非易失性存储介质20发起的访问,此时,根据本板12_i维护的占用状态记录判断共享访问总线21当前是否已被其它单板12_j占用;
S322,若共享访问总线21当前未被除本板12_i之外的其它单板12_j占用,即,除单板12_i之外的每块其它单板12_j的板内访问总线22_j此时均与共享访问总线21断开,则该单板12_i的逻辑装置122_i通过逻辑通信总线30向除本板12_i之外的每块其它单板12_j的逻辑装置122_j广播占用通告,并且,在广播之后的预定时段内通过逻辑通信总线30检测是否有来自其它单板12_j的占用通告;
S323,若没有检测到来任何一块自其它单板12_j的占用通告,则表示每块其它单板12_j此时均没有与本板12_i同时发起对共享访问总线21的占用,因此,该单板12_i的逻辑装置122_i将本板12_i的板内访问总线22_i与共享访问总线21导通;
S324,当本板12_i的板内访问总线22_i与共享访问总线21导通时,该单板12_i的逻辑装置122_i辅助本板CPU 121_i通过共享访问总线21访问非易失性存储介质20。
相应地,在如图2b所示的实例中,对于除单板12_i之外的每块其它单板12_j,逻辑装置122_j没有与单板12_i的逻辑装置122_i同时发起对共享访问总线21的占用,可能是因为单板12_j的CPU 121_j没有对非易失性存储介质20发起访问,因此,逻辑装置122_j是在CPU 121_j处于对非易失性存储介质20的访问空闲期间通过逻辑通信总线30检测到来自单板12_i的占用通告,并且,若在此期间内从逻辑通信总线30检测到占用通告,则逻辑装置122_j将其维护的占用状态记录记录为已被占用。
请参见图2c,在如图2c所示的实例中,对于每块单板12_i:
S331,若该单板12_i的逻辑装置122_i收到本板CPU 121_i对非易失性存储介质20发起的访问,此时,根据本板12_i维护的占用状态记录判断共享访问总线21当前是否已被其它单板12_j占用;
S332,若共享访问总线21当前未被除本板12_i之外的其它单板12_j占用,即,除单板12_i之外的每块其它单板12_j的板内访问总线22_j此时均与共享访问总线21断开,则该单板12_i的逻辑装置122_i通过逻辑通信总线30向除本板12_i之外的每块其它单板12_j的逻辑装置122_j广播占用通告,并且,在广播之后的预定时段内通过逻辑通信总线30检测是否有来自其它单板12_j的占用通告;
S333,若检测到来自其它单板12_j的占用通告,则表示该其它单板12_j此时与本板12_i同时发起对共享访问总线21的占用,因此,比较该其它单板12_j与本板12_i的优先级;
其中,优先级的比较可以单板编号的比较来实现,例如,占用通告中可以携带广播该占用通告的单板12_j的单板编号,从而,检测到占用通告的单板12_i即可将占用通告中携带的单板编号与本板12_i的单板编号进行比较;
S334,若该其它单板12_j的优先级高于本板12_i,则将本板维护的占用状态记录置为共享访问总线21已被占用、并通过板内访问总线22_i向本板CPU 121_i返回访问失败。
请参见图2d,在如图2d所示的实例中,对于每块单板12_i:
S341,若该单板12_i的逻辑装置122_i收到本板CPU 121_i对非易失性存储介质20发起的访问,此时,根据本板12_i维护的占用状态记录判断共享访问总线21当前是否已被其它单板12_j占用;
S342,若共享访问总线21当前未被除本板12_i之外的其它单板12_j占用,即,除单板12_i之外的每块其它单板12_j的板内访问总线22_j此时均与共享访问总线21断开,则该单板12_i的逻辑装置122_i通过逻辑通信总线30向除本板12_i之外的每块其它单板12_j的逻辑装置122_j广播占用通告,并且,在广播之后的预定时段内通过逻辑通信总线30检测是否有来自其它单板12_j的占用通告;
S343,若检测到来自其它单板12_j的占用通告,则表示该其它单板12_j此时与本板12_i同时发起对共享访问总线21的占用,因此,比较该其它单板12_j与本板12_i的优先级;
S344,若该其它单板的优先级低于本板,则该单板12_i的逻辑装置122_i将本板12_i的板内访问总线22_i与共享访问总线21导通;
S345,当本板12_i的板内访问总线22_i与共享访问总线21导通时,该单板12_i的逻辑装置122_i辅助本板CPU 121_i通过共享访问总线21访问非易失性存储介质20。
相应地,在如图2c所示的实例中,对于除单板12_i之外的每块其它单板12_j,逻辑装置122_j会经历与如图2d所示实例中的S341~S344实质相同的过程;而在如图2d所示的实例中,逻辑装置122_j会经历与如图2c所示实例中的S331~S334实质相同的过程。
请参见图2e,在如图2b和图2d所示的实例中,对于每一块单板12_i:
S350,逻辑装置122_i在辅助完成本板CPU 121_i对非易失性存储介质20的访问时,可以通过逻辑通信总线30向除本板12_i之外的每块其它单板12_j的逻辑装置122_j广播释放通告、并将本板12_i的板内访问总线22_i与共享访问总线21断开。
相应地,对于除单板12_i之外的每块其它单板12_j,逻辑装置122_j在通过逻辑通信总线30检测到来自单板12_i的释放通告时,将其维护的占用状态记录置为空闲。
请参见图3,基于上述的协商机制,每块单板12_i的逻辑装置122_i可以包括如下的结构:
板内访问总线控制器410,用于通过板内访问总线22_i与本板CPU 121_i通信;
逻辑通信总线控制器420,用于通过逻辑通信总线30与每块其它单板12_j的逻辑装置122_j通信;
逻辑报文构造模块421,用于构造占用通告和释放通告、并驱动逻辑通信总线控制器420在逻辑通信总线30广播占用通告和释放通告;
逻辑报文检测模块422,用于在逻辑通信总线30检测其它单板12_j的逻辑装置122_j广播的占用通告和释放通告;
共享访问总线控制器430,用于通过共享访问总线21与背板11的非易失性存储介质10通信;
共享访问总线接入开关440,用于切换共享访问总线控制器430与共享访问总线21之间的导通和断开;
访问管理模块450,用于协同板内访问总线控制器410和共享访问总线控制器430辅助本板CPU 121_i访问非易失性存储介质20;
协商失败处理模块460,用于驱动板内访问总线控制器410通过板内访问总线22_i向本板CPU 121_i返回访问失败;
控制权管理模块470,用于为本板12_i维护其它单板对共享访问总线的占用状态记录,根据如下的协商机制协调上述各模块的运行:
当通过板内访问总线控制器410接收到本板CPU 121_i对非易失性存储介质20发起的访问时,控制权管理模块470根据本板维护的占用状态记录判断共享访问总线21当前是否已被其它单板占用;
当针对本板CPU 121_i对非易失性存储介质20发起的访问判断出共享访问总线21当前已被其它单板占用,控制权管理模块470控制共享访问总线接入开关440保持共享访问总线控制器430与共享访问总线21之间的断开、并驱动协商失败处理模块460通过板内访问总线22_i向本板CPU 121_i返回访问失败;
当针对本板CPU 121_i对非易失性存储介质20发起的访问判断共享访问总线21当前未被其它单板占用,控制权管理模块470驱动逻辑报文构造模块421构造占用通告、并由逻辑通信总线控制器420向其它单板的逻辑装置广播占用通告;
当逻辑通信总线控制器420在逻辑通信总线广播占用通告之后,控制权管理模块470判断逻辑报文检测模块422在广播占用通告之后的预定时段内是否检测到来自其它单板的占用通告;
当逻辑报文检测模块422在预定时段内检测到来其它单板12_j的占用通告时,控制权管理模块470比较该其它单板12_j与本板12_i的优先级,例如比较该其它单板12_j与本板12_i的单板编号;
当比较出与本板12_i同期广播占用通告的其它单板12_j的优先级高于本板时,控制权管理模块470控制共享访问总线接入开关440保持共享访问总线控制器430与共享访问总线21之间的断开、并驱动协商失败处理模块460通过板内访问总线22_i向本板CPU121_i返回访问失败;
当比较出与本板12_i同期广播占用通告的其它单板12_j的优先级低于本板时,控制权管理模块470控制共享访问总线接入开关440将共享访问总线控制器430与共享访问总线21导通,以允许访问管理模块450协同板内访问总线控制器410和共享访问总线控制器430辅助本板CPU 121_i访问非易失性存储介质20;
当逻辑报文检测模块422在预定时段内未检测到来其它单板的占用通告时,控制权管理模块470控制共享访问总线接入开关440将共享访问总线控制器430与共享访问总线21导通,以允许访问管理模块450协同板内访问总线控制器410和共享访问总线控制器430辅助本板CPU 121_i访问非易失性存储介质20;
当访问管理模块450辅助完成本板CPU 121_i对非易失性存储介质20的访问完成时,控制权管理模块470驱动逻辑报文构造模块421构造释放通告、并由逻辑通信总线控制器420向其它单板的逻辑装置广播释放通告,并且,控制权管理模块470还控制共享访问总线接入开关440将共享访问总线控制器430与共享访问总线21断开;
当逻辑报文检测模块422在本板CPU 121_i对非易失性存储介质20的访问空闲期间内检测到来自其它单板12_j的占用通告时,控制权管理模块470将为本板12_i维护的占用状态记录置为共享访问总线已被其它单板占用;
当逻辑报文检测模块422检测到来自其它单板12_j的释放通告时,控制权管理模块470将为本板12_i维护的占用状态记录置为共享访问总线空闲。
上述的实施例对于电子设备作为网络设备的应用,能够通过降低各单板的CPU之间的耦合程度有效降低CPU初始化锁死的发生概率。
当如图1所示的电子设备10为网络设备时,单板12_1~12_N会包括主控板和接口板,并且,主控板和接口板的CPU初始化过程需要使用网络设备的设备唯一信息。设备唯一信息可以包括例如LAN MAC地址、桥MAC地址、出厂设置信息等设备配置信息。
在传统的设计中,设备配置信息存放在背板的非易失性存储介质中,只有主控板的CPU可以通过对非易失性存储介质的读访问获取设备配置信息,而接口板的CPU则需要由主控板的CPU向其提供设备配置信息,从而,主控板的CPU初始化过程与接口板的CPU初始化过程相互耦合,由此,使得接口板的CPU初始化过程有出现死锁状态的可能。
如果网络设备采用如图1所示的电子设备的结构、并将前文所述的协商机制应用到对非易失性存储介质20的读访问中,则可以使主控板的CPU和接口板的CPU通过分时占用共享访问总线21而彼此独立地实现对非易失性存储介质20的读访问,从而,接口板的CPU可以像主控板的CPU那样独立地从非易失性存储介质20读取设备唯一信息中的设备配置信息,并且不再依赖于主控板的CPU,以避免发生CPU初始化的锁死。
并且,当网络设备进一步包括装设背板的机框时,设备唯一信息还可以包括机框类型信息。在传统的设计中,机框类型信息由背板通过硬件产生电平组合的方式向主控板和接口板的CPU提供,这就使得机框类型信息的容量受限于背板的硬件配置,不易扩展。
如果将机框类型信息与设备配置信息一起存放在如图1所示的电子设备的非易失性存储介质20中,则不但可以确保机框类型信息能够被主控板的CPU和接口板的CPU获取,而且还可以避免硬件配置对机框类型信息的容量限制。
另外,当非易失性存储介质20中存放设备唯一信息时,可以只允许主控板对非易失性存储介质20写访问。若主控板同时包括主用主控板和备用主控板,则可以只允许主用主控板对非易失性存储介质20写访问。
即,对于每块单板12_i,当该单板12_i的逻辑装置122_i收到本板CPU 121_i对非易失性存储介质20发起的写访问时,判断该单板12_i是否为主用主控板,若是,则按照上述的协商机制判断是否能够为该写访问获得对共享访问总线21的占用权,否则,该单板12_i的逻辑装置122_i保持本板12_i的板内访问总线22_i与共享访问总线21断开、并通过板内访问总线22_i向本板CPU 121_i返回访问失败。
相应地,如图4所示,当如图1所示的电子设备10为网络设备时,每块单板12_i的逻辑装置122_i可以在如图3所示结构的基础上进一步包括:
状态检测模块471,用于检测本板CPU 121_i的控制管脚50_i,以判断本板是否为主用主控板;
访问区分模块472,用于将来自板内访问总线控制器410的读访问透传至控制权管理模块470,并针对来自板内访问总线控制器410的写访问判断本板12_i是否为主用主控板,若是,则将该写访问传输至控制权管理模块470,否则,驱动协商失败处理模块460通过板内访问总线22_i向本板CPU 121_i返回访问失败。
除了上述实施例提供的电子设备,下述的实施例中还提供了一种用于电子设备的访问控制方法。
应用该访问控制方法的电子设备包括背板、以及插接于背板的至少两块单板;其中,背板具有非易失性存储介质、以及连接非易失性存储介质的共享访问总线,每块单板具有CPU、以及连接CPU的板内访问总线,各单板之间还通过逻辑通信总线互连,用于实现各单板相互协商对共享访问总线的占用和释放。
并且,请参见图5,该访问控制方法包括在每块单板执行的如下步骤:
S501,当为本板CPU对非易失性存储介质的访问占用共享访问总线时,将本板的板内访问总线与共享访问总线导通,并辅助本板的CPU通过共享访问总线访问非易失性存储介质;
S502,当辅助本板的CPU完成对非易失性存储介质的访问时,释放共享访问总线、并将本板的板内访问总线与共享访问总线断开。
其中,上述S501可以通过在逻辑通信总线广播占用通告发起对共享访问总线的占用、通过在逻辑通信总线广播释放通告实现对共享访问总线的释放,并且,S501可以根据从逻辑通信总线接收到的来自其它单板的占用通告和释放通告,在本板维护其它单板对共享访问总线的占用状态记录。
请参见图6,当选用上述的方式进行协商时,如图5所示的流程可以具体表示为:
S60,检测本板CPU对非易失性存储介质发起的访问;
S61,当本板CPU发起对非易失性存储介质的访问时,根据本板维护的占用状态记录判断共享访问总线当前是否已被其它单板占用;
若共享访问总线当前已被其它单板占用,则执行S62;
若共享访问总线当前未被其它单板占用,则执行S63;
S62,保持本板的板内访问总线与共享访问总线断开、并通过板内访问总线向本板CPU返回访问失败,然后返回S60;
S63,通过逻辑通信总线向其它单板广播占用通告,然后执行S64;
S64、在广播之后的预定时段内通过逻辑通信总线检测是否有来自其它单板的占用通告;
若检测到来自其它单板的占用通告,则执行S65;
若没有检测到来自其它单板的占用通告,则执行S67;
S65,比较该其它单板与本板的优先级;
若该其它单板的优先级高于本板,则执行S66;
若该其它单板的优先级低于本板,则执行S67;
S66,将本板维护的占用状态记录置为共享访问总线已被其它单板占用,然后执行S62;
S67,将本板的板内访问总线与共享访问总线导通,然后执行S68;
S68,辅助本板CPU访问非易失性存储介质,然后执行S69;
S69,在辅助完成本板CPU对非易失性存储介质的访问时,通过逻辑通信总线向其它单板广播释放通告、并将本板的板内访问总线与共享访问总线断开,然后返回S60。
另外,在执行上述流程的过程中:
若在本板CPU对非易失性存储介质的访问空闲期间内从逻辑通信总线检测到来自其它单板的占用通告,则将本板维护的占用状态记录置为共享访问总线已被其它单板占用;
若通过逻辑通信总线检测到来自其它单板的释放通告时,将本板维护的占用状态记录置为共享访问总线空闲。
当电子设备用作网络设备时,上述访问控制方法中涉及的访问可以包括读访问,以实现本板CPU从非易失性存储介质中读取网络设备的设备唯一信息,该设备唯一信息可以至少包括设备配置信息,并可以进一步包括机框类型信息。
对于写访问,上述访问控制方法可以在判断出本板为主用主控板时,允许本板CPU对非易失性存储介质的写访问占用共享访问总线,否则针对本板CPU发起的写访问向本板CPU返回访问失败。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。

Claims (14)

1.一种可实现对非易失性存储介质的访问控制的电子设备,其特征在于,包括背板、以及插接于背板的至少两块单板;
背板具有非易失性存储介质、以及连接非易失性存储介质的共享访问总线;
每块单板具有CPU、以及通过板内访问总线连接CPU的逻辑装置;
每块单板的逻辑装置与其它单板的逻辑装置通过逻辑通信总线互连,用于实现各单板的逻辑装置相互协商对共享访问总线的占用和释放;
每块单板的逻辑装置在为本板CPU对非易失性存储介质的访问占用共享访问总线时,将本板的板内访问总线与共享访问总线导通,并辅助本板的CPU通过共享访问总线访问非易失性存储介质;
每块单板的逻辑装置在辅助本板的CPU完成对非易失性存储介质的访问时,释放共享访问总线、并将本板的板内访问总线与共享访问总线断开。
2.根据权利要求1所述的电子设备,其特征在于,
每块单板的逻辑装置进一步在逻辑通信总线广播占用通告,以发起对共享访问总线的占用;
每块单板的逻辑装置进一步在逻辑通信总线广播释放通告,以实现对共享访问总线的释放;
并且,每块单板的逻辑装置进一步根据从逻辑通信总线接收到的来自其它单板的占用通告和释放通告,在本板维护其它单板对共享访问总线的占用状态记录。
3.根据权利要求2所述的电子设备,其特征在于,每块单板的逻辑装置在收到本板CPU对非易失性存储介质发起的访问时,根据本板维护的占用状态记录判断共享访问总线当前是否已被其它单板占用;
若共享访问总线当前已被其它单板占用,则保持本板的板内访问总线与共享访问总线断开、并通过板内访问总线向本板CPU返回访问失败;
若共享访问总线当前未被其它单板占用,则通过逻辑通信总线向其它单板的逻辑装置广播占用通告、并在广播之后的预定时段内通过逻辑通信总线检测是否有来自其它单板的占用通告;
若没有检测到来自其它单板的占用通告,则将本板的板内访问总线与共享访问总线导通;
若检测到来自其它单板的占用通告,则比较该其它单板与本板的优先级;
若该其它单板的优先级高于本板,则将本板维护的占用状态记录置为共享访问总线已被其它单板占用、并通过板内访问总线向本板的CPU返回访问失败;
若该其它单板的优先级低于本板,则将本板的板内访问总线与共享访问总线导通;
以及,每块单板的逻辑装置若在本板CPU对非易失性存储介质的访问空闲期间内从逻辑通信总线检测到来自其它单板的占用通告,则将本板维护的占用状态记录置为共享访问总线已被其它单板占用。
4.根据权利要求2所述的电子设备,其特征在于,每块单板的逻辑装置在辅助完成本板CPU对非易失性存储介质的访问时,通过逻辑通信总线向其它单板的逻辑装置广播释放通告、并将本板的板内访问总线与共享访问总线断开;以及,每块单板的逻辑装置在通过逻辑通信总线检测到来自其它单板的释放通告时,将本板维护的占用状态记录置为共享访问总线空闲。
5.根据权利要求1所述的电子设备,其特征在于,该电子设备为网络设备,非易失性存储介质中存储有设备唯一信息,每块单板的CPU对非易失性存储介质发起的访问包括读访问,并且,至少两块单板包括主控板和接口板。
6.根据权利要求5所述的电子设备,其特征在于,该电子设备进一步包括装设背板的机框,并且,设备唯一信息包括设备配置信息和机框类型信息。
7.根据权利要求5所述的电子设备,其特征在于,主控板包括主用主控板和备用主控板,并且,每块单板的逻辑装置在判断出本板为主用主控板时,进一步允许本板CPU对非易失性存储介质的写访问占用共享访问总线。
8.一种用于电子设备的访问控制方法,其特征在于,应用该访问控制方法的电子设备包括背板、以及插接于背板的至少两块单板;其中,背板具有非易失性存储介质、以及连接非易失性存储介质的共享访问总线,每块单板具有CPU、以及连接CPU的板内访问总线,各单板之间还通过逻辑通信总线互连,用于实现各单板相互协商对共享访问总线的占用和释放;以及,该访问控制方法包括在每块单板执行的如下步骤:
当为本板CPU对非易失性存储介质的访问占用共享访问总线时,将本板的板内访问总线与共享访问总线导通,并辅助本板的CPU通过共享访问总线访问非易失性存储介质;
当辅助本板的CPU完成对非易失性存储介质的访问时,释放共享访问总线、并将本板的板内访问总线与共享访问总线断开。
9.根据权利要求8所述的访问控制方法,其特征在于,该访问控制方法进一步包括在每块单板执行的如下步骤:
通过在逻辑通信总线广播占用通告发起对共享访问总线的占用;
通过在逻辑通信总线广播释放通告实现对共享访问总线的释放;
并且,根据从逻辑通信总线接收到的来自其它单板的占用通告和释放通告,在本板维护其它单板对共享访问总线的占用状态记录。
10.根据权利要求9所述的访问控制方法,其特征在于,该访问控制方法在本板CPU发起对非易失性存储介质的访问时,根据本板维护的占用状态记录判断共享访问总线当前是否已被其它单板占用;
若共享访问总线当前已被其它单板占用,则保持本板的板内访问总线与共享访问总线断开、并通过板内访问总线向本板CPU返回访问失败;
若共享访问总线当前未被其它单板占用,则通过逻辑通信总线向其它单板广播占用通告、并在广播之后的预定时段内通过逻辑通信总线检测是否有来自其它单板的占用通告;
若没有检测到来自其它单板的占用通告,则将本板的板内访问总线与共享访问总线导通;
若检测到来自其它单板的占用通告,则比较该其它单板与本板的优先级;
若该其它单板的优先级高于本板,则将本板维护的占用状态记录置为共享访问总线已被其它单板占用、并通过板内访问总线向本板的CPU返回访问失败;
若该其它单板的优先级低于本板,则将本板的板内访问总线与共享访问总线导通;
以及,若在本板CPU对非易失性存储介质的访问空闲期间内从逻辑通信总线检测到来自其它单板的占用通告,则将本板维护的占用状态记录置为共享访问总线已被其它单板占用。
11.根据权利要求9所述的访问控制方法,其特征在于,该访问控制方法在辅助完成本板CPU对非易失性存储介质的访问时,通过逻辑通信总线向其它单板广播释放通告、并将本板的板内访问总线与共享访问总线断开;以及,该访问控制方法在通过逻辑通信总线检测到来自其它单板的释放通告时,将本板维护的占用状态记录置为共享访问总线空闲。
12.根据权利要求8所述的访问控制方法,其特征在于,该电子设备为网络设备,非易失性存储介质中存储有设备唯一信息,每块单板的CPU对非易失性存储介质发起的访问包括读访问,并且,至少两块单板包括主控板和接口板。
13.根据权利要求12所述的访问控制方法,其特征在于,该电子设备进一步包括装设背板的机框,并且,设备唯一信息包括设备配置信息和机框类型信息。
14.根据权利要求12所述的访问控制方法,其特征在于,主控板包括主用主控板和备用主控板,并且,该访问控制方法在判断出本板为主用主控板时,进一步允许本板CPU对非易失性存储介质的写访问占用共享访问总线。
CN201510423923.2A 2015-07-17 2015-07-17 电子设备和用于电子设备的访问控制方法 Active CN105589818B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510423923.2A CN105589818B (zh) 2015-07-17 2015-07-17 电子设备和用于电子设备的访问控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510423923.2A CN105589818B (zh) 2015-07-17 2015-07-17 电子设备和用于电子设备的访问控制方法

Publications (2)

Publication Number Publication Date
CN105589818A CN105589818A (zh) 2016-05-18
CN105589818B true CN105589818B (zh) 2018-12-11

Family

ID=55929413

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510423923.2A Active CN105589818B (zh) 2015-07-17 2015-07-17 电子设备和用于电子设备的访问控制方法

Country Status (1)

Country Link
CN (1) CN105589818B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109471811A (zh) * 2018-11-16 2019-03-15 郑州云海信息技术有限公司 一种背板上存储信息的读取方法及装置
CN111427837B (zh) * 2020-06-11 2020-11-13 杭州万高科技股份有限公司 一种总线设备连接调整的异构多核处理器
CN111884892B (zh) * 2020-06-12 2021-11-23 苏州浪潮智能科技有限公司 一种基于共享链协议的数据传输方法与系统
CN115001963B (zh) * 2022-05-05 2024-01-05 武汉光迅信息技术有限公司 基于多元配置存储通信设备的信息配置方法及装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1424634A2 (en) * 2002-11-27 2004-06-02 Fujitsu Limited Avoidance of extended bus occupancy through simple control operation
CN103136142A (zh) * 2013-03-05 2013-06-05 浪潮齐鲁软件产业有限公司 一种总线仲裁的方法
CN103687449A (zh) * 2013-12-11 2014-03-26 华为技术有限公司 电子设备和数据中心
CN104408002A (zh) * 2014-12-05 2015-03-11 上海斐讯数据通信技术有限公司 串口主从通信控制系统及方法
CN104657299A (zh) * 2015-02-26 2015-05-27 杭州华三通信技术有限公司 Ict融合设备及其存储板管理方法和装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1424634A2 (en) * 2002-11-27 2004-06-02 Fujitsu Limited Avoidance of extended bus occupancy through simple control operation
CN103136142A (zh) * 2013-03-05 2013-06-05 浪潮齐鲁软件产业有限公司 一种总线仲裁的方法
CN103687449A (zh) * 2013-12-11 2014-03-26 华为技术有限公司 电子设备和数据中心
CN104408002A (zh) * 2014-12-05 2015-03-11 上海斐讯数据通信技术有限公司 串口主从通信控制系统及方法
CN104657299A (zh) * 2015-02-26 2015-05-27 杭州华三通信技术有限公司 Ict融合设备及其存储板管理方法和装置

Also Published As

Publication number Publication date
CN105589818A (zh) 2016-05-18

Similar Documents

Publication Publication Date Title
CN105589818B (zh) 电子设备和用于电子设备的访问控制方法
CN101277214B (zh) 一种管理刀片式服务器的方法及系统
US20050132154A1 (en) Reliable leader election in storage area network
CN102591717B (zh) 外接设备和虚拟设备的业务信息处理方法、装置和系统
JP2004062535A (ja) マルチプロセッサシステムの障害処理方法、マルチプロセッサシステム及びノード
CN101196739A (zh) 冗余配置的自控系统及配置方法
CN101025697A (zh) 实现用户配置的方法、系统及主核和从核
CN106789168A (zh) 一种数据中心服务器管理网络的部署方法及架顶式交换机
CN109143954A (zh) 一种实现控制器复位的系统及方法
CN101494564B (zh) 一种电源监控装置及单板热备份的实现方法
CN105915426A (zh) 环形网络的故障恢复方法及装置
CN102984268A (zh) 用于高可用集群的scsi共享存储资源访问方法及装置
CN105988905A (zh) 异常处理方法及装置
CN102957567A (zh) 服务器信息管理方法及服务器管理装置
CN101707535A (zh) 检测仿冒网络设备的方法和装置
CN116319424A (zh) 基于边缘计算的能源数据调用系统及方法
CN109684136A (zh) 一种灵活配置主控的通信架构系统
JP3838992B2 (ja) 障害検出方法及び情報処理システム
US20070180329A1 (en) Method of latent fault checking a management network
CN114724404A (zh) 一种停车管理方法及系统
CN104410502B (zh) 网络设备及用于网络设备的接口板上电初始化方法
CN104247338A (zh) 交换机、发送方法、程序以及记录介质
CN107547255A (zh) 集群系统的升级方法、主用主控板及集群系统
CN209028540U (zh) 分布式机箱
CN114967634A (zh) 处理器诊断装置、处理器诊断方法和电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 310052 Binjiang District Changhe Road, Zhejiang, China, No. 466, No.

Applicant after: Xinhua three Technology Co., Ltd.

Address before: 310052 Binjiang District Changhe Road, Zhejiang, China, No. 466, No.

Applicant before: Huasan Communication Technology Co., Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant