CN105552042A - 一种多芯片正装堆叠夹芯封装结构及其工艺方法 - Google Patents

一种多芯片正装堆叠夹芯封装结构及其工艺方法 Download PDF

Info

Publication number
CN105552042A
CN105552042A CN201510990385.5A CN201510990385A CN105552042A CN 105552042 A CN105552042 A CN 105552042A CN 201510990385 A CN201510990385 A CN 201510990385A CN 105552042 A CN105552042 A CN 105552042A
Authority
CN
China
Prior art keywords
lead frame
horizontal segment
chip
frame
encapsulating structure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510990385.5A
Other languages
English (en)
Inventor
梁志忠
刘恺
李政
王孙艳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JCET Group Co Ltd
Original Assignee
Jiangsu Changjiang Electronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangsu Changjiang Electronics Technology Co Ltd filed Critical Jiangsu Changjiang Electronics Technology Co Ltd
Priority to CN201510990385.5A priority Critical patent/CN105552042A/zh
Publication of CN105552042A publication Critical patent/CN105552042A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49534Multi-layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

本发明涉及一种多芯片正装堆叠夹芯封装结构及其工艺方法,所述方法包括以下步骤:步骤一、提供第一引线框;步骤二、在第一引线框上涂覆锡膏;步骤三、在第一引线框锡膏上植入第一芯片;步骤四、提供第二引线框;步骤五、在第二引线框上涂覆锡膏;步骤六、将第二引线框压合在第一芯片上;步骤七、进行回流焊;步骤八、在第二引线框上涂覆锡膏;步骤九、在第二引线框上植入第二芯片;步骤十、提供第三引线框;步骤十一、在第三引线框上涂覆锡膏;步骤十二、将第三引线框压合在第二芯片上;步骤十三、进行回流焊;步骤十四、塑封料塑封;步骤十五、切割或是冲切作业。本发明的有益效果是:增加产品热消散的能力,降低产品的封装电阻。

Description

一种多芯片正装堆叠夹芯封装结构及其工艺方法
技术领域
本发明涉及一种多芯片正装堆叠夹芯封装结构及其工艺方法,属于半导体封装技术领域。
背景技术
近年来,随着电子产品对功率密度不断的追求,无论是Diode(二级管)还是Transistor(三极管)的封装,尤其是Transistor中的MOS产品正朝着更大功率、更小尺寸、更快速、散热更好的趋势在发展。封装的一次性制造方式也由单颗封装技术慢慢朝向小区域甚至更大区域的高密度高难度低成本一次性封装技术冲刺与挑战。
因此,也对MOS产品的封装在寄生的电阻、电容、电感等的各种电性能、封装的结构、封装的热消散性能力、封装的信赖性方面以及高难度一次性封装技术方面有了更多的要求。
传统的Diode(二级管)以及Transistor(三极管)或是MOS产品的封装一般依据产品特性、功率的不同以及成本的考虑因素,利用了金线、银合金线、铜线、铝线以及铝带的焊线方式作为芯片与内引脚的主要的互联技术,从而实现电气连接。然而焊线的技术方式对产品的性能存在了以下几个方面的限制与缺陷:
一、封装与制造方面的限制与缺陷:
1)、焊接能力(Bondability)方面:常常会因为金属丝材料、金属引脚材料的变化以及设备与工具的参数片变化、性能与精度的变化以及保养与校正管理而造成的第一焊点以及第二焊点结合面的虚焊、脱落、断点、颈部裂缝、塌线以及短路等种种的困扰,导致了封装良率无法提升、成本无法下降、可靠性的不稳定;
2)、一次性高密度封装技术方面:传统的互联方式几乎都是在矩阵型金属引线框上采用单颗芯片一颗一颗芯片重复进行装片、金属丝采高温超声一根线一根线的焊接方式。而这样情况下无论是专业的装片机、球焊打线机、键合铝线/铝带机或是铜片搭接机等机器设备再高速的重复动作都无法提升生产效率、无法降低单位成本,也因为设备不断的提升生产速度同样的也提升了制造的不稳定性。
二、封装产品的特性能方面的限制与缺陷:
1)、热消散方面:传统的Diode(二级管)以及Transistor(三极管)或是MOS的封装产品,一般都是由塑封料包覆、只留外部引脚暴露在塑封体之外,由于塑封料本身不是一种热导的物质,所以传统的Diode(二级管)以及Transistor(三极管)或是MOS产品在工作时所产生的热量很难通过塑封料消散出塑封料物质的封装体,只能依靠细细的金属丝互联在金属引脚材料来帮助热能的消散,但是这种热消散的途径对热的消散能力是非常有限的,反而形成热消散的阻力;
2)、电阻率(Resistivity)方面:大家都知道电阻率(resistivity)是用来表示各种物质电阻特性的物理量。在温度一定的情况下,有公式R=ρl/s其中的ρ就是电阻率,l为材料的长度,s为面积。可以看出,材料的电阻大小正比于材料的长度,而反比于其面积。由上式可知电阻率的定义:ρ=Rs/l。传统的Diode(二级管)以及Transistor(三极管)或是MOS的封装产品,采用焊线形成互联,由此可清楚的知道用来执行电源或是信号的金属丝会因为,导体材料的长度与截面积的变化而影响到电阻率的大小以及接触电阻的损耗,尤其是应用在功率方面的产品影响更是明显。
为解决上述问题,业界对传统的Diode(二级管)以及Transistor(三极管)或是MOS的封装产品进行了改进,用金属带、金属夹板代替焊线,来降低封装电阻、电感与期望改善热消散的能力。
如图1所示,为一种现有的MOS堆叠封装结构,此结构中引线框11包含管芯焊盘和引脚,在引线框11的管芯焊盘上植入第一芯片12。第一芯片12的源极通过第一金属夹板14电耦合至引脚,第一芯片12的栅极通过第一金属焊线16电耦合至引脚。然后在第一金属夹板14上植入第二芯片13,第二芯片13的源极通过第二金属夹板15电耦合至引脚,第二芯片13的栅极通过第二金属焊线17电耦合至引脚。再进行包封、切割、测试等后续工序。此MOS封装结构用金属夹板取代了传统MOS封装中的焊线,降低了部分封装电阻,但是还是存在以下缺陷:
1.)此MOS封装结构中芯片的漏极、源极和栅极与引线框形成互联分别要用到不同的设备,制程复杂,设备的购置成本较高。
2.)此MOS封装结构在把金属夹板和金属焊线耦合至芯片和引脚上时,只能一颗颗芯片进行,无法整条一体成型,制造效率较低。
3.)此MOS封装的内外引脚不是一体形成,而是通过焊料焊接而成,所以内外引脚结合处(即金属夹板、金属带与引线框接触处)仍存在较高的接触电阻。
4.)使用金属夹板耦合于芯片和金属引脚上时,因其芯片板图不同或是芯片面积不同时,金属夹板以及金属夹板的冲切与搬运模具和机构,就必须要重新设计、重新制造,而这些变更往往会造成购置金钱的浪费、重新架构时间成本的浪费、商机成本的浪费以及人员配置的浪费。
5.)使用金属夹板耦合于芯片和金属引脚上时,因其金属夹板非常小在生产冲切、搬运以及在焊接过程中,常常发生金属夹板运输时掉落、焊接时倾倒以及焊接不良,倒致良率与可靠性的受损。
发明内容
本发明所要解决的技术问题是针对上述现有技术提供一种多芯片正装堆叠夹芯封装结构及其工艺方法,其工艺简单,生产成本较低。
本发明的另一目的在于提供一种多芯片正装堆叠夹芯封装结构及其工艺方法,其整条产品可一体成型,生产效率高。
本发明的又一目的在于提供一种多芯片正装堆叠夹芯封装结构及其工艺方法,其制造出的一种多芯片正装堆叠夹芯封装结构具有较低的封装电阻和封装电感。
本发明的再一目的在于提供一种多芯片正装堆叠夹芯封装结构及其工艺方法,其制造出的一种多芯片正装堆叠夹芯封装结构具有较好的散热性。
本发明解决上述问题所采用的技术方案为:一种多芯片正装堆叠夹芯封装结构,它包括第一引线框、第二引线框、第三引线框、第一芯片和第二芯片,所述第二引线框和第三引线框呈Z形,所述Z形的第二引线框包括第一上水平段、第一中间连接段和第一下水平段,所述Z形的第三引线框包括第二上水平段、第二中间连接段和第二下水平段,所述第一芯片夹设在第一引线框与第一上水平段之间,所述第一芯片的正面和背面分别通过锡膏与第一上水平段和第一引线框电性连接,所述第二芯片夹设在第一上水平段与第二上水平段之间,所述第二芯片的正面和背面分别通过锡膏与第二上水平段和第一上水平段电性连接,所述第一引线框、第二引线框和第三引线框外包封有塑封料,所述第一引线框下表面、第一下水平段下表面和第二下水平段下表面齐平,所述第一引线框下表面、第一下水平段下表面和第二下水平段下表面均暴露在塑封料之外。
所述第一引线框、第二引线框和第三引线框均为整体框架。
一种多芯片正装堆叠夹芯封装结构的工艺方法,所述方法包括如下步骤:
步骤一、提供第一引线框;
步骤二、在第一引线框基岛区域通过网板印刷的方式涂覆锡膏;
步骤三、在步骤二中第一引线框基岛区域涂覆的锡膏上植入第一芯片;
步骤四、提供第二引线框,所述第二引线框为Z形,所述Z形的第二引线框包括第一上水平段、第一中间连接段和第一下水平段;
步骤五、在第二引线框的第一上水平段的下表面通过网板印刷的方式涂覆锡膏;
步骤六、将第二引线框的第一上水平段压合在第一引线框上表面的第一芯片上,压合后第一引线框和第二引线框形成整体框架,第一引线框下表面与第二引线框第一下水平段下表面齐平;
步骤七、将步骤六形成的整体框架上下表面用压板压住,进行回流焊;
步骤八、完成回流焊后,在第二引线框的第一上水平段的上表面通过网板印刷的方式涂覆锡膏;
步骤九、在步骤八中第二引线框的第一上水平段上表面涂覆的锡膏上植入第二芯片;
步骤十、提供第三引线框,所述第三引线框为Z形,所述Z形的第三引线框包括第二上水平段、第二中间连接段和第二下水平段;
步骤十一、在第三引线框的第二上水平段的下表面通过网板印刷的方式涂覆锡膏;
步骤十二、将第三引线框的第二上水平段压合在第二引线框的第一上水平段上表面的第二芯片上,压合后第一引线框、第二引线框和第三引线框形成整体框架,第一引线框下表面、第二引线框第一下水平段下表面与第三引线框第二下水平段下表面齐平;
步骤十三、将步骤十二形成的整体框架上下表面用压板压住,进行回流焊;
步骤十四、将步骤十三经过回流焊后的整体框架采用塑封料进行塑封;
步骤十五、将步骤十四完成塑封的半成品进行切割或是冲切作业,使原本阵列式塑封体,切割或是冲切独立开来,制得多芯片正装堆叠夹芯封装结构。
所述第一引线框压合第二引线框形成整体框架,可以在第二引线框植入第二芯片后进行实施。
所述第一引线框、第二引线框和第三引线框的材质可以为合金铜材、纯铜材、铝镀铜材、锌镀铜材、镍铁合金材,也可以为其它CTE范围是8*10^-6/℃~25*10^-6/℃的导电材质。
所述第一芯片和第二芯片为可以与金属锡结合的二极芯片、三极芯片或多极芯片。
所述压板材质的热膨胀系数CTE与第一引线框、第二引线框和第三引线框材质的热膨胀系数CTE接近,其CTE范围是8*10^-6/℃~25*10^-6/℃。
所述步骤二、步骤五和步骤十一可通过不同机台同时进行。
与现有技术相比,本发明的优点在于:
1、本发明一种多芯片正装堆叠夹芯封装结构的第二引线框与第三引线框直接与MOS芯片的源极和栅极形成电性连接,取代了传统MOS芯片封装中利用金属焊线形成互联的工艺,充分减少了封装电阻。同时由于引线框内脚与外脚为一体成型形成,进一步减少了封装电阻,本发明的技术可以比传统封装设计的封装电阻降低至少30%以上;
2、本发明一种多芯片正装堆叠夹芯封装结构的第二引线框与第三引线框直接通过锡膏与MOS芯片的源极和栅极形成电性连接,完全减免了金属焊线的互联工序,完全节省了金属焊线互联工序的设备购置、工序材料等成本。且本发明的第二引线框和第三引线框都为整条一体成型的,与芯片形成电性连接也是整条一步完成,与传统金属焊线、金属片互联一个个芯片形成互联的工艺相比,工艺较为简单,生产效率有了明显的提高;
3、本发明的一种多芯片正装堆叠夹芯封装结构,由于芯片上下两个表面都直接与引线框相接触,芯片工作时产生的热量可通过引线框直接散出,且本发明的第一引线框下表面直接暴露在塑封料之外。本发明的多芯片正装堆叠夹芯封装结构,具有较好的散热性能;而且本发明可再依据产品功率、导热或是散热的不同,自由的在引线框上外加散热器,用以进一步增加产品热消散的能力;
4、本发明的一种多芯片正装堆叠夹芯封装结构使用上下压板压住整体框架进行回流焊,使得框架在回流焊时不易被锡膏受热熔解后的冷却过程的凝聚所顶起,保证框架结构的总高度,防止芯片的移动或旋转,并且能确保框架暴露外脚的共面性。
附图说明
图1为一种已知的MOS堆叠封装结构示意图。
图2为本发明制造的一种多芯片正装堆叠夹芯封装结构的侧面图。
图3为本发明制造的一种多芯片正装堆叠夹芯封装结构的俯视图。
图4为本发明中第一引线框的立体视图。
图5为本发明中第二引线框的立体视图。
图6为本发明中第三引线框的立体视图。
图7为本发明中第一引线框、第一芯片、第二引线框、第二芯片和第三引线框的分解立体示意图。
图8(a)至图8(o)为本发明一种多芯片正装堆叠夹芯封装结构工艺方法的流程图。
其中:
引线框11
第一芯片12
第二芯片13
第一金属夹板14
第二金属夹板15
第一金属焊线16
第二金属焊线17
第一引线框21
第二引线框22
第一上水平段221
第一中间连接段222
第一下水平段223
第三引线框23
第二上水平段231
第二中间连接段232
第二下水平段233
第一芯片24
第二芯片25
锡膏26
塑封料27。
具体实施方式
以下结合附图实施例对本发明作进一步详细描述。
如图8(a)~图8(n)所示,本实施例中的一种多芯片正装堆叠夹芯封装结构的工艺方法,其具体工艺步骤如下:
步骤一、参见图8(a),提供第一引线框,第一引线框的材质为合金铜材、纯铜材、铝镀铜材、锌镀铜材、镍铁合金材,也可以为其它CTE范围是8*10^-6/℃~25*10^-6/℃的导电材质;
步骤二、参见图8(b),在第一引线框基岛区域通过网板印刷的方式涂覆锡膏,目的是为实现后续第一芯片植入后与基岛接合,通过调整网板的厚度和开口的面积可以精确的控制锡膏的厚度、面积以及位置;
步骤三、参见图8(c),在步骤二中第一引线框基岛区域涂覆的锡膏上植入第一芯片;
步骤四、参见图8(d),提供第二引线框,所述第二引线框为Z形,所述Z形的第二引线框包括第一上水平段、第一中间连接段和第一下水平段,第二引线框的材质为合金铜材、纯铜材、铝镀铜材、锌镀铜材、镍铁合金材,也可以为其它CTE范围是8*10^-6/℃~25*10^-6/℃的导电材质;
步骤五、参见图8(e),在第二引线框的第一上水平段的下表面通过网板印刷的方式涂覆锡膏,通过调整网板的厚度和开口的面积可以精确的控制锡膏的厚度、面积以及位置;
步骤六、参见图8(f),将第二引线框的第一上水平段压合在第一引线框上表面的第一芯片上,使第一芯片与第二引线框通过第一上水平段下表面的锡膏形成电性连接,压合后第一引线框和第二引线框形成整体框架,第一引线框下表面与第二引线框第一下水平段下表面齐平;
步骤七、参见图8(g),将步骤六形成的整体框架上下表面用压板压住,进行回流焊。压板的材质要求不容易发生形变且具有良好的热传导性能,其热膨胀系数CTE与第一引线框和第二引线框材质的热膨胀系数CTE接近,其CTE范围是8*10^-6/℃~25*10^-6/℃;
步骤八、参见图8(h),完成回流焊后,在第二引线框的第一上水平段的上表面通过网板印刷的方式涂覆锡膏;
步骤九、参见图8(i),在步骤八中第二引线框的第一上水平段上表面涂覆的锡膏上植入第二芯片;
步骤十、参见图8(j),提供第三引线框,所述第三引线框为Z形,所述Z形的第三引线框包括第二上水平段、第二中间连接段和第二下水平段,第三引线框的材质为合金铜材、纯铜材、铝镀铜材、锌镀铜材、镍铁合金材,也可以为其它CTE范围是8*10^-6/℃~25*10^-6/℃的导电材质;
步骤十一、参见图8(k),在第三引线框的第二上水平段的下表面通过网板印刷的方式涂覆锡膏,通过调整网板的厚度和开口的面积可以精确的控制锡膏的厚度、面积以及位置;
步骤十二、参见图8(l),将第三引线框的第二上水平段压合在第二引线框的第一上水平段上表面的第二芯片上,使第二芯片与第三引线框通过第二上水平段下表面的锡膏形成电性连接,压合后第一引线框、第二引线框和第三引线框形成整体框架,第一引线框下表面、第二引线框第一下水平段下表面与第三引线框第二下水平段下表面齐平;
步骤十三、参见图8(m),将步骤十二形成的整体框架上下表面用压板压住,进行回流焊。压板的材质要求不容易发生形变且具有良好的热传导性能,其热膨胀系数CTE与第一引线框、第二引线框和第三引线框材质的热膨胀系数CTE接近,其CTE范围是8*10^-6/℃~25*10^-6/℃;
步骤十四、参见图8(n),将步骤十三经过回流焊后的整体框架采用塑封料进行塑封;
步骤十五、参见图8(o),将步骤十四完成塑封的半成品进行切割或是冲切作业,使原本阵列式塑封体,切割或是冲切独立开来,制得多芯片正装堆叠夹芯封装结构。
上述步骤中,步骤六与步骤七第一引线框压合第二引线框形成整体框架并使用压板进行回流焊,可以在步骤九第二引线框植入第二芯片后进行实施。
上述步骤中,步骤二、步骤五和步骤十一可通过不同机台同时进行。
参见图2~图7,本发明一种多芯片正装堆叠夹芯封装结构,它包括第一引线框21、第二引线框22、第三引线框23、第一芯片24和第二芯片25,所述第二引线框22和第三引线框23呈Z形,所述Z形的第二引线框22包括第一上水平段221、第一中间连接段222和第一下水平段223,所述Z形的第三引线框23包括第二上水平段231、第二中间连接段232和第二下水平段233,所述第一芯片24夹设在第一引线框21与第一上水平段221之间,所述第一芯片24的正面和背面分别通过锡膏26与第一上水平段221和第一引线框21电性连接,所述第二芯片25夹设在第一上水平段221与第二上水平段231之间,所述第二芯片25的正面和背面分别通过锡膏26与第二上水平段231和第一上水平段221电性连接,所述第一引线框21、第二引线框22和第三引线框23外包封有塑封料27,所述第一引线框21下表面、第一下水平段223下表面和第二下水平段233下表面齐平,所述第一引线框21下表面、第一下水平段223下表面和第二下水平段233下表面均暴露在塑封料27之外。
所述第一引线框21、第二引线框22和第三引线框23均为整体框架,其材质可以为合金铜材、纯铜材、铝镀铜材、锌镀铜材、镍铁合金材,也可以为其它CTE范围是8*10^-6/℃~25*10^-6/℃的导电材质。
所述第一芯片24和第二芯片25为可以与金属锡结合的二极芯片、三极芯片或多极芯片。
除上述实施例外,本发明还包括有其他实施方式,凡采用等同变换或者等效替换方式形成的技术方案,均应落入本发明权利要求的保护范围之内。

Claims (8)

1.一种多芯片正装堆叠夹芯封装结构,其特征在于:它包括第一引线框(21)、第二引线框(22)、第三引线框(23)、第一芯片(24)和第二芯片(25),所述第二引线框(22)和第三引线框(23)呈Z形,所述Z形的第二引线框(22)包括第一上水平段(221)、第一中间连接段(222)和第一下水平段(223),所述Z形的第三引线框(23)包括第二上水平段(231)、第二中间连接段(232)和第二下水平段(233),所述第一芯片(24)夹设在第一引线框(21)与第一上水平段(221)之间,所述第一芯片(24)的正面和背面分别通过锡膏(26)与第一上水平段(221)和第一引线框(21)电性连接,所述第二芯片(25)夹设在第一上水平段(221)与第二上水平段(231)之间,所述第二芯片(25)的正面和背面分别通过锡膏(26)与第二上水平段(231)和第一上水平段(221)电性连接,所述第一引线框(21)、第二引线框(22)和第三引线框(23)外包封有塑封料(27),所述第一引线框(21)下表面、第一下水平段(223)下表面和第二下水平段(233)下表面齐平,所述第一引线框(21)下表面、第一下水平段(223)下表面和第二下水平段(233)下表面均暴露在塑封料(27)之外。
2.根据权利要求1所述的一种多芯片正装堆叠夹芯封装结构,其特征在于:所述第一引线框(21)、第二引线框(22)和第三引线框(23)均为整体框架。
3.一种多芯片正装堆叠夹芯封装结构的工艺方法,其特征在于所述方法包括如下步骤:
步骤一、提供第一引线框;
步骤二、在第一引线框基岛区域通过网板印刷的方式涂覆锡膏;
步骤三、在步骤二中第一引线框基岛区域涂覆的锡膏上植入第一芯片;
步骤四、提供第二引线框,所述第二引线框为Z形,所述Z形的第二引线框包括第一上水平段、第一中间连接段和第一下水平段;
步骤五、在第二引线框的第一上水平段的下表面通过网板印刷的方式涂覆锡膏;
步骤六、将第二引线框的第一上水平段压合在第一引线框上表面的第一芯片上,压合后第一引线框和第二引线框形成整体框架,第一引线框下表面与第二引线框第一下水平段下表面齐平;
步骤七、将步骤六形成的整体框架上下表面用压板压住,进行回流焊;
步骤八、完成回流焊后,在第二引线框的第一上水平段的上表面通过网板印刷的方式涂覆锡膏;
步骤九、在步骤八中第二引线框的第一上水平段上表面涂覆的锡膏上植入第二芯片;
步骤十、提供第三引线框,所述第三引线框为Z形,所述Z形的第三引线框包括第二上水平段、第二中间连接段和第二下水平段;
步骤十一、在第三引线框的第二上水平段的下表面通过网板印刷的方式涂覆锡膏;
步骤十二、将第三引线框的第二上水平段压合在第二引线框的第一上水平段上表面的第二芯片上,压合后第一引线框、第二引线框和第三引线框形成整体框架,第一引线框下表面、第二引线框第一下水平段下表面与第三引线框第二下水平段下表面齐平;
步骤十三、将步骤十二形成的整体框架上下表面用压板压住,进行回流焊;
步骤十四、将步骤十三经过回流焊后的整体框架采用塑封料进行塑封;
步骤十五、将步骤十四完成塑封的半成品进行切割或是冲切作业,使原本阵列式塑封体,切割或是冲切独立开来,制得多芯片正装堆叠夹芯封装结构。
4.根据权利要求3所述的一种多芯片正装堆叠夹芯封装结构的工艺方法,其特征在于:所述第一引线框、第二引线框和第三引线框的材质可以为合金铜材、纯铜材、铝镀铜材、锌镀铜材、镍铁合金材,也可以为其它CTE范围是8*10^-6/℃~25*10^-6/℃的导电材质。
5.根据权利要求3所述的一种多芯片正装堆叠夹芯封装结构的工艺方法,其特征在于:所述第一芯片和第二芯片为可以与金属锡结合的二极芯片、三极芯片或多极芯片。
6.根据权利要求3所述的一种多芯片正装堆叠夹芯封装结构的工艺方法,其特征在于:所述压板材质的热膨胀系数CTE与第一引线框、第二引线框和第三引线框材质的热膨胀系数CTE接近,其CTE范围是8*10^-6/℃~25*10^-6/℃。
7.根据权利要求3所述的一种多芯片正装堆叠夹芯封装结构的工艺方法,其特征在于:所述步骤二、步骤五和步骤十一可通过不同机台同时进行。
8.根据权利要求3所述的一种多芯片正装堆叠夹芯封装结构的工艺方法,其特征在于:步骤六与步骤七第一引线框压合第二引线框形成整体框架并使用压板进行回流焊,可以在步骤九第二引线框植入第二芯片后进行实施。
CN201510990385.5A 2015-12-24 2015-12-24 一种多芯片正装堆叠夹芯封装结构及其工艺方法 Pending CN105552042A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510990385.5A CN105552042A (zh) 2015-12-24 2015-12-24 一种多芯片正装堆叠夹芯封装结构及其工艺方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510990385.5A CN105552042A (zh) 2015-12-24 2015-12-24 一种多芯片正装堆叠夹芯封装结构及其工艺方法

Publications (1)

Publication Number Publication Date
CN105552042A true CN105552042A (zh) 2016-05-04

Family

ID=55831140

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510990385.5A Pending CN105552042A (zh) 2015-12-24 2015-12-24 一种多芯片正装堆叠夹芯封装结构及其工艺方法

Country Status (1)

Country Link
CN (1) CN105552042A (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002208673A (ja) * 2001-01-10 2002-07-26 Mitsubishi Electric Corp 半導体装置およびパワーモジュール
CN101515551A (zh) * 2008-02-22 2009-08-26 株式会社瑞萨科技 半导体器件的制备方法
US20090212405A1 (en) * 2008-02-26 2009-08-27 Yong Liu Stacked die molded leadless package
US20110298114A1 (en) * 2010-06-07 2011-12-08 David Alan Pruitt Stacked interposer leadframes
CN102903692A (zh) * 2011-07-26 2013-01-30 万国半导体股份有限公司 应用双层引线框架的堆叠式功率半导体器件及其制备方法
US20140061884A1 (en) * 2011-03-07 2014-03-06 Texas Instruments Incorporated Stacked die power converter

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002208673A (ja) * 2001-01-10 2002-07-26 Mitsubishi Electric Corp 半導体装置およびパワーモジュール
CN101515551A (zh) * 2008-02-22 2009-08-26 株式会社瑞萨科技 半导体器件的制备方法
US20090212405A1 (en) * 2008-02-26 2009-08-27 Yong Liu Stacked die molded leadless package
US20110298114A1 (en) * 2010-06-07 2011-12-08 David Alan Pruitt Stacked interposer leadframes
US20140061884A1 (en) * 2011-03-07 2014-03-06 Texas Instruments Incorporated Stacked die power converter
CN102903692A (zh) * 2011-07-26 2013-01-30 万国半导体股份有限公司 应用双层引线框架的堆叠式功率半导体器件及其制备方法

Similar Documents

Publication Publication Date Title
CN206116387U (zh) 一种大电流功率半导体器件的封装结构
CN107680951A (zh) 一种多芯片叠层的封装结构及其封装方法
CN105551982A (zh) 一种多芯片正装平铺夹芯封装结构及其工艺方法
CN105405834A (zh) 一种框架外露多芯片多搭堆叠夹芯封装结构及其工艺方法
CN105448881A (zh) 一种框架外露多芯片多搭平铺夹芯封装结构及其工艺方法
CN205582931U (zh) 部分框架外露多芯片单搭倒装平铺夹芯封装结构
CN105428343A (zh) 一种多芯片单搭堆叠夹芯封装结构及其工艺方法
CN105609424A (zh) 一种框架外露的夹芯封装工艺方法
CN105633051A (zh) 部分框架外露多芯片多搭平铺夹芯封装结构及其工艺方法
CN205355045U (zh) 一种框架外露多芯片混装堆叠夹芯封装结构
CN205582923U (zh) 一种框架外露多芯片多搭倒装堆叠夹芯封装结构
CN105551983A (zh) 一种框架外露多芯片正装堆叠夹芯封装结构及其工艺方法
CN205355046U (zh) 一种框架外露多芯片多搭混装平铺夹芯封装结构
CN105405831A (zh) 一种框架外露多芯片正装平铺夹芯封装结构及其工艺方法
CN205582917U (zh) 一种框架外露多芯片多搭倒装平铺夹芯封装结构
CN205582928U (zh) 一种多芯片多搭倒装平铺夹芯封装结构
CN105489508A (zh) 一种防止芯片偏移的夹芯封装工艺方法
CN105609425A (zh) 部分框架外露多芯片单搭平铺夹芯封装结构及其工艺方法
CN105405833A (zh) 一种多芯片多搭平铺夹芯封装结构及其工艺方法
CN205355033U (zh) 一种多芯片倒装堆叠夹芯封装结构
CN205376508U (zh) 一种多芯片混装堆叠夹芯封装结构
CN205355032U (zh) 一种框架外露多芯片单搭倒装堆叠夹芯封装结构
CN205355047U (zh) 一种多芯片混装平铺夹芯封装结构
CN205355042U (zh) 一种框架外露多芯片倒装平铺夹芯封装结构
CN205355044U (zh) 一种框架外露多芯片多搭混装堆叠夹芯封装结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20160504

RJ01 Rejection of invention patent application after publication