CN105550074B - 航天计算机 - Google Patents
航天计算机 Download PDFInfo
- Publication number
- CN105550074B CN105550074B CN201510896398.6A CN201510896398A CN105550074B CN 105550074 B CN105550074 B CN 105550074B CN 201510896398 A CN201510896398 A CN 201510896398A CN 105550074 B CN105550074 B CN 105550074B
- Authority
- CN
- China
- Prior art keywords
- dsp
- subsystem
- core
- logic circuit
- programmable logic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/1629—Error detection by comparing the output of redundant processing systems
- G06F11/165—Error detection by comparing the output of redundant processing systems with continued operation after detection of the error
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/20—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
- G06F11/202—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant
- G06F11/2023—Failover techniques
- G06F11/2028—Failover techniques eliminating a faulty processor or activating a spare
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Hardware Redundancy (AREA)
Abstract
本发明提供了一种航天计算机,它包括实现系统维护功能的一颗反熔丝FPGA、一颗商用SOC和三颗DSP。本发明在反熔丝FPGA上不仅监控各硬件单元模块的状态,还监控运行在个硬件单元模块上各项逻辑功能的状态,进而再此基础上在必要时对计算机进行动态加载,以保证系统灵活、可靠、不间断地运行;本发明采用的商用SOC器件内部包含了用作中心控制处理器的ARM双核处理器和用作处算术逻辑运算加速的大容量可编程逻辑(PL),在保证了系统的高集成度的同时,还通过ARM双核处理器的两个核心实现了中心控制处理器的双机备份、通过在可编程逻辑设计内部数据互联和外部接口实现了数据通道和接口的硬件备份、并通过分别设计DSP接口实现了DSP接口的三模冗余表决机制;采用本发明,可以实现高集成度、高可靠性、高性能、小型化、且灵活配置的航天计算机。
Description
技术领域
本发明涉及运用到卫星、火箭等航天器的高性能计算的技术领域,具体为一种高集成度的航天计算机及其实现方法。
背景技术
卫星、火箭等航天器上的计算机,由于工作环境的特殊性,特别需要高可靠性的设计,现有的航天计算机大多采用屏蔽加固和多模冗余的设计方法,这些方法往往采用单独的处理器或者单独处理器加上CPLD芯片或者FPGA芯片的方式实现,采用冗余设计的方法实现功能的备份,以达到获取设备可靠性的目的。
在器件选择上,航天计算机往往采用航天级器件,随着技术的发展,商用器件也逐步被运用到航天计算机。商用器件是指在工业界普遍采用,在日常能够购买到的商业级或者工业级器件,具有成本低、性能高、不受国外进口的限制的优点。相应地,采用商用器件的方案具有成本、性能、研发和生产周期、可购买性等诸多优势。而商用器件中的重要成员:片上系统(SOC:System on chip),是指在单芯片集成了包括处理器、外部接口以及必要的辅助的设备的一类器件。而最新出现的包含了ARM双核处理器和可编程逻辑电路的一类片上系统(SOC)特别适合于航天计算机应用。而在需要完成大规模数字信号处理的场景下,数字信号处理器(DSP)器件也得到了广泛引用。
申请号为201410393492.5的中国专利申请公布了一种多模冗余的皮/纳卫星星载计算机系统,采用三模冗余的MCU作为微小卫星的计算机控制系统。
申请号为201410392852.X中国专利申请公布了一种基于安卓手机四核微处理器的皮卫星计算机系统。具有很高的集成度,但是该系统未采用冗余的可靠性设计技术。
申请号为201510036911.4的中国专利申请公布了一种星载计算机的重构方法,提出了如何重构星载计算以应对故障和在线变化的运算任务。
上述文献所公布的方案,主要在可靠性方面有较完整的设计,最新的专利申请也有集成度方面的考虑,但是存在以下不足:
1)高可靠性设计的方案体积较大,特别是多模冗余的时候,往往采用多个独立的处理器实现;
2)运算能力上无法满足航天器日益增长的需求;
3)部分采用手机处理器的高集成度设计,没有充分考虑可靠性设计的要求;
4)存在实现可靠性的监视、判决和倒换装置,也存在为实现灵活配置运算功能的重构模块, 但是两者往往独立存在。
发明内容
本发明所要解决的技术问题是提供一种高集成度、高可靠性、高运算性能的航天计算机。为此,本发明采用如下技术方案:
1-a)一颗反熔丝FPGA,其作用是实现系统维护的功能;
所述系统维护功能包括对于整个航天计算机系统的硬件状态检测、运行在硬件之上的逻辑功能监测、并且根据上述检测结果,对于故障的可编程逻辑电路和软件模块进行功能重构;
所述系统维护功能还包括能够根据需要动态加载计算机的运行程序;
所述反熔丝FPGA采用反熔丝编程技术,其内部具有反熔丝阵列开关结构,其逻辑功能的定义由专用编程器根据设计实现所给出的数据文件,对其内部的反熔丝阵列进行烧录,从而使器件实现相应的逻辑功能;其具有一次性编程、高抗干扰性、低功耗、高可靠性、高保密性的特点。
1-b)一颗商用片上系统(SOC)器件,用作航天计算机的中心控制处理器,用于控制航天计算机的外部通信管理、内部通信管理、内部任务管理以及控制算法逻辑控制功能的计算;
所述商用片上系统(SOC)器件,内部包括ARM双核处理器和可编程逻辑电路;所述可编程逻辑电路被配置成的部分包括外部接口、ARM内部接口、DSP内部接口和算术/逻辑运算加速单元四个部分;
所述外部通信管理,包括总线管理、提供给反熔丝FPGA的状态信息报告;
所述内部通信管理,包括内部各参与运算的单元之间的通信管理;所述运算单元包括ARM双核处理器、可编程逻辑电路中的算术/逻辑运算加速单元和三颗DSP;
所述内部任务管理,是指ARM双核处理器进行计算机内部的运算任务分配,使得控制算法的数值计算部分和数字信号处理算法分配给DSP和商用片上系统(SOC)内部的可编程逻辑电路完成,控制算法的逻辑控制功能由ARM双核处理器和可编程逻辑电路完成;在运算任务发生改变的时候,还需要通知反熔丝FPGA对运算单元进行重构以适应不同的运算需求;
1-c)三颗DSP,其作用是实现的浮点和定点算法运算。
在以上方案的基础上,航天计算机在功能上包括维护子系统、外部接口、控制子系统、互连子系统和三模冗余运算子系统;
所述维护子系统,由上述反熔丝FPGA组成;
所述外部接口由上述片上系统(SOC)内的片内外部接口和一部分可编程逻辑电路构成;
所述控制子系统由上述片上系统(SOC)内的ARM双核处理器和一部分可编程逻辑电路构成;
所述互联子系统由上述片上系统(SOC)内的一部分可编程逻辑电路构成;
所述三模冗余运算子系统由上述商用片上系统(SOC)内部的一部分可编程逻辑电路和上述三颗DSP组成。
本发明中,所述外部接口、控制子系统,实现了硬件双机备份,使得ARM双核处理器中的两个处理器核心在硬件上相互独立,而且其外部接口也在硬件电路上相互独立;处理器侧的外部接口作为其中一个处理器核心的外部接口,同时采用可编程逻辑电路侧的软核接口电路作为另一个处理器核心的外部接口。
互为备份的处理器核心可以分别与独立存储器连接,确保存储器在硬件电路上独立,所述存储器分别连接在ARM双核处理器侧的存储器控制器和可编程逻辑电路侧的存储器控制器,以保证硬件独立。
本发明中,所述互联子系统,内部实现了ARM处理器核心和三颗DSP间的点对点互连,因此对于控制子系统而言互联子系统是双机备份,同时互联子系统又支持运算子系统中的DSP的三模冗余机制;所述DSP的三模冗余机制在工作时,对三个互为备份的DSP的输出进行比较,取结果相同的两个DSP的输出为正确结果,并且认为输出错误结果的DSP为故障;
所述互联子系统,在可编程逻辑电路电路分别为两个ARM处理器核心配置独立的软核接口电路,并且该软核接口电路与分别对应三颗DSP的三个DSP接口为点对点连接;
所述互联子系统中,分别对应三颗DSP的三个DSP接口,每一个均同时与两个ARM处理器核心连接;
所述互联子系统中,分别对应三颗DSP的DSP接口相互之间也通过DSP的3模冗余机制确保正常工作。
所述维护子系统完成功能保障和重构控制的任务,功能重构在以下情况下发生:
5-a) 当其中一个或者多个运算模块包括其外部接口发生故障时,诊断并重构该模块或者接口,所述运算模块包括控制子系统互为备份的ARM处理器核心、互联子系统的接口电路、三模冗余运算子系统位于可编程逻辑电路器件的部分,以及三模冗余运算子系统的三颗DSP;
5-b) 根据实际情况,当运算的算法发生更新或者变化,可以分别更新(或者重新加载)部分(或者全部)的运算加速逻辑电路和DSP处理程序;
所述维护子系统完成功能重构任务的时候,能够最大限度保证设备的可用性,包括如下几种情况:
6-a) 当互为备份的处理器核心中主用核心发生故障时,首先将正在运行的任务、对外接口和内部数据通道切换到备用核心,然后对故障核心进行重构,不会影响业务处理,
6-b) 当互为备份的处理器核心中备用核心发生故障时,直接对故障核心进行重构,不会影响业务处理,
6-c) 当互为备份的处理器核心同时发生故障时,直接对故障核心进行重构,将会中断业务,直至其中一个恢复正常,
6-d) 当三模冗余运算子系统中的任意一个DSP或算术/逻辑运算加速单元发生故障时,直接对其进行重构,不会影响业务,
6-e) 当三模冗余运算子系统中的任意二个DSP或算术/逻辑运算加速单元同时发生故障时,检测故障并进行DSP重新加载或者可编程逻辑电路重新加载,故障被检测到之前,业务会受影响。
所述商用片上系统(SOC),是指集成了ARM双核处理器和可编程逻辑电路的片上系统。
所述维护子系统采用反熔丝FPGA设计,可靠性优于其他各子系统。
本发明所述航天计算机方案,采用商用片上系统(SOC)即通过其内部的双ARM处理器核心实现了双机备份,与现有技术相比,提高了集成度,实现了小型化;本发明进一步利用ARM处理器外部接口的硬核接口电路配合可编程逻辑电路侧的软核电路实现了真正的硬件双机备份;本发明采用的由片上系统(SOC)内部的可编程逻辑电路进行运算加速配合DSP实现3模冗余运算子系统,即满足航天计算机的可靠性要求,又满足航天计算机日益增长的对于运算能力的要求;本发明采用的维护子系统运行在反熔丝FPGA上,能够监测、判决系统的硬件和功能故障,并进行重构回复,同时该维护子系统还集成了根据任务需要重构运算单元功能的需求;采用本发明,可以实现高集成度、小型化、高可靠性、高运算能力,且功能灵活配置的航天计算机。
附图说明
图1为本发明所述航天计算机的硬件组成框图。
图2为本发明所述航天计算机的功能组成框图。
图3为本发明所述航天计算机的存储器可靠性设计图。
图4为本发明所述航天计算机维护子系统ARM处理器部分的工作流程图。
图5为本发明所述航天计算机维护子系统DSP以及运算子系统部分的工作流程图。
具体实施方式
为了充分理解本发明的技术内容,下面给出具体实施例,结合附图对本发明的技术方案进行较为详细的介绍和说明。
图1为采用本发明方案的一种航天计算机的框图,其硬件组成包括由ARM双核处理器111和可编程逻辑电路112组成的商用片上系统(SOC)芯片11、三颗DSP芯片121/122/123以及反熔丝FPGA 13。
反熔丝FPGA 13的作用是实现系统维护的功能,所述系统维护功能包括对于整个航天计算机系统的硬件状态检测、运行在硬件之上的逻辑功能监测、并且根据上述检测结果,对于故障的逻辑模块进行功能重构;同时,所述系统维护功能还能够根据需要动态加载可编程逻辑电路的配置文件和ARM双核处理器、DSP的运行程序。
商用片上系统(SOC)器件11,内部包括ARM双核处理器和可编程逻辑电路112,用作航天计算机的中心控制处理器,用于控制航天计算机的外部通信管理、内部通信管理、内部任务 分配以及部分控制算法的计算。所述外部通信管理,包括常用的总线管理、提供给维护子系统的状态信息报告;所述内部通信管理,包括内部各参与运算的单元之间的通信管理;所述内部任务分配,是指将控制算法的数值计算功能和数字信号处理算法的运算分配给DSP和片上系统(SOC)内部的可编程逻辑电路完成,控制算法的逻辑控制功能由ARM双核处理器完成;在运算任务发生改变的时候,还需要通知反熔丝FPGA对运算单元进行重构以适应不同的运算需求。
三颗DSP 121-123,其作用是实现大运算量的浮点和定点算法运算。
进一步的功能框图如图2所示,整个航天计算机被划分成外部接口、控制子系统、互联子系统、三模冗余运算子系统和维护子系统。
所述外部接口由ARM双核处理器21自带的外部接口213和由可编程逻辑电路22软核生成的外部接口221组成;所述控制子系统由ARM1,也即ARM双核处理器的其中之一ARM处理器核心211,和ARM2 ,也即ARM双核处理器的其中之另一ARM处理器核心212组成;所述互联子系统由ARM1接口222 、ARM2接口223和DSP接口224、225、226组成;所述三模冗余运算子系统由算术/逻辑运算加速单元227配合DSP1 23、DSP2 24、DSP3 25组成。
所述外部接口、控制子系统和互联子系统以及三模冗余运算子系统的一部分运行在片上系统(SOC)芯片11上;所述维护子系统26运行在反熔丝FPGA 13上。
所述外部接口控制子系统和互联子系统的ARM1接口222和ARM2接口223采用硬件双模冗余工作,可以是冷备、热备和温备。
所述互联子系统的DSP接口224、225、226、算术/逻辑运算加速单元227和DSP1 23、DSP2 24、DSP3 25组成了采用三模冗余的方式工作。
可编程逻辑电路32,被配置成外部接口、ARM内部接口、DSP内部接口和算术/逻辑加速单元4个部分。
具体地,所述外部接口、控制子系统,实现了硬件双机备份。硬件双机备份不仅指的是ARM1和ARM2双处理器核心在硬件上相互独立,而且其外部即可偶也在硬件电路上相互独立。为了实现所述硬件电路相互独立,需要同时采用处理器侧的外部接口和可编程逻辑电路侧的软核接口电路。特别是互为备份的处理器核心在设计存储器接口时,可以分别与独立DDR存储器连接,确保存储器在硬件电路上独立。如图3所示所述DDR存储器331/332,分别连接在ARM侧的DDR控制器213和可编程逻辑电路侧的DDR控制器321,以保证硬件独立。
除了处理器外部接口的硬件双机备份,所述互联子系统,其内部实现了各ARM处理器核心和三颗DSP间的点对点互连,因此对于控制子系统而言它是双机备份,同时它又支持DSP的三模冗余。具体的实现方法为:1)对于控制子系统的两个ARM处理器核心,在可编程逻辑电路分别设计独立的软核接口电路,并且该接口电路与分别对应三颗DSP的三个DSP接口为点对点连接,2)而对于分别对应三颗DSP的三个DSP接口,每一个均同时与两个ARM处理器核心连接,3)分别对应三颗DSP的DSP接口相互之间也通过3模冗余机制确保正常工作。
维护子系统26完成功能保障和重构控制的任务,功能重构在以下情况下发生:1)当其中一个或者多个运算模块包括其外部接口发生故障时,诊断并重构该模块或者接口,所述运算模块包括控制子系统互为备份的ARM处理器核心、互联子系统的接口电路、三模冗余运算子系统位于可编程逻辑电路器件的部分,以及三模冗余运算子系统的三颗DSP;2)根据实际情况,当运算的算法发生更新或者变化,可以分别更新或者改变部分或者全部的算术/逻辑运算加速单元和DSP处理程序。
具体地,比如如图4所示,为了能够最大限度保证设备的可用性,当互为备份的处理器核心中主用核心或其外部设备发生故障时403,首先将正在运行的任务、对外接口和内部数据通道切换到备用核心404,然后对故障核心进行重构405,不会影响业务处理;当互为备份的处理器核心中备用核心发生故障时406,直接对故障核心进行重构407,不会影响业务处理;当互为备份的处理器核心同时发生故障时408,直接对故障核心进行重构409,将会中断业务,直至其中一个恢复正常,
再比如如图5所示,当三模冗余运算子系统中的任意一个DSP发生故障时503,直接对其进行重构504,不会影响业务, 在该过程中,因为存在三模冗余表决器,不会影响业务;当三模冗余运算子系统中的任意二个同时发生故障时505,将根据预先植入的故障识别程序,确保发现故障并进行DSP重新加载506,则在故障识别程序准确判断故障并启动故障DSP重构506之前,业务会受影响;当3个DSP均故障时507,则需要重构全部DSP 508,这时业务会中断,直至其中一个或者多个DSP回复运行。
对于三模冗余运算子系统在片上系统(SOC)内的可编程逻辑电路部分的重构功能,可以参考图5设计实现。
应当理解的是,以上所述从具体实施例的角度对本发明的技术内容进一步地披露,其目的在于让大家更容易了解本发明的内容,但不代表本发明的实施方式和权利保护局限于此。本发明保护范围阐明于所附权利要求书中,凡是在本发明的宗旨之内的显而易见的修改,亦应归于本发明的保护之内。
Claims (4)
1.一种航天计算机,其特征在于包括以下3个组成部分:
1-a)一颗反熔丝FPGA,其作用是实现航天计算机维护的功能;
所述维护的功能包括对于整个航天计算机的硬件状态检测、运行在硬件之上的逻辑功能监测,并且根据上述检测和监测结果,对于故障的可编程逻辑电路和软件模块进行功能重构;
所述维护的功能还包括能够根据需要动态加载计算机的运行程序;
1-b)一颗商用片上系统SOC器件,用作航天计算机的中心控制处理器,用于控制航天计算机的外部通信管理、内部通信管理、内部任务管理以及控制算法逻辑控制功能的计算;
所述商用片上系统SOC器件,内部包括ARM双核处理器和可编程逻辑电路;所述可编程逻辑电路被配置成的部分包括可编程逻辑电路外部接口、ARM内部接口、DSP内部接口和算术/逻辑运算加速单元四个部分;
所述外部通信管理,包括总线管理、提供给反熔丝FPGA的状态信息报告;
所述内部通信管理,包括内部各参与的运算单元之间的通信管理;所述运算单元包括商用片上系统SOC器件的ARM双核处理器、可编程逻辑电路中的算术/逻辑运算加速单元和三颗DSP;
所述内部任务管理,是指ARM双核处理器进行计算机内部的运算任务分配,使得控制算法的数值计算功能和数字信号处理算法的运算分配给DSP和商用片上系统SOC内部的可编程逻辑电路完成,控制算法的逻辑控制功能由ARM双核处理器和可编程逻辑电路完成;在运算任务发生改变的时候,还需要通知反熔丝FPGA对运算单元进行重构以适应不同的运算需求;
1-c)三颗DSP,其作用是实现浮点和定点算法运算;
航天计算机在功能上包括维护子系统、外部接口、控制子系统、互联子系统和三模冗余运算子系统;
所述维护子系统,由上述反熔丝FPGA组成;
所述外部接口由上述片上系统SOC内的片内外部接口和一部分可编程逻辑电路构成;
所述控制子系统由上述片上系统SOC内的ARM双核处理器和一部分可编程逻辑电路构成;
所述互联子系统由上述片上系统SOC内的一部分可编程逻辑电路构成;
所述三模冗余运算子系统由上述商用片上系统SOC内部的一部分可编程逻辑电路和上述三颗DSP组成;
所述外部接口、控制子系统,实现了硬件双机备份,使得ARM双核处理器中的两个处理器核心在硬件上相互独立,而且ARM双核处理器中的两个处理器核心的处理器核心外部接口也在硬件上相互独立;ARM双核处理器外部接口作为其中一个处理器核心的第一处理器核心外部接口,同时采用可编程逻辑电路侧的软核接口电路作为另一个处理器核心的第二处理器核心外部接口;
所述互联子系统,内部实现了ARM处理器核心和三颗DSP间的点对点互连,因此对于控制子系统而言互联子系统是双机备份,同时互联子系统又支持运算子系统中DSP的三模冗余机制;所述DSP的三模冗余机制在工作时,对三个互为备份的DSP的输出进行比较,取结果相同的两个DSP的输出为正确结果,并且认为输出错误结果的DSP为故障;
所述互联子系统,在可编程逻辑电路分别为两个ARM处理器核心配置独立的软核接口电路,并且该软核接口电路与分别对应三颗DSP的三个DSP接口为点对点连接;
所述互联子系统中,分别对应三颗DSP的三个DSP接口,每一个均同时与两个ARM处理器核心连接;
所述互联子系统中,分别对应三颗DSP的DSP接口相互之间也通过DSP的三模冗余机制确保正常工作。
2.根据权利要求1所述的航天计算机,其特征在于,所述维护子系统完成功能保障和重构控制的任务,功能重构在以下情况下发生:
5-a)当其中一个或者多个运算模块包括运算模块外部接口发生故障时,诊断并重构运算模块或者运算模块外部接口,所述运算模块包括控制子系统互为备份的ARM处理器核心、互联子系统的接口电路、三模冗余运算子系统位于可编程逻辑电路的部分,以及三模冗余运算子系统的三颗DSP;
5-b)根据实际情况,当运算的算法发生更新或者变化,分别更新或者重新加载部分或者全部的算术/逻辑运算加速单元和DSP处理程序。
3.根据权利要求1所述的航天计算机,其特征在于,所述维护子系统完成功能重构任务的时候,能够最大限度保证设备的可用性,包括如下几种情况:
6-a)当互为备份的处理器核心中主用核心发生故障时,首先将任务、对外接口和内部数据通道切换到备用核心,然后对故障核心进行重构,不会影响业务处理;
6-b)当互为备份的处理器核心中备用核心发生故障时,直接对故障核心进行重构,不会影响业务处理,
6-c)当互为备份的处理器核心同时发生故障时,直接对故障核心进行重构,将会中断业务,直至其中一个恢复正常,
6-d)当三模冗余运算子系统中的任意一个DSP或算术/逻辑运算加速单元发生故障时,直接对其进行重构,不会影响业务,
6-e)当三模冗余运算子系统中的任意二个DSP或算术/逻辑运算加速单元同时发生故障时,检测故障并进行DSP重新加载或者可编程逻辑电路重新加载,故障被检测出来之前,业务会受影响。
4.根据权利要求1所述的航天计算机,其特征在于,所述维护子系统采用反熔丝FPGA设计。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510896398.6A CN105550074B (zh) | 2015-12-08 | 2015-12-08 | 航天计算机 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510896398.6A CN105550074B (zh) | 2015-12-08 | 2015-12-08 | 航天计算机 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105550074A CN105550074A (zh) | 2016-05-04 |
CN105550074B true CN105550074B (zh) | 2018-06-19 |
Family
ID=55829270
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510896398.6A Active CN105550074B (zh) | 2015-12-08 | 2015-12-08 | 航天计算机 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105550074B (zh) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106021169B (zh) * | 2016-05-16 | 2019-01-11 | 中国计量大学 | 一种航天计算机及其非易失存储装置的刷新和升级方法 |
US10248430B2 (en) | 2016-12-16 | 2019-04-02 | Hamilton Sundstrand Corporation | Runtime reconfigurable dissimilar processing platform |
IT201600127390A1 (it) * | 2016-12-16 | 2018-06-16 | Sanco S P A | Centrale antincendio |
CN108182167B (zh) * | 2017-12-19 | 2021-09-28 | 深圳市航天新源科技有限公司 | 基于集成电路的可重构架构及实现方法 |
CN108829547B (zh) * | 2018-05-15 | 2021-11-16 | 中国船舶重工集团公司第七一九研究所 | 一种海洋平台的计算机控制器及其实现方法 |
CN108768754B (zh) * | 2018-06-28 | 2021-03-16 | 西安微电子技术研究所 | 一种基于总线网络的高可靠容错系统 |
CN110837233B (zh) * | 2018-08-16 | 2024-03-05 | 舍弗勒技术股份两合公司 | 一种提高功能安全性的安全控制系统 |
CN110597754B (zh) * | 2019-08-02 | 2023-02-21 | 北京多思安全芯片科技有限公司 | 一种主从式安全处理器 |
CN113675811A (zh) * | 2020-05-14 | 2021-11-19 | 国网福建省电力有限公司电力科学研究院 | 一种基于soc芯片的cpu插件及继电保护装置 |
CN112230955B (zh) * | 2020-10-14 | 2023-03-21 | 西安微电子技术研究所 | 基于双核ARM SoC计算机FPGA重构系统及操作方法 |
CN114194125B (zh) * | 2021-12-31 | 2024-01-19 | 上海仙途智能科技有限公司 | 一种整车控制器、整车控制器的运行方法及汽车 |
CN115033356B (zh) * | 2022-05-06 | 2024-06-04 | 西安电子科技大学 | 一种基于异构可重构的动态资源调度方法及系统 |
CN116737649B (zh) * | 2023-06-15 | 2024-06-07 | 上海国宇智链航天科技有限公司 | 商业航天器的多层冗余可重构计算系统和实现方法 |
CN116501508B (zh) * | 2023-06-29 | 2023-09-29 | 中国电子科技集团公司第十五研究所 | 一种天基边缘计算模块及设备 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102945217A (zh) * | 2012-10-11 | 2013-02-27 | 浙江大学 | 一种基于三模冗余的星载综合电子系统 |
CN103116285A (zh) * | 2011-11-17 | 2013-05-22 | 上海航天测控通信研究所 | 用于深空探测器的双cpu单总线计算机系统 |
CN103870353A (zh) * | 2014-03-18 | 2014-06-18 | 北京控制工程研究所 | 一种面向多核的可重构容错系统及方法 |
CN104866460A (zh) * | 2015-06-04 | 2015-08-26 | 电子科技大学 | 一种基于SoC的容错自适应可重构系统与方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8117512B2 (en) * | 2008-02-06 | 2012-02-14 | Westinghouse Electric Company Llc | Failure detection and mitigation in logic circuits |
-
2015
- 2015-12-08 CN CN201510896398.6A patent/CN105550074B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103116285A (zh) * | 2011-11-17 | 2013-05-22 | 上海航天测控通信研究所 | 用于深空探测器的双cpu单总线计算机系统 |
CN102945217A (zh) * | 2012-10-11 | 2013-02-27 | 浙江大学 | 一种基于三模冗余的星载综合电子系统 |
CN103870353A (zh) * | 2014-03-18 | 2014-06-18 | 北京控制工程研究所 | 一种面向多核的可重构容错系统及方法 |
CN104866460A (zh) * | 2015-06-04 | 2015-08-26 | 电子科技大学 | 一种基于SoC的容错自适应可重构系统与方法 |
Non-Patent Citations (1)
Title |
---|
星载信号处理平台单粒子效应检测与加固技术研究;邢克飞;《中国博士学位论文全文数据库 信息科技辑》;20090715;正文第92-94页 * |
Also Published As
Publication number | Publication date |
---|---|
CN105550074A (zh) | 2016-05-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105550074B (zh) | 航天计算机 | |
Iturbe et al. | A triple core lock-step (tcls) arm® cortex®-r5 processor for safety-critical and ultra-reliable applications | |
JP5660798B2 (ja) | 情報処理装置 | |
JPS63141139A (ja) | 構成の変更が可能なコンピュータ | |
Mikhail et al. | Increasing SCADA system availability by fault tolerance techniques | |
JP6647289B2 (ja) | セーフティサブシステムを有するプログラマブルic | |
CN103635884A (zh) | 用于使用控制器操作的冗余的系统和方法 | |
US8671311B2 (en) | Multiprocessor switch with selective pairing | |
Villalpando et al. | Reliable multicore processors for NASA space missions | |
CN101833536A (zh) | 一种冗余仲裁机制的可重构星载计算机 | |
CN104572213B (zh) | 一种星载控制计算机的重构方法 | |
CN106970857A (zh) | 一种可重构三冗余计算机系统及其重构降级方法 | |
CN108255123B (zh) | 基于三取二软硬件表决的列车lcu控制设备 | |
CN107112994A (zh) | 用于集成电路的电源管理系统 | |
CN104125049A (zh) | 一种基于brickland平台的pcie设备冗余实现方法 | |
CN114490036A (zh) | 一种可扩展分布式多余度无人机智能飞行控制计算机 | |
CN104850530B (zh) | 一种立方星星载计算机 | |
US12007820B2 (en) | Systems, devices, and methods for controller devices handling fault events | |
Baig et al. | An island-style-routing compatible fault-tolerant FPGA architecture with self-repairing capabilities | |
Yang et al. | Architecture design for reliable and reconfigurable FPGA-based GNC computer for deep space exploration | |
Yousuf et al. | Partially reconfigurable system-on-chips for adaptive fault tolerance | |
Fuchs et al. | A fault-tolerant MPSoC for CubeSats | |
CN212009310U (zh) | 船舶供气控制系统 | |
EP3249532B1 (en) | Power supply controller system and semiconductor device | |
Zhang et al. | Dual redundant flight control system design for microminiature UAV |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information | ||
CB02 | Change of applicant information |
Address after: 310018 No. 258, Xue Yuan Street, Xiasha Higher Education Park, Hangzhou, Zhejiang Applicant after: CHINA JILIANG UNIVERSITY Address before: 310018 No. 258, Xue Yuan Street, Xiasha Higher Education Park, Hangzhou, Zhejiang Applicant before: China Jiliang University |
|
GR01 | Patent grant | ||
GR01 | Patent grant |