CN105512085A - 一种信息处理方法与电子设备 - Google Patents

一种信息处理方法与电子设备 Download PDF

Info

Publication number
CN105512085A
CN105512085A CN201410505853.0A CN201410505853A CN105512085A CN 105512085 A CN105512085 A CN 105512085A CN 201410505853 A CN201410505853 A CN 201410505853A CN 105512085 A CN105512085 A CN 105512085A
Authority
CN
China
Prior art keywords
interface module
attribute
primary processor
signal
coprocessor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410505853.0A
Other languages
English (en)
Other versions
CN105512085B (zh
Inventor
刘彤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Beijing Ltd
Original Assignee
Lenovo Beijing Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Beijing Ltd filed Critical Lenovo Beijing Ltd
Priority to CN201410505853.0A priority Critical patent/CN105512085B/zh
Publication of CN105512085A publication Critical patent/CN105512085A/zh
Application granted granted Critical
Publication of CN105512085B publication Critical patent/CN105512085B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Advance Control (AREA)

Abstract

本发明公开了一种信息处理方法,所述方法应用于一电子设备中,所述电子设备包括:主处理器,协处理器,以及用于连接主处理器与协处理器的第一接口模块和第二接口模块;其中,第一接口模块的第一信号端与第二接口模块的第一信号端相连接;第一接口模块的第二信号端与第二接口模块的第二信号端相连接;所述方法包括:获取第一信号的属性;识别属性;当识别属性为第一属性时,控制第一接口模块启动;当识别属性为第二属性时,控制第二接口模块启动;通过所启动的接口模块使得通信数据在主处理器与协处理器之间进行传输。同时还公开了一种电子设备。能够通过I2C或SPI实现数据传输,同时减少接口对空间的占用。

Description

一种信息处理方法与电子设备
技术领域
本发明涉及信息处理技术,具体涉及一种信息处理方法与电子设备。
背景技术
手机、平板电脑Pad等电子设备中均内置有串行接口,通过串行接口实现电子设备的微处理器与外设的信息交互。集成电路I2C与串行外设接口SPI作为两种不同类型的串行接口模块,应使用需求,可设置于同一块主处理芯片上。在该主处理芯片上,该两种类型的串行接口模块均具有各自的独立接口,用以传输微处理器与外设之间的通信数据。鉴于同一个芯片上的空间有限,为不同的串行接口模块设置相应的接口大大占用了有限空间,如何减少接口对空间的占用,同时通过两种串行接口模块实现数据传输成为了亟待解决的技术问题。
发明内容
为解决现有存在的技术问题,本发明实施例在于提供一种信息处理方法及电子设备,能够减少I2C和SPI的接口对空间的占用,同时可通过两种串行接口模块实现数据传输。
本发明实施例的技术方案是这样实现的:
本发明实施例提供了一种信息处理方法,应用于一电子设备中,所述电子设备包括:主处理器,协处理器,以及用于连接所述主处理器与所述协处理器的第一接口模块和第二接口模块;通过所述第一接口模块或第二接口模块能够实现通信数据在所述主处理器与所述协处理器之间的传输;其中,第一接口模块的第一信号端与第二接口模块的第一信号端相连接;第一接口模块的第二信号端与第二接口模块的第二信号端相连接;所述方法包括:
获取第一信号的属性;
识别所述属性;
当识别所述属性为第一属性时,控制第一接口模块启动;
当识别所述属性为第二属性时,控制第二接口模块启动;
通过所启动的接口模块使得所述通信数据在主处理器与协处理器之间进行传输。
上述方案中,所述识别所述属性,包括:
判断所述第一信号是否发生满足预定条件的变化;
判断为所述第一信号发生满足预定条件的变化时,识别所述属性为第一属性;
判断为所述第一信号发生未满足预定条件的变化时,识别所述属性为第二属性。
上述方案中,所述主处理器包括第一状态及第二状态;所述主处理器在第一状态下的功耗小于第二状态下的功耗;
所述主处理器处于第一状态时,
获取到通过所启动的接口模块传输的中断信号时,
所述主处理器由第一状态切换至第二状态。
上述方案中,所述协处理器包括:第一存储单元;
在所述主处理器处于第二状态时,
获取所启动的接口模块的第一使能信号,在第一使能信号下,所述主处理器读取所述第一存储单元中的声音信息。
上述方案中,
所述电子设备还包括声音采集单元,与所述协处理器相连接,所述协处理器接收所述声音采集单元所采集的声音信息,并获取所启动的接口模块的第二使能信号,在第二使能信号下,写入所接收到的声音信息至所述第一存储单元;
所述协处理器在接收到满足第二预定条件的声音信息时,通过所启动的接口模块发送所述中断信号至所述主处理器。
本发明实施例还提供了一种电子设备,所述电子设备包括:主处理器,协处理器,以及用于连接所述主处理器与所述协处理器的第一接口模块和第二接口模块;通过所述第一接口模块或第二接口模块能够实现通信数据在所述主处理器与所述协处理器之间的传输;其中,第一接口模块的第一信号端与第二接口模块的第一信号端相连接;第一接口模块的第二信号端与第二接口模块的第二信号端相连接;其中,
获取第一信号的属性;
识别所述属性;
当识别所述属性为第一属性时,控制第一接口模块启动;
当识别所述属性为第二属性时,控制第二接口模块启动;
通过所启动的接口模块使得所述通信数据在主处理器与协处理器之间进行传输。
上述方案中,
判断所述第一信号是否发生满足预定条件的变化;
判断为所述第一信号发生满足预定条件的变化时,识别所述属性为第一属性;
判断为所述第一信号发生未满足预定条件的变化时,识别所述属性为第二属性。
上述方案中,所述主处理器包括第一状态及第二状态;所述主处理器在第一状态下的功耗小于第二状态下的功耗;
当所述主处理器处于第一状态,获取到通过所启动的接口模块传输的中断信号时,由第一状态切换至第二状态。
上述方案中,所述协处理器包括:第一存储单元;
在所述主处理器处于第二状态时,获取所启动的接口模块的第一使能信号;
在第一使能信号下,所述主处理器读取所述第一存储单元中的声音信息。
上述方案中,所述电子设备还包括声音采集单元,与所述协处理器相连接;
所述协处理器接收所述声音采集单元所采集的声音信息,获取所启动的接口模块的第二使能信号;
在第二使能信号下,所述协处理器将所接收到的声音信息写入至所述第一存储单元;
当所述协处理器接收到满足第二预定条件的声音信息时,通过所启动的接口模块发送所述中断信号至所述主处理器。
本发明实施例提供的信息处理方法及电子设备,所述方法应用于一电子设备中,所述电子设备包括:主处理器,协处理器,以及用于连接所述主处理器与所述协处理器的第一接口模块和第二接口模块;通过所述第一接口模块或第二接口模块能够实现通信数据在所述主处理器与所述协处理器之间的传输;其中,第一接口模块的第一信号端与第二接口模块的第一信号端相连接;第一接口模块的第二信号端与第二接口模块的第二信号端相连接;所述方法包括:获取第一信号的属性;识别所述属性;当识别所述属性为第一属性时,控制第一接口模块启动;当识别所述属性为第二属性时,控制第二接口模块启动;通过所启动的接口模块使得所述通信数据在主处理器与协处理器之间进行传输。利用本发明实施例的技术方案,能够减少I2C和SPI的接口对空间的占用,同时可通过两种串行接口模块实现数据传输。
附图说明
图1为本发明提供的电子设备的第一实施例的组成结构示意图;
图2为本发明提供的电子设备的第二实施例的组成结构示意图;
图3为本发明提供的电子设备第二实施例的具体实现电路图;
图4为本发明提供的信息处理方法的第一实施例的实现流程示意图;
图5为本发明提供的信息处理方法的第二实施例的实现流程示意图。
具体实施方式
以下结合附图对本发明的优选实施例进行详细说明,应当理解,以下所说明的优选实施例仅用于说明和解释本发明,并不用于限定本发明。
在本发明提供的信息处理方法及电子设备的以下各实施例中,所涉及到的电子设备包括但不限于:工业控制计算机、个人计算机等各种类型计算机、一体式电脑、平板电脑、手机、电子阅读器等。本发明实施例优选的电子设备的对象为手机或平板电脑。
电子设备实施例一
本发明提供的电子设备的第一实施例,图1为本发明提供的电子设备的第一实施例的组成结构示意图;如图1所示,所述电子设备包括:主处理器,协处理器,以及用于连接所述主处理器与所述协处理器的第一接口模块和第二接口模块;其中,当第一接口模块为SPI时,第二接口模块为I2C,当第一接口模块为I2C时,第二接口模块为SPI。通过所述第一接口模块或第二接口模块能够实现通信数据在所述主处理器与所述协处理器之间的传输。
通常,SPI总线可包括三条信号线,分别是:串行时钟(SCLK)、串行数据输入(SDI)、第一串行数据输出(SDO);此外,SPI还可以包括第四条信号线,第四条信号线为第二串行数据输出(SDO)。I2C总线可包括两条信号线,分别是:数据线(SDA)及串行时钟(SCL);其中,I2C的SDA可作为数据输入口也可作为数据输出口。
本实施例中,第一接口模块的第一信号端与第二接口模块的第一信号端相连接;第一接口模块的第二信号端与第二接口模块的第二信号端相连接;以第一接口模块为SPI、第二接口模块为I2C为例,第一接口模块的第一信号端可以为SCLK、第二信号端可以为SDI;第二接口模块的第一信号端可以为SCL、第二信号端可以为SDA。当然,也可以第一接口模块的第一信号端可以为SDI、第二信号端可以为SCLK;第二接口模块的第一信号端可以为SDA、第二信号端可以为SCL。也就是说,本发明实施例中,为减少SPI和I2C的空间占用,将SPI的SDI与I2C的SDA连接,将SPI的SCLK与I2C的SCL连接,以进行信号线的复用。
其中,所述电子设备还用于:
获取第一信号的属性;
识别所述属性;
当识别所述属性为第一属性时,控制第一接口模块启动;当识别所述属性为第二属性时,控制第二接口模块启动;
通过所启动的接口模块使得所述通信数据在主处理器与协处理器之间进行传输。
这里,所述第一信号可以具体为由电子设备的主处理器或其它处理器发来的信号源、还可以具体为两个接口模块中的一个信号端如SPI的片选引脚CS端。进一步的,所述电子设备判断所述第一信号是否发生满足预定条件的变化;判断为所述第一信号发生满足预定条件的变化时,识别所述属性为第一属性;判断为所述第一信号发生未满足预定条件的变化时,识别所述属性为第二属性。其中,所述满足预定条件的变化包括:第一信号从信号A变化至信号B(A、B为不相等的自然数)。
例如,以第一接口模块为SPI、第二接口模块为I2C为例,当第一信号从信号A=1变化至信号B=0时,识别为第一信号的属性为第一属性,SPI启动;当信号从信号A=0变化至信号B=1时,识别为第一信号的属性为第二属性,I2C启动;并由所启动的接口模块传输主处理器与协处理器之间的通信数据。
由此可见,本实施例中,将SPI的SDI与I2C的SDA进行复用,并将SPI的SCLK与I2C的SCL进行复用,在电路布线上减少了两种接口模块对空间的占用;同时,依据第一信号的属性,启动相应的接口模块,以通过所启动的接口模块实现通信数据在主处理器与协处理器之间的传输;在实现数据传输功能的基础上,解决了由于分别为两种接口模块设置接口而导致的占用空间大的问题。
电子设备实施例二
本发明提供的电子设备的第二实施例,图2为本发明提供的电子设备的第二实施例的组成结构示意图;如图2所示,所述电子设备包括:主处理器,协处理器,以及用于连接所述主处理器与所述协处理器的第一接口模块和第二接口模块;其中,当第一接口模块为SPI时,第二接口模块为I2C,当第一接口模块为I2C时,第二接口模块为SPI。通过所述第一接口模块或第二接口模块能够实现通信数据在所述主处理器与所述协处理器之间的传输。
通常,SPI总线可包括三条信号线,分别是:串行时钟(SCLK)、串行数据输入(SDI)、第一串行数据输出(SDO);此外,SPI还可以包括第四条信号线,第四条信号线为第二串行数据输出(SDO)。I2C总线可包括两条信号线,分别是:数据线(SDA)及串行时钟(SCL);其中,I2C的SDA可作为数据输入口也可作为数据输出口。
本实施例中,第一接口模块的第一信号端与第二接口模块的第一信号端相连接;第一接口模块的第二信号端与第二接口模块的第二信号端相连接;以第一接口模块为SPI、第二接口模块为I2C为例,第一接口模块的第一信号端可以为SCLK、第二信号端可以为SDI;第二接口模块的第一信号端可以为SCL、第二信号端可以为SDA。当然,也可以第一接口模块的第一信号端可以为SDI、第二信号端可以为SCLK;第二接口模块的第一信号端可以为SDA、第二信号端可以为SCL。也就是说,本发明实施例中,为减少SPI和I2C的空间占用,将SPI的SDI与I2C的SDA连接,将SPI的SCLK与I2C的SCL连接,以进行信号线的复用。
其中,所述电子设备还用于:
获取第一信号的属性;
识别所述属性;
当识别所述属性为第一属性时,控制第一接口模块启动;当识别所述属性为第二属性时,控制第二接口模块启动;
通过所启动的接口模块使得所述通信数据在主处理器与协处理器之间进行传输。
这里,所述第一信号可以具体为由电子设备的主处理器或其它处理器发来的信号源、还可以具体为两个接口模块中的一个信号端如SPI的片选引脚CS端。进一步的,所述电子设备判断所述第一信号是否发生满足预定条件的变化;判断为所述第一信号发生满足预定条件的变化时,识别所述属性为第一属性;判断为所述第一信号发生未满足预定条件的变化时,识别所述属性为第二属性。其中,所述满足预定条件的变化包括:第一信号从信号A变化至信号B(A、B为不相等的自然数)。
如图2所示,所述电子设备还包括声音采集单元,与所述协处理器相连接;所述协处理器还包括第一存储单元;所述主处理器包括第一状态及第二状态;所述主处理器在第一状态下的功耗小于第二状态下的功耗;所述第一状态可以为休眠状态,所述第二状态可以为工作状态;
所述声音采集单元用于采集声音信息,并将所采集的声音信息发送至所述协处理器;所述协处理器接收所述声音采集单元所采集的声音信息,获取所启动的接口模块的第二使能信号如写使能信号;在第二使能信号下,所述协处理器将所接收到的声音信息写入至所述第一存储单元;当所述协处理器接收到满足第二预定条件的声音信息时,通过所启动的接口模块发送所述中断信号至所述主处理器;
相应的,当处于第一状态即休眠状态,所述主处理器获取到通过所启动的接口模块传输的中断信号时,由第一状态切换至第二状态即从休眠状态切换至工作状态,并在处于第二状态即工作状态时,所述主处理器获取所启动的接口模块的第一使能信号如读使能信号,在第一使能信号下,所述主处理器读取所述第一存储单元中的声音信息。
图3为本发明提供的电子设备第二实施例的具体实现电路图;如图3所示,所述协处理单元包括:第一存储单元、第一寄存器;所述第一存储单元可以具体为先入先出队列(FIFO,FirstInputFirstOutput),第一寄存器可以具体为控制寄存器(ControlRegister)。由图可见,SPI的SCLK与I2C的SCL连接于复用器MUX的一端;PI的SDI与I2C的SDA连接在一起,以进行复用。ck_sample为I2C采样时钟,ck_func为电子设备系统主时钟,I2C采样时钟的频率可以等于或高于系统主时钟。此外,因篇幅的限制,图3中并未示意出主处理器与声音采集单元,仅示意出了协处理器及两个接口模块。
本实施例中,所述协处理器可以具体为声音触发器voicetrigger,所述主处理器可以具体为应用处理器AP,所述声音采集单元可以具体为麦克MIC。
同时,以第一接口模块为SPI、第二接口模块为I2C、第一信号为CS信号为例,获取CS信号,识别CS信号的取值,如果识别为CS信号从信号A=1变化至信号B=0即第一信号的属性为第一属性时,SPI启动,此时复用器的输出时钟ifclk=SCLK,I2C处于复位状态;如果识别为CS信号从信号A=0变化至信号B=1即第一信号的属性为第二属性时,I2C启动,此时复用器的输出时钟ifclk=ck_sample,SPI处于复位状态。以当前所启动的接口模块为SPI为例,所述voicetrigger接收由MIC采集的声音信息,获取SPI的写使能信号spi_wen,并在wen=spi_wen时,写入所接收到的声音信息至FIFO的Addr地址;当voicetrigger接收到预设的声音信息如“您好”时,通过SPI发送所述中断信号至AP;AP接收到由SPI传输的中断信号时,从休眠状态切换至工作状态,并在处于第二状态即工作状态时,所述主处理器获取SPI的读使能信号ren,并在ren有效如ren=1时,读取FIFO中已存储的声音信息如存储在Addr地址中的声音信息。
上述方案中,AP是被协处理器唤醒的,在AP处于休眠状态之前,即在电子设备系统初始化时,AP是处于工作状态的,而voicetrigger是处于休眠状态的,AP在将配置信息din写入至voicetrigger之后,AP切换至休眠状态,而voicetrigger被唤醒;具体的,在电子设备系统初始化时,处于工作状态的AP获取SPI的写使能信号wen,并在wen=spi_wen时,将配置信息din写入至ControlRegister的Addr地址,在配置信息din写入至ControlRegister后,voicetrigger被唤醒,AP切换至休眠状态,等待被voicetrigger的唤醒,以读取并识别存储在FIFO中的声音信息。
由此可见,本实施例中,将SPI的SDI与I2C的SDA进行复用,并将SPI的SCLK与I2C的SCL进行复用,在电路布线上减少了两种接口模块对空间的占用,解决了由于分别为两种接口模块设置接口而导致的占用空间大的问题;同时,依据第一信号的属性,启动相应的接口模块,以通过所启动的接口模块实现通信数据在AP与voicetrigger之间的传输,其中voicetrigger可通过所启动的接口模块唤醒处于休眠状态的AP,实现了AP的低功耗,节省了电子设备的电量。
方法实施例一
本发明提供的信息处理方法的第一实施例,应用于一电子设备中,如图1所示,所述电子设备包括:主处理器,协处理器,以及用于连接所述主处理器与所述协处理器的第一接口模块和第二接口模块;其中,当第一接口模块为SPI时,第二接口模块为I2C,当第一接口模块为I2C时,第二接口模块为SPI。通过所述第一接口模块或第二接口模块能够实现通信数据在所述主处理器与所述协处理器之间的传输。
通常,SPI总线可包括三条信号线,分别是:串行时钟(SCLK)、串行数据输入(SDI)、第一串行数据输出(SDO);此外,SPI还可以包括第四条信号线,第四条信号线为第二串行数据输出(SDO)。I2C总线可包括两条信号线,分别是:数据线(SDA)及串行时钟(SCL);其中,I2C的SDA可作为数据输入口也可作为数据输出口。
本实施例中,第一接口模块的第一信号端与第二接口模块的第一信号端相连接;第一接口模块的第二信号端与第二接口模块的第二信号端相连接;以第一接口模块为SPI、第二接口模块为I2C为例,第一接口模块的第一信号端可以为SCLK、第二信号端可以为SDI;第二接口模块的第一信号端可以为SCL、第二信号端可以为SDA。当然,也可以第一接口模块的第一信号端可以为SDI、第二信号端可以为SCLK;第二接口模块的第一信号端可以为SDA、第二信号端可以为SCL。也就是说,本发明实施例中,为减少SPI和I2C的空间占用,将SPI的SDI与I2C的SDA连接,将SPI的SCLK与I2C的SCL连接,以进行信号线的复用。
图4为本发明提供的信息处理方法的第一实施例的实现流程示意图;如图4所示,所述方法包括:
步骤401:获取第一信号的属性;
步骤402:识别所述属性;当识别所述属性为第一属性时,控制第一接口模块启动;当识别所述属性为第二属性时,控制第二接口模块启动;
步骤403:通过所启动的接口模块使得所述通信数据在主处理器与协处理器之间进行传输。
这里,所述第一信号可以具体为由电子设备的主处理器或其它处理器发来的信号源、还可以具体为两个接口模块中的一个信号端如SPI的片选引脚CS端。进一步的,所述电子设备判断所述第一信号是否发生满足预定条件的变化;判断为所述第一信号发生满足预定条件的变化时,识别所述属性为第一属性;判断为所述第一信号发生未满足预定条件的变化时,识别所述属性为第二属性。其中,所述满足预定条件的变化包括:第一信号从信号A变化至信号B(A、B为不相等的自然数)。
例如,以第一接口模块为SPI、第二接口模块为I2C为例,当第一信号从信号A=1变化至信号B=0时,识别为第一信号的属性为第一属性,SPI启动;当信号从信号A=0变化至信号B=1时,识别为第一信号的属性为第二属性,I2C启动;并由所启动的接口模块传输主处理器与协处理器之间的通信数据。
由此可见,本实施例中,将SPI的SDI与I2C的SDA进行复用,并将SPI的SCLK与I2C的SCL进行复用,在电路布线上减少了两种接口模块对空间的占用;同时,依据第一信号的属性,启动相应的接口模块,以通过所启动的接口模块实现通信数据在主处理器与协处理器之间的传输;在实现数据传输功能的基础上,解决了由于分别为两种接口模块设置接口而导致的占用空间大的问题。
方法实施例二
本发明提供的信息处理方法的第二实施例,应用于一电子设备中,如图2所示,所述电子设备包括:主处理器,协处理器,以及用于连接所述主处理器与所述协处理器的第一接口模块和第二接口模块;其中,当第一接口模块为SPI时,第二接口模块为I2C,当第一接口模块为I2C时,第二接口模块为SPI。通过所述第一接口模块或第二接口模块能够实现通信数据在所述主处理器与所述协处理器之间的传输。
通常,SPI总线可包括三条信号线,分别是:串行时钟(SCLK)、串行数据输入(SDI)、第一串行数据输出(SDO);此外,SPI还可以包括第四条信号线,第四条信号线为第二串行数据输出(SDO)。I2C总线可包括两条信号线,分别是:数据线(SDA)及串行时钟(SCL);其中,I2C的SDA可作为数据输入口也可作为数据输出口。
本实施例中,第一接口模块的第一信号端与第二接口模块的第一信号端相连接;第一接口模块的第二信号端与第二接口模块的第二信号端相连接;以第一接口模块为SPI、第二接口模块为I2C为例,第一接口模块的第一信号端可以为SCLK、第二信号端可以为SDI;第二接口模块的第一信号端可以为SCL、第二信号端可以为SDA。当然,也可以第一接口模块的第一信号端可以为SDI、第二信号端可以为SCLK;第二接口模块的第一信号端可以为SDA、第二信号端可以为SCL。也就是说,本发明实施例中,为减少SPI和I2C的空间占用,将SPI的SDI与I2C的SDA连接,将SPI的SCLK与I2C的SCL连接,以进行信号线的复用。
图5为本发明提供的信息处理方法的第二实施例的实现流程示意图;如图5所示,所述方法包括:
步骤501:获取第一信号的属性;
步骤502:识别所述属性;当识别所述属性为第一属性时,控制第一接口模块启动;当识别所述属性为第二属性时,控制第二接口模块启动;
步骤503:通过所启动的接口模块使得所述通信数据在主处理器与协处理器之间进行传输。
这里,所述第一信号可以具体为由电子设备的主处理器或其它处理器发来的信号源、还可以具体为两个接口模块中的一个信号端如SPI的片选引脚CS端。进一步的,所述电子设备判断所述第一信号是否发生满足预定条件的变化;判断为所述第一信号发生满足预定条件的变化时,识别所述属性为第一属性;判断为所述第一信号发生未满足预定条件的变化时,识别所述属性为第二属性。其中,所述满足预定条件的变化包括:第一信号从信号A变化至信号B(A、B为不相等的自然数)。
如图2所示,所述电子设备还包括声音采集单元,与所述协处理器相连接;所述协处理器还包括第一存储单元;所述主处理器包括第一状态及第二状态;所述主处理器在第一状态下的功耗小于第二状态下的功耗;所述第一状态可以为休眠状态,所述第二状态可以为工作状态;
所述声音采集单元用于采集声音信息,并将所采集的声音信息发送至所述协处理器;所述协处理器接收所述声音采集单元所采集的声音信息,获取所启动的接口模块的第二使能信号如写使能信号;在第二使能信号下,所述协处理器将所接收到的声音信息写入至所述第一存储单元;当所述协处理器接收到满足第二预定条件的声音信息时,通过所启动的接口模块发送所述中断信号至所述主处理器;
相应的,当处于第一状态即休眠状态,所述主处理器获取到通过所启动的接口模块传输的中断信号时,由第一状态切换至第二状态即从休眠状态切换至工作状态,并在处于第二状态即工作状态时,所述主处理器获取所启动的接口模块的第一使能信号如读使能信号,在第一使能信号下,所述主处理器读取所述第一存储单元中的声音信息。
结合前述图3,对信息处理方法实施例二作进一步说明。
在图3中,所述协处理单元包括:第一存储单元、第一寄存器;所述第一存储单元可以具体为先入先出队列(FIFO,FirstInputFirstOutput),第一寄存器可以具体为控制寄存器(ControlRegister)。由图可见,SPI的SCLK与I2C的SCL连接于复用器MUX的一端;PI的SDI与I2C的SDA连接在一起,以进行复用。ck_sample为I2C采样时钟,ck_func为电子设备系统主时钟,I2C采样时钟的频率可以等于或高于系统主时钟。此外,因篇幅的限制,图3中并未示意出主处理器与声音采集单元,仅示意出了协处理器及两个接口模块。
本实施例中,所述协处理器可以具体为声音触发器voicetrigger,所述主处理器可以具体为应用处理器AP,所述声音采集单元可以具体为麦克MIC。
同时,以第一接口模块为SPI、第二接口模块为I2C、第一信号为CS信号为例,获取CS信号,识别CS信号的取值,如果识别为CS信号从信号A=1变化至信号B=0即第一信号的属性为第一属性时,SPI启动,此时复用器的输出时钟ifclk=SCLK,I2C处于复位状态;如果识别为CS信号从信号A=0变化至信号B=1即第一信号的属性为第二属性时,I2C启动,此时复用器的输出时钟ifclk=ck_sample,SPI处于复位状态。以当前所启动的接口模块为SPI为例,所述voicetrigger接收由MIC采集的声音信息,获取SPI的写使能信号spi_wen,并在wen=spi_wen时,写入所接收到的声音信息至FIFO的Addr地址;当voicetrigger接收到预设的声音信息如“您好”时,通过SPI发送所述中断信号至AP;AP接收到由SPI传输的中断信号时,从休眠状态切换至工作状态,并在处于第二状态即工作状态时,所述主处理器获取SPI的读使能信号ren,并在ren有效如ren=1时,读取FIFO中已存储的声音信息如存储在Addr地址中的声音信息。
上述方案中,AP是被协处理器唤醒的,在AP处于休眠状态之前,即在电子设备系统初始化时,AP是处于工作状态的,而voicetrigger是处于休眠状态的,AP在将配置信息din写入至voicetrigger之后,AP切换至休眠状态,而voicetrigger被唤醒;具体的,在电子设备系统初始化时,处于工作状态的AP获取SPI的写使能信号wen,并在wen=spi_wen时,将配置信息din写入至ControlRegister的Addr地址,在配置信息din写入至ControlRegister后,voicetrigger被唤醒,AP切换至休眠状态,等待被voicetrigger的唤醒,以读取并识别存储在FIFO中的声音信息。
由此可见,本实施例中,将SPI的SDI与I2C的SDA进行复用,并将SPI的SCLK与I2C的SCL进行复用,在电路布线上减少了两种接口模块对空间的占用,解决了由于分别为两种接口模块设置接口而导致的占用空间大的问题;同时,依据第一信号的属性,启动相应的接口模块,以通过所启动的接口模块实现通信数据在AP与voicetrigger之间的传输,其中voicetrigger可通过所启动的接口模块唤醒处于休眠状态的AP,实现了AP的低功耗,节省了电子设备的电量。
在本申请所提供的几个实施例中,应该理解到,所揭露的设备和方法,可以通过其它的方式实现。以上所描述的设备实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,如:多个单元或组件可以结合,或可以集成到另一个系统,或一些特征可以忽略,或不执行。另外,所显示或讨论的各组成部分相互之间的耦合、或直接耦合、或通信连接可以是通过一些接口,设备或单元的间接耦合或通信连接,可以是电性的、机械的或其它形式的。
上述作为分离部件说明的单元可以是、或也可以不是物理上分开的,作为单元显示的部件可以是、或也可以不是物理单元,即可以位于一个地方,也可以分布到多个网络单元上;可以根据实际的需要选择其中的部分或全部单元来实现本实施例方案的目的。
另外,在本发明各实施例中的各功能单元可以全部集成在一个处理单元中,也可以是各单元分别单独作为一个单元,也可以两个或两个以上单元集成在一个单元中;上述集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于一计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:移动存储设备、只读存储器(ROM,Read-OnlyMemory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种信息处理方法,应用于一电子设备中,所述电子设备包括:主处理器,协处理器,以及用于连接所述主处理器与所述协处理器的第一接口模块和第二接口模块;通过所述第一接口模块或第二接口模块能够实现通信数据在所述主处理器与所述协处理器之间的传输;其中,第一接口模块的第一信号端与第二接口模块的第一信号端相连接;第一接口模块的第二信号端与第二接口模块的第二信号端相连接;所述方法包括:
获取第一信号的属性;
识别所述属性;
当识别所述属性为第一属性时,控制第一接口模块启动;
当识别所述属性为第二属性时,控制第二接口模块启动;
通过所启动的接口模块使得所述通信数据在主处理器与协处理器之间进行传输。
2.根据权利要求1所述的方法,其特征在于,所述识别所述属性,包括:
判断所述第一信号是否发生满足预定条件的变化;
判断为所述第一信号发生满足预定条件的变化时,识别所述属性为第一属性;
判断为所述第一信号发生未满足预定条件的变化时,识别所述属性为第二属性。
3.根据权利要求1或2所述的方法,其特征在于,所述主处理器包括第一状态及第二状态;所述主处理器在第一状态下的功耗小于第二状态下的功耗;
所述主处理器处于第一状态时,
获取到通过所启动的接口模块传输的中断信号时,
所述主处理器由第一状态切换至第二状态。
4.根据权利要求3所述的方法,其特征在于,所述协处理器包括:第一存储单元;
在所述主处理器处于第二状态时,
获取所启动的接口模块的第一使能信号,在第一使能信号下,所述主处理器读取所述第一存储单元中的声音信息。
5.根据权利要求4所述的方法,其特征在于,
所述电子设备还包括声音采集单元,与所述协处理器相连接,所述协处理器接收所述声音采集单元所采集的声音信息,并获取所启动的接口模块的第二使能信号,在第二使能信号下,写入所接收到的声音信息至所述第一存储单元;
所述协处理器在接收到满足第二预定条件的声音信息时,通过所启动的接口模块发送所述中断信号至所述主处理器。
6.一种电子设备,所述电子设备包括:主处理器,协处理器,以及用于连接所述主处理器与所述协处理器的第一接口模块和第二接口模块;通过所述第一接口模块或第二接口模块能够实现通信数据在所述主处理器与所述协处理器之间的传输;其中,第一接口模块的第一信号端与第二接口模块的第一信号端相连接;第一接口模块的第二信号端与第二接口模块的第二信号端相连接;其中,
获取第一信号的属性;
识别所述属性;
当识别所述属性为第一属性时,控制第一接口模块启动;
当识别所述属性为第二属性时,控制第二接口模块启动;
通过所启动的接口模块使得所述通信数据在主处理器与协处理器之间进行传输。
7.根据权利要求6所述的电子设备,其特征在于,
判断所述第一信号是否发生满足预定条件的变化;
判断为所述第一信号发生满足预定条件的变化时,识别所述属性为第一属性;
判断为所述第一信号发生未满足预定条件的变化时,识别所述属性为第二属性。
8.根据权利要求6或7所述的电子设备,其特征在于,所述主处理器包括第一状态及第二状态;所述主处理器在第一状态下的功耗小于第二状态下的功耗;
当所述主处理器处于第一状态,获取到通过所启动的接口模块传输的中断信号时,由第一状态切换至第二状态。
9.根据权利要求8所述的电子设备,其特征在于,所述协处理器包括:第一存储单元;
在所述主处理器处于第二状态时,获取所启动的接口模块的第一使能信号;
在第一使能信号下,所述主处理器读取所述第一存储单元中的声音信息。
10.根据权利要求9所述的电子设备,其特征在于,所述电子设备还包括声音采集单元,与所述协处理器相连接;
所述协处理器接收所述声音采集单元所采集的声音信息,获取所启动的接口模块的第二使能信号;
在第二使能信号下,所述协处理器将所接收到的声音信息写入至所述第一存储单元;
当所述协处理器接收到满足第二预定条件的声音信息时,通过所启动的接口模块发送所述中断信号至所述主处理器。
CN201410505853.0A 2014-09-28 2014-09-28 一种信息处理方法与电子设备 Active CN105512085B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410505853.0A CN105512085B (zh) 2014-09-28 2014-09-28 一种信息处理方法与电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410505853.0A CN105512085B (zh) 2014-09-28 2014-09-28 一种信息处理方法与电子设备

Publications (2)

Publication Number Publication Date
CN105512085A true CN105512085A (zh) 2016-04-20
CN105512085B CN105512085B (zh) 2020-04-24

Family

ID=55720080

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410505853.0A Active CN105512085B (zh) 2014-09-28 2014-09-28 一种信息处理方法与电子设备

Country Status (1)

Country Link
CN (1) CN105512085B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109783416A (zh) * 2019-01-03 2019-05-21 深圳市度申科技有限公司 Spi从设备和i2c从设备共用gpio的方法、电路和电子设备
CN109863479A (zh) * 2016-12-03 2019-06-07 Wago管理有限责任公司 监控数据处理系统的线路
CN111082779A (zh) * 2019-12-19 2020-04-28 峰岹科技(深圳)有限公司 数据传输电路、数据传输方法以及电子设备
CN113641610A (zh) * 2021-06-30 2021-11-12 荣耀终端有限公司 处理器接口电路及处理器接口分时复用方法、电子设备
CN115879399A (zh) * 2023-02-16 2023-03-31 深圳市奇普乐芯片技术有限公司 芯片系统的生成方法、装置、终端及存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1936934A (zh) * 2006-10-13 2007-03-28 凤凰微电子(中国)有限公司 在智能卡上集成多种数据传输接口的方法和新型智能卡
CN101980149A (zh) * 2010-10-15 2011-02-23 无锡中星微电子有限公司 主处理器与协处理器通信系统及通信方法
US20110161545A1 (en) * 2009-12-31 2011-06-30 Alcor Micro Corp. I2c/spi control interface circuitry, integrated circuit structure, and bus structure thereof
CN103686323A (zh) * 2013-12-13 2014-03-26 乐视致新电子科技(天津)有限公司 多处理器通信方法及系统

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1936934A (zh) * 2006-10-13 2007-03-28 凤凰微电子(中国)有限公司 在智能卡上集成多种数据传输接口的方法和新型智能卡
US20110161545A1 (en) * 2009-12-31 2011-06-30 Alcor Micro Corp. I2c/spi control interface circuitry, integrated circuit structure, and bus structure thereof
TW201123723A (en) * 2009-12-31 2011-07-01 Alcor Micro Corp I2C/SPI control interface circuitry, integrated circuit structure, and bus structure thereof
CN101980149A (zh) * 2010-10-15 2011-02-23 无锡中星微电子有限公司 主处理器与协处理器通信系统及通信方法
CN103686323A (zh) * 2013-12-13 2014-03-26 乐视致新电子科技(天津)有限公司 多处理器通信方法及系统

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109863479A (zh) * 2016-12-03 2019-06-07 Wago管理有限责任公司 监控数据处理系统的线路
CN109783416A (zh) * 2019-01-03 2019-05-21 深圳市度申科技有限公司 Spi从设备和i2c从设备共用gpio的方法、电路和电子设备
CN111082779A (zh) * 2019-12-19 2020-04-28 峰岹科技(深圳)有限公司 数据传输电路、数据传输方法以及电子设备
CN111082779B (zh) * 2019-12-19 2023-07-21 峰岹科技(深圳)股份有限公司 数据传输电路、数据传输方法以及电子设备
CN113641610A (zh) * 2021-06-30 2021-11-12 荣耀终端有限公司 处理器接口电路及处理器接口分时复用方法、电子设备
CN115879399A (zh) * 2023-02-16 2023-03-31 深圳市奇普乐芯片技术有限公司 芯片系统的生成方法、装置、终端及存储介质

Also Published As

Publication number Publication date
CN105512085B (zh) 2020-04-24

Similar Documents

Publication Publication Date Title
US7603501B2 (en) Communication circuit of serial peripheral interface devices
CN101937414B (zh) Uart和usb共用微型usb接口的方法及装置
CN105512085A (zh) 一种信息处理方法与电子设备
US7895386B2 (en) USB interface provided with host/device function and its control method
CN103095855B (zh) I2c通信接口装置
CN103870429B (zh) 基于嵌入式gpu的高速信号处理板
CN110781119B (zh) 一种i2c总线扩展接口及其控制方法、片上系统
CN205844970U (zh) 一种具有USB Type‑C接口的显示终端和显示系统
CN109446145B (zh) 一种服务器主板i2c通道扩展芯片、电路及控制方法
CN211427190U (zh) 一种基于飞腾处理器2000+的服务器电路和主板
CN105468548B (zh) 串行外围接口的通信
CN101127026A (zh) 一种可移动存储卡的热插拔检测方法
CN116450552B (zh) 基于i2c总线异步批量读写寄存器的方法及系统
CN104834620A (zh) 串行外设接口spi总线电路、实现方法以及电子设备
US9411771B2 (en) Server system for switching master and slave devices
CN102200953A (zh) 电子系统
CN103412838B (zh) 一种扩展系统、通信方法、地址配置方法、设备及装置
CN104485962A (zh) 一种便携式数据采集系统及其采集方法
CN102445981B (zh) 数据传输系统以及数据传输方法
CN101101582A (zh) 通用序列总线连接端口的扩充模块及扩充方法
CN108255760A (zh) 一种多路i2c系统、及数据读写方法
US9158609B2 (en) Universal serial bus testing device
CN109407574A (zh) 一种多总线可选择输出控制装置及其方法
CN102385563A (zh) 单总线的usb端口读写装置及方法
CN115858426A (zh) 一种硬盘接口、硬盘及电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant