CN105425481B - 一种用于液晶显示面板的像素电极、阵列基板及显示面板 - Google Patents

一种用于液晶显示面板的像素电极、阵列基板及显示面板 Download PDF

Info

Publication number
CN105425481B
CN105425481B CN201511028508.3A CN201511028508A CN105425481B CN 105425481 B CN105425481 B CN 105425481B CN 201511028508 A CN201511028508 A CN 201511028508A CN 105425481 B CN105425481 B CN 105425481B
Authority
CN
China
Prior art keywords
branch portion
pixel electrode
connect
liquid crystal
stem portion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201511028508.3A
Other languages
English (en)
Other versions
CN105425481A (zh
Inventor
马扬昭
吴玲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianma Microelectronics Co Ltd
Xiamen Tianma Microelectronics Co Ltd
Original Assignee
Tianma Microelectronics Co Ltd
Xiamen Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianma Microelectronics Co Ltd, Xiamen Tianma Microelectronics Co Ltd filed Critical Tianma Microelectronics Co Ltd
Priority to CN201511028508.3A priority Critical patent/CN105425481B/zh
Publication of CN105425481A publication Critical patent/CN105425481A/zh
Priority to US15/184,575 priority patent/US10551693B2/en
Priority to DE102016015896.4A priority patent/DE102016015896B3/de
Priority to DE102016111901.6A priority patent/DE102016111901B4/de
Application granted granted Critical
Publication of CN105425481B publication Critical patent/CN105425481B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • G02F1/133707Structures for producing distorted electric fields, e.g. bumps, protrusions, recesses, slits in pixel electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明公开一种用于液晶显示面板的像素电极、阵列基板及显示面板,像素电极包括:主干部,沿第一方向配置;第一分支部,与主干部连接,并朝远离主干部的一侧沿第二方向延伸;以及第二分支部,与主干部连接,并朝远离主干部的另一侧沿第三方向延伸;其中,第一分支部和第二分支部远离液晶显示面板的显示区,且第二分支部设置于像素电极的通孔附近。本发明提出的像素电极结构可以抑制像素电极边缘和通孔附近液晶旋转方向不一导致的畴错区域的产生,可有效改善液晶显示面板的显示画面的稳定性。

Description

一种用于液晶显示面板的像素电极、阵列基板及显示面板
技术领域
本发明涉及显示技术领域,尤其涉及一种液晶显示面板的像素电极、阵列基板以及液晶显示面板。
背景技术
现今社会多媒体技术相当发达,多半受惠于半导体组件与显示装置的进步。就显示器而言,具有高分辨画质、空间利用效率佳、低消耗功率、低辐射等优越特性的液晶显示器已逐渐成为市场的主流。
参照图1所示,现有的梳状像素电极包括多个第一倾斜部11和多个第二倾斜部12。第一倾斜部11处所产生的电场方向如图1中虚线111所示,受虚线111方向的电场作用,此处液晶分子沿逆时针旋转。第二倾斜部12处所产生的电场方向如图1中虚线121所示,受虚线121方向的电场作用,此处液晶分子沿顺时针旋转。在梳状电极第一倾斜部11和第二倾斜部12连接处的屈曲部分13的液晶分子同时受到上下两个倾斜部电力线的作用,屈曲部分13的液晶分子既可能顺时针方向转动,也可能逆时针方向转动,处于不安定的状态。上下畴交界处的显示效果与畴内部的显示效果不同,特别是在手指触压显示屏后,畴的边界会发生移动,留下异常的显示痕迹,即畴错(disclination)现象。
目前显示面板向高分辨、超高分辨发展,即单位面积内的像素数量越来越多。现有技术给出的像素电极中,每个像素电极含有至少两根锯齿电极,当单位面积内的像素数量越来越多时,每个像素区域占用的面板空间也越来越小,采用现有技术这种多根锯齿的梳状电极,增加了工艺难度,同时不利于面板的窄边框设计。因此,必须减少梳状电极上锯齿的根数,以实现显示面板的高分辨、窄边框设计。
发明内容
针对现有技术存在的问题,本发明提供一种用于液晶显示面板的像素电极,包括:
主干部,沿第一方向配置,包括第一端部和第二端部;
第一分支部,与所述主干部的所述第一端部连接,并朝远离所述主干部的一侧沿第二方向延伸;以及
第二分支部,与所述主干部的所述第二端部连接,并朝远离所述主干部的另一侧沿第三方向延伸;
其中,所述第一方向与所述第二方向之间所呈的锐角为第一锐角,所述第三方向与所述第二方向之间所呈的锐角为第二锐角,所述第一锐角大于所述第二锐角。
本发明的一可选实施例,其中所述第一锐角大于等于80°并且小于等于86°,所述第二锐角大于等于76°并且小于等于83°。
本发明的一可选实施例,其中所述主干部包括沿所述第一方向延伸的第一侧边和沿所述第一方向延伸的第二侧边,所述第一侧边和所述第二侧边之间的垂直间距大于等于1.5微米并且小于等于4.5微米。
本发明还提供另一种用于液晶显示面板的像素电极,包括:
主干部,沿第一方向配置,包括沿所述第一方向延伸的第一侧边和第二侧边,还包括第一端部和第二端部;
第一分支部,与所述主干部的所述第一端部连接,并朝远离所述主干部的一侧沿第二方向延伸;以及
第二分支部,与所述主干部的所述第二端部连接,所述第二分支部包括依次连接的第一侧边、第二侧边、第三侧边、第四侧边和第五侧边,并且所述第二分支部的所述第一侧边沿第三方向延伸,所述第二分支部的所述第二侧边与所述主干部的所述第二侧边连接,并且所述第二分支部的所述第二侧边沿第四方向延伸,所述第一方向和所述第四方向的夹角为锐角。
本发明的一可选实施例,其中所述第一方向和所述第四方向的夹角大于等于30°并且小于等于45°。
本发明的一可选实施例,其中所述第一侧边和所述第二侧边之间的垂直间距大于等于1.5微米并且小于等于4.5微米。
本发明的一可选实施例,其中所述第二分支部的所述第一侧边与所述主干部的所述第一侧边连接,形成的夹角为钝角。
本发明还提供一种液晶显示面板的阵列基板,包括:第一基板以及设置在所述第一基板上多个像素单元,任一所述像素单元包括一条上述的像素电极;
并且,任一所述像素单元包括一个薄膜晶体管,其中,对于任一所述像素单元,所述像素电极经由通孔与所述薄膜晶体管电连接。
本发明的一可选实施例,其中所述通孔位于所述主干部和所述第二分支部的连接处。
本发明的显示面板,包括:
上述的阵列基板,具有液晶显示区;
第二基板,与所述阵列基板相对设置;以及
液晶层,位于所述阵列基板与所述第二基板之间;
其中,液晶层与所述像素电极的所述第一分支部在垂直于所述第二基板的方向上的投影相交叠的区域远离液晶显示区,并且液晶层与所述像素电极的所述第二分支部在垂直于所述第二基板的方向上的投影相交叠的区域远离液晶显示区。
本发明的所述液晶层中的液晶为负性液晶。
本发明提供的像素电极能够有效抑制显示面板上畴错区域的产生,保证显示面板显示画面的均匀性。
附图说明
图1为现有技术中像素电极的结构示意图;
图2A为本发明一实施例的像素电极的结构示意图;
图2B为图2A实施例提供的像素电极的技术效果原理图;
图2B’为图2A提供的像素电极无第一分支部时结构示意图;
图2C为本发明另一实施例的像素电极的结构示意图;
图3为本发明另一实施例提供的像素电极的结构示意图;
图3A为图3实施例提供的像素电极的技术效果示意图;
图4为本发明一实施例所提供的阵列基板中结构示意图;
图5为本发明实施例提供的阵列基板的剖面结构示意图;
图6为本发明一实施例所提供的阵列基板的像素单元俯视示意图;
图7为本发明另一实施例提供的阵列基板的像素单元俯视示意图。
具体实施方式
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。
在以下描述中阐述了具体细节以便于充分理解本发明。但是本发明能够以多种不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广、改变。因此本发明不受以下公开的具体实施例的限制。
图2A为本发明一实施例的液晶面板的像素电极100的结构示意图。如图2A所示,像素电极100包括主干部10、第一分支部20和第二分支部30。
其中,像素电极100的主干部10沿第一方向配置,包括第一端部103和第二端部104。第一分支部20与主干部10的第一端部103连接,并沿第二方向延伸。第二分支部30与主干部10的第二端部104连接,并沿第三方向延伸。其中,第一方向与第二方向之间所呈的第一锐角α大于等于第三方向与第二方向之间所呈的第二锐角β。
具体地,像素电极100的主干部10包括第一侧边101和第二侧边102,其中,第一侧边101和第二侧边102平行设置,且第一侧边101和第二侧边102的延伸方向与第一方向平行。需要说明的是,本发明实施例中主干部10的延伸方向由其主要的两条侧边(101和102)决定,因为主干部10的第一侧边101和第二侧边102互相平行,且沿第一方向延伸,所以本发明实施例中主干部10的延伸方向即为第一方向。
由图2A可知,像素电极100的主干部10在第一方向上与第二方向之间会形成一个锐角,设为α。
在本发明的可选实施例中,像素电极100的第一分支部20包括沿第二方向延伸的第一侧边201和第二侧边202以及连接第一侧边201和第二侧边202的第三侧边203,且第三侧边203的延伸方向与第一侧边201的延伸方向和第二侧边202的延伸方向正交。
具体地,像素电极100的第一分支部20的第一侧边201的一端与主干部10的第一侧边101的第一端1011连接,另一端与第三侧边203连接;第一分支部20的第二侧边202的一端与主干部10的第二侧边102的第一端1021连接,另一端与第三侧边203连接,且连接线的延伸方向与第二方向正交。
在本发明的可选实施例中,像素电极100的第二分支部30包括第一侧边301、第二侧边302、第三侧边303和第四侧边304。其中,第二侧边302沿第三方向延伸。需要说明的是,本发明的实施例中,第二分支部30的延伸方向由第二侧边302的延伸方向决定,即在本发明的可选实施例中,第二侧边302的延伸方向为第三方向,则第二分支部30的延伸方向为第三方向。
具体地,像素电极100的第二分支部30的第一侧边301的一端与主干部10的第一侧边101的第二端1012连接,另一端与第二分支部30的第三侧边303的一端连接;第二分支部30的第二侧边302的一端与主干部10的第二侧边102的第二端1022连接,另一端与第二分支部30的第四侧边304的一端连接;第二分支部30的第三侧边303的另一端与第二分支部30的第四侧边的另一端连接。需要说明的是,第二分支部30的第三侧边303与第四侧边304互相垂直,且第二分支部30的第四侧边304沿第二方向延伸。
从图2A中可以发现,像素电极100的第二分支部的第一侧边301与主干部10之间形成的角度为钝角θ。第二侧边302在第三方向上与第二方向之间形成一个锐角,设为为β。
在本发明的可选实施例中,第一锐角α优选大于等于80°并且小于等于86°,第二锐角β大于等于76°并且小于等于83°,当第一锐角α和第二锐角β处于上述角度范围时,本发明实施例可以达到最佳的技术效果,即可以最大化地降低液晶显示面板内畴错区的形成。
在本发明的可选实施例中,像素电极100的主干部10包括沿第一方向延伸的第一侧边101和沿第一方向延伸的第二侧边102,第一侧边101和第二侧边102之间的垂直间距d大于等于1.5微米并且小于等于4.5微米。需要说明的是,当主干部10的第一侧边101和第二侧边102之间的垂直间距d大于等于1.5微米并且小于等于4.5微米时,可以在保证液晶显示面板高分辨的前提下有效降低畴错区的形成。
图2B为图2A实施例中提供的像素电极100的第一分支部20的技术效果原理图。为了弄清楚像素电极100的第一分支部20的技术效果,首先需要说明像素电极100不设置第一分支部20时出现的显示问题。图2B’是像素电极100不设置第一分支部20的示意图。如图2B’所示,当像素电极100不设置第一分支20时,处于主干部10顶端105的液晶分子的旋转处于一种杂乱无章的状态,在显示面板上易导致画面不均的现象。当在像素电极100的主干部10顶端105设置第一分支20时,由于第一分支部20包括沿第二方向排列的第一侧边201和第二侧边202,所以在第一分支部20处的电场力方向E如图2B中所示,对于负性液晶,其特性是在电场力的作用下其长轴方向沿与电场力方向垂直的方向排列,因此,在第一分支部20的电场力E的作用下,液晶分子始终沿第二方向排布,即相当于液晶分子在电场力E的作用下被固定在第一分支部20处,抑制了主干部10顶端部液晶分子畴错现象的发生。
图2B也示了图2A实施例中提供的像素电极100的第二分支部30的技术效果原理图。如图2B所示,在第二分支部30的第一侧边301与主干部10的第一侧边101形成的夹角θ处,电场力的方向由E1变为E2,由图2B可见,由于夹角θ为钝角,电场力E1与E2之间的方向差异较小,所以液晶分子在夹角θ处的旋转处于一种逐渐过渡的状态,如图2B所示。同样地,对于第二分支部30的第二侧边302与主干部10的第二侧边102的连接处,由于第一方向和第二方向的夹角α大于第三方向和第二方向的夹角β,使得第二分支部30的第二侧边302处的电场力E3和主干部10的第二侧边102处的电场力E4之间的方向差异降低,因此,液晶分子在第二分支部30的第二侧边302和主干部10的第二侧边102的连接处的旋转也处于一种逐渐过渡的状态,如图2B所示,抑制了在第二分支部30的第二侧边302和主干部10的第二侧边102的连接处液晶分子杂乱无章排布的现象。
图2C为本发明另一实施例的液晶面板的像素电极100’的结构示意图。本实施例与图2A所示实施例的区别在于主干部10的第二侧边102与第二方向的夹角α等于第二分支部30’的第二侧边302’与第二方向的夹角β’,即第二分支部30’的第二侧边302’与主干部10的第二侧边102在一条直线上。本发明实施例提供的像素电极100’相对图2A实施例提供的像素电极100,好处在于,在保证一定的抑制液晶显示面板畴错区域的技术效果上,降低像素电极的设计难度和成本。
图3为本发明另一实施例的液晶面板的像素电极200的结构示意图。如图3所示,像素电极200包括主干部40、第一分支部50和第二分支部60。
其中,像素电极200的主干部40沿第一方向配置,包括第一端部403和第二端部404。第一分支部50与主干部40的第一端部403连接,并沿第二方向延伸。第二分支部60与主干部40的第二端部404连接,并沿第四方向延伸。其中,第一方向与第四方向的夹角为锐角γ。
具体地,像素电极200的主干部40包括第一侧边401和第二侧边402,其中,第一侧边401和第二侧边402平行设置,且第一侧边401和第二侧边402的延伸方向与第一方向平行。需要说明的是,本发明实施例中主干部40的延伸方向由其主要的两条侧边401、402决定,因为主干部40的第一侧边401和第二侧边402互相平行,且沿第一方向延伸,所以本发明实施例中主干部40的延伸方向即为第一方向。
在本发明的可选实施例中,像素电极200的第一分支部50包括沿第二方向延伸的第一侧边501和第二侧边502以及连接第一侧边501和第二侧边502的第三侧边503,且第三侧边503与第一侧边501和第二侧边502正交。
具体地,像素电极200的第一分支部50的第一侧边501的一端与主干部40的第一侧边401的第一端4011连接,另一端与第三侧边503连接;第一分支部50的第二侧边502的一端与主干部40的第二侧边402的第一端4021连接,另一端与第三侧边503连接,且第三侧边503的延伸方向与第二方向正交。
在本发明的可选实施例中,像素电极200的第二分支部60包括第一侧边601、第二侧边602、第三侧边603、第四侧边604和第五侧边605。其中,第一侧边601沿第三方向延伸,第二侧边602沿第四方向延伸。需要说明的是,本发明的实施例中,像素电极200的第二分支部60的延伸方向由第二侧边602的延伸方向定义,即在本发明的可选实施例中,第二侧边602的延伸方向为第四方向,则第二分支部60的延伸方向为第四方向。
具体地,像素电极200的第二分支部60的第一侧边601的一端与主干部40的第一侧边401的第二端4012连接,另一端与第二分支部60的第三侧边603的一端连接;第二分支部60的第二侧边602的一端与主干部40的第二侧边402的第二端4022连接,另一端与第二分支部60的第四侧边604的一端连接。第二分支部60的第三侧边603的另一端和第二分支部60第四侧边604的另一端与第二分支部60的第五侧边605连接。需要说明的是,第二分支部60的第三侧边603与第四侧边604互相平行,且与第五侧边605正交,第二分支部60的第五侧边605沿第二方向延伸。
从图3中可以看出,像素电极200中的第二分支部60的第二侧边602与主干部40的第二侧边402之间形成的角度为锐角,设为γ。。
需要说明的是,本发明实施例中像素电极200的第二分支部60的第一侧边601与主干部40的第一侧边401之间形成钝角δ可以使第二分支部60的第一侧边601处的电场力方向与主干部40的第一侧边401处的电场力方向之间的差异降低,避免在像素电极200中第二分支部60的第一侧边601与主干部40的第一侧边401连接处液晶分子杂乱无章分布现象的发生。
在本发明的可选实施例中,像素电极200的第二分支部60的第二侧边602与主干部40的第二侧边402之间形成的夹角γ优选大于等于30°并且小于等于45°。当像素电极200的第二分支部60的第二侧边602与主干部40的第二侧边402之间形成的夹角γ大于等于30°并且小于等于45°时,像素电极200抑制畴错产生的技术效果最明显。
在本发明的可选实施例中,像素电极200的主干部40的第一侧边401和第二侧边402之间的垂直间距d大于等于1.5微米并且小于等于4.5微米。当像素电极200的主干部40的第一侧边401和第二侧边402之间的垂直间距d大于等于1.5微米并且小于等于4.5微米时,在保证有效抑制畴错问题的同时利于显示面板的高分辨率设计。
图3所示的实施例与图2A和图2C所示的实施例的区别在于,第二分支部60包括至少5条侧边,并且第二分支部60的第二侧边602与主干部40的第二侧边402之间的夹角γ为锐角,且第二分支部60的第二侧边602须通过与第二方向垂直的第四侧边604与底端侧边605相连,即在本实施例中由于第二分支部60的第二侧边602与主干部40的第二侧边402之间的夹角γ为锐角,为了使液晶分子在这个夹角处的旋转处于一个逐渐过渡的分布状态,本实施例中的第二分支部60的第四侧边604是必不可少的。这样设计的好处在于,可以通过第二分支部的第二侧边602和第四侧边604将第二分支部和主干部连接处的畴错进行有效抑制。如图3A所示,本发明实施例提供的像素电极的技术效果示意图,具体的原理与图2A涉及的技术原理相同,此处不再赘述。
需要说明的是,本发明实施例中提到的液晶分子均为负性液晶,但是,本发明实施例涉及的技术原理并不局限于负性液晶,对于正性液晶,本领域技术人员可以根据本发明实施例的启发稍作变更即可得到相应的技术效果。
综上所述,本发明实施例的像素电极通过在主干部外设置第一分支部和第二分支部可以有效抑制畴错的产生,能够减少应用上述像素电极结构的液晶面板显示画面不稳定的现象。
本发明实施例还提供一种阵列基板,如图4所示,包括:多条沿x方向延伸的多条扫描线612和沿y方向延伸的多条数据线614以及由扫描线612和数据线614围城的多个像素单元613。任一像素单元613包括一条像素电极618。每个像素单元613中的像素电极618和薄膜晶体管616电连接。其中,像素电极618可以采用如图2A、2B和图3所对应实施例中公开的像素电极的结构。
需要说明的是,本实施例中的每个像素单元中的像素电极618的结构相较于现有技术(如图1所示)只包含一根锯齿,即本实施例中控制一个像素单元显示的像素电极618不需要设计成多根齿条的梳状结构,降低了工艺难度,同时在高分辨的显示面板设计中有利于面板的窄边框设计。
图5为本发明实施例提供的阵列基板的剖面结构示意图。请参照图5,阵列基板300包括遮光层311、低温多晶硅层318、薄膜晶体管的栅极314、薄膜晶体管的源极324、薄膜晶体管的漏极326、公共电极层320、像素电极层328以及通孔360。其中,像素电极层328通过通孔360与薄膜晶体管的漏极326电连接。可以理解的是,通孔处电场力的方向不具备单一性,使得液晶旋转处于极其不确定的状态,易导致畴错产生。
图6为给出了一种应用图2A所示的像素电极100的阵列基板示意图。如图6所示,阵列基板中包括图2A所示的像素电极100,其将第二分支部30设置于通孔320处,即形成第一锐角α的位置附近。由于第二分支部30沿第三方向延伸,且第一方向与第二方向的夹角α大于第三方向与第二方向的夹角β,所以第二分支部30相对于主干部10朝远离第一分支部20的一侧弯折,即朝靠近薄膜晶体管616方向倾斜。在像素单元613中,通孔360的位置处由于电场力方向的非单一性,使得通孔处的液晶分子旋转方向不一,易产生畴错区域,不利于显示画面的稳定性。而本发明实施例中的像素电极100通过将第二分支部30设置于通孔360附近,并且使得第二分支部30沿主干部10朝远离第一分支部50的一侧弯折,使得通孔360附近的电场力方向差异减小(如图2B所示),所以液晶分子在这种渐变的电场力作用下,会沿着渐变电场力的方向趋于稳定,不会出现液晶分子的杂乱无章排布,导致畴错现象的发生。
图7是应用图3所示的一种像素电极200的阵列基板示意图。如图7所示,阵列基板中包括图3所示的像素电极200,其将通孔360设置于主干部40与第二分支部60的右侧连接处,即形成锐角γ的位置(如图3所示)附近。同理,第二分支部60的设置可以有效抑制通孔360处产生的畴错区,具体的技术原理不再赘述。
需要说明的是,本发明实施例并不局限于图5所示的顶栅结构,也可以为底栅结构,本发明对此并不限定。图5所示的阵列基板300中的薄膜晶体管的栅极314、源极324和漏极326的材料可为铝、铬、铝合金、铬合金及其组合中的一种,或是其他适当的导电材料。像素电极328和公共电极层320的材质可为铟锡氧化物、铟锌氧化物、上述材料组合之一或是其他适当的材料。
由上可知,本发明实施例所提供的阵列基板和显示面板中应用特定结构的像素电极,可以使像素电极边缘和通孔处的液晶倾倒方向的不确定性降低,可有效抑制像素电极边缘和通孔处产生畴错,能够减少应用上述像素电极结构的液晶面板显示的畴错区,提高显示画面的质量,同时每个像素电极不需要设计成多齿根的梳状电极形状,利于显示面板的高分辨、窄边框设计。
以上具体地示出和描述了本发明的示例性实施方式。应该理解,本发明不限于所公开的实施方式,相反,本发明意图涵盖包含在所附权利要求范围内的各种修改和等效置换。

Claims (14)

1.一种用于液晶显示面板的像素电极,包括:
主干部,沿第一方向配置,包括第一端部和第二端部;
第一分支部,与所述主干部的所述第一端部连接,并朝远离所述主干部的一侧沿第二方向延伸;以及
第二分支部,与所述主干部的所述第二端部连接,并朝远离所述主干部的另一侧沿第三方向延伸,所述第二分支部靠近所述像素电极的通孔设置;
其中,所述第一方向与所述第二方向之间所呈的锐角为第一锐角,所述第三方向与所述第二方向之间所呈的锐角为第二锐角,所述第一锐角大于等于所述第二锐角;
所述第一分支部包括沿所述第二方向延伸的第一侧边和第二侧边,及连接其第一侧边和其第二侧边的第三侧边,所述第一分支部的第三侧边的延伸方向与所述第二方向正交;
所述第二分支部包括依次连接的第一侧边、第三侧边、第四侧边和第二侧边,所述第二分支部的第一侧边与所述主干部的第一侧边的第二端连接且与所述主干部的第二侧边之间形成钝角,所述第二分支部的第二侧边沿所述第三方向延伸且与所述主干部的第二侧边的第二端连接。
2.如权利要求1所述的像素电极,其特征在于,所述第一锐角大于等于80°并且小于等于86°,所述第二锐角大于等于76°并且小于等于83°。
3.如权利要求1所述的像素电极,其特征在于,所述主干部包括沿所述第一方向延伸的第一侧边和沿所述第一方向延伸的第二侧边,所述主干部的所述第一侧边和所述第二侧边之间的垂直间距大于等于1.5微米并且小于等于4.5微米。
4.如权利要求3所述的像素电极,其特征在于,所述第一分支部的所述第一侧边的第一端与所述主干部的所述第一侧边的第一端连接,所述第一分支部的所述第二侧边的第一端与所述主干部的所述第二侧边的第一端连接,所述第一分支部的所述第一侧边的第二端与所述第一分支部的所述第二侧边的第二端通过所述第三侧边连接,以形成所述第一分支部的自由端。
5.如权利要求4所述的像素电极,其特征在于,所述第二分支部的所述第一侧边的第一端与所述主干部的所述第一侧边的第二端连接,所述第二分支部的所述第二侧边的第一端与所述主干部的所述第二侧边的第二端连接,所述第二分支部的所述第三侧边的第一端与所述第二分支部的所述第一侧边的第二端连接,所述第二分支部的所述第四侧边的第一端与所述第二分支部的所述第二侧边的第二端连接,所述第二分支部的所述第三侧边的第二端与所述第二分支部的所述第四侧边的第二端连接以形成所述第二分支部的自由端;所述第二分支部的所述第四侧边与所述第一分支部的所述第一侧边平行,所述第二分支部的所述第三侧边与所述第二分支部的所述第四侧边连接且连接线的延伸方向与所述第二方向正交。
6.一种用于液晶显示面板的像素电极,包括:
主干部,沿第一方向配置,包括沿所述第一方向延伸的第一侧边和第二侧边,还包括第一端部和第二端部;
第一分支部,与所述主干部的所述第一端部连接,并朝远离所述主干部的一侧沿第二方向延伸;以及
第二分支部,与所述主干部的所述第二端部连接,所述第二分支部靠近所述像素电极的通孔设置,所述第二分支部包括依次连接的第一侧边、第三侧边、第五侧边、第四侧边和第二侧边,所述第二分支部的第一侧边与所述主干部的第一侧边连接,并且所述第二分支部的所述第一侧边沿第三方向延伸且与所述主干部的第一侧边之间形成钝角,所述第二分支部的所述第二侧边与所述主干部的所述第二侧边连接,并且所述第二分支部的所述第二侧边沿第四方向延伸,所述第一方向和所述第四方向的夹角为锐角;
所述第一分支部包括沿所述第二方向延伸的第一侧边和第二侧边,及连接其第一侧边和其第二侧边的第三侧边,所述第一分支部的所述第三侧边的延伸方向与所述第二方向正交。
7.如权利要求6所述的像素电极,其特征在于,所述第一方向和所述第四方向的夹角大于等于30°并且小于等于45°。
8.如权利要求6所述的像素电极,其特征在于,所述主干部的所述第一侧边和所述第二侧边之间的垂直间距大于等于1.5微米并且小于等于4.5微米。
9.如权利要求6所述的像素电极,其特征在于,所述第一分支部的所述第一侧边的第一端与所述主干部的所述第一侧边的第一端连接,所述第一分支部的所述第二侧边的第一端与所述主干部的所述第二侧边的第一端连接,所述第一分支部的所述第一侧边的第二端与所述第一分支部的所述第二侧边的第二端通过所述第一分支部的所述第三侧边连接。
10.如权利要求6所述的像素电极,其特征在于,所述第二分支部的所述第一侧边的第一端与所述第二分支部的所述第三侧边的第一端连接,所述第二分支部的所述第二侧边的第一端与所述第二分支部的所述第四侧边的第一端连接,所述第二分支部的所述第五侧边的第一端与所述第二分支部的所述第三侧边的第二端连接,所述第二分支部的所述第五侧边的第二端与所述第二分支部的所述第四侧边的第二端连接以形成所述第二分支部的自由端;所述第二分支部的所述第五侧边与所述第一分支部的所述第一侧边平行,所述第二分支部的所述第三侧边和所述第二分支部的所述第四侧边相平行,且所述第二分支部的所述第三侧边与所述第二分支部的所述第五侧边正交。
11.一种用于液晶显示面板的阵列基板,包括:第一基板以及设置在所述第一基板上多个像素单元,任一所述像素单元包括一条如权利要求1-10任一项所述的像素电极;
并且,任一所述像素单元包括一个薄膜晶体管,其中,对于任一所述像素单元,所述像素电极经由通孔与所述薄膜晶体管电连接。
12.如权利要求11所述的阵列基板,其特征在于,所述通孔位于所述主干部和所述第二分支部的连接处。
13.一种显示面板,包括:
如权利要求11或12所述的阵列基板,具有液晶显示区;
第二基板,与所述阵列基板相对设置;以及
液晶层,位于所述阵列基板与所述第二基板之间;
其中,液晶层与所述像素电极的所述第一分支部在垂直于所述第二基板的方向上的投影相交叠的区域远离液晶显示区,并且液晶层与所述像素电极的所述第二分支部在垂直于所述第二基板的方向上的投影相交叠的区域远离液晶显示区。
14.如权利要求13所述的显示面板,其特征在于,所述液晶层中的液晶为负性液晶。
CN201511028508.3A 2015-12-31 2015-12-31 一种用于液晶显示面板的像素电极、阵列基板及显示面板 Active CN105425481B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201511028508.3A CN105425481B (zh) 2015-12-31 2015-12-31 一种用于液晶显示面板的像素电极、阵列基板及显示面板
US15/184,575 US10551693B2 (en) 2015-12-31 2016-06-16 Pixel electrode for LCD panels, array substrate and display panel
DE102016015896.4A DE102016015896B3 (de) 2015-12-31 2016-06-29 Pixelelektrode für LCD Felder
DE102016111901.6A DE102016111901B4 (de) 2015-12-31 2016-06-29 Pixelelektrode für LCD Felder, Arraysubstrat und Anzeigefeld

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201511028508.3A CN105425481B (zh) 2015-12-31 2015-12-31 一种用于液晶显示面板的像素电极、阵列基板及显示面板

Publications (2)

Publication Number Publication Date
CN105425481A CN105425481A (zh) 2016-03-23
CN105425481B true CN105425481B (zh) 2019-06-11

Family

ID=55503786

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201511028508.3A Active CN105425481B (zh) 2015-12-31 2015-12-31 一种用于液晶显示面板的像素电极、阵列基板及显示面板

Country Status (3)

Country Link
US (1) US10551693B2 (zh)
CN (1) CN105425481B (zh)
DE (2) DE102016111901B4 (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104503161A (zh) * 2014-12-24 2015-04-08 厦门天马微电子有限公司 像素电极、阵列基板、显示面板
CN104516159A (zh) * 2013-09-29 2015-04-15 友达光电股份有限公司 液晶显示面板
CN204576028U (zh) * 2014-12-30 2015-08-19 厦门天马微电子有限公司 一种阵列基板、显示面板和显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8587758B2 (en) 2009-02-13 2013-11-19 Apple Inc. Electrodes for use in displays
US20130021570A1 (en) 2011-07-18 2013-01-24 Shanghai Tianma Micro-electronics Co., Ltd. Pixel Electrode And Liquid Crystal Display Panel
US20150146125A1 (en) * 2012-04-24 2015-05-28 Sharp Kabushiki Kaisha Liquid crystal display panel, liquid crystal display apparatus, and thin film transistor array substrate
WO2013168566A1 (ja) 2012-05-10 2013-11-14 シャープ株式会社 液晶表示装置
US9632380B2 (en) * 2012-10-03 2017-04-25 Sharp Kubushiki Kaisha Liquid crystal display device
JP2014112195A (ja) * 2012-10-31 2014-06-19 Japan Display Inc 液晶表示装置
JP6279248B2 (ja) 2013-08-20 2018-02-14 株式会社ジャパンディスプレイ 液晶表示装置
JP6250408B2 (ja) 2014-01-17 2017-12-20 株式会社ジャパンディスプレイ 液晶表示装置
JP6415856B2 (ja) 2014-05-30 2018-10-31 株式会社ジャパンディスプレイ 液晶表示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104516159A (zh) * 2013-09-29 2015-04-15 友达光电股份有限公司 液晶显示面板
CN104503161A (zh) * 2014-12-24 2015-04-08 厦门天马微电子有限公司 像素电极、阵列基板、显示面板
CN204576028U (zh) * 2014-12-30 2015-08-19 厦门天马微电子有限公司 一种阵列基板、显示面板和显示装置

Also Published As

Publication number Publication date
DE102016111901B4 (de) 2020-07-02
US20170192283A1 (en) 2017-07-06
US10551693B2 (en) 2020-02-04
DE102016015896B3 (de) 2022-03-10
CN105425481A (zh) 2016-03-23
DE102016111901A1 (de) 2017-07-06

Similar Documents

Publication Publication Date Title
CN107015403B (zh) 阵列基板
CN104160326B (zh) 液晶显示装置
CN104597648B (zh) 一种液晶显示面板及装置
CN104932162B (zh) 阵列基板和液晶显示面板
CN104793412B (zh) 液晶显示装置
CN102269898B (zh) 一种像素电极及液晶显示面板
CN104730788B (zh) 液晶显示装置
WO2019114349A1 (zh) 阵列基板及显示装置
WO2017063222A1 (zh) 一种像素电极结构及液晶显示面板
US9377653B2 (en) PVA pixel electrode and liquid crystal display apparatus using the same
US9146423B2 (en) Pixel structure
CN103941501B (zh) Tft阵列基板、液晶显示面板和液晶显示器
WO2018036030A1 (zh) 像素电极及曲面液晶显示面板
WO2016138721A1 (zh) 液晶屏及显示装置
CN105974682A (zh) 液晶显示装置
CN104749838A (zh) 薄膜晶体管基板和使用该薄膜晶体管基板的液晶显示装置
CN111443527A (zh) 像素电极及液晶显示面板
CN105093727B (zh) 一种阵列基板、曲面显示面板、曲面显示装置
CN105183253B (zh) 一种触控显示面板及其驱动方法、显示装置
CN109240010A (zh) 阵列基板及液晶显示面板
WO2019080596A1 (zh) 阵列基板及显示装置
WO2018176591A1 (zh) 阵列基板及液晶显示器
TW200832026A (en) Liquid crystal display panel
CN110308600A (zh) 阵列基板、显示面板和显示装置
TWI648580B (zh) 畫素結構及顯示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant