CN105393209A - 显示协处理 - Google Patents

显示协处理 Download PDF

Info

Publication number
CN105393209A
CN105393209A CN201480015191.7A CN201480015191A CN105393209A CN 105393209 A CN105393209 A CN 105393209A CN 201480015191 A CN201480015191 A CN 201480015191A CN 105393209 A CN105393209 A CN 105393209A
Authority
CN
China
Prior art keywords
display
data
processor
vision content
low
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201480015191.7A
Other languages
English (en)
Other versions
CN105393209B (zh
Inventor
N·M·康奈尔
C·L·弗劳尔斯
J·W·凯勒
G·B·斯坦迪什
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Google Technology Holdings LLC
Original Assignee
Google Technology Holdings LLC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Google Technology Holdings LLC filed Critical Google Technology Holdings LLC
Publication of CN105393209A publication Critical patent/CN105393209A/zh
Application granted granted Critical
Publication of CN105393209B publication Critical patent/CN105393209B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/20Processor architectures; Processor configuration, e.g. pipelining
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3293Power saving characterised by the action undertaken by switching to a less power-consuming processor, e.g. sub-CPU
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5027Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals
    • G06F9/5044Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals considering hardware capabilities
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1415Digital output to display device ; Cooperation and interconnection of the display device with other functional units with means for detecting differences between the image stored in the host and the images displayed on the displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/04Partial updating of the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/12Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/06Use of more than one graphics processor to process data before displaying to one or more screens
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/20Details of the management of multiple sources of image data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Abstract

在显示协处理的实施方案中,一种计算装置包括显示器、全功率处理器(302)和低功率处理器(304),所述低功率处理器(304)可在不利用所述全功率处理器的情况下更改由所述显示器(324)呈现的视觉内容。响应于来自所述全功率处理器的请求,所述低功率处理器可生成另外显示数据以更新存储在所述显示器的帧缓冲器(328)中的显示数据。所述低功率处理器随后可将所述另外显示数据传输至所述帧缓冲器,以有效地更改由所述显示器呈现的所述视觉内容的至少一部分。在一些实施方案中,所述另外显示数据通过协议转换器(354)来传输,所述协议转换器(354)使用显示特定通信协议将所述显示数据转发至所述显示器。

Description

显示协处理
背景
许多计算装置如移动电话、平板计算机、膝上型计算机和便携式媒体装置具有用于呈现视觉内容的集成显示器。视觉内容通常使用高速处理组件如应用处理器或专用图形引擎来渲染,并且随后传输至集成显示器以供呈现。相对于计算装置的其他组件,应用处理器和专用图形引擎消耗相当大的功率。然而,大多数这些类型的计算装置从在充电之间提供有限量功率的基于电池的供应器汲取功率。在集成显示器上连续或持续呈现视觉内容经常使功耗大的图形组件保持活动,这增加了计算装置的功率消耗。这种增加的功率消耗导致计算装置的运行时间缩短或在需要延长运行时间时显示器的使用受到约束。
附图简述
参照以下附图来描述显示协处理的实施方案。相同数字可自始至终用于引用附图中所示的相似特征和组件:
图1示出可实现显示协处理的实施方案的示例性系统。
图2示出可实现显示协处理的实施方案的示例性系统的各种组件。
图3示出可实现显示协处理的实施方案的另一种示例性系统的各种组件。
图4示出根据显示协处理的一个或多个实施方案的协议转换的示例性时序图。
图5示出根据一个或多个实施方案的显示协处理的示例性方法。
图6示出根据一个或多个实施方案的显示协处理的另一种示例性方法。
图7示出根据一个或多个实施方案的协议转换的示例性方法。
图8示出可实现显示协处理的实施方案的示例性电子装置的各种组件。
详述
在显示协处理的实施方案中,计算装置包括显示器、全功率处理器(例如,应用处理器或图形引擎)和低功率处理器。与计算装置的应用或操作系统相关联的视觉内容通常由全功率处理器渲染成显示数据(例如,帧)。一旦被渲染,显示数据就由全功率处理器的显示特定接口传输至显示器以供呈现。在显示器处,显示数据存储在帧缓冲器中,显示器从帧缓冲器将显示数据作为视觉内容来呈现以供用户交互和/或观看。随着视觉内容被渲染、传输和呈现以使用户能够交互和观看,这个过程快速连续地重复。
如上文所述,相对于计算装置的其他组件,全功率处理器如应用处理器和专用图形引擎消耗相当大的功率。这种功率消耗可使计算装置的运行时间缩短或限制使用显示器以延长装置运行时间。显示协处理的实施方案使低功率处理器(例如,微控制器)能够向显示器传输另外显示数据,以有效地在全功率处理器保持处于低功率或休眠状态时渲染视觉内容。允许全功率处理器保持处于低功率状态降低了计算装置的功率消耗,从而使装置运行时间更长或扩展显示器的使用以用于呈现视觉内容。
当计算装置进入低图形活动的状态如待机模式或音频回放模式时,由显示器呈现的视觉内容的刷新频率降低。在这种低图形活动的状态期间,可使用低功率处理器来更新由显示器呈现的视觉内容的至少一部分。初始显示数据集(例如,视觉帧)可由全功率处理器渲染并且传输至显示器以供呈现。这个初始显示数据集存储在显示器的帧缓冲器中,由显示器的逻辑从帧缓冲器解码显示数据以生成视觉内容。一旦初始数据集存储在显示器的帧缓冲器中,低功率处理器可更新显示数据的一部分以有效地渲染视觉内容。
举例来说,考虑进入待机模式的智能电话,在待机模式中,时间和日期信息呈现在智能电话的显示器上。背景图像的显示数据以及时间和日期的文本可由应用处理器渲染并传输至显示器。一旦显示数据存储在显示器的帧缓冲器中,显示器就可呈现视觉内容(例如,背景图像、天气图标、电池指示符、时间和/或日期),并且应用处理器可进入低功率状态。在进入低功率状态之前或在处于低功率状态时,应用处理器可向低功率处理器传输更改由显示器呈现的视觉内容的请求。基于请求或显示数据的可访问参数,低功率处理器随后可生成对更改视觉内容有用的另外显示数据。此另外显示数据可写入显示器的帧缓冲器,以有效地引起显示器呈现所更改的视觉内容。这可允许由显示器呈现的视觉内容被更改,以有效地使有意义的、缓变的图形能够在未使全功率处理器退出低功率状态的情况下呈现给用户。
虽然所述的显示协处理的特征和概念可在任何数量的不同装置、系统和/或配置中实现,但是显示协处理的实施方案在以下示例性装置、系统和方法的上下文中进行描述。
图1示出可实现显示协处理的实施方案的示例性系统100。示例性系统100包括计算装置102,计算装置102可以是任何类型的便捷式电子装置,如智能电话、移动电话、平板计算机、手持式导航装置、便捷式游戏装置和/或便捷式媒体回放装置。计算装置也可以是如参照图8中所示的示例性电子装置进一步所描述的任何类型的装置。计算装置102(图1)包括应用处理器104和低功率处理器106。应用处理器104可被配置为包括有图形渲染能力的单核或多核全功率处理器。这些图形渲染能力允许应用处理器104以高帧速渲染图形或显示数据,并且可由与应用处理器104相关联的专用图形处理单元(GPU)提供。
低功率处理器106可被配置为不能完全渲染图形或显示数据的低功率处理器或微控制器。在一些情况下,低功率处理器缺少集成显示控制器和/或显示特定数据接口。低功率处理器106可实现为与应用处理器104相比具有更小指令集、以更低频率操作或具有更小处理能力的精简指令集计算(RISC)处理器。例如,当应用处理器104被配置为实现32位指令集的多核全功率处理器时,低功率处理器106可被配置为实现16位指令集的基于RISC的微控制器。应用处理器104和/或低功率处理器106各自可分别实现为不同的组件(已示出),或一起实现为具有集成配套微处理器的应用处理器(未示出)。
计算装置102还包括计算机可读介质108(CRM108),其存储计算装置102的装置数据110。CRM108可包括可用于存储装置数据110的任何合适的存储器或存储装置,如随机存取存储器(RAM)、静态RAM(SRAM)、动态RAM(DRAM)、非易失性RAM(NVRAM)、只读存储器(ROM)或闪存存储器。装置数据110可包括用户数据、多媒体数据、计算装置102的应用和/或操作系统,这些可由应用处理器104执行以提供计算装置102的各种功能性。
计算装置102还包括显示管理器112,在一种实现方式中,显示管理器112在CRM108(如图所示)上具体体现为处理器可执行指令。可替代地或另外地,显示管理器112可全部或部分地实现为与计算装置102的其他组件(例如,应用处理器104或低功率处理器106)集成或分开的硬件逻辑或电路。参照图2进一步描述显示管理器112的示例性实现方式。在至少一些实施方案中,显示管理器112协调应用处理器104与低功率处理器106之间的活动。
计算装置102包括用于向用户呈现视觉内容的显示器114。显示器114可被配置为任何合适类型的显示器,如液晶显示器(LCD)或有源矩阵有机发光二极管(AMOLED)显示器。由显示器114呈现的视觉内容是基于从计算装置102的其他组件接收的显示数据。此显示数据通常通过显示器114的显示特定数据接口如移动行业处理器接口(MIPI)、移动显示数字接口(MDDI)、DisplayPort或嵌入式DisplayPort接口来接收。
计算装置102还能够通过无线收发器116和/或有线数据接口118进行数据通信。无线收发器116可被配置来用于通过一种或多种类型的数据网络如无线个人区域网(WPAN)、无线局域网(WLAN)、无线广域网(WWAN)或蜂窝网络进行通信。这些网络进行通信所借助的示例性标准包括IEEE802.15(BluetoothTM)标准、IEEE802.11(WiFiTM)标准、符合3GPP的蜂窝标准或各种IEEE802.16(WiMAXTM)标准。
有线数据接口118可被配置来支持任何合适类型的有线通信,如通用串行总线(例如,USB2.0或USB3.0)、音频、以太网、快速外围组件互连(PCI-Express)、串行高级技术附件(SATA)等。在一些实施方案中,有线数据接口118可以可操作地与集成多个数据接口的定制或专属连接器、连同用于给计算装置102充电的电源连接件耦接。
图2示出可实现显示协处理的实施方案的示例性系统的各个组件。如通常在200处所示,组件包括应用处理器202和低功率处理器204,如参照图1所述的应用处理器104和低功率处理器106。应用处理器202可通过集成电路间总线206(IC间总线206)或共享计算机可读介质208(共享CRM208)与低功率处理器204进行数据通信。
IC间总线206可被配置为任何合适类型的数据总线,如集成电路间(I2C)合规总线、IP块交叉开关(crossbar)、通用输入/输出(GPIO)等。应用处理器202和低功率处理器204可通过存储器数据总线210访问共享CRM208,存储器数据总线210可实现为单独的数据总线(例如,多端口RAM)或组合的(未示出)。可替代地或另外地,共享CRM208可全部或部分地驻留在应用处理器202或低功率处理器204中的一个内。
应用处理器202或低功率处理器204可访问共享CRM208的内容,如显示协处理控制寄存器212(控制寄存器212)和显示协处理状态寄存器214(状态寄存器214)。这些显示协处理寄存器可利用来支持应用处理器202与低功率处理器204之间的低功率交换和行为。共享CRM208还可包括显示管理器216,如参照图1中所述的显示管理器112。在这个具体实例中,显示管理器216在共享CRM208上具体体现为处理器可执行指令和/或数据。当处理器可执行指令分别由应用处理器202或低功率处理器204执行时,显示管理器216的各方面可由任一处理器实现。
组件还包括显示器218,如参照图1所述的显示器114。显示器218通过显示数据总线222从应用处理器202或低功率处理器204接收显示数据220。显示数据总线222可符合任何合适的规范或标准,如MIPI、MDDI、DisplayPort或嵌入式DisplayPort。通常,这些规范或标准限定高速串行数据信道并且还可支持低功率反向信道。为了简化与多个处理器的连接性,解多路复用器224(或类似配置的多路复用器)可以可操作地耦接在显示器218、应用处理器202与低功率处理器204之间。
在一些实施方案中,协议转换器228实现在低功率处理器204与解多路复用器224之间,以便转换由低功率处理器204通过通用数据总线226传输的数据。协议转换器228可使用软件、固件和/或硬件如可编程逻辑装置(PLD)、现场可编程门阵列(FPGA)、复杂PLD(CPLD)、可编程阵列逻辑(PAL)等的任何合适的组合来实现。
在一些情况下,低功率处理器204缺少专用显示控制器或显示特定数据接口。在此类情况下,低功率处理器204使用通用通信协议来传输显示数据。这种通用通信协议可符合任何合适的规范或标准,如串行外围接口(SPI)、系统管理总线(SMBus)或I2C通信协议。可替代地或另外地,协议转换器228可模仿显示特定接口的握手信令或数据传送控制操作(例如,MIPI数据传送发起/终止)。
解多路复用器224的输入选择可通过任何合适的信号如应用处理器202或低功率处理器204的GPIO信号来控制。在一些实施方案中,解多路复用器224的输入选择可由来自协议转换器228的信号输出控制,以使得输入选择与从协议转换器228到显示器218的数据传送的发起或终止一致。
当计算装置进入低图形活动的状态时,显示器218的视觉内容的刷新频率可降低,以使得低功率处理器204可渲染视觉内容。在一些实施方案中,显示管理器216可确定何时将对显示器218的控制或访问从应用处理器202过渡到低功率处理器204。在进入低图形活动的状态之前,应用处理器202可通过显示数据总线222渲染显示数据220并将其传输至显示器218。随后,显示器可将显示数据呈现为整个帧的视觉内容(如背景图像、电池指示符、时间和日期)(例如,图1中的显示器114)。在这个实例的上下文中,假设显示数据总线222被配置用于显示数据的符合MIPI的通信(例如,显示位接口(DBI-2)或显示像素接口(DPI-2))。在一些实施方案中,显示器被配置来在显示器处于低功率状态时将显示数据维持在显示器的帧缓冲器中。例如,响应于接收MIPISleep_In命令(此时,显示器可进入其最低功率状态),显示器可将显示数据维持或存储在帧缓冲器中。
随后,应用处理器202可进入低功率状态以节约功率。在一些情况下,低功率状态可防止应用处理器202渲染显示数据,因为这样做会消耗相当大的功率。在这种情况下,低功率状态也可以是允许应用处理器202执行后台程序或应用、或向低功率处理器204提供显示控制数据的最低功率状态。
随后,显示管理器216可引起应用处理器202将描述由显示器218呈现的视觉内容的所需更改的数据写入至显示控制寄存器212。数据可描述视觉内容(例如,亮度、光度或伽玛)的参数的更改、用于执行更改的时序信息、或将执行更改的显示器的局部区域。此数据或控制信息可由低功率处理器204用来渲染有意义的、缓变的视觉内容,如“心跳”指示或视觉内容的其他上下文更改(例如,电池状态或充电水平)。心跳指示可例如包括信息在原本空白(“关闭”)的显示面板上的周期性显示。在这个具体实例中,视觉内容的更改可反映电池充电水平的变化(如电池图标230)。可替代地或另外地,图1和/或图2中示出的任何图形或图标都可使用显示协处理的各种实施方案来更新。可设想到,视觉内容可包括显示所接收的电子邮件或文本消息提醒、满足通告提醒、或在装置处于低功率状态时与通信装置有关的其他内容。
一旦数据被写入至显示控制寄存器212,那么显示管理器216将对显示器218的控制传送至低功率处理器204。显示管理器216可借助如通过应用处理器202的通用输入/输出(GPIO)向低功率处理器204发送唤醒请求或通知完成。可替代地或另外地,显示管理器216切换解多路复用器224的输入选择以从低功率处理器204而不是应用处理器202接收数据。低功率处理器204随后基于存储在显示控制寄存器212中的数据生成另外显示数据。此另外显示数据可能不足以盖写显示器218的整个帧缓冲器,但可用于更改由显示器218呈现的视觉内容的至少一部分。低功率处理器204随后通过通用数据总线226向协议转换器228传输另外显示数据。在这个实例的上下文中,假设通用数据总线226被配置为SMBus,并且低功率处理器204的数据端口被配置用于符合SMBus的通信。
协议转换器228随后将另外显示数据从SMBus格式转换成显示特定通信协议,在这种情况下是转换成符合MIPI的显示数据。另外显示数据随后由协议转换器228通过解多路复用器224传输至显示器218。一旦被显示器218接收,另外显示数据就被写入至显示数据220中,以有效地更改由显示器218呈现的视觉内容。在已经更改由显示器218呈现的视觉内容之后,低功率处理器204可更新显示状态寄存器214,以跟踪视觉内容的更改的当前状态。应用处理器202也可访问显示状态寄存器214以确定低功率处理器是否成功更改视觉内容或确定是否请求进一步的更改。
图3示出可实现显示协处理的实施方案的另一个示例性系统的各个组件。如通常在300中所示,组件包括应用处理器302和低功率处理器304,如参照图1所述的应用处理器104和低功率处理器106。在这个具体实例中,应用处理器302被配置为包括两个处理器核306-1、306-2的多核处理器。这些处理器核中的任一个可执行代码或指令以实现计算装置的操作系统、应用或其他功能性。
应用处理器302还包括用于与其他组件进行数据通信的I2C端口308和通用输入/输出310(GPIO310)。可替代地或另外地,应用处理器302可通过其他接口或互连件如SMBus、交叉开关、SPI总线等进行通信。在这个具体实例中,应用处理器302通过I2C总线312和GPIO308与低功率处理器304进行通信。
在一些实施方案中,图形处理单元314(GPU314)由应用处理器302实现以用于渲染显示数据。GPU314可被实现来执行专业图形处理,如渲染多边形、三维形状、阴影、混叠、视频数据的编码或解码等。在一些方面,应用处理器的处理器核可执行与GPU相关联的功能。GPU314还可支持一个或多个显示特定数据接口,如MIPI、MDDI、DisplayPort、嵌入式DisplayPort等。在这个具体实例中,GPU314包括用于通过符合MIPI的数据总线来传送显示数据的MIPI端口316。符合MIPI的数据总线包括用于将显示数据传送至解多路复用器322的MIPI数据(-)信号线318和MIPI数据(+)信号线320。解多路复用器322可被实现来使显示器324能够从应用处理器302和低功率处理器304接收显示数据。解多路复用器322的输入选择可通过任何合适的方式来控制,如由如图3中所示的应用处理器302的GPIO310中的一个。
显示器324通过本地MIPI端口326从符合MIPI的数据总线接收显示数据。一旦显示数据被接收,显示器324就将显示数据存储在帧缓冲器328中,显示数据从帧缓冲器328被转换成视觉内容以供呈现。在一些实施方案中,帧缓冲器328包括足以呈现占据显示器324整个可观看区域的视觉内容的全分辨率帧的显示数据。视觉内容的帧可包括任何合适的图形,如背景图像、文本、图标、电池状态或充电水平指示符等。帧缓冲器328可集成到显示器324或在显示器的外部。
低功率处理器304包括微处理器核330和集成计算机可读介质332(CRM332)。微处理器核330可以是任何合适的处理核,如执行精简复杂性指令集的16位核。CRM332包括微代码334和协处理数据寄存器336(数据寄存器336),如参照图2所述的控制寄存器212和状态寄存器214。微代码334可包括可由微处理器核330执行以实现低功率处理器的功能性如生成另外显示数据的固件代码或操作系统指令。低功率处理器304可缺少显示控制器或显示特定数据接口,但可能够执行有限的图形处理,如渲染光度信息、颜色、文本、基本形状等。虽然低功率处理器304可能不能渲染复杂图形,但低功率处理器304能够生成足以更改由显示器324呈现的视觉内容的显示数据。
低功率处理器304还包括用于与应用处理器302进行数据通信的I2C端口338和通用输入/输出340(GPIO340)。可替代地或另外地,低功率处理器304可通过其他接口或互连件如SMBus、交叉开关、SPI总线等进行通信。在这个具体实例中,低功率处理器304通过I2C总线312和GPIO340与应用处理器302进行通信。应用处理器302可通过I2C总线312将信息写入至数据寄存器336中或从数据寄存器336读取信息。如参照图2所述,数据寄存器336可包括由显示器324呈现的视觉内容的控制和状态信息。
举例来说,考虑示出与用于更改显示数据的数据和控制寄存器相关联的状态寄存器的配置的下表。这些寄存器可利用来协调在应用处理器与低功率处理器之间的低功率显示操作。
保留 活动区域 保留 伽玛(5位) 面板状态
15-11 10-8 7 6-2 1-0
表1.状态寄存器(16位)
表1示出指示显示器的活动区域、(32个伽玛条目的)当前伽玛索引以及显示面板的状态的状态寄存器。显示面板的状态可包括:显示关闭–进入休眠、显示关闭–退出休眠、显示开启–进入休眠(无效)或显示开启–退出休眠,其中休眠状态是指应用处理器的功率状态。低功率处理器可在将显示器的控制传送回至应用处理器之前更新状态寄存器。
表2.控制寄存器A(32位)
表2示出指示显示区域的数目、所需(32个伽玛条目的)伽玛索引、显示面板的状态以及用于更改视觉内容的伽玛的时序参数的控制寄存器。过渡延迟可定义从一个活动区域移动到下一个活动区域之间的时间延迟(例如,0-256毫秒)。关闭时间可指定视觉内容的更改(例如,呼吸循环)之间的时间量(例如,0-128秒)。应用处理器可将信息写入至控制寄存器,使得低功率处理器能够在应用处理器处于低功率状态时更改显示器的视觉内容。
表3.控制寄存器B(32位)
表3示出指示用于更改视觉内容的时序参数的另一个控制寄存器。这些时序参数可准确地定义用于渲染视觉内容的循环更改(例如,呼吸循环)的时序图案。时序参数可包括斜升时间(例如,0-1500毫秒)、斜降时间(例如,0-1500毫秒)以及出现在相应斜变时间之间的平台时间(例如,0-8秒)。
部分区域起始行 部分区域结束行
31-16 15-0
表4.区域寄存器(32位x8)
图4示出部分区域寄存器索引。寄存器条目可局限于区域的为16的倍数的起始行或结束行,以减少区域寄存器的内存占用。这仍可在显示器的一个区域内提供大约80个唯一起始位置。
在一些实施方案中,相应GPIO可实现用于显示或显示特定数据总线的控制信号,如MIPI_D0_Request342和MIPI_D0_Busy344。MIPI_D0_Request342信号可用于唤醒对显示器324的控制或将对显示器324的控制传送至低功率处理器304。可替代地或另外地,MIPI_D0_Busy344信号可用于唤醒对显示器的控制或将对显示器的控制传送至应用处理器302。在一些情况下,这些信号可用于在处理器之间传送对显示特定数据总线(例如,MIPI总线)的控制。在一些实施方案中,MIPI_D0_Request342和/或MIPI_D0_Busy344用于指示低功率处理器是否已经控制显示特定数据总线。
由低功率处理器304生成的显示数据可通过SPI端口346在符合SPI的数据总线上传输。在一些方面,低功率处理器304支持直接存储器存取(DMA),从而实现显示数据从本地存储器(例如,CRM332)自SPI端口346离开的DMA传送。符合SPI的数据总线的信号线包括SPI芯片选择348(SPICS348)、SPI时钟350(SPICLK350)和SPI主出从入352(SPIMOSI352)。在一些实施方案中,显示数据通过符合SPI的数据总线传输至协议转换器354以便转换至显示特定通信协议。
协议转换器354可使用软件、固件和/或硬件如可编程逻辑装置(PLD)、现场可编程门阵列(FPGA)、复杂PLD(CPLD)、可编程阵列逻辑(PAL)等的任何合适的组合来实现。协议转换器354被配置来将通过通用数据协议传输的显示数据转换成适于通过显示特定协议(如MIPI)传输的显示数据。在一些配置中,协议转换器354可以可操作地与线路驱动器356、358和串联电阻器360、362耦接,以满足显示器特定协议的信令规范。在一些实施方案中,协议转换器354可模仿显示特定接口的握手信令或数据传送控制操作(例如,MIPI数据传送发起/终止),如由图4中的实例所示。
图4示出根据显示协处理的一个或多个实施方案的示例性通信的时序图。在这个具体实例中,显示数据从SPI协议转换成MIPI协议以便传输至显示器。由图4示出的协议转换包括MIPI发起序列402、数据转换间隔404和MIPI终止序列406。在参照图3所示和所述的组件的上下文中,当低功率处理器304取消向协议转换器断言SPI芯片选择信号线408时,可发起转换过程。响应于SPI芯片选择信号线408的取消断言,协议转换器通过传出MIPI数据(+)410和MIPI数据(-)412信号线用信号发送MIPI发起序列。通过MIPI数据(+)410和MIPI数据(-)412信号线接收显示数据的显示器可从信号线的过渡开始生成本地显示时钟414(显示CLK414)。
在取消断言SPI芯片选择信号线408之后,低功率处理器可使显示数据的传输延迟足以允许MIPI发起序列完成的时间量。在数据转换间隔404期间,低功率处理器通过SPI时钟信号线416(SPICLK416)和SPI主出从入信号线418(SPIMOSI418)传输显示数据。协议转换器随后将显示数据从SPI协议转换成MIPI协议,如由数据转换间隔404中的MIPI数据(+)410和MIPI数据(-)412信号线所示。协议转换结束,低功率处理器可重新断言SPICS408以引起协议转换器用信号发送MIPI终止序列406。在一些方面,用信号发送MIPI终止序列有效地引起显示器将所接收的显示数据存储在本地帧缓冲器中。这可有效地使得显示器的视觉内容基于从低功率处理器接收的显示数据来更新。
回到图3,由低功率处理器304生成的显示数据由协议转换器354转换并转发至解多路复用器322。这里假设应用处理器302已经设定解多路复用器322来从协议转换器354接收数据。随后,显示数据由显示器324在MIPI端口326处接收并且存储在帧缓冲器328中。将显示数据存储在帧缓冲器中可有效地使得由显示器呈现的视觉内容基于另外显示数据来更新。
协议转换器354随后将另外显示数据从SPI总线格式转换成显示特定通信协议,在这种情况下是转换成符合MIPI的显示数据。另外显示数据随后由协议转换器354通过解多路复用器322传输至显示器324。一旦由显示器324接收,另外显示数据就被写入至帧缓冲器328中,以有效地更改由显示器324呈现的视觉内容。在已经更改由显示器324呈现的视觉内容之后,低功率处理器304可更新数据寄存器336中的显示状态数据,以跟踪视觉内容的更改的当前状态。应用处理器302也可访问数据寄存器336以确定低功率处理器是否成功更改视觉内容或确定是否请求进一步的更改。
图5示出显示协处理的示例性方法500。对所述方法进行描述的次序并不意图被解释为限制,并且可以任何次序来执行任何数目的所述方法操作或所述方法操作的任何组合,以便执行用于显示协处理的方法或替代方法。
在502处,在不能渲染图形的处理器(如微控制器或低功率处理器)处接收更改视觉内容的请求。由显示器基于先前存储在显示器的帧缓冲器中的显示数据来呈现视觉内容。例如,计算装置102的显示管理器216可唤醒低功率处理器204或将对显示器218的控制传送至低功率处理器204。由显示器218呈现的视觉内容可基于存储在显示器的帧缓冲器中的显示数据220。在一些实施方案中,低功率处理器204可通过与应用处理器共享的一组控制寄存器来访问用于更改视觉内容的控制数据。
在一些实施方案中,从能够渲染图形的全功率处理器(例如,应用处理器)接收请求或控制数据。这个全功率处理器可处于防止全功率处理器渲染更新的显示数据的低功率状态。可替代地或另外地,全功率处理器可在处于低功率状态时更新控制数据或传输另外通知。
在504处,在处理器处生成另外显示数据以更新存储在帧缓冲器中的显示数据。另外显示数据可包括更改由显示器呈现的视觉内容的已更新伽玛或像素数据。在一些方面,处理器可能具有有限的图形能力,并且可生成更改视觉内容内的文本或图像的部分的另外显示数据。可根据任何合适的协议如符合SPI、SMBus、I2C等的那些协议对另外显示数据进行编码或格式化。
在506处,可将另外显示数据从处理器传输至显示器的帧缓冲器。这有效地更改由显示器呈现的视觉内容的至少一部分。在一些实施方案中,使用通用通信协议如SPI、SMBus、I2C等来传输另外显示数据。在此类情况下,通过被实现来使用显示特定协议将另外显示数据转发至帧缓冲器的协议转换器来传输另外显示数据。
图6示出显示协处理的另一个示例性方法600。对所述方法进行描述的次序并不意图被解释为限制,并且可以任何次序来执行任何数目的所述方法操作或所述方法操作的任何组合,以便执行用于显示协处理的方法或替代方法。仅通过举例,方法600的操作被示出为分别由应用处理器602或低功率处理器604(如参照图1所述的应用处理器104和低功率处理器106)执行。可替代地或另外地,本文所述的任何其他组件(例如,显示管理器218)可执行方法600的任何操作。
在606处,将显示数据写入至显示器的帧缓冲器。显示器被配置来基于由帧缓冲器存储的显示数据来呈现视觉内容。显示数据可由渲染显示数据的应用处理器传输。在一些实施方案中,显示数据可包括占据显示器整个可观看区域的视觉内容的整个帧,如具有高清晰度分辨率的帧。可按照显示特定通信协议或标准如MIPI、MDDI、DisplayPort等对显示数据进行编码或格式化以便传输。
在608处,将控制数据写入至可由另一个处理器访问的显示数据寄存器。可使用共享存储器如双端口RAM或闪存来实现显示数据寄存器。可替代地或另外地,可在其他处理器的存储器如通过存储器总线或I2C接口可访问的存储器的一部分中实现显示数据寄存器。控制数据描述对由显示器呈现的视觉内容的所需更改。在一些实施方案中,控制数据描述对视觉内容的至少一部分的伽玛或光度的改变。控制数据还可描述用于实施视觉内容的更改的时序参数。
在610处,将对显示器的控制传送至被配置来更改由显示器呈现的视觉内容的低功率处理器。在一些情况下,通过数据总线或GPIO来将请求或通知发送至低功率处理器。传送对显示器的控制可使得应用处理器能够进入低功率状态或休眠模式。在一些实施方案中,在处于低功率状态时,应用处理器将通知或另外控制数据推送至显示数据寄存器。这可有效地在使得低功率处理器能够更新由显示器呈现的视觉内容的同时节约功率。
在612处,由低功率处理器生成另外显示数据。低功率处理器可基于存储在显示控制寄存器中的控制数据来生成另外显示数据。另外显示数据可用于更新由显示器呈现的视觉内容的至少一部分,如视觉内容的伽玛或光度。在一些方面,低功率处理器可能具有有限的图形能力,并且可生成更改视觉内容内的文本或图像的部分的另外显示数据。可根据任何合适的协议如符合SPI、SMBus、I2C等的那些协议对另外显示数据进行编码或格式化。
在614处,将另外显示数据传输至显示器。在一些实施方案中,通过协议转换器传输另外显示数据。协议转换器可被配置来使用显示特定数据协议或格式如MIPI、MDDI、DisplayPort等来将另外显示数据转发至显示器。可替代地或另外地,可通过与显示器的单接口相关联的解多路复用器来传输另外显示数据。这可有效地在不使另外信号线与显示器断开的情况下实现多处理器与显示器的通信。
方法600可从操作614转到操作616或返回操作612。在612处,低功率处理器可基于已更新控制数据生成另外显示数据或生成用于显示器的另一个区域的另外显示数据。在616处,将状态数据写入至显示控制寄存器以反映被写入至显示器的视觉内容的状态。此状态数据可反映低功率处理器是否实现由控制数据所描述的显示器的状态。例如,状态数据可反映低功率处理器是否能够更改由显示器呈现的视觉内容的一个或多个区域。
任选地在618处,将对显示器的控制传送至应用处理器。响应于计算装置进入高图形活动的状态,如响应于用户启动应用,可将对显示器的控制传送至应用处理器。可替代地或另外地,响应于显示器的所有区域已经更改至它们的相应目标状态,可将控制传送至应用处理器。例如,低功率处理器可传送对显示器的控制,以使得应用处理器能够渲染显示数据的另一个帧,从而刷新显示器的视觉内容。在一些实施方案中,在多个处理器之间传送对显示器的控制由单个实体如参照图2所述的显示管理器216来协调。
图7示出根据一个或多个实施方案的协议转换的示例性方法700。对所述方法进行描述的次序并不意图被解释为限制,并且可以任何次序来执行任何数目的所述方法操作或所述方法操作的任何组合,以便执行用于显示协处理的方法或替代方法。
在702处,通过通用数据接口接收显示数据。可根据通用数据协议如SPI、SMBus、I2C等对显示数据进行编码或格式化。在一些实施方案中,在协议转换器处接收显示数据,协议转换器被配置来使用显示特定协议如MIPI、MDDI或DisplayPort协议将显示数据转发至显示器。例如,显示数据可由参照图2所述的协议转换器228接收。
任选地在704处,可发起与显示器的数据传送序列。数据传送序列的发起可按照显示特定通信协议如MIPI、MDDI或DisplayPort来执行。在一些实施方案中,协议转换器可被配置来使用模仿显示特定协议的时序的逻辑块或计数器来传输数据序列。可替代地或另外地,数据传送序列的发起可响应于外部信号,如数据线(例如,SPI芯片选择)的取消断言。
在706处,将显示数据的编码从通用通信协议转换成符合显示特定协议如基于MIPI、MDDI或DisplayPort的协议。转换可使用由可编程逻辑装置、硬件逻辑、定时器、计数器等组成的协议转换器来执行。
在708处,将被编码成符合显示特定通信协议的显示数据传输至显示器。在一些实施方案中,通过与显示特定数据接口的预期阻抗匹配的线路驱动器或串联电阻器来传输显示数据。显示数据的传输可有效地引起显示器的视觉内容基于所传输的显示数据来更新。
任选地在710处,终止与显示器的数据传送序列。数据传送序列的终止可按照显示特定通信协议如MIPI、MDDI或DisplayPort来执行。在一些实施方案中,协议转换器可被配置来使用模仿显示特定协议的时序的逻辑块或计数器来传输数据序列。可替代地或另外地,数据传送序列的终止可响应于外部信号,如数据线(例如,SPI芯片选择)的重新断言。
图8示出示例性电子装置800的各个组件,电子装置800可实现为如参考前述图1-7中的任一图所述的计算装置。装置可实现为固定或移动装置中的任一种或组合、呈任何形式的客户、计算机、便捷式装置、用户、通信、电话、导航、游戏、消息传送、网页浏览、寻呼、媒体回放和/或其他类型的电子装置(如参照图1所述的计算装置102)。
电子装置800包括实现装置数据804(如所接收的数据和所传输的数据)的有线和/或无线通信的通信收发器802。示例性通信收发器包括符合各种IEEE802.15(BluetoothTM)标准的无线个人区域网(WPAN)无线电、符合各种IEEE802.11(WiFiTM)标准中的任一种的无线局域网(WLAN)无线电、用于蜂窝电话术的无线广域网(WWAN,符合3GPP)无线电、符合各种IEEE802.16(WiMAXTM)标准的无线城域网(WMAN)无线电以及有线局域网(LAN)以太网收发器。
在实施方案中,电子装置800包括低功率处理器806,如参照图1所述的低功率处理器106。电子装置800还可包括协议转换器808和解多路复用器810,如参照图2所述的协议转换器224和解多路复用器228。低功率处理器806、协议转换器808和解多路复用器810可被实现来促进显示协处理。例如,当电子装置800进入低功率状态或低图形活动时,可利用低功率处理器806来生成可用于更改由电子装置800的显示器呈现的视觉内容的另外显示数据。
电子装置800还可包括一个或多个数据输入端口812,通过数据输入端口812可接收任何类型的数据、媒体内容和/或输入,如用户可选择的输入、消息、音乐、电视内容、所记录的视频内容以及从任何内容和/或数据源接收的任何其他类型的音频、视频和/或图像数据。数据输入端口812可包括USB端口、同轴电缆端口以及用于闪存存储器、DVD、CD等的其他串行或并行连接器(包括内部连接器)。这些数据输入端口可用于将电子装置耦接至组件、外围设备或附件如键盘、麦克风或摄像机。
这个实例的电子装置800包括处理器系统814(例如,麦克风、控制器等中的任一个)或处理器和存储器系统(例如,实现在SoC中),其处理计算机可执行指令以控制装置的操作。处理器系统可实现为应用处理器或全功率处理器,如参照图1所述的应用处理器104。处理系统可至少部分地实现在硬件中,硬件可包括集成电路或片上系统的组件、专用集成电路(ASIC)、现场可编程门阵列(FPGA)、复杂可编程逻辑装置(CPLD)以及硅和/或其他硬件中的其他实现方式。可替代地或另外,电子装置可利用软件、硬件、固件或结合处理和控制电路(通常在816处识别)实现的固定逻辑电路中的任一种或组合来实现。尽管并未示出,但电子装置可包括耦接装置内的各个组件的系统总线或数据传送系统。系统总线可包括不同总线结构中的任一种或组合,不同总线结构如利用各种总线体系架构中的任一种的存储器总线或存储器控制器、外围总线、通用串行总线和/或处理器或局部总线。
电子装置800还包括实现数据存储的一个或多个存储器装置818,存储器装置818的实例包括随机存取存储器(RAM)、非易失性存储器(例如,只读存储器(ROM)、闪存存储器、EPROM、EEPROM等)和磁盘存储装置。存储器装置818提供存储装置数据804、其他类型的信息和/或数据以及各种装置应用820(例如,软件应用)的数据存储机构。例如,操作系统822可利用存储器装置维持为软件指令并且由处理器系统814执行。在实施方案中,电子装置800包括显示管理器824,如参照图2所述的显示管理器216。尽管表示为软件实现方式,但显示管理器可实现为任何形式的控制应用、软件应用、信号处理和控制模块、安装在装置上的固件、控制器的硬件实现方式等。
电子装置800还包括音频和/或视频处理系统826,其处理音频数据和/或将音频和视频数据传递至音频系统828和/或显示系统830。音频系统和/或显示系统可包括处理、显示和/或以其他方式渲染音频、视频、显示和/或图像数据的任何装置。显示数据和音频信号可通过RF(射频)链路、S视频链路、HDMI(高清晰度多媒体接口)、复合视频链路、分量视频链路、DVI(数字视频接口)、模拟音频连接或其他类似的通信链路(如媒体数据端口832)来传送至音频组件和/或显示组件。在实现方式中,音频系统和/或显示系统是电子装置的外部组件。可替代地或另外,显示系统可以是示例性电子装置的集成组件,如集成触摸接口的一部分。如上文所述,低功率处理器806、协议转换器808和解多路复用器810可被实现来促进显示系统830的显示协处理。例如,当电子装置800进入低功率状态或低图形活动时,可利用低功率处理器806来生成可用于更改由电子装置800的显示系统830呈现的视觉内容的另外显示数据。
尽管已经用特征和/或方法特定的语言描述了显示协处理的实施方案,但是所附权利要求书的主题不必限于所述的特定特征或方法。相反,特定特征和方法作为显示协处理的示例性实现方式来公开。
权利要求书(按照条约第19条的修改)
1.一种方法,其包括:
由应用处理器渲染并传输显示数据至显示器;
基于计算装置进入低图形活动的状态,由显示管理器引起所述应用处理器将数据写入至低功率处理器的控制寄存器;
基于所述计算装置进入所述低图形活动的状态,由所述显示管理器引起所述应用处理器进入低功率状态;
基于所述计算装置进入所述低图形活动的状态,由所述显示器降低视觉内容的刷新频率;以及
基于所述计算装置进入所述低图形活动的状态并且基于由所述应用处理器存储在所述控制寄存器中的所述数据,由所述低功率处理器生成另外显示数据并将所述另外显示数据发送至所述显示器,以有效地更改由所述显示器呈现的视觉内容的至少一部分。
2.根据权利要求1所述的方法,其中所述应用处理器包括图形处理单元(GPU)。
3.根据权利要求1所述的方法,其中所述低功率处理器不包括显示特定数据接口。
4.根据权利要求1所述的方法,其中由所述应用处理器写入至所述低功率处理器的所述控制寄存器的所述数据包括用于所述低功率处理器更改所述视觉内容的时序参数。
5.根据权利要求1所述的方法,其中由所述应用处理器写入至所述低功率处理器的所述控制寄存器的所述数据包括指定用于所述低功率处理器更改所述视觉内容的更改之间的时间量的关闭时间。
6.根据权利要求1所述的方法,其中由所述应用处理器写入至所述低功率处理器的所述控制寄存器的所述数据包括指示所述显示器的区域内的起始位置的部分区域寄存器索引。
7.根据权利要求1所述的方法,其还包括:在所述应用处理器处于所述低功率状态时,所述应用处理器将通知推送至所述低功率处理器。
8.根据权利要求1所述的方法,其还包括:
由所述低功率处理器将跟踪所述视觉内容的更改的当前状态的显示状态数据写入至所述低功率处理器的状态寄存器;以及
由所述应用处理器基于所述状态寄存器确定所述低功率处理器是否成功更改所述视觉内容。
9.一种方法,其包括:
由低功率处理器从应用处理器接收更改由显示器呈现的视觉内容的请求;
基于所述请求并且基于由所述应用处理器存储在所述低功率处理器的控制寄存器中的数据,生成另外显示数据以更改由所述显示器呈现的所述视觉内容;
引起协议转换器发起与所述显示器的数据传送会话,所述协议转换器被配置来使用显示特定通信协议将数据转发至所述显示器;
在所述数据传送会话期间,将所述另外显示数据传输至所述协议转换器;以及
引起所述协议转换器终止所述数据传送会话,以有效地引起所述显示器基于所述另外显示数据来更新所述视觉内容。
10.根据权利要求9所述的方法,其中引起所述协议转换器发起所述数据传送包括:引起所述协议转换器用信号发送符合移动行业处理器接口(MIPI)的数据传送发起序列。
11.根据权利要求9所述的方法,其中引起所述协议转换器终止所述数据传送包括:引起所述协议转换器用信号发送符合MIPI的数据传送终止序列。
12.根据权利要求9所述的方法,其还包括:通过更改由所述显示器呈现的所述视觉内容的至少一部分的光度或伽玛来更改所述视觉内容。
13.根据权利要求9所述的方法,其还包括:在生成所述另外显示数据之前,访问存储在所述控制寄存器中的描述用于更改由所述显示器呈现的所述视觉内容的光度和时序参数的另外信息。
14.根据权利要求13所述的方法,其中由所述应用处理器将所述另外信息存储在所述控制寄存器中。
15.根据权利要求9所述的方法,其还包括:将由所述显示器呈现的所述视觉内容的状态的指示传输至所述应用处理器。
16.一种系统,其包括:
显示器,所述显示器被配置来基于显示数据呈现视觉内容;
第一处理器,所述第一处理器被配置来:
渲染并传输显示数据至显示器;
将数据写入至第二处理器的控制寄存器;并且
基于所述系统进入低图形活动的状态而进入低功率状态;
所述第二处理器,所述第二处理器被配置来:
接收更改由所述显示器呈现的所述视觉内容的请求;
基于所述更改所述视觉内容的请求并且基于由所述第一处理器写入至所述第二处理器的所述控制寄存器的所述数据来生成另外显示数据,以更新所述显示数据的至少一些;并且
写入所述另外显示数据,以更改由所述显示器呈现的所述视觉内容的至少一部分。
17.根据权利要求16所述的系统,其中所述第一处理器和所述第二处理器通过可操作地耦接至所述显示器的解多路复用器写入所述相应显示数据和另外显示数据。
18.根据权利要求16所述的系统,其中:
所述第二处理器不包括显示特定数据接口,
所述系统还包括协议转换器,所述协议转换器被配置来使用显示特定通信协议将所述显示数据转发至所述显示器,并且
所述另外显示数据被传达至所述协议转换器,所述协议转换器被配置来写入所述另外显示数据。
19.根据权利要求18所述的系统,其中所述另外显示数据更改所述视觉内容的伽玛或发光。
20.根据权利要求16所述的系统,其中所述系统具体体现为智能电话、上网本、平板计算机、膝上型计算机、游戏装置或便携式媒体装置。

Claims (20)

1.一种方法,其包括:
在不能渲染图形的处理器处接收更改由计算装置的显示器呈现的视觉内容的请求,所述视觉内容基于存储在所述显示器的帧缓冲器中的显示数据来呈现;
通过所述处理器生成另外显示数据以更新存储在所述显示器的所述帧缓冲器中的所述显示数据;以及
将所述另外显示数据从所述处理器传输至所述显示器的所述帧缓冲器,以有效地更改由所述显示器呈现的所述视觉内容的至少一部分。
2.根据权利要求1所述的方法,其中从所述计算装置的另一个处理器接收所述更改由所述显示器呈现的所述视觉内容的请求,所述另一个处理器能够进入防止所述另一个处理器渲染图形的低功率状态。
3.根据权利要求1所述的方法,其中所述处理器不包括显示特定数据接口,并且传输所述另外显示数据包括将所述另外显示数据传输至协议转换器,所述协议转换器被配置来使用显示特定协议将所述另外显示数据转发至所述帧缓冲器。
4.根据权利要求3所述的方法,其中所述显示特定协议符合移动行业处理器接口(MIPI)、视频电子标准协会(VESA)、移动显示数字接口(MDDI)、DisplayPort或嵌入式DisplayPort通信标准。
5.根据权利要求1所述的方法,其中使用所述处理器的通用数据接口从所述处理器传输所述另外显示数据。
6.根据权利要求5所述的方法,其中所述通用数据接口按照串行外围接口(SPI)、系统管理总线(SMBus)或集成电路间(I2C)通信标准进行通信。
7.根据权利要求1所述的方法,其中所述处理器是16位精简指令集计算(RISC)微控制器。
8.根据权利要求1所述的方法,其中所述请求包括生成所述另外显示数据的控制数据,并且所述方法还包括:在将所述另外显示数据传输至所述帧缓冲器之后,将状态数据返回至自其接收所述请求的实体。
9.一种方法,其包括:
从能够渲染图形的处理器接收更改由显示器呈现的视觉内容的请求,所述视觉内容基于存储在与所述显示器相关联的帧缓冲器中的显示数据来呈现;
基于所述请求,生成另外显示数据以更改由所述显示器呈现的所述视觉内容;
引起协议转换器发起与所述显示器的数据传送会话,所述协议转换器被配置来使用显示特定通信协议将数据转发至所述显示器;
在所述数据传送会话期间,将所述另外显示数据传输至所述协议转换器,以有效地将所述另外显示数据写入至所述帧缓冲器;以及
引起所述协议转换器终止所述数据传送会话,以有效地引起所述显示器基于写入至所述帧缓冲器的所述另外显示数据来更新所述视觉内容。
10.根据权利要求9所述的方法,其中引起所述协议转换器发起所述数据传送包括:引起所述协议转换器用信号发送符合移动行业处理器接口(MIPI)的数据传送发起序列。
11.根据权利要求9所述的方法,其中引起所述协议转换器终止所述数据传送包括:引起所述协议转换器用信号发送符合MIPI的数据传送终止序列。
12.根据权利要求9所述的方法,其还包括:通过更改由所述显示器呈现的所述视觉内容的至少一部分的光度或伽玛来更改所述视觉内容。
13.根据权利要求9所述的方法,其还包括:在生成所述另外显示数据之前,访问描述用于更改由所述显示器呈现的所述视觉内容的光度和时序参数的另外信息。
14.根据权利要求13所述的方法,其中所述另外信息存储在可由所述处理器访问的数据寄存器中。
15.根据权利要求9所述的方法,其还包括:将由所述显示器呈现的所述视觉内容的状态的指示传输至所述处理器。
16.一种系统,其包括:
显示器,所述显示器被配置来基于存储在帧缓冲器中的显示数据呈现视觉内容;
第一处理器,所述第一处理器能够渲染图形,并且被配置来将所述显示数据写入至所述帧缓冲器以便由所述显示器呈现;
第二处理器,所述第二处理器不能渲染图形,并且被配置来:
接收更改由所述显示器呈现的所述视觉内容的请求;
基于所述更改所述视觉内容的请求生成另外显示数据,以更新存储在所述帧缓冲器中的所述显示数据的至少一些;并且
将所述另外显示数据写入至所述显示器的所述帧缓冲器,以有效地更改由所述显示器呈现的所述视觉内容的至少一部分。
17.根据权利要求16所述的系统,其中所述第一处理器和所述第二处理器通过解多路复用器将所述相应显示数据和另外显示数据写入至所述帧缓冲器,所述解多路复用器可操作地耦接至所述显示器的显示特定接口。
18.根据权利要求16所述的系统,其中所述第二处理器不包括显示特定数据接口,所述系统还包括协议转换器,所述协议转换器被配置来使用显示特定通信协议将所述显示数据转发至所述显示器,并且所述另外显示数据被传达至所述协议转换器,所述协议转换器被配置来将所述另外显示数据写入至所述帧缓冲器。
19.根据权利要求18所述的系统,其中所述视觉内容的伽玛或发光被更改。
20.根据权利要求16所述的系统,其中所述系统具体体现为智能电话、上网本、平板计算机、膝上型计算机、游戏装置或便携式媒体装置。
CN201480015191.7A 2013-03-15 2014-03-14 显示协处理 Active CN105393209B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201361792668P 2013-03-15 2013-03-15
US61/792,668 2013-03-15
US14/200,213 2014-03-07
US14/200,213 US9436970B2 (en) 2013-03-15 2014-03-07 Display co-processing
PCT/US2014/028086 WO2014143913A1 (en) 2013-03-15 2014-03-14 Display co-processing

Publications (2)

Publication Number Publication Date
CN105393209A true CN105393209A (zh) 2016-03-09
CN105393209B CN105393209B (zh) 2018-08-28

Family

ID=51525417

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201480015191.7A Active CN105393209B (zh) 2013-03-15 2014-03-14 显示协处理

Country Status (4)

Country Link
US (1) US9436970B2 (zh)
EP (1) EP2972761B1 (zh)
CN (1) CN105393209B (zh)
WO (1) WO2014143913A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107039012A (zh) * 2017-05-23 2017-08-11 昆山龙腾光电有限公司 一种时序控制器及液晶显示装置
WO2018188024A1 (zh) * 2017-04-13 2018-10-18 深圳市爱维尔智能科技有限公司 单颗主芯片可实现控制多路显示输出的方法
CN110874199A (zh) * 2018-08-31 2020-03-10 Oppo广东移动通信有限公司 可视化数据处理方法和电子设备
WO2021115209A1 (zh) * 2019-12-09 2021-06-17 Oppo广东移动通信有限公司 显示屏区域刷新方法、存储介质及电子设备
CN113805690A (zh) * 2020-06-16 2021-12-17 苹果公司 从低功率状态直接访问唤醒状态设备功能

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160112888A1 (en) * 2013-05-10 2016-04-21 Elwha Llc Dynamic point to point mobile network including intermediate user interface aspects system and method
US9832728B2 (en) 2013-05-10 2017-11-28 Elwha Llc Dynamic point to point mobile network including origination user interface aspects system and method
US9507649B2 (en) * 2014-05-29 2016-11-29 Apple Inc. Web browser for spoofing supported features
KR102243310B1 (ko) * 2014-08-19 2021-04-23 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
JP6421920B2 (ja) * 2014-09-03 2018-11-14 カシオ計算機株式会社 表示装置及びその表示制御方法、制御プログラム
US9721528B2 (en) * 2014-11-10 2017-08-01 Xilinx, Inc. Processing system display controller interface to programmable logic
WO2016093579A1 (en) * 2014-12-09 2016-06-16 Samsung Electronics Co., Ltd. Method and apparatus for controlling multiple processors to reduce current consumption
KR102332136B1 (ko) * 2015-02-24 2021-11-29 삼성전자 주식회사 다수의 프로세서들을 가지는 전자장치에서 디스플레이 제어 방법 및 장치
KR102323366B1 (ko) * 2015-03-17 2021-11-09 삼성전자주식회사 전자 장치의 절전 방법 및 장치
US9622182B2 (en) 2015-04-17 2017-04-11 Suunto Oy Embedded computing device
KR102348666B1 (ko) * 2015-06-30 2022-01-07 엘지디스플레이 주식회사 표시장치와 이를 이용한 모바일 단말기
JP6895101B2 (ja) * 2015-12-22 2021-06-30 カシオ計算機株式会社 表示モジュール、表示装置及びその制御方法、制御プログラム
CN105611409B (zh) * 2016-01-04 2019-12-27 京东方科技集团股份有限公司 一种广告机控制系统及其控制方法和广告机
JP2018019134A (ja) * 2016-07-25 2018-02-01 京セラ株式会社 通信機器及び制御方法
KR102549463B1 (ko) 2016-08-30 2023-06-30 삼성전자주식회사 이미지 처리 방법 및 이를 지원하는 전자 장치
JP6964687B2 (ja) * 2017-01-25 2021-11-10 華為技術有限公司Huawei Technologies Co., Ltd. 電子デバイスおよび装置の電力消費を削減する方法
CN107276687B (zh) * 2017-07-18 2019-08-06 青岛海信移动通信技术股份有限公司 一种共模噪声消除方法及装置
CN107454462B (zh) * 2017-09-05 2020-06-12 龙迅半导体(合肥)股份有限公司 一种数据传输方法、装置及系统
CN111149078A (zh) * 2017-09-22 2020-05-12 惠普发展公司,有限责任合伙企业 电源指示
KR102447016B1 (ko) * 2017-11-01 2022-09-27 삼성디스플레이 주식회사 디스플레이 구동 집적 회로, 디스플레이 시스템, 및 디스플레이 구동 집적 회로의 구동 방법
US20190237003A1 (en) * 2018-01-26 2019-08-01 Mobvoi Information Technology Co., Ltd. Display device, electronic device and method of controlling screen display
CN108334296A (zh) * 2018-01-26 2018-07-27 出门问问信息科技有限公司 一种显示装置、电子设备及屏幕显示控制方法
US20190237007A1 (en) * 2018-01-26 2019-08-01 Mobvoi Information Technology Co., Ltd. Display device, electronic device and method of controlling screen display
WO2019210508A1 (en) * 2018-05-04 2019-11-07 Boe Technology Group Co., Ltd. Method for processing image data with enhanced grayscale level for display panel
JP7140540B2 (ja) * 2018-05-07 2022-09-21 キヤノン株式会社 電子機器、および電子機器の制御方法、プログラム、記憶媒体
TWI749236B (zh) * 2018-05-31 2021-12-11 元太科技工業股份有限公司 電泳顯示器系統及開發方法
CN114003120A (zh) * 2020-07-28 2022-02-01 Oppo广东移动通信有限公司 电子设备

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060061563A1 (en) * 2004-09-17 2006-03-23 Fleck Rod G Power-management method and system for electronic appliances
US20060103752A1 (en) * 2004-11-17 2006-05-18 Rai Barinder S Apparatus and method for displaying a video on a portion of a display without requiring a display buffer
US20060212733A1 (en) * 2002-08-14 2006-09-21 Hamilton Tony G Method and apparatus for a computing system having an active sleep mode CPU that uses the Cache of a normal active mode CPU
US20070239921A1 (en) * 2006-04-05 2007-10-11 Portalplayer, Inc. Notebook having secondary processor coupled by a multiplexer to a content source or disk drive
CN101334537A (zh) * 2007-06-28 2008-12-31 株式会社东芝 图像显示装置
US20090150945A1 (en) * 2007-12-07 2009-06-11 Electronics & Telecommunications Method and apparatus for providing video-on-demand service based on internet protocol (ip) multimedia subsystem
US20100042441A1 (en) * 2003-05-30 2010-02-18 Patientsafe Solutions, Inc. Hospital display terminal
US20100161845A1 (en) * 2008-12-19 2010-06-24 Nvidia Corporation Method and system for improving direct memory access offload
CN101800018A (zh) * 2008-12-30 2010-08-11 英特尔公司 混合图形显示功率管理
US20100268860A1 (en) * 2009-04-15 2010-10-21 Dell Products L.P. Methods for Generating Display Signals in an Information Handling System
CN102138297A (zh) * 2008-06-18 2011-07-27 Ati技术无限责任公司 图形多媒体集成电路及其运作方法
CN102193765A (zh) * 2010-03-12 2011-09-21 联想(北京)有限公司 计算机、显卡、显示设备及显示信息更新的方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8374225B2 (en) * 2006-12-19 2013-02-12 Broadcom Corporation Voice/data/RF integrated circuit
CN101893926B (zh) * 2009-05-20 2012-03-07 联想(北京)有限公司 控制双处理器切换的方法、装置及终端
US10242481B2 (en) * 2012-03-15 2019-03-26 Qualcomm Incorporated Visibility-based state updates in graphical processing units

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060212733A1 (en) * 2002-08-14 2006-09-21 Hamilton Tony G Method and apparatus for a computing system having an active sleep mode CPU that uses the Cache of a normal active mode CPU
US20100042441A1 (en) * 2003-05-30 2010-02-18 Patientsafe Solutions, Inc. Hospital display terminal
US20060061563A1 (en) * 2004-09-17 2006-03-23 Fleck Rod G Power-management method and system for electronic appliances
US20060103752A1 (en) * 2004-11-17 2006-05-18 Rai Barinder S Apparatus and method for displaying a video on a portion of a display without requiring a display buffer
US20070239921A1 (en) * 2006-04-05 2007-10-11 Portalplayer, Inc. Notebook having secondary processor coupled by a multiplexer to a content source or disk drive
CN101334537A (zh) * 2007-06-28 2008-12-31 株式会社东芝 图像显示装置
US20090150945A1 (en) * 2007-12-07 2009-06-11 Electronics & Telecommunications Method and apparatus for providing video-on-demand service based on internet protocol (ip) multimedia subsystem
CN102138297A (zh) * 2008-06-18 2011-07-27 Ati技术无限责任公司 图形多媒体集成电路及其运作方法
US20100161845A1 (en) * 2008-12-19 2010-06-24 Nvidia Corporation Method and system for improving direct memory access offload
CN101800018A (zh) * 2008-12-30 2010-08-11 英特尔公司 混合图形显示功率管理
US20100268860A1 (en) * 2009-04-15 2010-10-21 Dell Products L.P. Methods for Generating Display Signals in an Information Handling System
CN102193765A (zh) * 2010-03-12 2011-09-21 联想(北京)有限公司 计算机、显卡、显示设备及显示信息更新的方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018188024A1 (zh) * 2017-04-13 2018-10-18 深圳市爱维尔智能科技有限公司 单颗主芯片可实现控制多路显示输出的方法
CN107039012A (zh) * 2017-05-23 2017-08-11 昆山龙腾光电有限公司 一种时序控制器及液晶显示装置
CN110874199A (zh) * 2018-08-31 2020-03-10 Oppo广东移动通信有限公司 可视化数据处理方法和电子设备
CN110874199B (zh) * 2018-08-31 2024-01-09 Oppo广东移动通信有限公司 可视化数据处理方法和电子设备
WO2021115209A1 (zh) * 2019-12-09 2021-06-17 Oppo广东移动通信有限公司 显示屏区域刷新方法、存储介质及电子设备
CN113031746A (zh) * 2019-12-09 2021-06-25 Oppo广东移动通信有限公司 显示屏区域刷新方法、存储介质及电子设备
CN113031746B (zh) * 2019-12-09 2023-02-28 Oppo广东移动通信有限公司 显示屏区域刷新方法、存储介质及电子设备
CN113805690A (zh) * 2020-06-16 2021-12-17 苹果公司 从低功率状态直接访问唤醒状态设备功能

Also Published As

Publication number Publication date
EP2972761B1 (en) 2020-05-06
CN105393209B (zh) 2018-08-28
WO2014143913A4 (en) 2014-11-13
WO2014143913A1 (en) 2014-09-18
US20140267316A1 (en) 2014-09-18
EP2972761A1 (en) 2016-01-20
US9436970B2 (en) 2016-09-06

Similar Documents

Publication Publication Date Title
CN105393209A (zh) 显示协处理
CN100416648C (zh) 为图形加速器和显示屏降低功耗
CN102841671B (zh) 支持耦连到图形控制器的自刷新显示设备的方法和装置
CN103559873B (zh) 混合图形显示功率管理
CN102682682B (zh) 用于控制具有自刷新能力的显示设备的方法和系统
WO2019144488A1 (zh) 显示装置、电子设备及屏幕显示控制方法
JP6078173B2 (ja) アイドル状態の構成要素の電力を落とすことによるディスプレイパイプラインにおける電力節約方法及び機器
JP2001504244A (ja) セルラホンでのスプリット・スクリーンおよびデュアル・スクリーンのlcdパネル設計の応用
US8259119B1 (en) System and method for switching between graphical processing units
CN102945291A (zh) 基于pci-e的高速图像采集存储卡
CN103295526B (zh) 一种led显示控制系统及其方法
CN104156189B (zh) 一种显示屏动态切换显示模式的方法及装置
TW201241614A (en) Control of platform power consumption using selective updating of a display image
WO2015100309A1 (en) Previewing notification content
CN104050040A (zh) 媒体重放工作负荷调度器
CN201788657U (zh) 基于NiosⅡ软核CPU的LCD控制器
CN202615038U (zh) 一种无线智能显微系统终端
US10217400B2 (en) Display control apparatus and method of configuring an interface bandwidth for image data flow
JP2023541467A (ja) マルチプレクサでのgpuのブランキングやアーチファクトが発生しない(グリッチレス)切り替え
CN106648507B (zh) 一种用于嵌入式处理器扩展dvi显示输出的电路及方法
JP7310063B2 (ja) 完全フレーム通知および部分フレーム通知を用いた非同期フレーム更新の拡張
JP2023516259A (ja) 表示機器駆動方法、表示機器及びコンピュータ読み取り可能な記憶媒体
TW201344415A (zh) 顯示器控制系統
JP2006184792A (ja) メモリコントローラ、表示コントローラ及びメモリ制御方法
CN103853305A (zh) 一种电源管理方法及电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant