CN105305968A - 一种自重构返回式混频器 - Google Patents
一种自重构返回式混频器 Download PDFInfo
- Publication number
- CN105305968A CN105305968A CN201510786670.5A CN201510786670A CN105305968A CN 105305968 A CN105305968 A CN 105305968A CN 201510786670 A CN201510786670 A CN 201510786670A CN 105305968 A CN105305968 A CN 105305968A
- Authority
- CN
- China
- Prior art keywords
- connects
- electric capacity
- drain electrode
- nmos tube
- pmos
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract description 10
- 238000001914 filtration Methods 0.000 claims abstract description 3
- 230000010355 oscillation Effects 0.000 claims description 12
- 230000007850 degeneration Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 101001091538 Homo sapiens Pyruvate kinase PKM Proteins 0.000 description 1
- 102100034911 Pyruvate kinase PKM Human genes 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000012938 design process Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1491—Arrangements to linearise a transconductance stage of a mixer arrangement
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1441—Balanced arrangements with transistors using field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1458—Double balanced arrangements, i.e. where both input signals are differential
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/16—Multiple-frequency-changing
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
本发明公开了一种自重构返回式混频器,包括自重构跨导级,输入的射频电压信号经过自重构跨导级转化为射频电流,射频电流经过下变频和低通滤波转化为中频信号,中频信号反馈回自重构跨导级;自重构跨导级对输入的射频电压信号呈现出开环结构,自重构跨导级对反馈的中频信号呈现出负反馈放大器的拓扑结构。本发明提出的自重构跨导级电路,在为射频信号提供高带宽的同时,实现了高线性度的中频增益;有效缓解了传统返回式结构中转换增益和中频线性度之间的矛盾。
Description
技术领域
本发明涉及一种自重构返回式混频器,属于混频器技术。
背景技术
在射频接收系统中,混频器负责将射频信号变频至基带或者中频频段,是接收链路中的核心模块,作为射频信号和中频信号的链接,其功耗水平在接收链路中占据了可观的份额。因此为了实现整体接收电路的低功耗,对混频器功耗的优化设计十分关键。此外,混频器需要具备足够高的转换增益,用以抑制中频模块较高的噪声系数对整个接收链路的影响。
鉴于以上背景,近年来一种被称为返回式混频器的新结构被提出并得到了应用。返回式混频器的主要思想在于复用了射频跨导级,将其同时用来放大射频信号以及变频后中频信号的放大。然而在返回式结构的设计过程中,为保证在射频频率处得到足够高的跨导值,跨导级通常采用共源的开环结构。该结构同时也起到了放大中频信号的作用,因其本身开环结构的限制,中频信号的线性度受到了严重的制约。
发明内容
发明目的:为了克服现有技术中存在的不足,本发明提供一种自重构返回式混频器,该混频器的跨导级同时起到了射频跨导和中频放大器的作用:对于输入射频信号该跨导级呈现出开环结构,以获得较高的等效跨导;对于中频信号该跨导级呈现出电阻负反馈放大器结构,以保证较高的线性度。
技术方案:为实现上述目的,本发明采用的技术方案为:
一种自重构返回式混频器,包括自重构跨导级,输入的射频电压信号经过自重构跨导级转化为射频电流,射频电流经过下变频和低通滤波转化为中频信号,中频信号反馈回自重构跨导级;自重构跨导级对输入的射频电压信号呈现出开环结构,自重构跨导级对反馈的中频信号呈现出负反馈放大器的拓扑结构。
本发明提供的自重构跨导级,在为射频电压信号提供高带宽的同时,实现了高线性度的中频增益,缓解了传统反馈结构中转换增益和中频线性度之间的矛盾。
具体的,所述自重构跨导级包括第一PMOS管MP1、第二PMOS管MP2、第三PMOS管MP3、第四PMOS管MP4、第五PMOS管MP5、第六PMOS管MP6、第一NMOS管MN1、第二NMOS管MN2、第五NMOS管MN5、第六NMOS管MN6、第一电容C1、第二电容C2、第三电容C3、第四电容C4、第五电容C5、第六电容C6、第七电容C7、第八电容C8、第九电容C9、第十电容C10、第十一电容C11、第十二电容C12、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10;
第一PMOS管MP1的源极接电源电压,栅极接第三电容C3的下极板,漏极接第三PMOS管MP3的源极;第三PMOS管MP3的栅极接偏置电压Vb1,漏极接第五NMOS管MN5的漏极;第五NMOS管MN5的栅极接偏置电压Vb2,源极接第一NMOS管MN1的漏极;第一NMOS管MN1的栅极接第九电容C9的下极板,源极接地;第五PMOS管MP5的栅极接第一电容C1的下极板,源极接电源,漏极接第五电容C5的下极板;第一电容C1的上极板、第三电容C3的上极板以及第九电容C9的上极板接输入电压正端Vinp,第五电容C5的上极板接第一PMOS管MP1的漏极,第七电容C7的上极板接第三PMOS管MP3的漏极,第十一电容C11的上极板接第一NMOS管MN1的漏极,第五电容C5的下极板、第七电容C7的下极板、第十一电容C11的下极板接第五PMOS管MP5的漏极;第一电阻R1的正极接第一PMOS管MP1的栅极,负极接参考电压Vb0;第三电阻R3的正极接参考电压Vb0,负极接第三PMOS管MP3的漏极;第五电阻R5的正极接第三PMOS管MP3的漏极,负极接第一NMOS管MN1的栅极;第九电阻R9的正极接第一NMOS管MN1的栅极,负极接第三NMOS管MN3的漏极;第七电阻R7的正极接第五PMOS管MP5的栅极,负极接参考电压Vb3;
第二PMOS管MP2的源极接电源电压,栅极接第四电容C4的下极板,漏极接第四PMOS管MP4的源极;第四PMOS管MP4的栅极接偏置电压Vb1,漏极接第六NMOS管MN6的漏极;第六NMOS管MN6的栅极接偏置电压Vb2,源极接第二NMOS管MN2的漏极;第二NMOS管MN2的栅极接第十电容C10的下极板,源极接地;第六PMOS管MP6的栅极接第二电容C2的下极板,源极接电源,漏极接第六电容C6的下极板;第二电容C2的上极板、第四电容C4的上极板以及第十电容C10的上极板接输入电压负端Vinn,第六电容C6的上极板接第二PMOS管MP2的漏极,第八电容C8的上极板接第四PMOS管MP4的漏极,第十二电容C12的上极板接第二NMOS管MN2的漏极,第六电容C6的下极板、第八电容C8的下极板、第十二电容C12的下极板接第六PMOS管MP6的漏极;第二电阻R2的正极接第二PMOS管MP2的栅极,负极接参考电压Vb0;第四电阻R4的正极接参考电压Vb0,负极接第四PMOS管MP4的漏极;第六电阻R6的正极接第四PMOS管MP4的漏极,负极接第二NMOS管MN2的栅极;第十电阻R10的正极接第二NMOS管MN2的栅极,负极接第四NMOS管MN4的漏极;第八电阻R8的正极接第六PMOS管MP6的栅极,负极接参考电压Vb3。
具体的,该自重构返回式混频器还包括双平衡开关以及负载级,所述双平衡开关以及负载级包括第七PMOS管MP7、第八PMOS管MP8、第九PMOS管MP9、第十PMOS管MP10、第三NMOS管MN3、第四NMOS管MN4、第十一电阻R11、第十二电阻R12、第十三电阻R13、第十四电阻R14、第十三电容C13、第十四电容C14、第十五电容C15、第十六电容C16、第十七电容C17;
第七PMOS管MP7的栅极接本振信号负极,源极接第五电容C5的下极板,漏极接第三NMOS管MN3的漏极;第八PMOS管MP8的栅极接本振信号负极,源极接第六电容C6的下极板,漏极接第四NMOS管MN4的漏极;第九PMOS管MP9的源极接第五电容C5的下极板,栅极接本振信号正极,漏极接第四NMOS管MN4的漏极;第十PMOS管MP10的源极接第六电容C6的下极板,栅极接本振信号正极,漏极接第三NMOS管MN3的漏极;第三NMOS管MN3的栅极与第四NMOS管MN4的栅极互连;第三NMOS管MN3的源极接地,漏极接第九电阻R9的负极;第四NMOS管MN4的源极接地,漏极接第十电阻R10的负极;第十一电阻R11的正极接第三NMOS管MN3的漏极,负极接第三NMOS管MN3的栅极;第十二电阻R12的正极接第四NMOS管MN4的漏极,负极接第四NMOS管MN4的栅极;第十三电阻R13的正极接第五NMOS管MN5的漏极,负极接输出电压正极;第十四电阻R14的正极接第四NMOS管MN4的漏极,负极接输出电压负极;第十三电容C13的正极接第三NMOS管MN3的漏极,负极接第四NMOS管MN4的漏极;第十四电容C14的正极接第三NMOS管MN3的漏极,负极接地;第十五电容C15的正极接第四NMOS管MN4的漏极,负极接地;第十六电容C16的正极接第十三电阻R13的负极,负极接地;第十七电容C17的正极接第十四电阻R14的负极,负极接地。
有益效果:本发明提供的自重构返回式混频器,核心是自重构跨导级,该自重构跨导级对输入射频呈现出开环结构,保证了较高的射频跨导值;变频后的中频信号被重新馈送到该自重构跨导级,此时该自重构跨导级对中频信号呈现出电阻负反馈放大器的拓扑结构,从而保证了中频增益的线性度;相比传统的返回式混频器,本发明显著提升了跨导级对中频信号的增益线性度。
附图说明
图1为本发明的自重构返回式混频器电路图;
图2为本发明的自重构无源混频器分别在混频开关输出端以及总输出端的双音测试图。
具体实施方式
下面结合附图对本发明作更进一步的说明。
本发明提供了一种自重构返回式混频器,该混频器的自重构跨导级同时起到了射频跨导和中频放大器的作用:对于输入射频信号该跨导级呈现出开环结构以获得较高的等效跨导,对于中频信号该跨导级呈现出电阻负反馈放大器结构,可保证较高的线性度。
如图1所示,为自重构返回式混频器的电路结构图,包括自重构跨导级和双平衡开关以及负载级。
所述自重构跨导级包括第一PMOS管MP1、第二PMOS管MP2、第三PMOS管MP3、第四PMOS管MP4、第五PMOS管MP5、第六PMOS管MP6、第一NMOS管MN1、第二NMOS管MN2、第五NMOS管MN5、第六NMOS管MN6、第一电容C1、第二电容C2、第三电容C3、第四电容C4、第五电容C5、第六电容C6、第七电容C7、第八电容C8、第九电容C9、第十电容C10、第十一电容C11、第十二电容C12、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10。
自重构跨导级的电路结构为:第一PMOS管MP1的源极接电源电压,栅极接第三电容C3的下极板,漏极接第三PMOS管MP3的源极;第三PMOS管MP3的栅极接偏置电压Vb1,漏极接第五NMOS管MN5的漏极;第五NMOS管MN5的栅极接偏置电压Vb2,源极接第一NMOS管MN1的漏极;第一NMOS管MN1的栅极接第九电容C9的下极板,源极接地;第五PMOS管MP5的栅极接第一电容C1的下极板,源极接电源,漏极接第五电容C5的下极板;第一电容C1的上极板、第三电容C3的上极板以及第九电容C9的上极板接输入电压正端Vinp,第五电容C5的上极板接第一PMOS管MP1的漏极,第七电容C7的上极板接第三PMOS管MP3的漏极,第十一电容C11的上极板接第一NMOS管MN1的漏极,第五电容C5的下极板、第七电容C7的下极板、第十一电容C11的下极板接第五PMOS管MP5的漏极;第一电阻R1的正极接第一PMOS管MP1的栅极,负极接参考电压Vb0;第三电阻R3的正极接参考电压Vb0,负极接第三PMOS管MP3的漏极;第五电阻R5的正极接第三PMOS管MP3的漏极,负极接第一NMOS管MN1的栅极;第九电阻R9的正极接第一NMOS管MN1的栅极,负极接第三NMOS管MN3的漏极;第七电阻R7的正极接第五PMOS管MP5的栅极,负极接参考电压Vb3;第二PMOS管MP2的源极接电源电压,栅极接第四电容C4的下极板,漏极接第四PMOS管MP4的源极;第四PMOS管MP4的栅极接偏置电压Vb1,漏极接第六NMOS管MN6的漏极;第六NMOS管MN6的栅极接偏置电压Vb2,源极接第二NMOS管MN2的漏极;第二NMOS管MN2的栅极接第十电容C10的下极板,源极接地;第六PMOS管MP6的栅极接第二电容C2的下极板,源极接电源,漏极接第六电容C6的下极板;第二电容C2的上极板、第四电容C4的上极板以及第十电容C10的上极板接输入电压负端Vinn,第六电容C6的上极板接第二PMOS管MP2的漏极,第八电容C8的上极板接第四PMOS管MP4的漏极,第十二电容C12的上极板接第二NMOS管MN2的漏极,第六电容C6的下极板、第八电容C8的下极板、第十二电容C12的下极板接第六PMOS管MP6的漏极;第二电阻R2的正极接第二PMOS管MP2的栅极,负极接参考电压Vb0;第四电阻R4的正极接参考电压Vb0,负极接第四PMOS管MP4的漏极;第六电阻R6的正极接第四PMOS管MP4的漏极,负极接第二NMOS管MN2的栅极;第十电阻R10的正极接第二NMOS管MN2的栅极,负极接第四NMOS管MN4的漏极;第八电阻R8的正极接第六PMOS管MP6的栅极,负极接参考电压Vb3。
所述双平衡开关以及负载级包括第七PMOS管MP7、第八PMOS管MP8、第九PMOS管MP9、第十PMOS管MP10、第三NMOS管MN3、第四NMOS管MN4、第十一电阻R11、第十二电阻R12、第十三电阻R13、第十四电阻R14、第十三电容C13、第十四电容C14、第十五电容C15、第十六电容C16、第十七电容C17。
双平衡开关以及负载级的电路结构为:第七PMOS管MP7的栅极接本振信号负极,源极接第五电容C5的下极板,漏极接第三NMOS管MN3的漏极;第八PMOS管MP8的栅极接本振信号负极,源极接第六电容C6的下极板,漏极接第四NMOS管MN4的漏极;第九PMOS管MP9的源极接第五电容C5的下极板,栅极接本振信号正极,漏极接第四NMOS管MN4的漏极;第十PMOS管MP10的源极接第六电容C6的下极板,栅极接本振信号正极,漏极接第三NMOS管MN3的漏极;第三NMOS管MN3的栅极与第四NMOS管MN4的栅极互连;第三NMOS管MN3的源极接地,漏极接第九电阻R9的负极;第四NMOS管MN4的源极接地,漏极接第十电阻R10的负极;第十一电阻R11的正极接第三NMOS管MN3的漏极,负极接第三NMOS管MN3的栅极;第十二电阻R12的正极接第四NMOS管MN4的漏极,负极接第四NMOS管MN4的栅极;第十三电阻R13的正极接第五NMOS管MN5的漏极,负极接输出电压正极;第十四电阻R14的正极接第四NMOS管MN4的漏极,负极接输出电压负极;第十三电容C13的正极接第三NMOS管MN3的漏极,负极接第四NMOS管MN4的漏极;第十四电容C14的正极接第三NMOS管MN3的漏极,负极接地;第十五电容C15的正极接第四NMOS管MN4的漏极,负极接地;第十六电容C16的正极接第十三电阻R13的负极,负极接地;第十七电容C17的正极接第十四电阻R14的负极,负极接地。
本案的返回式混频器核心是自重构跨导级,该跨导级对输入射频呈现出开环结构,保证了较高的射频跨导值。变频后的中频信号被重新馈送到所述自重构跨导级,此时该跨导级对中频信号呈现出负反馈放大器的拓扑结构,从而保证了中频增益的线性度。该可重构跨导级为共源共栅结构,便于对中频信号提供足够的开环增益以实现较高闭环线性度。对于射频信号,共源共栅管的源极和漏极同时通过电容耦合至开关级的输入端,使其呈现出共源跨导结构,保证了较高的等效跨导。
图2为混频开关输出级与电路最终输出级的双音测试仿真曲线,由于自重构跨导级保证了较高的中频线性度,其基频信号和IM3信号分别平行,最终的IIP3值十分接近。由于该跨导级同时提供了中频增益,因此输出端观察到的基频信号和IM3信号,均比混频开关级高出了15dB左右。因此可以认为,在不增加多余功耗并且不带来线性度衰退的前提下,本发明将转化增益提升了15dB左右,OIP3也获得了同等的提升。
以上所述仅是本发明的优选实施方式,应当指出:对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (3)
1.一种自重构返回式混频器,其特征在于:包括自重构跨导级,输入的射频电压信号经过自重构跨导级转化为射频电流,射频电流经过下变频和低通滤波转化为中频信号,中频信号反馈回自重构跨导级;自重构跨导级对输入的射频电压信号呈现出开环结构,自重构跨导级对反馈的中频信号呈现出负反馈放大器的拓扑结构。
2.根据权利要求1所述的自重构返回式混频器,其特征在于:所述自重构跨导级包括第一PMOS管MP1、第二PMOS管MP2、第三PMOS管MP3、第四PMOS管MP4、第五PMOS管MP5、第六PMOS管MP6、第一NMOS管MN1、第二NMOS管MN2、第五NMOS管MN5、第六NMOS管MN6、第一电容C1、第二电容C2、第三电容C3、第四电容C4、第五电容C5、第六电容C6、第七电容C7、第八电容C8、第九电容C9、第十电容C10、第十一电容C11、第十二电容C12、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10;
第一PMOS管MP1的源极接电源电压,栅极接第三电容C3的下极板,漏极接第三PMOS管MP3的源极;第三PMOS管MP3的栅极接偏置电压Vb1,漏极接第五NMOS管MN5的漏极;第五NMOS管MN5的栅极接偏置电压Vb2,源极接第一NMOS管MN1的漏极;第一NMOS管MN1的栅极接第九电容C9的下极板,源极接地;第五PMOS管MP5的栅极接第一电容C1的下极板,源极接电源,漏极接第五电容C5的下极板;第一电容C1的上极板、第三电容C3的上极板以及第九电容C9的上极板接输入电压正端Vinp,第五电容C5的上极板接第一PMOS管MP1的漏极,第七电容C7的上极板接第三PMOS管MP3的漏极,第十一电容C11的上极板接第一NMOS管MN1的漏极,第五电容C5的下极板、第七电容C7的下极板、第十一电容C11的下极板接第五PMOS管MP5的漏极;第一电阻R1的正极接第一PMOS管MP1的栅极,负极接参考电压Vb0;第三电阻R3的正极接参考电压Vb0,负极接第三PMOS管MP3的漏极;第五电阻R5的正极接第三PMOS管MP3的漏极,负极接第一NMOS管MN1的栅极;第九电阻R9的正极接第一NMOS管MN1的栅极,负极接第三NMOS管MN3的漏极;第七电阻R7的正极接第五PMOS管MP5的栅极,负极接参考电压Vb3;
第二PMOS管MP2的源极接电源电压,栅极接第四电容C4的下极板,漏极接第四PMOS管MP4的源极;第四PMOS管MP4的栅极接偏置电压Vb1,漏极接第六NMOS管MN6的漏极;第六NMOS管MN6的栅极接偏置电压Vb2,源极接第二NMOS管MN2的漏极;第二NMOS管MN2的栅极接第十电容C10的下极板,源极接地;第六PMOS管MP6的栅极接第二电容C2的下极板,源极接电源,漏极接第六电容C6的下极板;第二电容C2的上极板、第四电容C4的上极板以及第十电容C10的上极板接输入电压负端Vinn,第六电容C6的上极板接第二PMOS管MP2的漏极,第八电容C8的上极板接第四PMOS管MP4的漏极,第十二电容C12的上极板接第二NMOS管MN2的漏极,第六电容C6的下极板、第八电容C8的下极板、第十二电容C12的下极板接第六PMOS管MP6的漏极;第二电阻R2的正极接第二PMOS管MP2的栅极,负极接参考电压Vb0;第四电阻R4的正极接参考电压Vb0,负极接第四PMOS管MP4的漏极;第六电阻R6的正极接第四PMOS管MP4的漏极,负极接第二NMOS管MN2的栅极;第十电阻R10的正极接第二NMOS管MN2的栅极,负极接第四NMOS管MN4的漏极;第八电阻R8的正极接第六PMOS管MP6的栅极,负极接参考电压Vb3。
3.根据权利要求2所述的自重构返回式混频器,其特征在于:还包括双平衡开关以及负载级,所述双平衡开关以及负载级包括第七PMOS管MP7、第八PMOS管MP8、第九PMOS管MP9、第十PMOS管MP10、第三NMOS管MN3、第四NMOS管MN4、第十一电阻R11、第十二电阻R12、第十三电阻R13、第十四电阻R14、第十三电容C13、第十四电容C14、第十五电容C15、第十六电容C16、第十七电容C17;
第七PMOS管MP7的栅极接本振信号负极,源极接第五电容C5的下极板,漏极接第三NMOS管MN3的漏极;第八PMOS管MP8的栅极接本振信号负极,源极接第六电容C6的下极板,漏极接第四NMOS管MN4的漏极;第九PMOS管MP9的源极接第五电容C5的下极板,栅极接本振信号正极,漏极接第四NMOS管MN4的漏极;第十PMOS管MP10的源极接第六电容C6的下极板,栅极接本振信号正极,漏极接第三NMOS管MN3的漏极;第三NMOS管MN3的栅极与第四NMOS管MN4的栅极互连;第三NMOS管MN3的源极接地,漏极接第九电阻R9的负极;第四NMOS管MN4的源极接地,漏极接第十电阻R10的负极;第十一电阻R11的正极接第三NMOS管MN3的漏极,负极接第三NMOS管MN3的栅极;第十二电阻R12的正极接第四NMOS管MN4的漏极,负极接第四NMOS管MN4的栅极;第十三电阻R13的正极接第五NMOS管MN5的漏极,负极接输出电压正极;第十四电阻R14的正极接第四NMOS管MN4的漏极,负极接输出电压负极;第十三电容C13的正极接第三NMOS管MN3的漏极,负极接第四NMOS管MN4的漏极;第十四电容C14的正极接第三NMOS管MN3的漏极,负极接地;第十五电容C15的正极接第四NMOS管MN4的漏极,负极接地;第十六电容C16的正极接第十三电阻R13的负极,负极接地;第十七电容C17的正极接第十四电阻R14的负极,负极接地。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510786670.5A CN105305968B (zh) | 2015-11-16 | 2015-11-16 | 一种自重构返回式混频器 |
US15/776,780 US10199987B2 (en) | 2015-11-16 | 2016-01-29 | Self-reconfigurable returnable mixer |
PCT/CN2016/072709 WO2017084213A1 (zh) | 2015-11-16 | 2016-01-29 | 一种自重构返回式混频器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510786670.5A CN105305968B (zh) | 2015-11-16 | 2015-11-16 | 一种自重构返回式混频器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105305968A true CN105305968A (zh) | 2016-02-03 |
CN105305968B CN105305968B (zh) | 2017-05-31 |
Family
ID=55202831
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510786670.5A Expired - Fee Related CN105305968B (zh) | 2015-11-16 | 2015-11-16 | 一种自重构返回式混频器 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10199987B2 (zh) |
CN (1) | CN105305968B (zh) |
WO (1) | WO2017084213A1 (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0864207A1 (en) * | 1996-07-12 | 1998-09-16 | Endgate Corporation | Coplanar mixer assembly |
CN102082579A (zh) * | 2010-12-31 | 2011-06-01 | 东南大学 | 一种超低功耗恒定包络收发系统及其实现方法 |
CN102111109A (zh) * | 2011-01-11 | 2011-06-29 | 东南大学 | 一种返回式电流复用混频器 |
CN103051288A (zh) * | 2012-12-14 | 2013-04-17 | 东南大学 | 一种可重构无源混频器 |
CN103236821A (zh) * | 2013-04-26 | 2013-08-07 | 中国科学技术大学 | 一种基于可调负阻结构的多模多通道混频器 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8120426B1 (en) * | 2009-06-22 | 2012-02-21 | Rf Micro Devices, Inc. | Low noise class AB linearized transconductor |
-
2015
- 2015-11-16 CN CN201510786670.5A patent/CN105305968B/zh not_active Expired - Fee Related
-
2016
- 2016-01-29 WO PCT/CN2016/072709 patent/WO2017084213A1/zh active Application Filing
- 2016-01-29 US US15/776,780 patent/US10199987B2/en not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0864207A1 (en) * | 1996-07-12 | 1998-09-16 | Endgate Corporation | Coplanar mixer assembly |
CN102082579A (zh) * | 2010-12-31 | 2011-06-01 | 东南大学 | 一种超低功耗恒定包络收发系统及其实现方法 |
CN102111109A (zh) * | 2011-01-11 | 2011-06-29 | 东南大学 | 一种返回式电流复用混频器 |
CN103051288A (zh) * | 2012-12-14 | 2013-04-17 | 东南大学 | 一种可重构无源混频器 |
CN103236821A (zh) * | 2013-04-26 | 2013-08-07 | 中国科学技术大学 | 一种基于可调负阻结构的多模多通道混频器 |
Also Published As
Publication number | Publication date |
---|---|
CN105305968B (zh) | 2017-05-31 |
WO2017084213A1 (zh) | 2017-05-26 |
US20180331656A1 (en) | 2018-11-15 |
US10199987B2 (en) | 2019-02-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103490731B (zh) | 一种低噪声无源混频器 | |
CN102163954B (zh) | 一种低电压低噪声宽带混频器 | |
CN102361435B (zh) | 一种可变增益宽带低噪声放大器 | |
CN103219951B (zh) | 一种采用噪声抵消技术的低功耗低噪声放大器 | |
CN101951236B (zh) | 一种数字可变增益放大器 | |
CN103078593B (zh) | 低电源电压下高转换增益无源混频器 | |
CN105207630B (zh) | 一种电流复用高线性度的跨导放大器结构 | |
CN104656733A (zh) | 自适应输出超低静态电流的低压差线性稳压器 | |
CN104702219A (zh) | 一种单端输入双平衡无源混频器 | |
CN103248324A (zh) | 一种高线性度低噪声放大器 | |
CN206099903U (zh) | 一种高线性度高增益的有源混频器 | |
CN102497167A (zh) | 一种基于电感补偿的射频超宽带低噪声放大器 | |
CN103219952B (zh) | 一种采用噪声抵消技术的宽带低噪声放大器 | |
CN106385236A (zh) | 一种高线性度高增益的有源混频器及方法 | |
CN104065346B (zh) | 一种基于交叉耦合反馈的宽频带低噪声放大器电路 | |
CN217183258U (zh) | 一种高线性度有源混频器 | |
CN106230392A (zh) | 一种偏置节点自适应的高线性包络跟踪功率放大器 | |
CN105305981A (zh) | 一种线性化宽带低噪声放大器 | |
CN104660195A (zh) | 一种全差分轨至轨运算放大器 | |
CN201846315U (zh) | 一种数字可变增益放大器 | |
CN106533364A (zh) | 一种无源混频器及运行方法 | |
CN106026928A (zh) | 一种低电压单平衡电流复用无源混频器 | |
CN105577122A (zh) | 一种高线性度有源双平衡混频器 | |
CN105553492B (zh) | 一种低电源电压二次变频射频接收前端 | |
CN102035479A (zh) | 一种高线性度的低噪声放大器电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20170531 |
|
CF01 | Termination of patent right due to non-payment of annual fee |