CN105281883B - 多通道同步方法、同步装置及系统 - Google Patents

多通道同步方法、同步装置及系统 Download PDF

Info

Publication number
CN105281883B
CN105281883B CN201410309409.1A CN201410309409A CN105281883B CN 105281883 B CN105281883 B CN 105281883B CN 201410309409 A CN201410309409 A CN 201410309409A CN 105281883 B CN105281883 B CN 105281883B
Authority
CN
China
Prior art keywords
data
frame
data frame
channel
detection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410309409.1A
Other languages
English (en)
Other versions
CN105281883A (zh
Inventor
何开江
彭俊峰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen ZTE Microelectronics Technology Co Ltd
Original Assignee
Shenzhen ZTE Microelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen ZTE Microelectronics Technology Co Ltd filed Critical Shenzhen ZTE Microelectronics Technology Co Ltd
Priority to CN201410309409.1A priority Critical patent/CN105281883B/zh
Priority to EP14896786.2A priority patent/EP3163777A4/en
Priority to PCT/CN2014/090097 priority patent/WO2016000371A1/zh
Priority to US15/323,322 priority patent/US10396921B2/en
Publication of CN105281883A publication Critical patent/CN105281883A/zh
Application granted granted Critical
Publication of CN105281883B publication Critical patent/CN105281883B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/14Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/22Parsing or analysis of headers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0083Formatting with frames or packets; Protocol or part of protocol for error control

Abstract

本发明公开了一种同步方法及装置,所述方法包括:形成N个数据帧,所述N个所述数据帧的帧头内包括相同的帧头序列;所述N大于等于1,且小于等于通道个数M;所述M为不小2的整数;及将所述N个数据帧通过N个通道发送;其中,不同的数据帧由不同的通道发送;所述帧头序列用于接收端与发送端进行帧同步或校验帧同步。

Description

多通道同步方法、同步装置及系统
技术领域
本发明涉及通信领域的同步技术,尤其涉及一种多通道帧同步方法、同步装置及同步系统。
背景技术
帧同步技术在光通信中占据非常重要的位置,主要完成帧头标记功能,为后续的数据处理提供帧头指示信息,同时指示系统的同步状态,反映信道条件的优劣。
现有的帧同步技术主要针对点到点的单通道帧同步;采用点对点的单通道帧同步时,针对每一个通道都设定一个帧头序列;若系统有多个通道时,则发送端在发送数据时,对通过不同通道发送的数据分别插入不同的帧头序列;接收端接收到数据以后,针对不同通道的数据需要采用不同帧头序列进行检测及相关运算,导致帧同步操作繁琐,系统资源消耗大等问题。
发明内容
有鉴于此,本发明实施例期望提供一种多通道帧同步方法、同步装置及同步系统,以能实现多通道帧同步,以简化帧同步。
本发明实施例的技术方案是这样实现的:
本发明实施例第一方面提供一种同步方法,所述方法包括:
形成N个数据帧,所述N个所述数据帧的帧头内包括相同的帧头序列;所述N大于等于1,且小于等于通道个数M;所述M为不小2的整数;
将所述N个数据帧通过N个通道发送;其中,不同的数据帧由不同的通道发送;
所述帧头序列用于接收端与发送端进行帧同步或校验帧同步。
优选地,
所述数据帧的帧头内还包括系统同步信息;
同一时刻发送的不同数据帧的系统同步信息不同;
所述系统同步信息用于为接收端检测系统同步提供依据。
优选地,
所述系统同步信息与通道的通道标识信息具有映射关系;
所述将所述N个数据帧通过N个通道发送为:
依据所述系统同步标识信息确定发送每一个数据帧的通道;
将每一个所述数据帧承载在已确定的所述通道中发送。
优选地,
矢量数据分为I路数据和Q路数据;所述I路数据承载第一数据帧中;所述Q路数据承载在第二数据帧中;
N个所述通道中形成有J个通道组;一个所述通道组包括两个通道;所述J为不小于1的整数;
所述将所述N个数据帧通过N个通道发送为:
将对应于同一矢量数据的第一数据帧和第二数据帧,承载在一个通道组的不同通道中发送;
所述系统同步信息还用于表征所述第一数据帧和第二数据帧之间的绑定关系。
优选地,
当一个所述通道以第一系统同步信息连续发送了预定个数所述数据帧后,将所述第二系统同步信息替换所述第一系统同步信息发送后续数据帧。
本发明第二方面提供一种同步方法,所述方法包括:
从一个通道上接收一个数据帧,共接收N个数据帧;其中,所述N大于等于1,且小于等于通道个数M;
利用一个本地序列与N个所述数据帧中帧头数据进行相关运算,检测每一个所述数据中帧头序列的位置。
优选地,所述利用一个本地序列与N个所述数据帧中帧头数据进行相关运算包括:
在n个检测窗口内提取每一数据帧的帧头数据的n个数据段;
将每一个所述数据段与本地序列进行相关运算;
依据所述相关运算的结果确定所述数据帧中帧头序列的位置;
其中,所述n为不小1的整数;
通过所述检测窗口的大小对应于所述帧头序列的所占的比特数s;
所述s为不小于1的整数。
优选地,
在所述利用一个本地序列与N个所述数据帧中帧头数据进行相关运算之前,所述方法还包括:
将一个所述数据帧形成并行度为i的i路数据输入检测单元;
所述在n个检测窗口内提取每一数据帧的帧头数据的n个数据段包括:
存储第x个i路数据;
接收第x+1个i路数据;
将所述第x个i路数据及第x+1个i路数据形成第x个检测数据组;
在每一个所述检测窗口内提取所述检测数据组中连续分布的s路数据,形成所述数据段;
其中,所述x为不小于1的整数;所述第i为不小于2的整数;
所述n小于等于所述i。
优选地,
所述n等于所述i;
相邻两个检测窗口提取的两个数据段包括的不同比特数为1。
优选地,
当所述n小于所述i时,所述在n个检测窗口内提取每一数据帧的帧头数据的n个数据段还包括:
将所述第x个检测数据组分为n个数据检测子组;每一个数据检测子组包括连续分布的i+(i/n)-1路数据;其中,相邻的两个所述检测数据检测子组包括相同的i/n路数据;
在第y检测周期内,通过每一个所述检测窗口提取其对应的数据检测子组的第y-1个数据段;
在第y+1检测周期内,通过每一个所述检测窗口提取其对应的数据检测子组的第y个数据段;
所述y为不小于1的整数;
其中,一个所述检测周期检测一个所述数据帧。
优选地,
所述方法还包括:
当检测到连续的m1个数据帧的的帧头序列均位于第一位置时,确定与发送端实现了帧同步;
其中,所述m1为不小于1的整数。
优选地,
所述方法还包括:
在确定与发送端实现了帧同步之后,连续检测到m2个数据的帧头序列不再第一位置时,确定与发送端帧同步失败。
优选地,
所述数据帧的帧头内还包括系统同步信息;
所述方法还包括:
提取每一个所述数据帧的系统同步信息;
依据所述系统同步信息及预定策略,确定系统同步是否异常。
优选地,
所述依据所述系统同步信息及预定策略,确定包括接收端和发送端的通信系统是否同步是否异常包括:
当所述N个数据帧中的任意两个的系统同步信息相同时,确定接收端和发送端的系统同步异常。
优选地,
矢量数据分为I路数据和Q路数据;所述I路数据承载第一数据帧中;所述Q路数据承载在第二数据帧中;
N个所述通道分为J个通道组;一个所述通道组中的一个通道用于接收所述第一数据帧,另一个所述通道用于接收第二数据帧;所述J为不小于1的整数;
所述依据所述系统同步信息及预定策略,确定包括接收端和发送端的通信系统是否同步是否异常还包括:
当从不同的通道组接收到所述第一数据帧和所述第二数据帧时,确定接收端和发送端系统同步异常。
优选地,
所述系统同步信息与通道的通道标识信息具有映射关系。
本发明第三方面提供一种同步方法,所述方法包括:
发送端形成N个数据帧,所述N个所述数据帧的帧头内包括相同的帧头序列;所述N大于等于1,且小于等于通道个数M;
发送端将所述N个数据帧通过N个通道发送;其中,不同的数据帧由不同的通道发送;其中,所述帧头序列用于接收端与发送端进行帧同步或校验帧同步;
接收端从一个通道上接收一个数据帧,共接收N个数据帧;其中,所述N大于等于1,且小于等于通道个数M;
接收端利用一个本地序列与N个所述数据帧中帧头数据进行相关运算,检测每一个所述数据中帧头序列的位置。
优选地,
所述数据帧的帧头内还包括系统同步信息;
同一时刻发送的不同数据帧的系统同信息不同;
所述系统同步信息用于为接收端检测系统同步提供依据。
所述数据帧的帧头内还包括系统同步信息;
所述方法还包括:
接收端提取每一个所述数据帧的系统同步信息;
接收端依据所述系统同步信息及预定策略,确定系统同步是否异常。
本发明第四方面提供一种同步装置,所述装置包括:
形成单元,用于形成N个数据帧,所述N个所述数据帧的帧头内包括相同的帧头序列;所述N大于等于1,且小于等于通道个数M;所述M为不小2的整数;
发送单元,用于将所述N个数据帧通过N个通道发送;其中,不同的数据帧由不同的通道发送;
所述帧头序列用于接收端与发送端进行帧同步或校验帧同步。
优选地,
所述数据帧的帧头内还包括系统同步信息;
同一时刻发送的不同数据帧的系统同步信息不同;
所述系统同步信息用于为接收端检测系统同步提供依据。
优选地,
所述系统同步信息与通道的通道标识信息具有映射关系;
所述发送单元,具体用于依据所述系统同步标识信息确定发送每一个数据帧的通道;及将每一个所述数据帧承载在已确定的所述通道中发送。
优选地,
矢量数据分为I路数据和Q路数据;所述I路数据承载第一数据帧中;所述Q路数据承载在第二数据帧中;
N个所述通道中形成有J个通道组;一个所述通道组包括两个通道;所述J为不小于1的整数;
所述发送单元,具体用于将对应于同一矢量数据的第一数据帧和第二数据帧,承载在一个通道组的不同通道中发送;
所述系统同步信息还用于表征所述第一数据帧和第二数据帧之间的绑定关系。
优选地,
所述发送单元,还用于当一个所述通道以第一系统同步信息连续发送了预定个数所述数据帧后,将所述第二系统同步信息替换所述第一系统同步信息发送后续数据帧。
本发明第五方面提供一种同步装置,所述装置包括:
接收单元,用于从一个通道上接收一个数据帧,共接收N个数据帧;其中,所述N大于等于1,且小于等于通道个数M;
检测单元,用于利用一个本地序列与N个所述数据帧中帧头数据进行相关运算,检测每一个所述数据中帧头序列的位置。
优选地,所述检测单元包括:
提取模块,用于在n个检测窗口内提取每一数据帧的帧头数据的n个数据段;
运算模块,用于将每一个所述数据段与本地序列进行相关运算;
确定模块,用于依据所述相关运算的结果确定所述数据帧中帧头序列的位置;
其中,所述n为不小1的整数;
通过所述检测窗口的大小对应于所述帧头序列的所占的比特数s;
所述s为不小于1的整数。
优选地,
所述装置还包括:
输入单元,用于在所述利用一个本地序列与N个所述数据帧中帧头数据进行相关运算之前,将一个所述数据帧形成并行度为i的i路数据输入检测单元;
所述提取模块,用于存储第x个i路数据;接收第x+1个i路数据;将所述第x个i路数据及第x+1个i路数据形成第x个检测数据组;
在每一个所述检测窗口内提取所述检测数据组中连续分布的s路数据,形成所述数据段;
其中,所述x为不小于1的整数;所述第i为不小于2的整数;
所述n小于等于所述i。
优选地,
所述n等于所述i;
相邻两个检测窗口提取的两个数据段包括的不同比特数为1。
优选地,
当所述n小于所述i时,
所述检测单元,具体用于将所述第x个检测数据组分为n个数据检测子组;每一个数据检测子组包括连续分布的i+(i/n)-1路数据;其中,相邻的两个所述检测数据检测子组包括相同的i/n路数据;在第y检测周期内,通过每一个所述检测窗口提取其对应的数据检测子组的第y-1个数据段;及在第y+1检测周期内,通过每一个所述检测窗口提取其对应的数据检测子组的第y个数据段;
所述y为不小于1的整数;
其中,一个所述检测周期检测一个所述数据帧。
优选地,
所述装置还包括:
确定单元,用于当检测到连续的m1个数据帧的的帧头序列均位于第一位置时,确定与发送端实现了帧同步;
其中,所述m1为不小于1的整数。
优选地,
所述确定单元,还用于在确定与发送端实现了帧同步之后,连续检测到m2个数据的帧头序列不再第一位置时,确定与发送端帧同步失败。
优选地,
所述数据帧的帧头内还包括系统同步信息;
所述装置还包括:
系统同步单元,用于提取每一个所述数据帧的系统同步信息;及依据所述系统同步信息及预定策略,确定系统同步是否异常。
优选地,
所述系统同步单元,具体用于当所述N个数据帧中的任意两个的系统同步信息相同时,确定接收端和发送端的系统同步异常。
优选地,
矢量数据分为I路数据和Q路数据;所述I路数据承载第一数据帧中;所述Q路数据承载在第二数据帧中;
N个所述通道分为J个通道组;一个所述通道组中的一个通道用于接收所述第一数据帧,另一个所述通道用于接收第二数据帧;所述J为不小于1的整数;
所述系统同步单元,还用于当从不同的通道组接收到所述第一数据帧和所述第二数据帧时,确定接收端和发送端系统同步异常。
优选地,
所述系统同步信息与通道的通道标识信息具有映射关系。
本发明第六方面提供一种同步系统,所述系统包括:
发送端,用于形成N个数据帧,所述N个所述数据帧的帧头内包括相同的帧头序列;所述N大于等于1,且小于等于通道个数M;
发送端,用于将所述N个数据帧通过N个通道发送;其中,不同的数据帧由不同的通道发送;其中,所述帧头序列用于接收端与发送端进行帧同步或校验帧同步;
接收端,还用于从一个通道上接收一个数据帧,共接收N个数据帧;其中,所述N大于等于1,且小于等于通道个数M;
接收端,还用于利用一个本地序列与N个所述数据帧中帧头数据进行相关运算,检测每一个所述数据中帧头序列的位置。
优选地,
所述数据帧的帧头内还包括系统同步信息;
同一时刻发送的不同数据帧的系统同步信息不同;
所述系统同步信息用于为接收端检测系统同步提供依据。
所述数据帧的帧头内还包括系统同步信息;
所述接收端,还用于提取每一个所述数据帧的系统同步信息;及依据所述系统同步信息及预定策略,确定系统同步是否异常。
本发明实施例所述多通道帧同步方法、同步装置及同步系统,在进行帧同步时,不同通道发送的数据帧内插入的帧头序列是一样的,这样发送端就不要形成多种帧头序列,接收端仅用一个本地序列对所有的数据帧进行帧头序列的检测,这样能简化帧同步,简化硬件结构,节省系统处理资源。
附图说明
图1为本发明方法实施例一所述的同步方法的流程示意图;
图2为本发明方法实施例一所述的帧结构的结构示意示图之一;
图3为本发明方法实施例一所述的帧结构的结构示意示图之二;
图4为本发明方法实施例二所述的同步方法的流程示意图之一;
图5为本发明方法实施例二所述的检测帧头序列的位置的流程示意图;
图6为本发明方法实施例二所述的提取n个数据段的流程示意图之一;
图7为本发明方法实施例二所述的提取n个数据段的流程示意图之二;
图8为本发明方法实施例二所述的提取n个数据段的流程示意图之三;
图9本为本发明方法实施例二所述的同步方法的流程示意图之二;
图10为本发明方法实施例三所述的同步方法的流程示意图;
图11为本发明设备实施例一所述同步装置的结构示意图;
图12为本发明设备实施例二所述同步装置的结构示意图之一;
图13为本发明设备实施例二所述的检测单元的结构示意图;
图14为本发明设备实施例二所述同步装置的结构示意图之二;
图15为本发明设备实施例二所述同步装置的结构示意图之三;
图16为本发明设备实施例二所述同步装置的结构示意图之四;
图17为本发明设备实施例三所述的同步系统的结构示意图;
图18为本发明示例所述的发送端对数据处理的流程示意图;
图19为本发明示例所述的接收端对数据处理的流程示意图。
具体实施方式
下面结合附图对技术方案的实施作进一步的详细描述。
方法实施例一:
如图1所示,本实施例提供一种同步方法,所述方法包括:
步骤S110:形成N个数据帧,所述N个所述数据帧的帧头内包括相同的帧头序列;所述N大于等于1,且小于等于通道个数M;所述M为不小2的整数;
步骤S120:将所述N个数据帧通过N个通道发送;其中,不同的数据帧由不同的通道发送;
所述帧头序列用于接收端与发送端进行帧同步或校验帧同步。
在具体的实现过程中,通常所述N为大于2的整数。所述数据帧包括帧头以及数据部分。故所述步骤S110中所述的形成N个数据帧包括形成数据帧的帧头和数据部分,具体的如在数据帧的帧头插入帧头序列。
通常所述数据帧可分为同步帧以及业务帧;所述同步帧和所述数据帧的帧头都包含有所述帧头序列。所述同步帧专用于实现接收端和发送端之间的同步,其数据部分可能为空。所述业务帧的数据部分承载了接收端和发送端要传输的数据。所述同步帧的帧头中的帧头序列可用于进行帧同步或校验帧同步;通常所述业务帧是在确定实现了帧同步以后的发送的数据帧,承载在其帧头的帧头序列可用来校验帧同步,以判断当前帧同步是否出现了异常。在具体的实现过程中,帧同步异常时,业务帧可以代替同步帧进行帧同步。
图2所示的为一种数据帧,所述帧头序列用附图标记a表示;附图标记c表示的为数据帧的数据部分;附图标记d可表示帧头的预留位或承载有控制信息等信息的数据位。
在本实施例中用不同通道发送的不同数据帧承载的是相同的帧头序列,发送端仅需形成一个帧头序列,从而简化了帧头序列的插入以及形成帧头序列的电路;同时接收端也仅需一个帧头序列来进行帧头序列的检测,可以简化帧头序列的检测步骤及检测电路的结构。
优选地,
所述数据帧的帧头内还包括系统同步信息;
同一时刻发送的不同数据帧的系统同信息不同;
所述系统同步信息用于为接收端检测系统同步提供依据。
图3所示的数据帧为承载有系统同步信息的数据帧;其中,附图标记b表示的为所述系统同步信息。
在具体实现时,通常所述系统同步信息b在帧头中所占有的比特数小于所述帧头序列a在帧头中所占有的比特数。
故在本实施例所述的方法中还包括为N个数据帧中的每一个数据帧形成一个唯一的系统同步信息,并在形成所述系统同步信息后在数据帧的帧头插入所述系统同步信息。
所述系统同步为在帧同步的基础上进行的同步,可用来确定传输时延等。例如一个通道连续发送来能个数据帧,预定第一个数据帧应该在第一时刻达到接收端,第二个数据帧应该在第二时刻达到接收端,而此时第一个数据帧在第三时刻达到接收端,且第三时刻晚于第二时刻;导致第一个数据帧晚于第二个数据帧达到,此时可能出现同步异常。通过所述系统同步信息直接或间接表示出所述数据帧达到接收端的预定时刻,以便于接收端在接收到数据帧之后做出判断当前是否出现了系统同步异常。此处系统同步对应的通信系统为包括接收端、发送端及连接接收端和发送端信道的通信系统。
优选地,
所述系统同步信息与通道的通道标识信息具有映射关系;
所述将所述N个数据帧通过N个通道发送为:
依据所述系统同步标识信息确定发送每一个数据帧的通道;
将每一个所述数据帧承载在已确定的所述通道中发送。
所述系统同步信息与通道的通道标识信息的映射关系具体可表现为,利用通道的通道序号作为所述系统同步信息。如当前发送端和接收端支架的传输信息包括4个通道;所述4个通道的排序依次是0、1、2及3。所述通道序号是所述通道标识信息的其中之一。
例如在步骤S110中,形成一个数据帧A时,在数据帧A中插入通道序号作为所述系统同步信息插入数据帧A的帧头。若此时插入的通道序号为0;则在步骤S120中,进一步优选为将数据帧A利用通道0来发送。
系统同步信息与通道标识信息具有映射关系,如将通道序号作为系统同步信息,具有实现简便的优点。
在具体应用中,矢量数据分为I路数据和Q路数据;所述I路数据承载第一数据帧中;所述Q路数据承载在第二数据帧中;
N个所述通道中形成有J个通道组;一个所述通道组包括两个通道;所述J为不小于1的整数;通常优选为将相邻的两个通道形成一个所述通道组。通常一个通道组的两个通道为相邻的两个通道。
所述步骤S120可为:
将对应于同一矢量数据的第一数据帧和第二数据帧,承载在一个通道组的不同通道中发送;
其中,所述系统同步信息还用于表征所述第一数据帧和第二数据帧之间的绑定关系。
依据第一数据帧和第二数据帧的系统同步信息可判断,该两帧数据是否对应于同一数据矢量的两个数据帧。若发送端将对应于同一数据矢量的两帧数据帧有一个通道组发送,则接收端也应该在一个通道组内接收到所述同一数据矢量的两个数据帧。如何判断一个数据组内的两个数据帧是否为同一数据矢量的两个数据帧,可以依据所述系统同步信息来确定。总之,所述系统同步信息为接收端判断第一数据帧和第二数据帧是否为同一数据质量对应的两帧数据提供了依据,进而便于接收端根据形成的判断结果,进一步确定接收端与发送端之间是否形成了系统同步。
具体的如当所述系统同步信息还与通道的通道标识信息(如通道序号)具有映射关系时,例如通道0和通道1上发送的数据属于同一数据矢量的两帧数据。此时通道0发送的第一数据帧内包括通道0的通道序号0;通道1发送的第二数据帧内包括通道1的通道序号1。如接收端和发送端预先协商好通道序号0和通道序号1在作为系统同步信息插入到数据帧中时,将插入对应于同一数据矢量的两个数据帧中。
此时接收端接收到两个数据帧后,通过提取所述系统同步信息,可依据所述系统同步信息及预先协商,该两个数据帧是否为对应于同一数据矢量的两个数据帧,并判断接收其的两个通道是否为一个通道组;若判断结果为是,表明此时接收端和发送端之间系统同步正常,否则异常。
故所述系统同步信息还可用于为接收端判断同一数据矢量对应的第一路数据和第二路数据是否从同一通道组中所接收的,并依据判断结果来确定系统同步是否正常。
进一步地,为了保持系统同步的稳定性,当一个所述通道以第一系统同步信息连续发送了预定个数所述数据帧后,将所述第二系统同步信息替换所述第一系统同步信息发送后续数据帧。
具体的如在第1通道发送的前10个数据帧内以通道序号表示所述系统同步信息,在后10个数据帧内以通道名称表示系统同步信息;所述通道序号即为所述第一系统同步信息;所述通道名称即为所述第二系统同步信息。
方法实施例二:
如图4所示,本实施例提供一种同步方法,所述方法包括:
步骤S210:从一个通道上接收一个数据帧,共接收N个数据帧;其中,所述N大于等于1,且小于等于通道个数M;
步骤S220:利用一个本地序列与N个所述数据帧中帧头数据进行相关运算,检测每一个所述数据中帧头序列的位置。
本实施例所述的同步方法,优选应用于多通道的通信系统中,故接收端将同时从一个或多个通道上接收数据帧。所述数据帧包括同步帧和业务帧,具体的同步帧和业务帧的区别可参见方法实施例一中对应的部分。
在步骤S210中,由于从任意两个通道上接收的数据帧,所包括的帧头序列都是一样的,故在步骤S220中,直接利用一个本地序列检测所述N个数据帧中的帧头序列即可,而不需利用多个帧头序列去检测每一数据帧中的帧头序列。具体若当前N=M=4;且每一个数据帧中所包含的帧头序列不同,则相对应的接收端为成功检测出每一个通道中每一数据帧内的帧头序列都需要相对应的一个本地序列。若这样接收端在接收到4个数据帧后,对于每一数据帧都用4个本地序列去检测,则需要检测16次。而采用本实施例所述的方法,由于N个数据帧中承载的帧头序列是一样的,则仅需利用一个本地序列检测4次即可。
故本实施例所述的方法相对于现有方法,操作简单,系统开销小且对实现本实施例所述方法的硬件开销小。
如图5所示,进一步地,所述利用一个本地序列与N个所述数据帧中帧头数据进行相关运算包括:
步骤S221:在n个检测窗口内提取每一数据帧的n个数据段;
步骤S222:将每一个所述数据段与本地序列进行相关运算;
步骤S223:依据所述相关运算的结果确定所述数据帧中帧头序列的位置;
其中,所述n为不小1的整数。通过所述检测窗口的大小对应于所述帧头序列的所占的比特数s。
当所述数据帧中的数据是串行逐比特输入检测单元时,所述检测窗口为时域检测窗口,通过所述时域检测窗口可提取长为s比特的数据段。
当所述数据帧的数据是并行输入检测单元时,即一个时刻并行向所述检测单元输入多路数据,则所述检测窗口对应每一个时刻连续分布的多路数据,此时通过所述检测窗口可以提取同一时刻输入的多路数据,形成所述包括s比特的数据段。
在本实施例中依据上述特性,通过检测窗口,获取每一数据帧中的n个数据段。通常所述检测窗口所包括的位数大于或等于所述帧头序列的位数。
进一步地,
在所述利用一个本地序列与N个所述数据帧中帧头数据进行相关运算之前,所述方法还包括:
将一个所述数据帧形成并行度为i的i路数据输入检测单元;具体如,接收端从每一个通道上接收数据后,进行串并转换,形成对应于同一通道的多路数据,如64路;从而每一次向检测单元输入64路数据。
如图6所示,所述步骤S222包括:
步骤S2221:存储第x个i路数据;
步骤S2222:接收第x+1个i路数据;
步骤S2223:将所述第x个i路数据及第x+1个i路数据形成第x个检测数据组;
步骤S2224:在每一个所述检测窗口内提取所述检测数据组中连续分布的s路数据,形成所述数据段;
其中,所述x为不小于1的整数;所述第i为不小于2的整数;
所述n小于等于所述i。
当并行向检测单元输入多路数据时,检测单元将在第x个接收时刻,接收第x个i路数据,在接收之后,将所述第x个i路数据存储下来以便于与在第x+1个接收时刻接收的第x+1个i路数据组成一个检测数据组。其中,所述的第x个时刻为一个检测周期的第x个时刻。重新开始一个检测周期则重新开始计算x的值。通常所述一个检测周期检测一个所述数据帧。
其中,当所述n等于所述i;相邻两个检测窗口提取的两个数据段包括的不同比特数为1。
具体如图7所示,一个通道的数据进行串并转换后,形成了64路数据,且为第0路到第63路,且一路数据一次传输一位数据;其中a1表示前一接收时刻接收的64位数据,a0表示当前接收时刻接收并存储的64位数据。
若n=i=64,即采用64个检测窗口提取64个长为64位的数据段。其中,相邻两个数据段所包含的不同数据位数为1位。
如利用检测窗口1提取的数据段为a1中的第0路到第63路;检测窗口1提取的数据段为a1中的第62路到第0路及a1中的第63路;利用检测窗口2提取的数据段为a1第61路到第0路及a0中的第63路到第62路;利用检测窗口3提取的数据段为a1中的第60路到第0路及a0第63路到第61路;检测窗口4至检测窗口62依次类推;利用检测窗口63提取的数据段为a1中的第0路到a0中的第63路到第1路。图中阴影覆盖的部分为a0中的数据。
这样采用64个检测窗口对一个通道的每一个连续分布的64路数据都进行。其中,相邻检测窗口内不同的数据位数相差为1。
当n=i时,一个检测周期内检测单元对一个数据帧的逐比特进行了检测。这样在一个检测周期内,就可以确定出数据帧是否正常及帧头序列具体位于哪里。
当所述n小于所述i时,所述在n个检测窗口内提取每一数据帧的帧头数据的n个数据段还包括:
将所述第x个检测数据组分为n个数据检测子组;每一个数据检测子组包括连续分布的i+(i/n)-1路数据;其中,相邻的两个所述检测数据检测子组包括相同的i/n路数据;
在第y检测周期内,通过每一个所述检测窗口提取其对应的数据检测子组的第y-1个数据段;
在第y+1检测周期内,通过每一个所述检测窗口提取其对应的数据检测子组的第y个数据段;
所述y为不小于1的整数;
其中,一个所述检测周期检测一个所述数据帧。
如图8中,所述检测窗口的个数为2,分别是检测窗口A和检测窗口B;检测窗口A和检测窗口B均提取的长为64位的数据段。其中,检测窗口A检测的数据检测子组为数据检测子组A;所述数据检测子组A包括a1中的第63路到第0路及a0中的第63路到第33路。检测窗口B检测的数据检测子组为数据检测子组B;所述数据检测子组B包括a1中的第31路到第0路及a0中的第63路到第1路。
在第一检测周期内,通过检测窗口A将提取a1的第63路至第0路构成所述数据段;在第二检测周期内,通过检测窗口A将提取a1的第62路至第0路及a0的第63路,依次类推。
在第一检测周期内,通过检测窗口B将提取a1的第31路至第0路及a0第63路至第32路构成所述数据段;在第二检测周期内,通过检测窗口B将提取a1的第30路至第0路及a0的第63路至第31路,依次类推。
由于通常同一同步机制下的两个同步帧,其帧头序列位于数据帧帧头内的同一位置,故在本帧内未检测到所述帧头序列时,可以在本帧内检测结果的基础上,检测下一帧,从而利用多个检测周期检测具有同样帧头格式的数据帧,定位出帧头序列。
采用这种方法,相对于n=i所述的方法,可以简化接收端检测单元的结构。
所述步骤S222中所述的进行相关运算,可以是比较运算,通过比较结果获得提取的数据段与本地序列的差异位数;也可以是异或逻辑运算,根据异或逻辑运算的结果获得提取的数据段与本地序列的差异位数;其中,所述本地系列是预先存储在接收端的,与发送端插入数据帧的帧头序列是一样的。
在步骤S230中,根据提取的数据段与本地序列之间的差异位数,确定帧头序列在数据帧中的位置。如当数据段与本地序列的差异位数小于阈值下限时,可认为该数据段对应的为帧头序列所在的位置,接收的数据正常。如当数据段与本地序列的差异位数大于阈值上限时,也可认为该数据段对应的为帧头序列所在的位置,且接收的数据反相。如当数据段与本地序列的差异位数小于等于阈值上限且大于等于阈值下限时,则数据异常。
优选地,
所述方法还包括:
当检测到连续的m1个数据帧的的帧头序列均位于第一位置时,确定与发送端实现了帧同步;
其中,所述m1为不小于1的整数。
所述m1为预先设定的值,当确定了与发送端实现了帧同步以后,在后续检测帧头序列时优选到所述第一位置提取数据,并与本地序列进行相关运算,判断所述第一位置获取的数据段是否为帧头序列。
所述方法还包括:
在确定与发送端实现了帧同步之后,连续检测到m2个数据的帧头序列不再第一位置时,确定与发送端帧同步失败。
当确定了与发送端帧同步失败后,可重复执行步骤。
在具体的实现过程中,当第一次检测到一个数据帧位于第一位置后,当接收到下一数据帧时,首先提取所述第一位置处的数据段,并判断该数据段是否为帧头序列,若不是再返回步骤S221,若是则进入下一数据帧的帧头检测,重复上述步骤直至检测到m1个数据帧的帧头序列均位于第一位置时,确定接收端与发送端实现了帧同步。
进一步地,所述数据帧的帧头内还包括系统同步信息;
如图9所示,本实施例所述的方法还包括:
步骤S230:提取每一个所述数据帧的系统同步信息;
步骤S240:依据所述系统同步信息及预定策略,确定系统同步是否异常。
本实施例中所述的数据帧的帧头内还包括系统同步信息,故步骤S230还包括提取所述系统同步信息,其中提取所述系统同步信息的方法可以参照提取所述帧头序列的方法来提取。
步骤S240所述的预定策略为实现确定并存储在接收端的策略,具体的实现方式有多种,以下为优选方式:
所述依据所述系统同步信息及预定策略,确定包括接收端和发送端的通信系统是否同步是否异常包括:
当所述N个数据帧中的任意两个的系统同步信息相同时,确定接收端和发送端的系统同步异常。
正常情况下,接收端接收到的数据帧的时间顺序应该与发送端发送数据帧的先后顺序是一致的。发送端发送的数据帧在t2时刻发送的任意两个数据帧的系统同步信息不同,若t3时刻接收端接收到两个数据帧的系统同步信息相同;则认为系统传输和处理异常,判定系统不同步;其中,所述t3时刻晚于所述t2时刻。
此外,矢量数据分为I路数据和Q路数据;所述I路数据承载第一数据帧中;所述Q路数据承载在第二数据帧中;
N个所述通道分为J个通道组;一个所述通道组中的一个通道用于接收所述第一数据帧,另一个所述通道用于接收第二数据帧;所述J为不小于1的整数;
所述依据所述系统同步信息及预定策略,确定包括接收端和发送端的通信系统是否同步是否异常还包括:
当从不同的通道组接收到所述第一数据帧和所述第二数据帧时,确定接收端和发送端系统同步异常。
通常同一数据矢量对应的两个数据帧,将在同一通道组中发送,若第一数据帧和第二数据帧出现在不同的两个通道组中,确定此时系统同步异常。
在具体的实现过程中,通常将两个相邻的通道视为一个通道组。如4个通道的传输信道,通常将第0信道和第1信道视为一个通道组;第2信道和第3信道视为一个通道组。此时,若一个数据矢量对应的第一数据帧出现在第1信道中,第二数据帧出现在第3信道中,认为此时系统同步异常。
优选地,为了简化系统同步信息的表示,所述系统同步信息与通道的通道标识信息具有映射关系。具体的所述通道标识信息可以为通道序号或通道名称等标识信息。
优选为在第1通道上发送的数据帧在其帧头内插入第1通道的序号1;在第a通道上发送的数据帧在其帧头内插入第a通道的序号a;这样不同的通道发送的数据帧内的系统同步信息不同;也不可能出现同一时刻发送两个系统同步信息相同的数据帧。
此外,对应于同一数据矢量的两个数据帧通过同一通道组发送,若此时第a通道和第a+1通道为一个通道组,则此时通道a发送的数据帧承载第a通道的通道标识信息,通道a+1发送的数据帧常在有第a+1通道的通道标识信息。若从第a+1通道接收的数据帧的通道标识信息为a+1,同时第a+2通道上接收的数据帧的通道标识信息为a,此时判定系统同步异常。
在具体的实现过程中,从同一通道接收的数据帧中采用的系统同步信息可能不同,发送端在同一通道连续以第一系统同步信息发送预定个数据数据帧后,以第二同步信息发送后续数据帧时,若接收端以类似检测帧头序列的方式检测系统同步信息,即以本地系统同步序列检测对应于数据帧中系统同步信息的系统同步序列,则对应的接收端对接收的承载有同一系统同步信息的数据帧进行计数,当技术值达到指定值后更新本地系统同步序列。进一步的,当同一接收时刻,接收的两个数据帧,一个数据帧承载的是第一系统同步信息,另一个数据帧承载的是第二系统同步信息,且第一系统同步信息和第二系统同步信息是对应的同一通道,则此时可以判断系统同步异常。
方法实施例三:
如图10所示,本实施例提供一种同步方法,所述方法包括:
步骤S310:发送端形成N个数据帧,所述N个所述数据帧的帧头内包括相同的帧头序列;所述N大于等于1,且小于等于通道个数M;
步骤S320:发送端将所述N个数据帧通过N个通道发送;其中,不同的数据帧由不同的通道发送;其中,所述帧头序列用于接收端与发送端进行帧同步或校验帧同步;
步骤S330:接收端从一个通道上接收一个数据帧,共接收N个数据帧;其中,所述N大于等于1,且小于等于通道个数M;
步骤S340:接收端利用一个本地序列与N个所述数据帧中帧头数据进行相关运算,检测每一个所述数据中帧头序列的位置。
在本实施例中所述发送端在不同通道上发送的数据帧采用相同的帧头序列,这样发送端仅需多个数据帧仅需形成一个帧头序列,接收端仅需用一个本地序列对不同数据帧的帧头序列进行检测,从而简化了帧头序列插入及帧头序列检测的繁琐度,降低了系统的开销。
进一步地,所述数据帧的帧头内还包括系统同步信息;
同一时刻发送的不同数据帧的系统同信息不同;
所述系统同步信息用于为接收端检测系统同步提供依据。
所述数据帧的帧头内还包括系统同步信息;
所述方法还包括:
接收端提取每一个所述数据帧的系统同步信息;
接收端依据所述系统同步信息及预定策略,确定系统同步是否异常。
在具体的实现过程中,所述发送端在发送数据帧的时候还在数据帧的帧头内插入系统同步信息,故接收端接收到所述数据帧后还将根据系统同步信息判断当前接收端和发送端是否系统同步正常。
在本实施例中所述发送端执行的操作可参见方法实施例一中所述的技术方案,接收端执行的操作可参见方法实施例二中所述的技术方案。
本实施例所述的方法,能够简化帧同步,且同时能够通过在数据帧中插入系统同步信息确定系统是否同步,适用于光传输的同步过程中,尤其适用于100G以上的多通道光传输的同步过程中。
设备实施例一:
如图11所示,本实施例提供一种同步装置,所述装置包括:
形成单元110,用于形成N个数据帧,所述N个所述数据帧的帧头内包括相同的帧头序列;所述N大于等于1,且小于等于通道个数M;所述M为不小2的整数;
发送单元120,用于将所述N个数据帧通过N个通道发送;其中,不同的数据帧由不同的通道发送;
所述帧头序列用于接收端与发送端进行帧同步或校验帧同步。
所述形成单元110的具体结构可包括处理器及存储介质;所述处理器与存储介质通过同步装置内部的通信接口相连,进行通信。所述存储介质上存储有可执行指令,所述处理器读取并执行所述可执行指令,可以形成N个数据帧。所述处理器可为数字信号处理器DSP、微处理器MCU、中央处理器CPU或可编程逻辑阵列FPGA等具有处理功能的电子元器件。
所述发送单元120的具体结构可包括有线或无线的通信接口,所述有线的通信接口,具体可如收发天线;所述无线的通信接口可包括RJ45、同轴电缆或双绞线等通信接口。
本实施例所述的同步装置对应的为接收端的同步装置,如位于手机中的同步结构等。
其中,所述数据帧的帧头内还包括系统同步信息;
同一时刻发送的不同数据帧的系统同步信息不同;
所述系统同步信息用于为接收端检测系统同步提供依据。
进一步地,
所述系统同步信息与通道的通道标识信息具有映射关系;
所述发送单元120,具体用于依据所述系统同步标识信息确定发送每一个数据帧的通道;及将每一个所述数据帧承载在已确定的所述通道中发送。
其中,
矢量数据分为I路数据和Q路数据;所述I路数据承载第一数据帧中;所述Q路数据承载在第二数据帧中;
N个所述通道中形成有J个通道组;一个所述通道组包括两个通道;所述J为不小于1的整数;
所述发送单元120,具体用于将对应于同一矢量数据的第一数据帧和第二数据帧,承载在一个通道组的不同通道中发送
所述系统同步信息还用于表征所述第一数据帧和第二数据帧之间的绑定关系。
进一步地,
所述发送单元120,还用于当一个所述通道以第一系统同步信息连续发送了预定个数所述数据帧后,将所述第二系统同步信息替换所述第一系统同步信息发送后续数据帧。
综合上述,本实施例提供了一种同步装置,为方法实施例一所述的同步方法提供了硬件支撑,可用来实现方法实施例一中任一项所述的技术方案,同样的具有简化了帧同步的优点,且能根据系统同步信息来实现系统之间的同步。
在具体的实现过程中,所述系统同步信息在数据帧所占的比特数小于所述帧头序列在数据帧中所占的比特数。
设备实施例二:
如图12所示,本实施例提供一种同步装置,所述装置包括:
接收单元210,用于从一个通道上接收一个数据帧,共接收N个数据帧;其中,所述N大于等于1,且小于等于通道个数M;
检测单元220,用于利用一个本地序列与N个所述数据帧中帧头数据进行相关运算,检测每一个所述数据中帧头序列的位置。
所述接收单元210的具体结构可包括通信接口,如接收天线等无线通信接口或RJ45、同轴电缆通信接口或光纤传输接口等有线通信接口
所述检测单元220的具体结构可包括处理器及存储介质;所述处理器与存储介质通过同步装置内部的通信接口相连,进行通信。所述存储介质上存储有可执行指令,所述处理器读取并执行所述可执行指令,可以检测出每一个所述数据帧中帧头序列所在的位置。所述处理器可为数字信号处理器DSP、微处理器MCU、中央处理器CPU或可编程逻辑阵列FPGA等具有处理功能的电子元器件。
如图13所示,所述检测单元220包括:
提取模块221,用于在n个检测窗口内提取每一数据帧的帧头数据的n个数据段;
运算模块222,用于将每一个所述数据段与本地序列进行相关运算;
确定模块223,用于依据所述相关运算的结果确定所述数据帧中帧头序列的位置;
其中,所述n为不小1的整数;
通过所述检测窗口的大小对应于所述帧头序列的所占的比特数s。
其中,所述提取模块可为现有结构中提取数据的检测电路。
所述运算模块可以为比较器、比较电路或异或电路等逻辑运算电路。
所述确定模块223可为处理器;所述处理器可为数字信号处理器DSP、微处理器MCU、中央处理器CPU或可编程逻辑阵列FPGA等具有处理功能的电子元器件。
如图14所示,所述装置还包括:
输入单元230,用于在所述利用一个本地序列与N个所述数据帧中帧头数据进行相关运算之前,将一个所述数据帧形成并行度为i的i路数据输入检测单元;
所述提取模块221,用于存储第x个i路数据;接收第x+1个i路数据;将所述第x个i路数据及第x+1个i路数据形成第x个检测数据组;及在每一个所述检测窗口内提取所述检测数据组中连续分布的s路数据,形成所述数据段;
其中,所述x为不小于1的整数;所述第i为不小于2的整数;
所述n小于等于所述i。
所述输入单元230可为连接在所述接收单元210与所述检测单元220之间的串并转换器。通常接收单元210以串行接收数据,在所述输入单元230中进行串并处理。
所述n与i的关系分为两种情况:
第一种:
所述n等于所述i;
相邻两个检测窗口提取的两个数据段包括的不同比特数为1。
采用第一种检测方法,则在一个检测周期内检测一个数据帧的帧头所有连续分布的数据段是否为帧头序列,这种检测结构检测效率高。
第二种:
当所述n小于所述i时,
所述检测单元220,具体用于将所述第x个检测数据组分为n个数据检测子组;每一个数据检测子组包括连续分布的i+(i/n)-1路数据;其中,相邻的两个所述检测数据检测子组包括相同的i/n路数据;在第y检测周期内,通过每一个所述检测窗口提取其对应的数据检测子组的第y-1个数据段;及在第y+1检测周期内,通过每一个所述检测窗口提取其对应的数据检测子组的第y个数据段;
所述y为不小于1的整数;
其中,一个所述检测周期检测一个所述数据帧。
第二种检测结构,检测单元内检测电路的个数较少,通常一个检测窗口对应于一个检测电路,通过多个周期的检测定位所述帧头序列。
进一步地,如图15所示,所述同步装置还包括确定单元240;所述确定单元240,用于当检测到连续的m1个数据帧的的帧头序列均位于第一位置时,确定与发送端实现了帧同步;
其中,所述m1为不小于1的整数。
所述确定单元240的具体结构可为处理器;所述处理器可为数字信号处理器DSP、微处理器MCU、中央处理器CPU或可编程逻辑阵列FPGA等具有处理功能的电子元器件。
进一步地,所述确定单元240,还用于在确定与发送端实现了帧同步之后,连续检测到m2个数据的帧头序列不再第一位置时,确定与发送端帧同步失败。
所述数据帧的帧头内还包括系统同步信息;
如图16所示,所述装置还包括:
系统同步单元250,用于提取每一个所述数据帧的系统同步信息;及依据所述系统同步信息及预定策略,确定系统同步是否异常。
所述系统同步单元250的具体结构可为处理器;所述处理器可为数字信号处理器DSP、微处理器MCU、中央处理器CPU或可编程逻辑阵列FPGA等具有处理功能的电子元器件。
进一步地,所述系统同步单元250,具体用于当所述N个数据帧中的任意两个的系统同步信息相同时,确定接收端和发送端的系统同步异常。
其中,矢量数据分为I路数据和Q路数据;所述I路数据承载第一数据帧中;所述Q路数据承载在第二数据帧中;
N个所述通道分为J个通道组;一个所述通道组中的一个通道用于接收所述第一数据帧,另一个所述通道用于接收第二数据帧;所述J为不小于1的整数;
所述系统同步单元250,还用于当从不同的通道组接收到所述第一数据帧和所述第二数据帧时,确定接收端和发送端系统同步异常。
为了简化系统同步单元250的检测,所述系统同步信息与通道的通道标识信息具有映射关系。
综合上述,本实施例提供了一种同步装置,为方法实施例二所述的同步方法提供了硬件支撑,可用来实现方法实施例二中任一项所述的技术方案,同样的具有简化了帧同步的优点,且能根据系统同步信息来实现系统之间的同步。
在具体的实现过程中,提取所述系统同步信息的方式与提取所述帧头序列的方式相同时,所述同步装置还可包括计数器;所述技术器用于计数接收的承载有同一系统同步信息的数据帧的个数,依据所述个数更新本地系统同步信息;其中所述本地同步信息用于提取所述数据帧中的系统同步信息。
设备实施例三:
如图17所示,本实施例提供一种同步系统,所述系统包括:
发送端310,用于形成N个数据帧,所述N个所述数据帧的帧头内包括相同的帧头序列;所述N大于等于1,且小于等于通道个数M;
发送端320,用于将所述N个数据帧通过N个通道发送;其中,不同的数据帧由不同的通道发送;其中,所述帧头序列用于接收端与发送端进行帧同步或校验帧同步;
接收端320,还用于从一个通道上接收一个数据帧,共接收N个数据帧;其中,所述N大于等于1,且小于等于通道个数M;
接收端320,还用于利用一个本地序列与N个所述数据帧中帧头数据进行相关运算,检测每一个所述数据中帧头序列的位置。
所述发送端310和接收端320通过网络相连;所述网络可以为任意形式的通信网络,如有线网络或无线网络或有线与无线的混合网络。
进一步地,
所述数据帧的帧头内还包括系统同步信息;
同一时刻发送的不同数据帧的系统同步信息不同;
所述系统同步信息用于为接收端检测系统同步提供依据。
所述数据帧的帧头内还包括系统同步信息;
所述接收端320,还用于提取每一个所述数据帧的系统同步信息;及依据所述系统同步信息及预定策略,确定系统同步是否异常。
综合上述,本实施例提供了一种同步系统,为方法实施例三所述的同步方法提供了硬件支撑,可用来实现方法实施例三中任一项所述的技术方案,同样的具有简化了帧同步的优点,且能根据系统同步信息来实现系统之间的同步。
以下结合方法实施例一至方法实施例三、设备实施例一和设备实施例三,提供几个具体应用示例:
本示例所述的同步系统,包括发送端和接收端两部分组成。
发送端的结构电如图18所示,输入数据先经过数据分组模块201,把输入的数据分为几组(如果是4通道,分为4组,如果是8通道则分为8组,通常一个数据组对应一个数据帧),以便于发送到多通道上去;经过数据分组处理后的数据,就是光传输数据的原始数据,这些数据由数据编码模块202分别进行数据编码,以提高数据的抗干扰能力和纠错能力;经过编码后的数据,再根据数据帧格式,分别由帧头序列插入模块203插入帧头序列及lane序号插入模块204插入Lane号信息,完成数据帧成帧过程;成帧后的数据经过数据发送的前处理即可发送。所述lane号即为所述系统同步信息对应的通道序号。
其中,所述数据分组模块201、数据编码模块202及帧头序列插入模块203构成了发送端的帧同步单元。
接收端的结构如图19所示,从多通道接收多帧光信号构成的数据,经光接收预处理模块101处理后,输入频偏相偏补偿模块102,进行频偏纠正、相偏纠正和补偿后,形成软信息。通过频偏相偏补偿模块102的处理可以认为数据接收稳定且没有频偏和相偏的影响。将所述软信息输入硬判决模块103,进行首先经过硬判决处理,提取数据的符号信息;硬判决后利用帧头判定模块105定位帧头序列;具体可通过与本地序列进行相关运算确定帧头序列。具体的如,帧头判定模块105提取数据帧中的一个数据序列,计算出所提取的数据序列与本地序列中不一致的元素个数(此处所述的元素为01信号中的比特);经过相关运算后依据相关运算得到的相关值进行门限判决:当相关值低于判别下门限时,判定序列所在位置为帧头位置,并且数据正常;当相关值高于判别上门限时,判定序列所在位置为帧头位置,并且数据反相;判定出帧头位置后,如果数据反相,对插入的Lane号进行反相操作,然后进行Lane号判定,否则,直接进行Lane号判定;完成帧头判定和Lane号判定后,根据算法的同步判断机制,进行帧同步判定。帧同步状态下,可依据并行输入的帧头位置,进行数据的样点调整和帧头对齐。当判断出相关值高于下门限值,且低于上门限值时,可认为数据异常,不再依据本帧数据进行同步处理。
为了方便后续数据接收,在具体的实施过程中,如图19所示的结构中还包括数据样点调整模块108及数据帧头对齐模块109;所述数据样点调整模块108用于数据帧头序列调整到一拍数据传输;具体如当前并行度为64,即一次传输64路数据,一次数据传输即一拍数据传输;此处,所述数据样点调整模块108具体用于把帧头序列放到一拍数据上传输,方便后面对数据帧中数据部分的检测。
此外,图19所示的结构还包括数据帧头对齐模块109;所述数据帧头对齐模块109用于帧头对齐,具体是指把数据样点调整模块跳帧后的不同通道的数据,根据帧头位置的偏差调整到同一个或多个整拍数据上。不同通道的数据存在样点延迟,经过样点调整后样点延时变成了整拍,如对齐为一拍或多拍,通过帧头定位信息取出帧头序列,其他数据依次取出,可以简单实现数据的帧头位置对齐。
在具体的实现过程中,如图19所示的接收结构还将包括数据反相模块201以及数据调整模块202;所述数据反相模块201用于当相关值高于判别上门限时,对数据帧中的数据部分的数据进行反相处理,方便后续接收数据。
当所述系统同步信息与通道的通道标识信息有映射关系时,所述数据调整模块202用于根据所述通道标识信息对数据帧进行顺序调整。如发送端将一偏文章分割成4个数据帧传输,且0通道传输的第一个数据帧;第一个数据帧上还插入有通道序号0;由于光传输的特点,接收端可能在3通道接收到第一个数据帧;但是通过提取第一数据帧从的通道序号0可以确认该数据为第一个数据帧,故在接收到4个数据帧后,调整接收到的数据帧的顺序,使数据帧之间恢复到发送端发送数据的序列,以便接收端按顺序解调出该文章。
在具体的实现过程中,所述数据反相模块201优选与数据帧头对齐模块109连接;所述数据调整模块202优选为位于所述数据反相模块之后。
本发明实施例所述集成的模块如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实施例的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机、服务器、或者网络设备等)执行本发明各个实施例所述方法的全部或部分。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。这样,本发明实施例不限制于任何特定的硬件和软件结合。
相应的,本发明实施例还提供一种计算机存储介质,其中存储有计算机程序,该计算机程序用于执行本发明实施例的所述多通道帧同步方法。
以上所述,仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。

Claims (35)

1.一种同步方法,其特征在于,所述方法包括:
形成N个数据帧,所述N个数据帧的帧头内包括相同的帧头序列;所述N大于等于1,且小于等于通道个数M;所述M为不小2的整数;
将所述N个数据帧通过N个通道发送;其中,不同的数据帧由不同的通道发送;
所述帧头序列用于接收端与发送端进行帧同步或校验帧同步;
其中,所述帧同步具体为:所述帧头序列被检测到在连续的m1个数据帧中的第一位置,所述m1为不小于1的整数。
2.根据权利要求1所述的方法,其特征在于,
所述数据帧的帧头内还包括系统同步信息;
同一时刻发送的不同数据帧的系统同步信息不同;
所述系统同步信息用于为接收端检测系统同步提供依据。
3.根据权利要求2所述的方法,其特征在于,
所述系统同步信息与通道的通道标识信息具有映射关系;
所述将所述N个数据帧通过N个通道发送为:
依据所述系统同步标识信息确定发送每一个数据帧的通道;
将每一个所述数据帧承载在已确定的所述通道中发送。
4.根据权利要求2或3所述的方法,其特征在于,
矢量数据分为I路数据和Q路数据;所述I路数据承载第一数据帧中;所述Q路数据承载在第二数据帧中;
N个所述通道中形成有J个通道组;一个所述通道组包括两个通道;所述J为不小于1的整数;
所述将所述N个数据帧通过N个通道发送为:
将对应于同一矢量数据的第一数据帧和第二数据帧,承载在一个通道组的不同通道中发送;
所述系统同步信息还用于表征所述第一数据帧和第二数据帧之间的绑定关系。
5.根据权利要求2或3所述的方法,其特征在于,
当一个所述通道以第一系统同步信息连续发送了预定个数所述数据帧后,将第二系统同步信息替换所述第一系统同步信息发送后续数据帧。
6.一种同步方法,其特征在于,所述方法包括:
从一个通道上接收一个数据帧,共接收N个数据帧;其中,所述N个数据帧中的帧头序列相同,所述N大于等于1,且小于等于通道个数M;
利用一个本地序列与N个所述数据帧中帧头数据进行相关运算,检测每一个所述数据中帧头序列的位置;
所述方法还包括:
当检测到连续的m1个数据帧的帧头序列均位于第一位置时,确定与发送端实现了帧同步;
其中,所述m1为不小于1的整数。
7.根据权利要求6所述的方法,其特征在于,所述利用一个本地序列与N个所述数据帧中帧头数据进行相关运算包括:
在n个检测窗口内提取每一数据帧的帧头数据的n个数据段;
将每一个所述数据段与本地序列进行相关运算;
依据所述相关运算的结果确定所述数据帧中帧头序列的位置;
其中,所述n为不小1的整数;
通过所述检测窗口的大小对应于所述帧头序列的所占的比特数s;
所述s为不小于1的整数。
8.根据权利要求7所述的方法,其特征在于,
在所述利用一个本地序列与N个所述数据帧中帧头数据进行相关运算之前,所述方法还包括:
将一个所述数据帧形成并行度为i的i路数据输入检测单元;
所述在n个检测窗口内提取每一数据帧的帧头数据的n个数据段包括:
存储第x个i路数据;
接收第x+1个i路数据;
将所述第x个i路数据及第x+1个i路数据形成第x个检测数据组;
在每一个所述检测窗口内提取所述检测数据组中连续分布的s路数据,形成所述数据段;
其中,所述x为不小于1的整数;所述i为不小于2的整数;
所述n小于等于所述i。
9.根据权利要求8所述的方法,其特征在于,
所述n等于所述i;
相邻两个检测窗口提取的两个数据段包括的不同比特数为1。
10.根据权利要求8所述的方法,其特征在于,
当所述n小于所述i时,所述在n个检测窗口内提取每一数据帧的帧头数据的n个数据段还包括:
将所述第x个检测数据组分为n个数据检测子组;每一个数据检测子组包括连续分布的i+(i/n)-1路数据;其中,相邻的两个所述检测数据检测子组包括相同的i/n路数据;
在第y检测周期内,通过每一个所述检测窗口提取其对应的数据检测子组的第y-1个数据段;
在第y+1检测周期内,通过每一个所述检测窗口提取其对应的数据检测子组的第y个数据段;
所述y为不小于1的整数;
其中,一个所述检测周期检测一个所述数据帧。
11.根据权利要求6所述的方法,其特征在于,
所述方法还包括:
在确定与发送端实现了帧同步之后,连续检测到m2个数据的帧头序列不再第一位置时,确定与发送端帧同步失败。
12.根据权利要求6至10任一项所述的方法,其特征在于,
所述数据帧的帧头内还包括系统同步信息;
所述方法还包括:
提取每一个所述数据帧的系统同步信息;
依据所述系统同步信息及预定策略,确定系统同步是否异常。
13.根据权利要求12所述的方法,其特征在于,
所述依据所述系统同步信息及预定策略,确定包括接收端和发送端的通信系统是否同步是否异常包括:
当所述N个数据帧中的任意两个的系统同步信息相同时,确定接收端和发送端的系统同步异常。
14.根据权利要求12所述的方法,其特征在于,
矢量数据分为I路数据和Q路数据;所述I路数据承载第一数据帧中;所述Q路数据承载在第二数据帧中;
N个所述通道分为J个通道组;一个所述通道组中的一个通道用于接收所述第一数据帧,另一个所述通道用于接收第二数据帧;所述J为不小于1的整数;
所述依据所述系统同步信息及预定策略,确定包括接收端和发送端的通信系统是否同步是否异常还包括:
当从不同的通道组接收到所述第一数据帧和所述第二数据帧时,确定接收端和发送端系统同步异常。
15.根据权利要求12所述的方法,其特征在于,
所述系统同步信息与通道的通道标识信息具有映射关系。
16.一种同步方法,其特征在于,所述方法包括:
发送端形成N个数据帧,所述N个所述数据帧的帧头内包括相同的帧头序列;所述N大于等于1,且小于等于通道个数M;
发送端将所述N个数据帧通过N个通道发送;其中,不同的数据帧由不同的通道发送;其中,所述帧头序列用于接收端与发送端进行帧同步或校验帧同步;
接收端从一个通道上接收一个数据帧,共接收N个数据帧;其中,所述N大于等于1,且小于等于通道个数M;
接收端利用一个本地序列与N个所述数据帧中帧头数据进行相关运算,检测每一个所述数据中帧头序列的位置,当所述接收端检测到连续的m1个数据帧的帧头序列均位于第一位置时,确定与所述发送端实现帧同步,所述m1为不小于1的整数。
17.根据权利要求16所述的方法,其特征在于,
所述数据帧的帧头内还包括系统同步信息;
同一时刻发送的不同数据帧的系统同信息不同;
所述系统同步信息用于为接收端检测系统同步提供依据;
所述数据帧的帧头内还包括系统同步信息;
所述方法还包括:
接收端提取每一个所述数据帧的系统同步信息;
接收端依据所述系统同步信息及预定策略,确定系统同步是否异常。
18.一种同步装置,其特征在于,所述装置包括:
形成单元,用于形成N个数据帧,所述N个所述数据帧的帧头内包括相同的帧头序列;所述N大于等于1,且小于等于通道个数M;所述M为不小2的整数;
发送单元,用于将所述N个数据帧通过N个通道发送;其中,不同的数据帧由不同的通道发送;
所述帧头序列用于接收端与发送端进行帧同步或校验帧同步;
其中,所述帧同步具体为:所述帧头序列被检测到在连续的m1个数据帧中的第一位置,所述m1为不小于1的整数。
19.根据权利要求18所述的装置,其特征在于,
所述数据帧的帧头内还包括系统同步信息;
同一时刻发送的不同数据帧的系统同步信息不同;
所述系统同步信息用于为接收端检测系统同步提供依据。
20.根据权利要求19所述的装置,其特征在于,
所述系统同步信息与通道的通道标识信息具有映射关系;
所述发送单元,具体用于依据所述系统同步标识信息确定发送每一个数据帧的通道;及将每一个所述数据帧承载在已确定的所述通道中发送。
21.根据权利要求19或20所述的装置,其特征在于,
矢量数据分为I路数据和Q路数据;所述I路数据承载第一数据帧中;所述Q路数据承载在第二数据帧中;
N个所述通道中形成有J个通道组;一个所述通道组包括两个通道;所述J为不小于1的整数;
所述发送单元,具体用于将对应于同一矢量数据的第一数据帧和第二数据帧,承载在一个通道组的不同通道中发送;
所述系统同步信息还用于表征所述第一数据帧和第二数据帧之间的绑定关系。
22.根据权利要求19或20所述的装置,其特征在于,
所述发送单元,还用于当一个所述通道以第一系统同步信息连续发送了预定个数所述数据帧后,将第二系统同步信息替换所述第一系统同步信息发送后续数据帧。
23.一种同步装置,其特征在于,所述装置包括:
接收单元,用于从一个通道上接收一个数据帧,共接收N个数据帧;其中,所述N个数据帧中的帧头序列相同,所述N大于等于1,且小于等于通道个数M;
检测单元,用于利用一个本地序列与N个所述数据帧中帧头数据进行相关运算,检测每一个所述数据中帧头序列的位置;当检测到连续的m1个数据帧的帧头序列均位于第一位置时,确定与发送端实现了帧同步;其中,所述m1为不小于1的整数。
24.根据权利要求23所述的装置,其特征在于,所述检测单元包括:
提取模块,用于在n个检测窗口内提取每一数据帧的帧头数据的n个数据段;
运算模块,用于将每一个所述数据段与本地序列进行相关运算;
确定模块,用于依据所述相关运算的结果确定所述数据帧中帧头序列的位置;
其中,所述n为不小1的整数;
通过所述检测窗口的大小对应于所述帧头序列的所占的比特数s;
所述s为不小于1的整数。
25.根据权利要求24所述的装置,其特征在于,
所述装置还包括:
输入单元,用于在所述利用一个本地序列与N个所述数据帧中帧头数据进行相关运算之前,将一个所述数据帧形成并行度为i的i路数据输入检测单元;
所述提取模块,用于存储第x个i路数据;接收第x+1个i路数据;将所述第x个i路数据及第x+1个i路数据形成第x个检测数据组;
在每一个所述检测窗口内提取所述检测数据组中连续分布的s路数据,形成所述数据段;
其中,所述x为不小于1的整数;所述第i为不小于2的整数;
所述n小于等于所述i。
26.根据权利要求25所述的装置,其特征在于,
所述n等于所述i;
相邻两个检测窗口提取的两个数据段包括的不同比特数为1。
27.根据权利要求25所述的装置,其特征在于,
当所述n小于所述i时,
所述检测单元,具体用于将所述第x个检测数据组分为n个数据检测子组;每一个数据检测子组包括连续分布的i+(i/n)-1路数据;其中,相邻的两个所述检测数据检测子组包括相同的i/n路数据;在第y检测周期内,通过每一个所述检测窗口提取其对应的数据检测子组的第y-1个数据段;及在第y+1检测周期内,通过每一个所述检测窗口提取其对应的数据检测子组的第y个数据段;
所述y为不小于1的整数;
其中,一个所述检测周期检测一个所述数据帧。
28.根据权利要求23至27任一项所述的装置,其特征在于,
所述装置还包括:
确定单元,用于当检测到连续的m1个数据帧的的帧头序列均位于第一位置时,确定与发送端实现了帧同步;
其中,所述m1为不小于1的整数。
29.根据权利要求28所述的装置,其特征在于,
所述确定单元,还用于在确定与发送端实现了帧同步之后,连续检测到m2个数据的帧头序列不再第一位置时,确定与发送端帧同步失败。
30.根据权利要求23至27任一项所述的装置,其特征在于,
所述数据帧的帧头内还包括系统同步信息;
所述装置还包括:
系统同步单元,用于提取每一个所述数据帧的系统同步信息;及依据所述系统同步信息及预定策略,确定系统同步是否异常。
31.根据权利要求30所述的装置,其特征在于,
所述系统同步单元,具体用于当所述N个数据帧中的任意两个的系统同步信息相同时,确定接收端和发送端的系统同步异常。
32.根据权利要求30所述的装置,其特征在于,
矢量数据分为I路数据和Q路数据;所述I路数据承载第一数据帧中;所述Q路数据承载在第二数据帧中;
N个所述通道分为J个通道组;一个所述通道组中的一个通道用于接收所述第一数据帧,另一个所述通道用于接收第二数据帧;所述J为不小于1的整数;
所述系统同步单元,还用于当从不同的通道组接收到所述第一数据帧和所述第二数据帧时,确定接收端和发送端系统同步异常。
33.根据权利要求30所述的装置,其特征在于,
所述系统同步信息与通道的通道标识信息具有映射关系。
34.一种同步系统,其特征在于,所述系统包括:
发送端,用于形成N个数据帧,所述N个所述数据帧的帧头内包括相同的帧头序列;所述N大于等于1,且小于等于通道个数M;
发送端,用于将所述N个数据帧通过N个通道发送;其中,不同的数据帧由不同的通道发送;其中,所述帧头序列用于接收端与发送端进行帧同步或校验帧同步;
接收端,还用于从一个通道上接收一个数据帧,共接收N个数据帧;其中,所述N大于等于1,且小于等于通道个数M;
接收端,还用于利用一个本地序列与N个所述数据帧中帧头数据进行相关运算,检测每一个所述数据中帧头序列的位置;
当检测到连续的m1个数据帧的帧头序列均位于第一位置时,确定与所述发送端实现了帧同步;其中,所述m1为不小于1的整数。
35.根据权利要求34所述的系统,其特征在于,
所述数据帧的帧头内还包括系统同步信息;
同一时刻发送的不同数据帧的系统同步信息不同;
所述系统同步信息用于为接收端检测系统同步提供依据;所述数据帧的帧头内还包括系统同步信息;
所述接收端,还用于提取每一个所述数据帧的系统同步信息;及依据所述系统同步信息及预定策略,确定系统同步是否异常。
CN201410309409.1A 2014-06-30 2014-06-30 多通道同步方法、同步装置及系统 Active CN105281883B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201410309409.1A CN105281883B (zh) 2014-06-30 2014-06-30 多通道同步方法、同步装置及系统
EP14896786.2A EP3163777A4 (en) 2014-06-30 2014-10-31 Multi-channel synchronisation method, synchronisation device and system, and computer storage medium
PCT/CN2014/090097 WO2016000371A1 (zh) 2014-06-30 2014-10-31 多通道同步方法、同步装置及系统和计算机存储介质
US15/323,322 US10396921B2 (en) 2014-06-30 2014-10-31 Multi-lane synchronization method, synchronization apparatus and system, and computer storage medium

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410309409.1A CN105281883B (zh) 2014-06-30 2014-06-30 多通道同步方法、同步装置及系统

Publications (2)

Publication Number Publication Date
CN105281883A CN105281883A (zh) 2016-01-27
CN105281883B true CN105281883B (zh) 2019-07-09

Family

ID=55018380

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410309409.1A Active CN105281883B (zh) 2014-06-30 2014-06-30 多通道同步方法、同步装置及系统

Country Status (4)

Country Link
US (1) US10396921B2 (zh)
EP (1) EP3163777A4 (zh)
CN (1) CN105281883B (zh)
WO (1) WO2016000371A1 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105281883B (zh) 2014-06-30 2019-07-09 深圳市中兴微电子技术有限公司 多通道同步方法、同步装置及系统
CN105323055B (zh) * 2014-06-30 2019-04-30 深圳市中兴微电子技术有限公司 序列检测方法及装置
GB2545489A (en) * 2015-12-18 2017-06-21 Nordic Semiconductor Asa Radio communication
DE102017119062A1 (de) * 2016-08-23 2018-03-01 Steering Solutions Ip Holding Corporation Kommunikation zwischen Controllern im Fahrzeug
CN107314407B (zh) * 2017-06-30 2019-04-16 浙江绍兴苏泊尔生活电器有限公司 电磁炉、锅具及炊具
CN111917656B (zh) 2017-07-27 2023-11-07 超聚变数字技术有限公司 传输数据的方法和设备
CN111385056B (zh) * 2018-12-27 2023-02-10 中国电子科技集团公司第十五研究所 面向有效载荷数据的实时流处理方法
CN112688759B (zh) * 2019-10-18 2022-04-22 青岛海尔空调电子有限公司 数据接收处理方法及装置
CN111835448B (zh) * 2020-07-27 2022-05-24 上海挚想科技有限公司 多通道的通信时序控制方法及系统
CN116170831B (zh) * 2023-01-16 2023-09-12 上海山源电子科技股份有限公司 一种基于5g网络的数据多通道传输方法、装置、设备及介质

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62173833U (zh) * 1986-04-24 1987-11-05
US6215798B1 (en) * 1996-11-01 2001-04-10 Telefonaktiebolaget Lm Ericsson (Publ) Multi-frame synchronization for parallel channel transmissions
CN101237318A (zh) * 2007-01-29 2008-08-06 中兴通讯股份有限公司 一种多通道数据传输的同步装置
CN101499845A (zh) * 2008-01-29 2009-08-05 大唐移动通信设备有限公司 Td-scdma系统的上行同步检测方法及装置
CN101710891A (zh) * 2009-12-01 2010-05-19 清华大学 一种数字通信系统中帧同步序列产生的方法及装置
CN201860341U (zh) * 2010-08-30 2011-06-08 北京国科环宇空间技术有限公司 一种帧同步器
CN102752257A (zh) * 2012-07-04 2012-10-24 浙江大学 一种正交频分复用系统的频域到达检测方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0746802B2 (ja) 1986-01-27 1995-05-17 日本電気株式会社 フレ−ム同期回路
JPH0316330A (ja) 1989-06-14 1991-01-24 Nippon Telegr & Teleph Corp <Ntt> フレーム同期方式
JP2694807B2 (ja) * 1993-12-16 1997-12-24 日本電気株式会社 データ伝送方式
WO1999034568A1 (en) 1997-12-29 1999-07-08 Kabushiki Kaisha Kenwood Circuit for capturing frame sync signal in receiver
CN101577580B (zh) 2008-05-09 2012-10-10 北京大学 一种帧同步方法
CN102439873B (zh) * 2009-07-17 2015-03-11 华为技术有限公司 恢复OTUk帧的方法、装置及传送OTUk帧的系统
US9036999B2 (en) * 2010-07-31 2015-05-19 Alcatel Lucent Frame/symbol synchronization in coherent optical OFDM
CN102832981B (zh) 2011-06-15 2018-02-06 上海净邻网络科技有限公司 一种确定时间同步位置的方法及设备
WO2013078656A1 (zh) 2011-12-01 2013-06-06 华为技术有限公司 一种光纤系统中帧同步的方法及装置
CN105281883B (zh) 2014-06-30 2019-07-09 深圳市中兴微电子技术有限公司 多通道同步方法、同步装置及系统
CN105323055B (zh) 2014-06-30 2019-04-30 深圳市中兴微电子技术有限公司 序列检测方法及装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62173833U (zh) * 1986-04-24 1987-11-05
US6215798B1 (en) * 1996-11-01 2001-04-10 Telefonaktiebolaget Lm Ericsson (Publ) Multi-frame synchronization for parallel channel transmissions
CN101237318A (zh) * 2007-01-29 2008-08-06 中兴通讯股份有限公司 一种多通道数据传输的同步装置
CN101499845A (zh) * 2008-01-29 2009-08-05 大唐移动通信设备有限公司 Td-scdma系统的上行同步检测方法及装置
CN101710891A (zh) * 2009-12-01 2010-05-19 清华大学 一种数字通信系统中帧同步序列产生的方法及装置
CN201860341U (zh) * 2010-08-30 2011-06-08 北京国科环宇空间技术有限公司 一种帧同步器
CN102752257A (zh) * 2012-07-04 2012-10-24 浙江大学 一种正交频分复用系统的频域到达检测方法

Also Published As

Publication number Publication date
WO2016000371A1 (zh) 2016-01-07
US20170155458A1 (en) 2017-06-01
US10396921B2 (en) 2019-08-27
CN105281883A (zh) 2016-01-27
EP3163777A4 (en) 2017-10-11
EP3163777A1 (en) 2017-05-03

Similar Documents

Publication Publication Date Title
CN105281883B (zh) 多通道同步方法、同步装置及系统
CN107888344B (zh) 一种误码检测的方法、设备和系统
US20120250700A1 (en) Method, apparatus, and system for data transmission
CN104714920A (zh) 一种自适应波特率的信号接收方法
AU2019203465B2 (en) Link-fault tolerance in a distributed antenna system
EP2701334B1 (en) Data reception apparatus and marker information extraction method
CN105068966A (zh) 串口自动识别方法
WO2018171641A1 (zh) 网络管理信息的收发方法、装置、发送设备和接收设备
CN1199493C (zh) 带有用户时钟同步的无线网
CN107257277A (zh) 串行帧同步多型锁定控制方法
CN101401347B (zh) 用于接收数据分组帧的方法、模块和设备
JP2008085970A (ja) 光受信機、光送信機、光通信システム及びブロック同期方法
CN105323033A (zh) 一种多路帧头检测的方法和装置
CN109428676A (zh) 一种前向纠错编解码模式的同步方法及装置
CN105323055B (zh) 序列检测方法及装置
CN102231890A (zh) 特殊突发的检测方法及装置
CN101841385A (zh) 一种指示帧结束的方法
CN113132059B (zh) 一种面向空白帧传输的帧同步方法和装置
CN105577671B (zh) 音频信号与视频信号的传输方法及传输系统
CN104023386B (zh) 发送端、接收端、及其帧同步方法、帧同步系统
CN105071832B (zh) 一种不依赖外部时钟基准的高速跳频同步方法
CN108650047A (zh) 一种串行数据接收实时同步监测电路及监测方法
CN102739270B (zh) 通信装置、控制信号生成方法、快门眼镜以及通信系统
CN111200482B (zh) Gfp帧定位处理方法、装置、电子设备及存储介质
CN106126466A (zh) 一种并行数据变串行数据的传输方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant