CN105206623A - 阵列基板和显示装置 - Google Patents

阵列基板和显示装置 Download PDF

Info

Publication number
CN105206623A
CN105206623A CN201510644208.1A CN201510644208A CN105206623A CN 105206623 A CN105206623 A CN 105206623A CN 201510644208 A CN201510644208 A CN 201510644208A CN 105206623 A CN105206623 A CN 105206623A
Authority
CN
China
Prior art keywords
bar
data wire
data
integrated circuit
distance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510644208.1A
Other languages
English (en)
Other versions
CN105206623B (zh
Inventor
栗峰
王宝强
朴相镇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510644208.1A priority Critical patent/CN105206623B/zh
Publication of CN105206623A publication Critical patent/CN105206623A/zh
Priority to US15/329,513 priority patent/US10141347B2/en
Priority to PCT/CN2016/096887 priority patent/WO2017059752A1/zh
Application granted granted Critical
Publication of CN105206623B publication Critical patent/CN105206623B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明涉及一种阵列基板和显示装置,阵列基板包括源极和漏极,还包括多条第一数据线,平行于宽边;多条第二数据线,平行于长边,用于连接第一集成电路和多条第一数据线;第一集成电路,设置在宽边的边框中,通过多条第二数据线向多条第一数据线传输数据信号。本发明通过将向数据线传输数据信号的第一集成电路设置在宽边的边框中,使得长边的边框中不再设置集成电路,便于降低长边的边框宽度,从而提高用户的观看效果。

Description

阵列基板和显示装置
技术领域
本发明涉及显示技术领域,具体而言,涉及一种阵列基板和一种显示装置。
背景技术
由于人的双眼横向分布,为了适应人眼观看,现有的显示装置一般采用宽屏的显示面板,即显示面板的长边长度明显大于宽边长度。
显示面板中分布有多条与长边平行的栅线和多条与宽边平行的数据线,其中向数据线传输数据信号的集成电路位于长边的边框中,向栅线传输扫描信号的集成电路位于宽边的边框中。由于人眼对于长边的边框和宽边的边框敏感程度是不同的,在实际观看过程中,对于相同宽度的长边的边框以及宽边的边框,人眼更容易感觉到长边的边框干扰观看,而由于向数据线传输数据信号的集成电路的存在,使得长边的边框宽度难以降低。
发明内容
本发明所要解决的技术问题是,如何降低阵列基板中长边的边框宽度。
为此目的,本发明提出了一种阵列基板,包括源极和漏极,还包括:
多条第一数据线,平行于宽边;
多条第二数据线,平行于长边,用于连接第一集成电路和所述多条第一数据线;
所述第一集成电路,设置在所述宽边的边框中,通过多条第二数据线向多条第一数据线传输数据信号。
优选地,还包括:
m条栅线,平行于长边,用于向每个像素传输扫描信号,
其中,所述多条第二数据线为m条第二数据线,每条第二数据线与栅线平行。
优选地,所述多条第一数据线为n条第一数据线,
其中,所述n条第一数据线与源极和漏极位于同一层,所述m条第二数据线与所述m条栅线位于同一层,在所述n条第一数据线和所述m条第二数据线之间设置有栅绝缘层,第一数据线和第二数据线通过栅绝缘层中的过孔相连。
优选地,m>n,
所述m条第二数据线中的n条第二数据线一一对应连接所述n条第一数据线,
所述m条第二数据线中的其他第二数据线悬空设置。
优选地,每隔预设条数的第二数据线设置一条悬空的第二数据线。
优选地,m>n,
所述m条第二数据线中的n条第二数据线一一对应连接所述n条第一数据线,
在所述m条第二数据线中的其他第二数据线中,
x1条第二数据线中每y1条第二数据线连接至所述n条第一数据线中,到所述第一集成电路的距离大于或等于第一距离的x1/y1条第一数据线中的每条第一数据线,
x2条第二数据线中每y2条第二数据线连接至所述n条第一数据线中,到所述第一集成电路的距离小于第一距离且大于或等于第二距离的x2/y2条第一数据线中的每条第一数据线,
xn条第二数据线中每yn条第二数据线连接至所述n条第一数据线中,到所述第一集成电路的距离小于第n-1距离且大于或等于第n距离的xn/yn条第一数据线中的每条第一数据线,
其中,xn为大于0的整数,yn为可整除xn的整数,n为大于1的整数。
优选地,m=n,
所述m条第二数据线一一对应连接所述n条第一数据线。
优选地,还包括:
第二集成电路,设置在与所述第一集成电路所在宽边相对宽边的边框中,用于向栅线传输扫描信号。
优选地,所述第一集成电路为多个,每个第一集成电路向与其相距小于预设距离的预设数目的第二数据线传输数据信号。
本发明还提出了一种显示装置,包括上述任一项所述的阵列基板。
根据上述技术方案,通过将向数据线传输数据信号的第一集成电路设置在宽边的边框中,使得长边的边框中不再设置集成电路,便于降低长边的边框宽度,从而提高用户的观看效果。
附图说明
通过参考附图会更加清楚的理解本发明的特征和优点,附图是示意性的而不应理解为对本发明进行任何限制,在附图中:
图1示出了根据本发明一个实施例的阵列基板的示意图;
图2示出了图1中虚线内的结构示意图;
图3示出了根据本发明又一个实施例的阵列基板的示意图;
图4示出了根据本发明又一个实施例的阵列基板的示意图;
附图标号说明:
1-第一数据线;2-第二数据线;3-第一集成电路;4-栅线;5-第二集成电路;10-宽边;11-宽边的边框;20-长边。
具体实施方式
为了能够更清楚地理解本发明的上述目的、特征和优点,下面结合附图和具体实施方式对本发明进行进一步的详细描述。需要说明的是,在不冲突的情况下,本申请的实施例及实施例中的特征可以相互组合。
在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是,本发明还可以采用其他不同于在此描述的其他方式来实施,因此,本发明的保护范围并不受下面公开的具体实施例的限制。
如图1和图2所示,根据本发明一个实施例的阵列基板,包括源极和漏极,还包括:
多条第一数据线1,平行于宽边10;
多条第二数据线2,平行于长边20,用于连接第一集成电路3和多条第一数据线1;
第一集成电路3,设置在宽边的边框11中,通过多条第二数据线2向多条第一数据线1传输数据信号。
通过将向第一数据线1传输数据信号的第一集成电路3设置在宽边的边框11中,使得长边的边框中不再设置集成电路,从而可以降低长边的边框宽度,提高用户的观看效果。
优选地,还包括:
m条栅线4,平行于长边20,用于向每个像素传输扫描信号,
其中,多条第二数据线2为m条第二数据线2,每条第二数据线2与栅线4平行。
在本实施例中,可以将第二数据线2的数量设置为与栅线4的数量相等,进一步可以将第二数据线2设置为与栅线4平行,例如可以在每条栅线4的一侧设置一条第二数据线2。
优选地,多条第一数据线1为n条第一数据线1,
其中,n条第一数据线1与源极和漏极位于同一层,m条第二数据线2与m条栅线4位于同一层,在n条第一数据线1和m条第二数据线2之间设置有栅绝缘层,第一数据线1和第二数据线2通过栅绝缘层中的过孔相连。
通过将第一数据线1与源极和漏极设置在同一层,将第二数据线2与栅线4设置在同一层,可以在形成源极和漏极时形成第一数据线,在形成栅线4时形成第一数据线1,便于简化制作工艺。
优选地,m>n,
m条第二数据线2中的n条第二数据线2一一对应连接n条第一数据线1,
m条第二数据线2中的其他第二数据线2悬空设置。
为了保证每条第一数据线1能够正常向像素传输数据信号,至少要保证一条第二数据线2对应一条第一数据线1,也即要保证m≥n。
本实施例中的栅线可以采用TripleGate结构,也即对于分辨率为p*q的阵列基板,其中栅线的数量为3q,而对于一般阵列基板而言3q>p,也即m>n,因此可以设置m条第二数据线2中的n条第二数据线2对应连接至n条第一数据线,以使得第一集成电路3可以正常地通过n条第二数据线2向n条第一数据线1传输数据信号。
优选地,每隔预设条数的第二数据线2设置一条悬空的第二数据线2。
由于悬空的第二数据线2不与其他线路导通,不传输信号,也不会发热。因此每隔预设条数的第二数据线2设置一条悬空的第二数据线2可以降低多条第二数据线2的集中发热量。
优选地,m>n,
m条第二数据线2中的n条第二数据线2一一对应连接n条第一数据线1,
在m条第二数据线2中的其他第二数据线2中,
x1条第二数据线2中每y1条第二数据线2连接至所述n条第一数据线1中,到所述第一集成电路3的距离大于或等于第一距离的x1/y1条第一数据线1中的每条第一数据线1,
x2条第二数据线2中每y2条第二数据线2连接至所述n条第一数据线1中,到所述第一集成电路3的距离小于第一距离且大于或等于第二距离的x2/y2条第一数据线1中的每条第一数据线1,
xn条第二数据线2中每yn条第二数据线2连接至所述n条第一数据线1中,到所述第一集成电路3的距离小于第n-1距离且大于或等于第n距离的xn/yn条第一数据线1中的每条第一数据线1,
其中,xn为大于0的整数,yn为可整除xn的整数,n为大于1的整数。
在本实施例中,可以为距离第一集成电路3越远的部分第一数据链连接越多的第二数据线,从而使得第一集成电路3到达较远的第一数据线1的电阻与到达较近的第一数据线1的电阻相近,以减小数据信号到达较远的第一数据线1的延迟。
例如,对于距离第一集成电路3最远(大于第一距离)的部分第一数据线,每条第一数据线1可以连接三条第二数据线2;对于距离第一集成电路3较远(小于第一距离且大于第二距离)的部分第一数据线,每条第一数据线1可以连接两条第二数据线2;对于距离第一集成电路3最近(小于第二距离)的部分第一数据线,每条第一数据线1可以连接一条第二数据线2。
在第二数据线2多于第一数据线1的情况下,在将n条第二数据线2与n条第一数据线1一一对应连接后,即可保证第一集成电路3可以正常地通过n条第二数据线2向n条第一数据线1传输数据信号。
进一步还可以为距离第一集成电路3较远的第一数据线1连接较多的第二数据线2,距离第一集成电路3较近的第一数据线1连接较少的第二数据线2,从而使得第一集成电路3到达较远的第一数据线1的电阻与到达较近的第一数据线1的电阻相近,以减小数据信号到达较远的第一数据线1的延迟。
当然,本实施例仅是一种示例,可以根据具体需要设置为第一数据线1连接第二数据线2的条数,例如图3所示,可以为距离第一集成电路3较远的每条第一数据线1连接两条第二数据线2,为距离第一集成电路3较近的每条第一数据线1连接一条第二数据线2。
优选地,m=n,
m条第二数据线2一一对应连接n条第一数据线1。
如图4所示,优选地,还包括:
第二集成电路5,设置在与第一集成电路3所在宽边相对宽边的边框中,用于向栅线4传输扫描信号。
可以使得第一集成电路3和第二集成电路2不设置在一侧宽边的边框11中,保证阵列基板左右两侧边框宽度较为平衡。
优选地,第一集成电路3为多个,每个第一集成电路3向与其相距小于预设距离的预设数目的第二数据线2传输数据信号。
本实施例中,每个第一集成电路3可以与距离其较近的第二数据线2相连,从而使得每个第一集成电路3到第二数据线2的距离不会过远,降低数据信号的传输延迟。
本发明还提出了一种显示装置,包括上述任一项的阵列基板。
需要说明的是,本实施例中的显示装置可以为:电子纸、手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上结合附图详细说明了本发明的技术方案,考虑到现有技术中,宽屏显示屏中的长边的边框更容易影响用户的观看体验,而由于向数据线传输数据信号的集成电路的存在,使得长边的边框宽度难以降低。根据本发明的技术方案,通过将向数据线传输数据信号的第一集成电路设置在宽边的边框中,使得长边的边框中不再设置集成电路,便于降低长边的边框宽度,从而提高用户的观看效果。
在本发明中,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性。术语“多个”指两个或两个以上,除非另有明确的限定。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种阵列基板,包括源极和漏极,其特征在于,还包括:
多条第一数据线,平行于宽边;
多条第二数据线,平行于长边,用于连接第一集成电路和所述多条第一数据线;
所述第一集成电路,设置在所述宽边的边框中,通过多条第二数据线向多条第一数据线传输数据信号。
2.根据权利要求1所述的阵列基板,其特征在于,还包括:
m条栅线,平行于长边,用于向每个像素传输扫描信号,
其中,所述多条第二数据线为m条第二数据线,每条第二数据线与栅线平行。
3.根据权利要求2所述的阵列基板,其特征在于,所述多条第一数据线为n条第一数据线,
其中,所述n条第一数据线与源极和漏极位于同一层,所述m条第二数据线与所述m条栅线位于同一层,在所述n条第一数据线和所述m条第二数据线之间设置有栅绝缘层,第一数据线和第二数据线通过栅绝缘层中的过孔相连。
4.根据权利要求2所述的阵列基板,其特征在于,m>n,
所述m条第二数据线中的n条第二数据线一一对应连接所述n条第一数据线,
所述m条第二数据线中的其他第二数据线悬空设置。
5.根据权利要求4所述的阵列基板,其特征在于,每隔预设条数的第二数据线设置一条悬空的第二数据线。
6.根据权利要求2所述的阵列基板,其特征在于,m>n,
所述m条第二数据线中的n条第二数据线一一对应连接所述n条第一数据线,
在所述m条第二数据线中的其他第二数据线中,
x1条第二数据线中每y1条第二数据线连接至所述n条第一数据线中,到所述第一集成电路的距离大于或等于第一距离的x1/y1条第一数据线中的每条第一数据线,
x2条第二数据线中每y2条第二数据线连接至所述n条第一数据线中,到所述第一集成电路的距离小于第一距离且大于或等于第二距离的x2/y2条第一数据线中的每条第一数据线,
xn条第二数据线中每yn条第二数据线连接至所述n条第一数据线中,到所述第一集成电路的距离小于第n-1距离且大于或等于第n距离的xn/yn条第一数据线中的每条第一数据线,
其中,xn为大于0的整数,yn为可整除xn的整数,n为大于1的整数。
7.根据权利要求2所述的阵列基板,其特征在于,m=n,
所述m条第二数据线一一对应连接所述n条第一数据线。
8.根据权利要求2至7中任一项所述的阵列基板,其特征在于,还包括:
第二集成电路,设置在与所述第一集成电路所在宽边相对宽边的边框中,用于向栅线传输扫描信号。
9.根据权利要求1至7中任一项所述的阵列基板,其特征在于,所述第一集成电路为多个,每个第一集成电路向与其相距小于预设距离的预设数目的第二数据线传输数据信号。
10.一种显示装置,其特征在于,包括权利要求1至9中任一项所述的阵列基板。
CN201510644208.1A 2015-10-08 2015-10-08 阵列基板和显示装置 Active CN105206623B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510644208.1A CN105206623B (zh) 2015-10-08 2015-10-08 阵列基板和显示装置
US15/329,513 US10141347B2 (en) 2015-10-08 2016-08-26 Array substrate and display device
PCT/CN2016/096887 WO2017059752A1 (zh) 2015-10-08 2016-08-26 阵列基板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510644208.1A CN105206623B (zh) 2015-10-08 2015-10-08 阵列基板和显示装置

Publications (2)

Publication Number Publication Date
CN105206623A true CN105206623A (zh) 2015-12-30
CN105206623B CN105206623B (zh) 2019-02-22

Family

ID=54954193

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510644208.1A Active CN105206623B (zh) 2015-10-08 2015-10-08 阵列基板和显示装置

Country Status (3)

Country Link
US (1) US10141347B2 (zh)
CN (1) CN105206623B (zh)
WO (1) WO2017059752A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106340245A (zh) * 2016-11-14 2017-01-18 厦门天马微电子有限公司 显示装置
WO2017059752A1 (zh) * 2015-10-08 2017-04-13 京东方科技集团股份有限公司 阵列基板和显示装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108511466B (zh) * 2018-05-14 2021-10-22 昆山国显光电有限公司 阵列基板、显示屏及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103578443A (zh) * 2012-08-10 2014-02-12 乐金显示有限公司 显示装置及其驱动方法
CN104464603A (zh) * 2014-12-30 2015-03-25 京东方科技集团股份有限公司 一种显示面板及显示装置
JP2015099200A (ja) * 2013-11-18 2015-05-28 株式会社ジャパンディスプレイ 表示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ATE486298T1 (de) * 2006-05-19 2010-11-15 Sharp Kk Anzeigevorrichtung
JP5330121B2 (ja) * 2009-06-30 2013-10-30 株式会社ジャパンディスプレイ 表示装置
JP5250525B2 (ja) * 2009-10-16 2013-07-31 株式会社ジャパンディスプレイセントラル 表示装置
CN102081246A (zh) * 2009-12-01 2011-06-01 群康科技(深圳)有限公司 液晶显示面板及液晶显示装置
CN102938394B (zh) * 2012-11-16 2015-01-07 京东方科技集团股份有限公司 显示装置、透反式薄膜晶体管阵列基板及其制作方法
CN103472963B (zh) * 2013-09-06 2016-05-11 北京京东方光电科技有限公司 一种触控显示屏及触控显示装置
CN104640390B (zh) * 2014-12-26 2017-10-10 小米科技有限责任公司 窄边框及配置有窄边框的显示器
CN105206623B (zh) * 2015-10-08 2019-02-22 京东方科技集团股份有限公司 阵列基板和显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103578443A (zh) * 2012-08-10 2014-02-12 乐金显示有限公司 显示装置及其驱动方法
JP2015099200A (ja) * 2013-11-18 2015-05-28 株式会社ジャパンディスプレイ 表示装置
CN104464603A (zh) * 2014-12-30 2015-03-25 京东方科技集团股份有限公司 一种显示面板及显示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017059752A1 (zh) * 2015-10-08 2017-04-13 京东方科技集团股份有限公司 阵列基板和显示装置
US10141347B2 (en) 2015-10-08 2018-11-27 Boe Technology Group Co., Ltd. Array substrate and display device
CN106340245A (zh) * 2016-11-14 2017-01-18 厦门天马微电子有限公司 显示装置
CN106340245B (zh) * 2016-11-14 2019-06-14 厦门天马微电子有限公司 显示装置

Also Published As

Publication number Publication date
WO2017059752A1 (zh) 2017-04-13
US20170271371A1 (en) 2017-09-21
US10141347B2 (en) 2018-11-27
CN105206623B (zh) 2019-02-22

Similar Documents

Publication Publication Date Title
CN104049790B (zh) 触摸传感器装置、显示装置、以及电子设备
US20190304999A1 (en) Array substrate, display panel, and display device thereof
CN106226963B (zh) 一种阵列基板、显示面板及显示装置
CN108010449B (zh) 一种显示面板及其制作方法、显示装置
CN103513821A (zh) 触控面板
CN104102402A (zh) 触控基板及显示装置
US20170192327A1 (en) Array substrate and display device
CN102253776B (zh) 用于遏制画面干扰的电容触摸屏的电极搭桥连接结构
CN107564452B (zh) 显示面板
CN104460080A (zh) 触控显示装置
CN104375710A (zh) 一种金属网格、触摸屏和显示装置
CN103792607A (zh) 光栅及显示装置
US10088724B2 (en) Display panel and displaying device
US20190056811A1 (en) Touch control substrate, touch control panel, display substrate, display panel and display device
CN103529584B (zh) 一种裸眼3d触控装置及其制造方法和显示装置
CN109087591B (zh) 一种异形显示面板及显示装置
WO2016145978A1 (zh) 阵列基板及其制作方法以及显示装置
CN105513498A (zh) 一种覆晶薄膜及显示装置
CN105206623A (zh) 阵列基板和显示装置
CN108630735A (zh) 驱动基板和显示面板
CN104820319A (zh) 液晶光栅、显示装置及其驱动方法
CN108962117A (zh) 一种可折叠的显示面板及可折叠显示装置
CN104317134A (zh) 触摸光栅盒和触摸立体显示装置
CN102256155B (zh) 立体显示器
CN104570527A (zh) 阵列基板及显示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant