CN105187012B - 用于振荡器电路的低电源敏感度的偏置电路 - Google Patents

用于振荡器电路的低电源敏感度的偏置电路 Download PDF

Info

Publication number
CN105187012B
CN105187012B CN201510426753.3A CN201510426753A CN105187012B CN 105187012 B CN105187012 B CN 105187012B CN 201510426753 A CN201510426753 A CN 201510426753A CN 105187012 B CN105187012 B CN 105187012B
Authority
CN
China
Prior art keywords
pmos
nmos
drain electrode
grid
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510426753.3A
Other languages
English (en)
Other versions
CN105187012A (zh
Inventor
宏潇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Original Assignee
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huahong Grace Semiconductor Manufacturing Corp filed Critical Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority to CN201510426753.3A priority Critical patent/CN105187012B/zh
Publication of CN105187012A publication Critical patent/CN105187012A/zh
Application granted granted Critical
Publication of CN105187012B publication Critical patent/CN105187012B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Amplifiers (AREA)

Abstract

本发明公开了一种用于振荡器的低电源敏感度的偏置电路,包含5个NMOS和5个PMOS;5个NMOS的源极全部接地,第一NMOS的栅极与漏极短接,为电流输入端;第一~第三NMOS的栅极接同一电位,第一、第二以及第五PMOS的栅极接同一电位,第一、第二以及第五PMOS的源极短接并接电源,第一PMOS的栅极与漏极短接之后接第二NMOS的漏极,第三PMOS的源极接第二PMOS的漏极,第四PMOS的栅极接第二PMOS的漏极,第四PMOS的源极接电源,第三PMOS的栅极与第四PMOS的漏极短接之后与第三NMOS的漏极相连;第四与第五NMOS的栅极相连且第五NMOS的栅极与漏极短接之后接第五PMOS的漏极,第四NMOS的漏极接第三PMOS的漏极。本发明可得到不随电源电压变化的输出电流,增强输出频率的稳定性。

Description

用于振荡器电路的低电源敏感度的偏置电路
技术领域
本发明涉及半导体集成电路设计领域,特别是指一种配置用于振荡器电路的低电源敏感度的偏置电路。
背景技术
RC振荡器是数字电路中非常重要的组成部分,其原理是利用一个稳定的电流对电容充电,电容上下极板电压之差与两个标准电压相比较,所以振荡电路包含有充放电电路、比较器电路、偏置电路等,其结构框图如图1所示,偏置电路分别给充放电电路及比较电路提供充电电流和比较电流,比较电路将比较结果提供给DFF缓冲器,输出振荡频率。
对于RC振荡器主要注意的是以下的几点:频率随温度的变化率、频率随电源电压的变化率以及频率随工艺的变化率。一种常见的偏置电路如图2所示,包含有第一~第三PMOS,以及第一及第二NMOS。两个NMOS栅极并联形成输入极Iin,第一~第三PMOS的源极接电源,第二PMOS P2以及第三PMOS P3的漏极形成两路比较电流Icmp输出给比较器电路的两路镜像电流源,Icmp电流大小受Iin的调控,电路结构简单,没有反馈网络,当电源电压Vdd不是很稳定时,会影响到P2及P3的输出,进而影响到最后的输出频率的稳定。
发明内容
本发明所要解决的技术问题是提供一种用于振荡器电路的低电源敏感度的偏置电路,减小振荡器的输出频率对电源的敏感度。
为解决上述问题,本发明所述的低电源敏感度的偏置电路,包含有第一~第五共5个NMOS,以及第一~第五共5个PMOS;
所述的第一~第五NMOS的源极全部接地,第一NMOS的栅极与漏极短接成为电流输入端;第一~第三NMOS的栅极并联在一起,第一、第二以及第五PMOS的栅极短接在一起,第一、第二以及第五PMOS的源极短接并接电源,第一PMOS的栅极与漏极短接之后接第二NMOS的漏极,第三PMOS的源极接第二PMOS的漏极,第四PMOS的栅极接第二PMOS的漏极,第四PMOS的源极接电源,第三PMOS的栅极与第四PMOS的漏极短接之后与第三NMOS的漏极相连;
第四与第五NMOS的栅极相连且第五NMOS的栅极与漏极短接之后接第五PMOS的漏极,第四NMOS的漏极接第三PMOS的漏极。
进一步地,所述第一~第四PMOS采用沟道长度为实施工艺的最小沟道长度的20倍的PMOS器件,减小沟道长度调制效应。
进一步地,所述的第五PMOS、第四及第五NMOS采用实施工艺的最小沟道长度的MOS器件,使得沟道长度调制效应明显。
本发明所述的一种用于振荡器电路的低电源敏感度的偏置电路,通过P3、P4管形成负反馈网络,增加了输出阻抗,提高了第三PMOS的漏极电流Ip的稳定性,所述第三PMOS的漏极电流Ip与第四NMOS漏极电流In之差为输出电流Icmp,为比较器电路提供偏置电流,通过设置Ip与In的电流比例,可以得到不随电源电压变化的偏置电流Icmp,从而降低振荡器输出频率的敏感度。
附图说明
图1是振荡器原理框图。
图2是现有的振荡器偏置电路及比较器电路示意图。
图3是本发明振荡器偏置电路及比较器电路示意图。
图4是本发明与现有电路特性曲线示意图。
具体实施方式
本发明所述的低电源敏感度的有源晶振偏置电路,如图3所示,包含有第一~第五共5个NMOS(N1~N5),以及第一~第五共5个PMOS(P1~P5)。
所述的第一~第五NMOS的源极全部接地,第一NMOS N1的栅极与漏极短接成为电流输入端,输入电流Iin;第一~第三NMOS的栅极并联在一起,第一、第二以及第五PMOS的栅极短接在一起,第一、第二以及第五PMOS的源极短接并接电源Vdd,第一PMOS的栅极与漏极短接之后接第二NMOS的漏极,第三PMOS的源极接第二PMOS的漏极,第四PMOS的栅极接第二PMOS的漏极,第四PMOS的源极接电源Vdd,第三PMOS的栅极与第四PMOS的漏极短接之后与第三NMOS的漏极相连。
第四与第五NMOS的栅极相连且第五NMOS的栅极与漏极短接之后接第五PMOS的漏极,第四NMOS的漏极接第三PMOS的漏极。
以上为所述偏置电路的连接结构说明。所述第一~第四PMOS采用大沟道长度L1的PMOS器件,减小沟道长度调制效应。所述的第五PMOS P5、第四及第五NMOS没有采用负反馈的形式,并且采用小沟道长度L2(L1≈20*L2)的MOS器件,沟道效应明显(沟道长度能实施的最小值取决于采用的工艺)。输出到比较器的电流Icmp等于第三PMOS漏极电流Ip与第四NMOS漏极电流In之差。
第三PMOS P3以及第四PMOS P4形成负共源共栅反馈网络,增强输出阻抗。
如图3中所示,第三PMOS P3的漏极输出电流Ip,第四NMOS N4的漏极输入电流In,输出电流Icmp为:
Icmp=Ip-In;
由于P3管的沟长远大于N4管的沟长,P3管的沟道长度调制效应就远小于N4管的沟道长度调制效应,且电流Ip的产生采用共源共栅负反馈形式,故,P3流出的电流Ip随电源电压的变化率小于N4的电流In随电源电压的变化率,即:
(ΔIp/ΔVdd)<(ΔIn/ΔVdd);
通过仿真,可得到:
(ΔIn/ΔVdd)=n*(ΔIp/ΔVdd);
为了使得:
ΔIcmp=ΔIp-ΔIn=Ip*(ΔIp/ΔVdd)-In*(ΔIn/ΔVdd)=0;
设置镜像电流源的尺寸比例为:
通过上述的设定,减小偏置电路对电源电压Vdd的敏感度,进而减小了比较器电路的输出对电源电压的敏感度,增强了振荡器输出频率对Vdd变化的免疫能力,提高了稳定性。
如图4所示,是本发明与传统偏置电路的Icmp与Vdd的变化示意图,横坐标为Vdd电压,纵坐标对应的是比较电流Icmp,设定Vdd的变化范围为1.35~1.65V,从图中的曲线可以看出,传统设计的偏置电路的曲线斜率较大,其Icmp的对应变化率约为-3.63%~3.49%,而经过改进的本发明偏置电路的Icmp相应变化率为-1.87%~1.14%,相比于传统的设计,本发明的偏置电路对Vdd的抗干扰能力提高了50%。
以上仅为本发明的优选实施例,并不用于限定本发明。对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (1)

1.一种用于振荡器电路的低电源敏感度的偏置电路,其特征在于:包含有第一~第五共5个NMOS,以及第一~第五共5个PMOS;
所述的第一~第五NMOS的源极全部接地,第一NMOS的栅极与漏极短接成为电流输入端;第一~第三NMOS的栅极短接在一起,第一、第二以及第五PMOS的栅极短接在一起,第一、第二以及第五PMOS的源极短接并接电源,第一PMOS的栅极与漏极短接之后接第二NMOS的漏极,第三PMOS的源极接第二PMOS的漏极,第四PMOS的栅极接第二PMOS的漏极,第四PMOS的源极接电源,第三PMOS的栅极与第四PMOS的漏极短接之后与第三NMOS的漏极相连;
第四与第五NMOS的栅极相连且第五NMOS的栅极与漏极短接之后接第五PMOS的漏极,第四NMOS的漏极接第三PMOS的漏极;
所述第一~第四PMOS采用沟道长度为实施工艺的最小沟道长度的20倍的PMOS器件,减小沟道长度调制效应;
所述的第五PMOS、第四及第五NMOS采用实施工艺的最小沟道长度的MOS器件;
所述第三PMOS的漏极电流为比较器电路镜像电流源的输入电流。
CN201510426753.3A 2015-07-20 2015-07-20 用于振荡器电路的低电源敏感度的偏置电路 Active CN105187012B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510426753.3A CN105187012B (zh) 2015-07-20 2015-07-20 用于振荡器电路的低电源敏感度的偏置电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510426753.3A CN105187012B (zh) 2015-07-20 2015-07-20 用于振荡器电路的低电源敏感度的偏置电路

Publications (2)

Publication Number Publication Date
CN105187012A CN105187012A (zh) 2015-12-23
CN105187012B true CN105187012B (zh) 2018-04-17

Family

ID=54908904

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510426753.3A Active CN105187012B (zh) 2015-07-20 2015-07-20 用于振荡器电路的低电源敏感度的偏置电路

Country Status (1)

Country Link
CN (1) CN105187012B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106506002B (zh) * 2016-12-23 2023-04-28 江苏信息职业技术学院 一种基于恒流充放电实现输入信号满幅的vco电路
CN109212258B (zh) * 2017-07-03 2021-04-13 无锡华润上华科技有限公司 加速度计的前端电路及加速度信号处理方法
CN109062305B (zh) * 2018-07-26 2020-06-09 上海华虹宏力半导体制造有限公司 基准电压源电路
CN110620567B (zh) * 2019-09-18 2021-11-09 中国电子科技集团公司第五十八研究所 一种基于偏置电流失调的迟滞振荡器电路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2551744A1 (en) * 2011-07-27 2013-01-30 Nxp B.V. Fast start up, ultra-low power bias generator for fast wake up oscillators
CN104485950A (zh) * 2014-12-25 2015-04-01 上海华虹宏力半导体制造有限公司 一种低相位噪声的电感电容压控振荡器
CN104601169A (zh) * 2014-11-25 2015-05-06 中国人民解放军国防科学技术大学 一种可实现压控振荡器全工作电压范围振荡的偏置电路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2551744A1 (en) * 2011-07-27 2013-01-30 Nxp B.V. Fast start up, ultra-low power bias generator for fast wake up oscillators
CN104601169A (zh) * 2014-11-25 2015-05-06 中国人民解放军国防科学技术大学 一种可实现压控振荡器全工作电压范围振荡的偏置电路
CN104485950A (zh) * 2014-12-25 2015-04-01 上海华虹宏力半导体制造有限公司 一种低相位噪声的电感电容压控振荡器

Also Published As

Publication number Publication date
CN105187012A (zh) 2015-12-23

Similar Documents

Publication Publication Date Title
CN105187012B (zh) 用于振荡器电路的低电源敏感度的偏置电路
CN102045041B (zh) Rc振荡器及其实现方法
CN103956986B (zh) 高q值可调谐差分式有源电感
CN102843132B (zh) 一种能抑制电源噪声的低电压压控振荡器
CN105207670B (zh) 分段低压控增益环形振荡器和调谐斜率转换电路
CN104460799B (zh) Cmos基准电压源电路
CN103309391A (zh) 高电源抑制比、低功耗基准电流及基准电压产生电路
CN109194327A (zh) 一种用于延迟锁相环的低失配率的电荷泵电路
CN107943182A (zh) 带隙基准源启动电路
CN104821825A (zh) 一种宽调谐范围环形压控振荡器
CN102664520A (zh) 一种低电流失配的锁相环电荷泵电路
CN104362606A (zh) 用于集成电路的静电放电电源钳制电路及其控制方法
CN105577140B (zh) 晶振驱动电路
CN101964659B (zh) 电压电流转换器
CN202617095U (zh) 一种低电流失配的锁相环电荷泵电路
CN109104155A (zh) 一种流控松弛振荡器
CN105469818B (zh) 读出放大器
CN207742590U (zh) 一种三输出低温漂低功耗基准电压源
CN104579245B (zh) Rc振荡器
CN103731103B (zh) 一种全差分微波毫米波倍频器
CN108011629A (zh) 一种高速低功耗电平位移电路
CN205356268U (zh) 振荡器
CN202111688U (zh) 电荷泵电路
CN106843350A (zh) 带隙基准电路
CN102916686A (zh) 一种寄生效应低品质因子高的改进型开关电容结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant