CN105119596B - 基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元 - Google Patents
基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元 Download PDFInfo
- Publication number
- CN105119596B CN105119596B CN201510454433.9A CN201510454433A CN105119596B CN 105119596 B CN105119596 B CN 105119596B CN 201510454433 A CN201510454433 A CN 201510454433A CN 105119596 B CN105119596 B CN 105119596B
- Authority
- CN
- China
- Prior art keywords
- mos transistor
- delay unit
- controlled oscillator
- voltage
- voltage controlled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本发明公开了一种基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元,用于解决现有用于混合信号锁相环的抗辐射压控振荡器功耗大的技术问题。技术方案是包括MOS晶体管M0~M4构成的压控振荡器差分延时单元,还包括MOS晶体管M5~M8构成的检测电路,以及电压源V1和V2。所述的MOS晶体管M5、M6的栅极和漏极分别连接后接在差分延时单元的正向输出端Voutp,MOS晶体管M7、M8的栅极和漏极分别连接后接在差分延时单元的负向输出端Voutn,MOS晶体管M5和M7的源极连接到电压源V1,MOS晶体管M6和M8的源极连接到电压源V2。由于检测电路在延时单元正常工作时不工作,降低了功耗。
Description
技术领域
本发明涉及一种锁相环用压控振荡器延时单元,特别是涉及一种应基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元。
背景技术
参照图1。文献“Loveless T D,Massengill L W,Bhuva B L,et al.Aprobabilistic analysis technique applied to a radiation-hardened-by-designvoltage-controlled oscillator for mixed-signal phase-locked loops.NuclearScience,IEEE Transactions on,2008,55(6):3447-3455”公开了一种用于混合信号锁相环的抗辐射压控振荡器。该电路主要采用了三模冗余的思想实现压控振荡器的抗辐射性能。该电路采用了三组并行的延时单元链以及一个附加延时单元和判决电路组成。判决电路的输出信号反馈到三组延时单元链的输入端,三组延时单元链可以独立振荡,并通过判决电路滤掉受辐射影响的信号,选择正确的信号输出。该电路通过冗余的方法提高了压控振荡器的抗辐射能力,却增加了压控振荡器的功耗,该电路的功耗是未进行加固设计前的3倍。
目前从电路设计上对锁相环中的压控振荡器的抗辐射加固设计主要采用的是多模冗余的思想。该方法的主要问题在于功耗的增大、电路面积的增大。同时由于引入了判决电路,增加了电路设计的复杂性。
发明内容
为了克服现有用于混合信号锁相环的抗辐射压控振荡器功耗大的不足,本发明提供一种基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元。该电路包括MOS晶体管M0~M4构成的压控振荡器差分延时单元,还包括MOS晶体管M5~M8构成的检测电路,以及电压源V1和V2。所述的MOS晶体管M5、M6的栅极和漏极分别连接后接在差分延时单元的正向输出端Voutp,MOS晶体管M7、M8的栅极和漏极分别连接后接在差分延时单元的负向输出端Voutn,MOS晶体管M5和M7的源极连接到电压源V1,MOS晶体管M6和M8的源极连接到电压源V2。由于检测电路在延时单元正常工作时不工作,不会引入额外的功耗,同时检测电路增加的电路较少,可以降低抗辐射加固电路所需的面积。同时检测电路可以检测延时单元输出节点在发生单粒子瞬态辐射效应时的电压变化,电压源电路提供补偿电流,减小输出节点电压的变化,形成负反馈,从而达到抗辐射的目的。检测电路还能够识别单粒子瞬态辐射效应的发生,并控制补偿电流打开,减小了节点电压的变化幅度,增加了输出信号的稳定度。
本发明解决其技术问题所采用的技术方案是:一种基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元,包括MOS晶体管M0~M4构成的压控振荡器差分延时单元,其特点是还包括MOS晶体管M5~M8构成的检测电路,以及电压源V1和V2。所述的MOS晶体管M5、M6的栅极和漏极分别连接后接在差分延时单元的正向输出端Voutp,MOS晶体管M7、M8的栅极和漏极分别连接后接在差分延时单元的负向输出端Voutn,MOS晶体管M5和M7的源极连接到电压源V1,MOS晶体管M6和M8的源极连接到电压源V2。
本发明的有益效果是:该电路包括MOS晶体管M0~M4构成的压控振荡器差分延时单元,还包括MOS晶体管M5~M8构成的检测电路,以及电压源V1和V2。所述的MOS晶体管M5、M6的栅极和漏极分别连接后接在差分延时单元的正向输出端Voutp,MOS晶体管M7、M8的栅极和漏极分别连接后接在差分延时单元的负向输出端Voutn,MOS晶体管M5和M7的源极连接到电压源V1,MOS晶体管M6和M8的源极连接到电压源V2。由于检测电路在延时单元正常工作时不工作,不会引入额外的功耗,同时检测电路增加的电路较少,可以降低抗辐射加固电路所需的面积。同时检测电路可以检测延时单元输出节点在发生单粒子瞬态辐射效应时的电压变化,电压源电路提供补偿电流,减小输出节点电压的变化,形成负反馈,从而达到抗辐射的目的。检测电路还能够识别单粒子瞬态辐射效应的发生,并控制补偿电流打开,减小了节点电压的变化幅度,增加了输出信号的稳定度。
下面结合附图和具体实施方式对本发明作详细说明。
附图说明
图1是背景技术用于混合信号锁相环的抗辐射压控振荡器的电路图。
图2是本发明基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元的电路图,其中图2a代表延时单元的电路实际连接图,图2b代表本发明延时单元的MOS级电路结构图
图3是本发明结构与未进行加固设计的结构单粒子瞬态辐射效应仿真结果比较,其中图3a代表未加固的压控振荡器(VCO)在辐射和未辐射情况下的对比,图3b代表加固的压控振荡器(VCO)在辐射和未辐射情况下的对比。
具体实施方式
参照图2-3。本发明基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元包括MOS晶体管M0~M4构成的压控振荡器差分延时单元,还包括MOS晶体管M5~M8构成的检测电路,以及电压源V1和V2。所述的MOS晶体管M5、M6的栅极和漏极分别连接后接在差分延时单元的正向输出端Voutp,MOS晶体管M7、M8的栅极和漏极分别连接后接在差分延时单元的负向输出端Voutn,MOS晶体管M5和M7的源极连接到电压源V1,MOS晶体管M6和M8的源极连接到电压源V2。
对于未进行加固设计的压控振荡器,当输出节点发生单粒子瞬态辐射效应时,此时产生短时间(<1ns)的电源到该节点的脉冲电流。对单粒子瞬态电流建模公式为:
其中Q为粒子轰击时产生的电荷,τα、τβ分别为PN结和粒子收集电荷的时常数。Voutp节点电压变化ΔV由式(2)给出,CVoutp为节点到地的等效电容。
Voutp节点电压恢复到原来电位所需的时间如式(3),I为压控振荡器的放电电流。
最终单粒子瞬态辐射效应会导致压控振荡器的输出信号发生θ的相位偏移:
该相位偏移可会使锁相环中发生错误的信号,最终导致电路输出频率变化。
对于基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元,Voutp点电压摆幅为VMIN~VMAX,设置电压源V1为VMIN+VTHP,VTHP为PMOS晶体管阈值电压,V2为VMAX-VTHN,VTHN为NMOS晶体管阈值电压,正常工作状态下MOS晶体管M5~M8均为关闭状态。
当输出节点Voutp发生单粒子瞬态辐射效应时,Voutp节点电压发生ΔV的变化时,当输出电压超出VMIN~VMAX时,PMOS晶体管M5打开,并提供灌入Voutp的电流,Voutp节点电压恢复到原来电位所需的时间为:
其中I仍为压控振荡器的放电电流(uA级),I1为M5管打开提供的电流(mA级),I1可以表示为:
与式(3)相比,可以减小恢复时间为原来的I/(I+I1)倍,从而降低单粒子瞬态辐射效应导致的相位偏移,提高抗辐射能力。
MOS晶体管M5~M8的加入会对电路输出节点的电容产生影响,所以其沟道长度应该选用最小尺寸以减小对电路频率的影响。根据所需的电流I1的值,即可确定MOS晶体管M5~M8的宽长比。电压源V1与V2也需要具有能够提供该电流的负载能力。
Claims (1)
1.一种基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元,包括MOS晶体管M0~M4构成的压控振荡器差分延时单元,其特征在于:还包括MOS晶体管M5~M8构成的检测电路,以及电压源V1和V2;所述的MOS晶体管M5、M6的栅极和漏极分别连接后接在差分延时单元的正向输出端Voutp,MOS晶体管M7、M8的栅极和漏极分别连接后接在差分延时单元的负向输出端Voutn,PMOS晶体管M5和M7的源极连接到电压源V1,NMOS晶体管M6和M8的源极连接到电压源V2;设置电压源V1为VMIN+VTHP,VTHP为PMOS晶体管阈值电压,V2为VMAX-VTHN,VTHN为NMOS晶体管阈值电压,正常工作状态下MOS晶体管M5~M8均为关闭状态;当输出节点Voutp发生单粒子瞬态辐射效应时,Voutp节点电压发生ΔV的变化时,当输出电压超出VMIN~VMAX时,PMOS晶体管M5打开,并提供灌入Voutp的电流,从而降低单粒子瞬态辐射效应导致的相位偏移,提高抗辐射能力。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510454433.9A CN105119596B (zh) | 2015-07-29 | 2015-07-29 | 基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510454433.9A CN105119596B (zh) | 2015-07-29 | 2015-07-29 | 基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105119596A CN105119596A (zh) | 2015-12-02 |
CN105119596B true CN105119596B (zh) | 2018-10-26 |
Family
ID=54667513
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510454433.9A Expired - Fee Related CN105119596B (zh) | 2015-07-29 | 2015-07-29 | 基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105119596B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105515577B (zh) * | 2015-12-29 | 2018-08-10 | 中国科学院电子学研究所 | 一种抗set的加固环形振荡器 |
CN107241090B (zh) * | 2017-05-23 | 2020-12-22 | 中国人民解放军国防科学技术大学 | 一种具有抗单粒子效应功能的vco偏置电路 |
CN110208608B (zh) * | 2019-05-10 | 2021-05-14 | 中国人民解放军国防科技大学 | 一种低功耗小型化单粒子瞬态参数测试装置及方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1292604A (zh) * | 1999-10-08 | 2001-04-25 | 威盛电子股份有限公司 | 低电压低频率偏移的电压控制振荡器 |
CN101572546A (zh) * | 2009-06-09 | 2009-11-04 | 中国人民解放军国防科学技术大学 | 用于单粒子瞬变(set)加固的差分压控振荡器(vco)电路结构 |
CN102811055A (zh) * | 2012-08-24 | 2012-12-05 | 中国电子科技集团公司第二十四研究所 | 恒定振幅压控环形振荡器的偏置电路 |
CN102843132A (zh) * | 2012-02-28 | 2012-12-26 | 无锡芯骋微电子有限公司 | 一种能抑制电源噪声的低电压压控振荡器 |
-
2015
- 2015-07-29 CN CN201510454433.9A patent/CN105119596B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1292604A (zh) * | 1999-10-08 | 2001-04-25 | 威盛电子股份有限公司 | 低电压低频率偏移的电压控制振荡器 |
CN101572546A (zh) * | 2009-06-09 | 2009-11-04 | 中国人民解放军国防科学技术大学 | 用于单粒子瞬变(set)加固的差分压控振荡器(vco)电路结构 |
CN102843132A (zh) * | 2012-02-28 | 2012-12-26 | 无锡芯骋微电子有限公司 | 一种能抑制电源噪声的低电压压控振荡器 |
CN102811055A (zh) * | 2012-08-24 | 2012-12-05 | 中国电子科技集团公司第二十四研究所 | 恒定振幅压控环形振荡器的偏置电路 |
Non-Patent Citations (1)
Title |
---|
A Radiation Tolerant 4.8 Gbs Serializer for the Giga-Bit Transceiver;O.Cobanoglu, P. Moreira, F. Faccio;《Topical Workshop on Electronics for Particle Physics,Paris,France》;20090925;正文第III-IV小节,图7 * |
Also Published As
Publication number | Publication date |
---|---|
CN105119596A (zh) | 2015-12-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102045041A (zh) | Rc振荡器及其实现方法 | |
CN104601150A (zh) | 一种上电复位电路 | |
CN105119596B (zh) | 基于抗单粒子瞬态辐射效应的锁相环用压控振荡器延时单元 | |
CN103929174B (zh) | 一种锁相环电路 | |
CN102983857B (zh) | 一种抗单粒子瞬态的锁相环 | |
CN105811941A (zh) | 一种上电复位电路 | |
CN103378830A (zh) | 上电复位电路 | |
CN105610430A (zh) | 一种基于锁相环的双模自切换抗辐射加固时钟生成电路 | |
CN104201880A (zh) | 用于锁相环低电压下抗工艺涨落的低电流失配电荷泵电路 | |
CN101572546A (zh) | 用于单粒子瞬变(set)加固的差分压控振荡器(vco)电路结构 | |
CN105991119A (zh) | 上电复位电路 | |
CN105187012B (zh) | 用于振荡器电路的低电源敏感度的偏置电路 | |
CN109547018B (zh) | 一种具有抗辐照功能的多偏置压控振荡器 | |
CN105703712B (zh) | 高精度的rc振荡器 | |
CN107565953A (zh) | 一种跳变检测器及时钟频率调节系统的控制电路 | |
CN105245221A (zh) | 一种p沟道场效应晶体管抗单粒子效应加固电路 | |
CN103336546B (zh) | 双高电源电压输入下具有限流保护的低压差稳压电路 | |
CN101098140B (zh) | 快速锁定的鉴频鉴相器 | |
CN1960184B (zh) | 可降低死区范围的相位频率检测器 | |
CN103475338B (zh) | 一种高精度低压振荡器 | |
CN103731102A (zh) | 一种振荡电路 | |
CN112968427B (zh) | 延时补偿电路及其锂电池保护系统 | |
CN103825555A (zh) | 一种振荡电路 | |
CN201435723Y (zh) | 一种低频振荡器电路 | |
Wei et al. | Novel building blocks for PLL using complementary logic in 28nm UTBB-FDSOI technology |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20181026 Termination date: 20210729 |