CN105095018A - 存储模块及其操作方法 - Google Patents

存储模块及其操作方法 Download PDF

Info

Publication number
CN105095018A
CN105095018A CN201510038425.6A CN201510038425A CN105095018A CN 105095018 A CN105095018 A CN 105095018A CN 201510038425 A CN201510038425 A CN 201510038425A CN 105095018 A CN105095018 A CN 105095018A
Authority
CN
China
Prior art keywords
memory
data
volatile memory
power
nonvolatile memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510038425.6A
Other languages
English (en)
Other versions
CN105095018B (zh
Inventor
宋清基
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SK Hynix Inc
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of CN105095018A publication Critical patent/CN105095018A/zh
Application granted granted Critical
Publication of CN105095018B publication Critical patent/CN105095018B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1441Resetting or repowering
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
    • G06F11/2053Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where persistent mass storage functionality or persistent mass storage control functionality is redundant
    • G06F11/2094Redundant storage or storage space
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0619Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0646Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
    • G06F3/0647Migration mechanisms
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices
    • G06F3/0685Hybrid storage combining heterogeneous device types, e.g. hierarchical storage, hybrid arrays
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/141Battery and back-up supplies
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
    • G06F11/2015Redundant power supplies
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • G11C5/04Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Power Engineering (AREA)
  • Quality & Reliability (AREA)
  • Computer Security & Cryptography (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

一种存储模块包括:应急功率供应块;易失性存储器;非易失性存储器;以及控制块,其配置成在功率故障时通过使用从所述应急功率供应块供应的功率来控制所述易失性存储器的数据备份至所述非易失性存储器中,以及在功率恢复时通过使用在所述非易失性存储器中备份的数据来控制恢复所述易失性存储器的数据,其中,即使在所述功率故障时,所述控制块也可以在控制恢复所述易失性存储器的数据时控制不备份所述易失性存储器的数据。

Description

存储模块及其操作方法
相关申请的交叉引用
本申请要求2014年5月19日提交的申请号为10-2014-0059737的韩国专利申请的优先权,其全部内容通过引用合并于此。
技术领域
本发明的示例性实施例涉及一种包括易失性存储器和非易失性存储器的存储模块。
背景技术
易失性存储器(例如,DRAM)的存储器单元可以包括用作开关和储存电荷(数据)的电容器的晶体管。根据在存储器单元的电容器中是否存在电荷(即,电容器的端子的电压为高还是低)来确定存储器单元的数据为高(逻辑1)还是低(逻辑0)。
只要累积在电容器中的电荷被保持,数据就会被保留而无丢失。然而,因为储存在电容器中的电荷由于在MOS晶体管的PN结中的泄漏电流等的原因而减少,所以数据可能丢失。为了防止数据丢失,在数据丢失之前可以读取存储器单元中的数据,并且电容器可以与读取数据一致地被重新充电。当周期性地重复这种操作时,存储器单元的数据可以被保留。此重新充电过程被称为刷新操作。
安装在大多数存储模块中的存储芯片是易失性存储器,所述存储芯片用在诸如个人计算机(PC)、工作站、服务器计算机之类的数据处理系统或通信系统中。虽然易失性存储器可以以高速操作,但是它们可能丢失储存的数据,这是因为如果未供应功率则刷新操作不能被执行。为了消除这种问题,在本领域中已经公开了具有NVDIMM(非易失性双列直插存储模块)方案的存储模块。NVDIMM是安装有易失性存储器、非易失性存储器和应急功率供应器的存储模块。这通过当主机的功率不稳定时使用应急功率将易失性存储器的数据备份至非易失性存储器中的操作防止了数据由于主机功率故障的原因而丢失
发明内容
各种实施例可以针对一种即使在恢复备份数据的过程中出现功率故障时,也能够防止数据丢失的存储模块。
在一个实施例中,一种存储模块可以包括:应急功率供应块;易失性存储器;非易失性存储器;以及控制块,其适于在功率故障时通过使用从所述应急功率供应块供应的功率来控制所述易失性存储器的数据备份至所述非易失性存储器中,以及在功率恢复时通过使用在所述非易失性存储器中备份的数据来控制恢复所述易失性存储器的数据。其中,即使在功率故障时,所述控制块也在控制恢复所述易失性存储器的数据时控制不备份所述易失性存储器的数据。
当在恢复所述易失性存储器的数据时出现所述功率故障时,关断所述非易失性存储器。
存储模块还可以包括适于感测主机的功率故障的功率故障感测块,以及应急功率块可以包括一个或更多个电容器。
在一个实施例中,一种存储模块可以包括:应急功率供应块;易失性存储器;非易失性存储器;以及控制块,其适于在功率故障时通过使用所述应急功率供应块的功率来控制所述易失性存储器的数据备份至所述非易失性存储器中,以及在功率恢复时通过使用备份至所述非易失性存储器中的数据来控制恢复所述易失性存储器的数据,其中,在恢复所述易失性存储器的数据完成之后,在所述非易失性存储器中的多个存储块被顺序地擦除,以及其中,当在所述非易失性存储器中的所述多个存储块被顺序擦除时出现所述功率故障时,所述易失性存储器的恢复数据被备份至所述多个存储块之中的完全擦除的存储块中。
当在非易失性存储器中的多个存储块被顺序擦除时出现功率故障时,多个存储块之中的其他存储块可以保留备份于其中的数据。
在一个实施例中,一种包括易失性存储器和非易失性存储器的存储模块的操作方法可以包括:感测主机功率的故障;将所述存储模块的功率从所述主机功率转换成应急功率;将所述易失性存储器的数据备份至所述非易失性存储器中;恢复所述主机功率;通过使用备份至所述非易失性存储器中的数据来恢复所述易失性存储器的数据;以及当在恢复所述易失性存储器的数据时感测到所述主机功率的故障时,关断所述存储模块。
该操作方法还可以包括:在恢复所述易失性存储器的数据之后,顺序擦除所述非易失性存储器中的多个存储块,以及当在擦除所述多个存储块时出现所述功率故障时,将所述易失性存储器的恢复数据备份至所述多个存储块之中的完全擦除的存储块中。
在一个实施例中,一种包括易失性存储器和非易失性存储器的存储模块的操作方法可以包括:感测主机功率的故障;将所述存储模块的功率从所述主机功率转换成应急功率;将所述易失性存储器的数据备份至所述非易失性存储器中;恢复所述主机功率;通过使用备份至所述非易失性存储器中的数据来恢复所述易失性存储器的数据;顺序擦除所述非易失性存储器中的多个存储块;以及当在擦除多个存储块时出现功率故障时,将易失性存储器的恢复数据备份至多个存储块之中的完全擦除的存储块中。
在将易失性存储器的数据备份至完全擦除的存储块时,多个存储块之中的其他存储块可以保留备份于其中的数据。
在一个实施例中,一种包括易失性存储器和非易失性存储器的存储模块的操作方法可以包括:感测主机功率;当在感测主机功率时,感测到主机功率不稳定时,使用应急功率将易失性存储器的数据备份至非易失性存储器中;当在感测主机功率时感测到主机功率被恢复时使用备份至非易失性存储器中的数据来恢复易失性存储器的数据;以及在恢复易失性存储器的数据期间,当在感测主机功率时感测到主机功率不稳定时,关断存储模块。
该方法还可以包括:在恢复易失性存储器的数据之后,顺序擦除非易失性存储器中的多个存储块;以及在擦除多个存储块期间,当在感测主机功率时感测到主机功率不稳定时,将易失性存储器的恢复数据备份至在擦除多个存储块时擦除的存储块中。
附图说明
图1是根据比较实例来解释包括易失性存储器和非易失性存储器的存储模块(例如NVDIMM)的操作的流程图。
图2是根据一个实施例的存储模块200的配置图。
图3是解释根据实施例的存储模块200的操作的流程图;
图4是示出在图3的S360至S362的过程中储存在非易失性存储器240内部的存储块中的数据的图表。
具体实施方式
以下将参照附图更详细地描述各种实施例。然而,本发明可以以不同形式实施,且不应解释为局限于本文所列的实施例。更确切地,提供了这些实施例,使得本公开将充分和完整,并且将向本领域的技术人员全面地传达本发明的范围。在本公开中,同样的附图标记在本发明的各种附图和实施例中指代同样的部分。
在附图中,为了图示的简便,部件的厚度和长度被夸大。在以下描述中,可能省略已知相关功能和构成的详细解释以避免不必要模糊本发明的主题。此外,“连接/耦接”表示一个部件与另一个部件直接耦接,或者经由另一个部件间接耦接。在本说明书中,只要未在句中特意提及,单数形式可以包括复数形式。此外,在本说明书中使用的“包括/包含”或“包括有/包含有”表示存在或添加一个或更多个部件、步骤、操作和元件。
图1是作为比较实例的解释包括易失性存储器和非易失性存储器的存储模块(例如,NVDIMM)的操作的流程图。
参见图1,存储模块可以执行正常操作(S100)。即,存储模块可以应主机的请求执行读取操作和写入操作。
在存储模块正执行正常操作时感测到主机功率的故障(S101)的情况下,存储模块可以开始备份操作。主机功率的故障可以意味着从主机供应的功率不稳定到存储模块难以正常操作的程度。
在感测到主机功率的故障之后,存储模块可以从使用不稳定的主机功率转换成使用内置于存储模块中的应急功率源(S103)。
然后,储存在存储模块的易失性存储器(例如DRAM)中的数据可以备份至存储模块的非易失性存储器(例如NAND快闪存储器)中(S105和S107)。可以在易失性存储器中重复执行读取操作,并且可以读取数据,以及可以在非易失性存储器中重复执行编程操作,并且可以写入从易失性存储器读取的数据。在完成备份操作之后,存储模块可以被关断(S109)。
在下文中,当主机功率恢复成正常状态(HOSTPOWERRECOVER,主机功率恢复)时,存储模块可以被重启(S111)。在重启之后,可以确定在非易失性存储器中是否存在备份数据,即,是否有必要恢复易失性存储器(S113)。当不必要恢复易失性存储器时,存储模块可以根据来自主机的指令执行正常操作(S100)。
当有必要恢复易失性存储器时,可以使用在非易失性存储器中备份的数据来恢复易失性存储器的数据(S115和S117)。可以在非易失性存储器中重复地执行读取操作且可以读取数据,以及可以在易失性存储器中重复地执行写入操作,并且可以写入从非易失性存储器读取的数据。
在恢复完成之后,非易失性存储器可以被擦除(S119和S121)。在非易失性存储器中存在多个存储块。存储块可以被顺序地擦除。擦除非易失性存储器的原因可以是在另一个主机功率故障中使能备份操作。在非易失性存储器的擦除操作完成之后,存储模块可以根据来自主机的指令执行正常操作(S100)。
在图1的操作方案中,如果在执行正常操作时出现主机功率的故障,则执行备份操作(S105和S107)。当主机功率在此后返回至稳定状态时,执行恢复操作(S111、S113、S115和S117)和擦除操作(S119和S121)。然而,如果即使在执行恢复操作时出现主机功率的故障的情况下,重复从图1中所示的步骤S101开始的一系列备份过程(S111、S113、S115和S117),则存储模块可能处于丢失全部数据的危险。即,由于易失性存储器的数据尚未被完全恢复,所以可能把易失性存储器的不完整的数据备份至非易失性存储器中,并且非易失性存储器的备份数据可能被损坏。类似地,即使在执行擦除操作(S119和S121)时出现主机功率的故障的情况下,非易失性存储器的擦除操作可能不稳定,并且数据可能被扰乱,或者备份操作可以变得不可能。
在下文中,针对即使当在执行恢复操作和擦除操作时出现主机功率的故障时,也不丢失数据的存储模块及其操作方法做出描述。
图2是根据本发明的一个实施例的存储模块200的配置图。
参见图2,即使在功率故障时,存储模块200也可以通过在主机的功率不稳定时将储存在易失性存储器(芯片)220_0至220_7中的数据备份至非易失性存储器(芯片)240中的操作来防止数据丢失。为了简单解释,在主机上与存储器控制器2一起示出了存储模块200,存储器控制器2传送和接收数据DATA,并且提供用于控制存储模块200的命令CMD、地址ADD和时钟CLK。
参见图2,存储模块200可以包括存储控制块210、易失性存储器220_0至220_7、非易失性存储器控制器230、非易失性存储器240、应急功率供应块250和功率故障感测块260。易失性存储器220_0至220_7中的每个可以是DRAM,以及非易失性存储器240可以是快闪存储器。然而,易失性存储器220_0至220_7中的每个可以是除了DRAM之外的不同种类的易失性存储器,以及非易失性存储器240可以是除了快闪存储器之外的不同种类的非易失性存储器。
当主机的功率HOST_VDD和HOST_VSS正常/稳定时,模块控制块210可以缓冲从存储器控制器2提供的命令CMD、地址ADD和时钟CLK,并且可以将它们提供至易失性存储器220_0至220_7。模块控制块210可以缓冲从存储器控制器2提供的数据DATA,并且将它提供至易失性存储器220_0至220_7,或者可以缓冲从易失性存储器220_0至220_7提供的数据DATA,并且将它传送至存储器控制器2。也就是说,当主机的功率HOST_VDD和HOST_VSS正常时,模块控制块210可以执行在易失性存储器220_0至220_7和存储器控制器2之间中继通信的功能。
如果由功率故障感测块260感测到主机功率HOST_VDD和HOST_VSS的故障,即,如果感测出从主机供应的功率供应电压HOST_VDD和接地电压HOST_VSS不稳定,则功率故障感测块260可以中断主机功率HOST_VDD和HOST_VSS至存储模块200的供应,并且可以控制存储模块200使用应急功率供应块250的功率进行操作。应急功率供应块250可以通过使用一个或更多个电容器(例如,具有大容量的超级电容器)来实现,并且可以在易失性存储器220_0至220_7的数据备份至非易失性存储器240中时供应应急功率。同时,如果感测出主机功率HOST_VDD和HOST_VSS的故障,则功率故障感测块260可以通知模块控制块210主机功率HOST_VDD和HOST_VSS的故障。
如果感测到主机功率HOST_VDD和HOST_VSS的故障,则模块控制块210可以控制储存在易失性存储器220_0至220_7中的数据备份至非易失性存储器240中。详细地,模块控制块210可以通过将在其自身内产生的命令CMD、地址ADD和时钟CLK施加至易失性存储器220_0至220_7来控制储存在易失性存储器220_0至220_7中的数据被读取。模块控制块210可以以从易失性存储器220_0至220_7读取的数据可以在非易失性存储器240中被编程(写入)的方式来控制非易失性存储器控制器230。非易失性存储器控制器230可以以从模块控制块210传输的数据DATA(即,从易失性存储器220_0至220_7读取的数据)可以在非易失性存储器240中被编程的方式来控制非易失性存储器240。
易失性存储器220_0至220_7的数据(其在主机功率HOST_VDD和HOST_VSS出现故障时被备份至非易失性存储器240中)可以在主机功率HOST_VDD和HOST_VSS返回正常状态之后,响应于模块控制块210和非易失性存储器控制器230的控制而被传送至且恢复于易失性存储器220_0至220_7中。另外,在恢复完成之后,可以响应于模块控制块210和非易失性存储器控制器230的控制,擦除储存在非易失性存储器240中的备份数据。
虽然图2中示出了在存储模块200中提供了8个易失性存储器220_0至220_7和一个非易失性存储器240,这仅出于图示的目的,并且应当注意,在存储模块200中提供的易失性存储器和非易失性存储器的数目可以等于或大于1。另外,虽然在图2中示出了易失性存储器件220_0至220_7的数据经由模块控制块210和非易失性存储器控制器230被传输至非易失性存储器240,但是应当注意,如果易失性存储器件220_0至220_7和非易失性存储器件240的数据传送协议被设计成彼此兼容,则数据可以在易失性存储器220_0至220_7和非易失性存储器240之间直接传送。此外,应当注意在图2中所示的部件给出了功能性分类,并且不传达物理区别。例如,虽然图2中所示的部件中的每个可以表示一个半导体芯片,但是将设想,在图2中所示的两个或更多个部件可以形成在一个物理半导体芯片上。
图3是解释根据本发明的实施例的存储模块200的操作的流程图。
参见图3,存储模块200可以执行正常操作(S300)。即,存储模块200可以应主机2的请求执行诸如读取操作和写入操作之类的操作。
在由功率故障感测块260感测到(S301)主机功率HOST_VDD和HOST_VSS的故障的情况下,在存储模块200执行正常操作时,存储模块200可以开始备份操作。主机功率HOST_VDD和HOST_VSS的故障可以意味着从主机2供应的功率HOST_VDD和HOST_VSS不稳定到存储模块200难以进行操作的程度。
在感测到主机功率HOST_VDD和HOST_VSS的故障之后,存储模块200可以从不稳定的主机功率HOST_VDD和HOST_VSS转换成内置在存储模块200中的应急功率,即,应急功率供应块250的功率(S303)。
然后,储存在存储模块200的易失性存储器件220_0至220_7中的数据可以备份至非易失性存储器240中(S305和S307)。可以在易失性存储器件220_0至220_7中重复执行读取操作,并且可以读取数据,以及可以在非易失性存储器240中重复执编程操作行,并且可以写入从易失性存储器220_0至220_7读取的数据。在备份操作完成之后,存储模块200可以关断(S309)。
在下文中,当主机功率HOST_VDD和HOST_VSS恢复至正常状态(HOSTPOWERRECOVER,主机功率恢复)时,存储模块200可以被重启(S311)。在重启之后,可以确定在非易失性存储器240中是否存在备份数据,即,是否需要恢复易失性存储器220_0至220_7(S313)。当不需要恢复易失性存储器220_0至220_7时,存储模块200可以根据来自主机2的指令执行正常操作(S300)。
当有必要恢复易失性存储器220_0至220_7时,可以使用在非易失性存储器240中备份的数据来恢复易失性存储器220_0至220_7的数据(S315和S317)。在非易失性存储器240中可以重复执行读取操作,并且可以读取数据,以及可以在易失性存储器220_0至220_7中重复执行编程操作,并且可以写入从非易失性存储器240读取的数据。
在恢复完成之后,可以擦除非易失性存储器240(S319和S321)。在非易失性存储器240中存在多个存储块。可以顺序擦除存储块。擦除非易失性存储器240的原因可以是响应于主机功率HOST_VDD和HOST_VSS的另一个故障而使能备份操作。在非易失性存储器240的擦除操作完成之后,存储模块200可以根据来自主机2的指令执行正常操作(S300)。
在从重启存储模块200之后至完成恢复之前的步骤S311至S317期间,在由功率故障感测块260感测到主机功率HOST_VDD和HOST_VSS的故障的情况下(S350),存储模块200可以不执行备份操作,并且可以立即关断(S351)。这是因为,在这种情况下,用于恢复易失性存储器220_0至220_7的正确备份数据已经被储存在非易失性存储器240中。没有必要再执行备份操作。更确切地,在这种情况下,如果执行备份操作,则储存在非易失性存储器240中的备份数据很可能被损坏或破坏。由于关断的目的是保存储存在非易失性存储器240中的备份数据,所以在存储模块200中仅可以关断非易失性存储器240。
当在擦除非易失性存储器240(S319至S321)时由功率故障感测块260感测到主机功率HOST_VDD和HOST_VSS的故障(S360)时,存储模块200可以从不稳定主机功率HOST_VDD和HOST_VSS转换成应急功率,即,应急功率供应块250的功率(S361)。此外,在停止擦除操作时,易失性存储器的数据可以仅备份至已经(或正在)执行擦除操作的存储块中(S363)。在完成备份操作之后,存储模块200可以关断(S364)。
图4是示出在图3的S360至S362的过程中储存在非易失性存储器240内部的存储块中的数据的图表。参见图4的(A),可以看出,对应于易失性存储器220_0至220_7的备份数据储存在非易失性存储器240中的存储块中。该图中的四边形表示存储块,以及数字220_01/4至220_04/4表示分开储存在4个存储块中的易失性存储器220_0的备份数据。类似地,数字220_31/4至220_34/4表示分开储存在4个存储块中的易失性存储器220_3的备份数据。图4的(B)示出了已经针对6个存储块执行了擦除操作。如果在此状态下检测出主机功率HOST_VDD和HOST_VSS的故障,则不再在非易失性存储器240中执行擦除操作,并且易失性存储器220_0和220_1的数据被备份至已经执行擦除操作的6个存储块中。参见图4的(C),可以看出,易失性存储器220_0和220_1的数据再次备份至擦除的存储块中,并且对应于全部易失性存储器220_0至220_7的完整备份数据储存在非易失性存储器240中。在图4的(C)中以斜线绘出的块表示经由步骤S363再次备份的块。
根据实施例,即使当在恢复易失性存储器220_0至220_7的数据时主机功率HOST_VDD和HOST_VSS出现故障时,或者即使当在针对非易失性存储器240执行擦除操作时主机功率HOST_VDD和HOST_VSS出现故障时,也可以保存非易失性存储器240的数据以用于易失性存储器220_0至220_7的数据的完全恢复。
如根据以上描述显然的是,根据实施例,即使在恢复备份数据的过程时出现功率故障时,也可以防止数据丢失。
尽管出于说明性目的已经描述了各种实施例,但是对于本领域的技术人员将显然的是,在不脱离在所附权利要求中限定的本发明的精神和范围的情况下,可以作出各种改变和修改。
通过本发明的实施例可以看出,本发明提供了下面技术方案:
1.一种存储模块,包括:
应急功率供应块;
易失性存储器;
非易失性存储器;以及
控制块,其适于在功率故障时通过使用从所述应急功率供应块供应的功率来控制所述易失性存储器的数据备份至所述非易失性存储器中,以及在功率恢复时通过使用在所述非易失性存储器中备份的数据来控制恢复所述易失性存储器的数据,
其中,即使在所述功率故障时,所述控制块也在控制所述易失性存储器的数据恢复时控制不备份所述易失性存储器的数据。
2.如技术方案1所述的存储模块,其中,当在恢复所述易失性存储器的数据时出现所述功率故障时,关断所述非易失性存储器。
3.如技术方案1所述的存储模块,其中,当在恢复所述易失性存储器的数据时出现所述功率故障时,关断所述存储模块。
4.如技术方案1所述的存储模块,其中,所述功率故障是所述存储模块的主机的功率故障。
5.如技术方案4所述的存储模块,还包括:
功率故障感测块,其适于感测所述主机的功率故障。
6.如技术方案1所述的存储模块,其中,所述应急功率供应块包括一个或更多个电容器。
7.如技术方案1所述的存储模块,其中,在恢复所述易失性存储器的数据完成之后,所述非易失性存储器中的多个存储块被顺序地擦除。
8.如技术方案7所述的存储模块,其中,当在所述非易失性存储器中的所述多个存储块被顺序擦除时出现所述功率故障时,所述易失性存储器的数据被备份至所述多个存储块之中的完全擦除的存储块中。
9.一种存储模块,包括:
应急功率供应块;
易失性存储器;
非易失性存储器;以及
控制块,其适于在功率故障时通过使用所述应急功率供应块的功率来控制所述易失性存储器的数据备份至所述非易失性存储器中,以及在功率恢复时通过使用备份至所述非易失性存储器中的数据来控制恢复所述易失性存储器的数据,
其中,在恢复所述易失性存储器的数据完成之后,所述非易失性存储器中的多个存储块被顺序地擦除,以及
其中,当在所述非易失性存储器中的所述多个存储块被顺序擦除时出现所述功率故障时,所述易失性存储器的恢复数据被备份至所述多个存储块之中的完全擦除的存储块中。
10.如技术方案9所述的存储模块,其中,当在所述非易失性存储器中的所述多个存储块被顺序地擦除时出现所述功率故障时,所述多个存储块之中的其他存储块保留备份于其中的数据。
11.一种包括易失性存储器和非易失性存储器的存储模块的操作方法,所述方法包括:
感测主机功率的故障;
将所述存储模块的功率从所述主机功率转换成应急功率;
将所述易失性存储器的数据备份至所述非易失性存储器中;
恢复所述主机功率;
通过使用备份至所述非易失性存储器中的数据来恢复所述易失性存储器的数据;以及
当在恢复所述易失性存储器的数据时感测到所述主机功率的故障时,关断所述存储模块。
12.如技术方案11所述的操作方法,还包括:
在恢复所述易失性存储器的数据之后,顺序擦除所述非易失性存储器中的多个存储块。
13.如技术方案12所述的操作方法,还包括:
当在擦除所述多个存储块时出现所述功率故障时,将所述易失性存储器的恢复数据备份至所述多个存储块之中的完全擦除的存储块中。
14.如技术方案13所述的操作方法,其中,在将所述易失性存储器的数据备份至完全擦除的存储块中时,所述多个存储块之中的其他存储块保留备份于其中的数据。

Claims (10)

1.一种存储模块,包括:
应急功率供应块;
易失性存储器;
非易失性存储器;以及
控制块,其适于在功率故障时通过使用从所述应急功率供应块供应的功率来控制所述易失性存储器的数据备份至所述非易失性存储器中,以及在功率恢复时通过使用在所述非易失性存储器中备份的数据来控制恢复所述易失性存储器的数据,
其中,即使在所述功率故障时,所述控制块也在控制所述易失性存储器的数据恢复时控制不备份所述易失性存储器的数据。
2.如权利要求1所述的存储模块,其中,当在恢复所述易失性存储器的数据时出现所述功率故障时,关断所述非易失性存储器。
3.如权利要求1所述的存储模块,其中,当在恢复所述易失性存储器的数据时出现所述功率故障时,关断所述存储模块。
4.如权利要求1所述的存储模块,其中,所述功率故障是所述存储模块的主机的功率故障。
5.如权利要求4所述的存储模块,还包括:
功率故障感测块,其适于感测所述主机的功率故障。
6.如权利要求1所述的存储模块,其中,所述应急功率供应块包括一个或更多个电容器。
7.如权利要求1所述的存储模块,其中,在恢复所述易失性存储器的数据完成之后,所述非易失性存储器中的多个存储块被顺序地擦除。
8.如权利要求7所述的存储模块,其中,当在所述非易失性存储器中的所述多个存储块被顺序擦除时出现所述功率故障时,所述易失性存储器的数据被备份至所述多个存储块之中的完全擦除的存储块中。
9.一种存储模块,包括:
应急功率供应块;
易失性存储器;
非易失性存储器;以及
控制块,其适于在功率故障时通过使用所述应急功率供应块的功率来控制所述易失性存储器的数据备份至所述非易失性存储器中,以及在功率恢复时通过使用备份至所述非易失性存储器中的数据来控制恢复所述易失性存储器的数据,
其中,在恢复所述易失性存储器的数据完成之后,所述非易失性存储器中的多个存储块被顺序地擦除,以及
其中,当在所述非易失性存储器中的所述多个存储块被顺序擦除时出现所述功率故障时,所述易失性存储器的恢复数据被备份至所述多个存储块之中的完全擦除的存储块中。
10.一种包括易失性存储器和非易失性存储器的存储模块的操作方法,所述方法包括:
感测主机功率的故障;
将所述存储模块的功率从所述主机功率转换成应急功率;
将所述易失性存储器的数据备份至所述非易失性存储器中;
恢复所述主机功率;
通过使用备份至所述非易失性存储器中的数据来恢复所述易失性存储器的数据;以及
当在恢复所述易失性存储器的数据时感测到所述主机功率的故障时,关断所述存储模块。
CN201510038425.6A 2014-05-19 2015-01-26 存储模块及其操作方法 Active CN105095018B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2014-0059737 2014-05-19
KR1020140059737A KR20150133350A (ko) 2014-05-19 2014-05-19 메모리 모듈 및 이의 동작 방법

Publications (2)

Publication Number Publication Date
CN105095018A true CN105095018A (zh) 2015-11-25
CN105095018B CN105095018B (zh) 2020-08-11

Family

ID=54538608

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510038425.6A Active CN105095018B (zh) 2014-05-19 2015-01-26 存储模块及其操作方法

Country Status (3)

Country Link
US (1) US9519544B2 (zh)
KR (1) KR20150133350A (zh)
CN (1) CN105095018B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102567279B1 (ko) * 2016-03-28 2023-08-17 에스케이하이닉스 주식회사 비휘발성 듀얼 인 라인 메모리 시스템의 파워 다운 인터럽트
KR102535738B1 (ko) * 2016-03-28 2023-05-25 에스케이하이닉스 주식회사 비휘발성 듀얼 인 라인 메모리 시스템, 메모리 모듈, 및 메모리 모듈의 동작 방법
KR102679560B1 (ko) * 2018-10-25 2024-07-01 에스케이하이닉스 주식회사 저장 장치 및 그 동작 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8301833B1 (en) * 2007-06-01 2012-10-30 Netlist, Inc. Non-volatile memory module
CN102841820A (zh) * 2011-06-21 2012-12-26 Lsi公司 电源故障的数据操作
CN102841821A (zh) * 2011-06-21 2012-12-26 Lsi公司 存储器备份期间的数据操作
US20130142001A1 (en) * 2008-07-10 2013-06-06 Sanmina-Sci Corporation Battery-less cache memory module with integrated backup

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9251005B2 (en) 2010-12-20 2016-02-02 Avago Technologies General Ip (Singapore) Pte. Ltd. Power isolation for memory backup

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8301833B1 (en) * 2007-06-01 2012-10-30 Netlist, Inc. Non-volatile memory module
US8516187B2 (en) * 2007-06-01 2013-08-20 Netlist, Inc. Data transfer scheme for non-volatile memory module
US20130142001A1 (en) * 2008-07-10 2013-06-06 Sanmina-Sci Corporation Battery-less cache memory module with integrated backup
CN102841820A (zh) * 2011-06-21 2012-12-26 Lsi公司 电源故障的数据操作
CN102841821A (zh) * 2011-06-21 2012-12-26 Lsi公司 存储器备份期间的数据操作

Also Published As

Publication number Publication date
US20150331769A1 (en) 2015-11-19
US9519544B2 (en) 2016-12-13
KR20150133350A (ko) 2015-11-30
CN105095018B (zh) 2020-08-11

Similar Documents

Publication Publication Date Title
EP3706126B1 (en) Techniques to mitigate selection failure for a memory device
TWI282092B (en) Nonvolatile static random access memory cell
TW201826277A (zh) 升壓保護電路
CN101867169B (zh) 应用于快闪存储器的保护电路
US8228753B2 (en) System and method of maintaining data integrity in a flash storage device
CN101681311A (zh) 存储器系统
CN102436419A (zh) 非易失性存储器系统及管理其电源的方法
JP2010152514A (ja) メモリシステム
CN111886584B (zh) 用于数据备份的存储器系统及相应操作方法
CN105095018A (zh) 存储模块及其操作方法
CN108958643B (zh) 数据存储装置及其操作方法
CN106356097A (zh) 一种防止数据丢失的保护方法和装置
CN110797058A (zh) 数据存储装置、操作该数据存储装置的方法以及存储系统
CN111813329A (zh) 数据存储装置及其操作方法
CN111819549A (zh) 从易失性到非易失性存储器的备份操作
CN104714757A (zh) 更新装置和电子设备
US11803307B2 (en) Memory system and operating method thereof
KR101459506B1 (ko) Mtp 메모리 장치
JP6887565B2 (ja) 電力喪失への応答
US20120087176A1 (en) Data security for dynamic random access memory using body bias to clear data at power-up
US9007847B2 (en) Flash memory device and method for handling power failure thereof
TWI328158B (zh)
US20160103478A1 (en) Memory system and memory controller
JP4544167B2 (ja) メモリコントローラおよびフラッシュメモリシステム
CN111837107A (zh) 从易失性到非易失性存储器的备份操作

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant