CN104850357A - 硬盘重置装置 - Google Patents

硬盘重置装置 Download PDF

Info

Publication number
CN104850357A
CN104850357A CN201510264649.9A CN201510264649A CN104850357A CN 104850357 A CN104850357 A CN 104850357A CN 201510264649 A CN201510264649 A CN 201510264649A CN 104850357 A CN104850357 A CN 104850357A
Authority
CN
China
Prior art keywords
hard disk
electrically connected
reset
voltage
activation control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510264649.9A
Other languages
English (en)
Other versions
CN104850357B (zh
Inventor
褚方杰
汪成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inventec Pudong Technology Corp
Inventec Corp
Original Assignee
Inventec Pudong Technology Corp
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Pudong Technology Corp, Inventec Corp filed Critical Inventec Pudong Technology Corp
Priority to CN201510264649.9A priority Critical patent/CN104850357B/zh
Publication of CN104850357A publication Critical patent/CN104850357A/zh
Application granted granted Critical
Publication of CN104850357B publication Critical patent/CN104850357B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Power Sources (AREA)
  • Electronic Switches (AREA)

Abstract

本发明提供一种硬盘重置装置,包括解码器以及复数个硬盘电源模块。其中,解码器电性连接硬盘控制模块。解码器包括串行输入输出(Serial General Purpose Input/Output,SGPIO)端口及复数个输出接口。其中,串行输入输出端口传输硬盘控制模块的第一串行输入输出信号,第一串行输入输出信号包括控制指令。解码器则依据控制指令选择复数个输出接口以输出至少一重置信号。复数个硬盘电源模块中的每一个硬盘电源模块则电性连接对应的输出接口。每一个硬盘电源模块系用以提供一输出电源对一硬盘供电,并依据重置信号对此至少一输出电源进行重置。

Description

硬盘重置装置
技术领域
本发明涉及一种硬盘重置装置,特别关于一种用于计算机服务器系统的硬盘重置装置。
背景技术
现今全球信息爆炸,所以数据的形式与容量也多元与剧增,而一直涌来的资料巨浪就考验着包括个人、家庭与企业。因此,数据的备份与安全保存也就成了重要的课题。在计算机服务器系统中,最普遍的储存装置即为硬盘。为因应巨量数据的风潮,计算机服务器系统也从单一硬盘架构摇身变为多个硬盘的复杂系统。当硬盘运作有异时,为维持计算机服务器系统的正常运作,通常会需要对有异状的硬盘以断电或插拔的方式来进行重置。
然而,在实务上,由于硬盘系统日益复杂且庞大,传统的重置方式已不复使用。因此,如何对运作不正常的硬盘进行重置,以提升计算机服务器系统的稳定度,并降低计算机服务器系统损坏的机率,则为研发人员应解决的问题之一。
发明内容
本发明的目的在于提供一种硬盘重置装置,以对运作不正常的硬盘进行重置,藉以提升计算机服务器系统的稳定度。
为了达到上述目的,本发明提供了一种硬盘重置装置,包括:解码器以及复数个硬盘电源模块。其中,解码器电性连接硬盘控制模块。解码器包括串行输入输出(Serial General Purpose Input/Output,SGPIO)端口及复数个输出接口。其中,串行输入输出端口接收硬盘控制模块传输的第一串行输入输出信号,第一串行输入输出信号包括控制指令。解码器则依据控制指令选择复数个输出接口以输出至少一重置信号。复数个硬盘电源模块中的每一个硬盘电源模块则电性连接对应的输出接口。每一个硬盘电源模块系用以提供至少一输出电源对一硬盘供电,并依据重置信号对此至少一输出电源进行重置。
优选的,在上述的硬盘重置装置中,解码器依据第一串行输入输出信号进行解码处理后产生并行数据。并行数据各自对应复数个输出接口,解码器依据控制指令从并行数据选择复数个输出接口以输出至少一重置信号。
优选的,在上述的硬盘重置装置中,控制指令包括复数个符号。解码器读取复数个符号,以产生并行数据。并行数据报括复数个位元,复数个位元与复数个符号一一对应。
优选的,在上述的硬盘重置装置中,串行输入输出端口接收第二串行输入输出信号及第三串行输入输出信号。第二串行输入输出信号定义一读取期间,第三串行输入输出信号定义一频率。解码器于读取期间依据频率读取控制指令的复数个符号。
优选的,在上述的硬盘重置装置中,硬盘电源模块中的每一个硬盘电源模块包括第一电源控制单元及第一重置单元。其中,第一电源控制单元包括第一致能控制端,第一电源控制单元依据第一致能控制端的电压控制输出电源中的一第一输出电源的开启与关闭。第一重置单元则包括第一重置端,第一重置端电性连接对应的输出接口,用以接收重置信号。第一重置单元电性连接第一致能控制端,以依据重置信号控制第一致能控制端的电压。
优选的,在上述的硬盘重置装置中,第一重置单元还包括第一侦测端。第一重置单元依据第一侦测端的电压及重置信号控制第一致能控制端的电压。
在本发明的一实施例中,第一重置单元包括第一晶体管、第一电阻以及第二电阻。其中第一晶体管的栅极通过第一电阻电性连接第一重置端,第一重置端通过第二电阻电性连接至地。第一晶体管的源极电性连接至地,第一晶体管的漏极电性连接第一致能控制端。重置信号将第一重置端的电压从低电压准位提升至高电压准位,且重置信号在一默认时间后将第一重置端的电压恢复至低电压准位。当第一重置端的电压处于低电压准位时,第一晶体管不导通。当第一重置端的电压处于高电压准位时,第一晶体管导通,使第一致能控制端通过第一晶体管的漏极导通至地。
优选的,在上述的硬盘重置装置中,第一重置单元还包括第二晶体管、第三电阻、第一电容以及第一电压端。其中第二晶体管的栅极电性连接第一侦测端,第二晶体管的源极电性连接至地,第二晶体管的漏极电性连接第一致能控制端。第三电阻的一端电性连接第一电压端,第三电阻的另一端电性连接第二晶体管的栅极。第一电容的一端电性连接第二晶体管的栅极,第一电容的另一端接地。当第一侦测端的电压处于低电压准位,第二晶体管不导通。当第一侦测端的电压处于高电压准位时,第二晶体管导通,使第一致能控制端通过第二晶体管的漏极导通至地。
优选的,在上述的硬盘重置装置中,第一电源控制单元包括限流开关组件、第二电压端以及第四电阻。限流开关组件包括电源输入端、接地端、电源输出接口以及第一致能控制端。其中电源输入端电性连接第二电压端,第四电阻的一端电性连接第二电压端,第四电阻的另一端电性连接第一致能控制端。当第一致能控制端未导通至地,限流开关组件通过电源输出接口输出第一输出电源。当第一致能控制端导通至地,限流开关组件停止通过电源输出接口输出第一输出电源。
优选的,在上述的硬盘重置装置中,第一电源控制单元还包括第二电容,第二电容的一端电性连接第二电压端,第二电容的另一端电性连接至地。
优选的,在上述的硬盘重置装置中,第一电源控制单元还包括第五电阻,限流开关组件还包括限流调整端。第五电阻的一端电性连接限流调整端,第五电阻的另一端电性连接至地。
优选的,在上述的硬盘重置装置中,硬盘电源模块中的每一个硬盘电源模块还包括第二电源控制单元及第二重置单元。其中,第二电源控制单元包括第二致能控制端,第二电源控制单元依据第二致能控制端的电压控制输出电源中的第二输出电源的开启与关闭。第二重置单元则包括第二重置端,第二重置端电性连接第一重置端,用以接收重置信号。第二重置单元电性连接第二致能控制端,以依据重置信号控制第二致能控制端的电压。
根据上述本发明所揭露的硬盘重置装置,利用硬盘重置装置从硬盘控制模块接收串行输入输出信号,以对运作不正常的硬盘进行重置,不仅能提升计算机服务器系统的稳定度,亦降低了计算机服务器系统损坏的机率。因此,在硬盘系统日益复杂且庞大的现况下,可有效降低系统维运的成本与风险。
附图说明
图1为本发明一实施例之硬盘重置装置的架构图。
图2为本发明一实施例之解码的时序示意图。
图3为本发明一实施例之硬盘电源模块的架构图。
图4为本发明一实施例之硬盘电源模块的电路示意图。
图5为本发明另一实施例之硬盘电源模块的架构图。
图中:
1硬盘重置装置
10     解码器
12、32、42、52  硬盘电源模块
100    串行输入输出端口
102    输出接口
S21、S22、S23    串行输入输出信号
t1、t2 时间点
320、420、520、524   重置单元
322、422、522、526   电源控制单元
3200、4200、5200、5240   重置端
3202、4202、5242 侦测端
3220、4220、5260 致能控制端
4222   电源输入端电源
4224   接地端
4226   电源输出接口
4228   限流调整端
Q1、Q2    晶体管
R1、R2、R3、R4、R5 电阻
C1、C2 电容
V1、V2     电压端
SW1    限流开关组件
具体实施方式
下面将结合示意图对本发明的具体实施方式进行更详细的描述。根据下列描述和权利要求书,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
请参照图1,系为本发明一实施例之硬盘重置装置的架构图。所述硬盘重置装置系用于计算机服务器系统。如图1所示,硬盘重置装置1包括解码器10以及复数个硬盘电源模块12。其中,解码器10电性连接计算机服务器系统中的硬盘控制模块。举例来说,此硬盘控制模块可为平台控制中心芯片(PlatformController Hub,PCH)或南桥芯片中的硬盘控制模块,亦可为微处理器中的硬盘控制模块。解码器10并包括串行输入输出(Serial General Purpose Input/Output,SGPIO)端口100及复数个输出接口102。其中,串行输入输出端口100系用以传输硬盘控制模块的第一串行输入输出信号,第一串行输入输出信号包括控制指令。解码器10则依据控制指令选择复数个输出接口以输出至少一重置信号。复数个硬盘电源模块12中的每一个硬盘电源模块12则电性连接对应的输出接口102。每一个硬盘电源模块12系用以提供至少一输出电源对一硬盘供电,并依据重置信号对此至少一输出电源进行重置。于实务上,解码器10可为复杂可程序逻辑装置(Complex Programmable Logic Device,CPLD)、现场可编辑逻辑门阵列(Field Programmable Gate Array,FPGA)或其他适合的可编程逻辑组件,惟本实施例不以此为限。
于一实施例中,解码器10依据第一串行输入输出信号进行解码处理后产生并行数据,此并行数据各自对应复数个输出接口102,解码器10依据控制指令从并行数据选择复数个输出接口102其中之一以输出重置信号。举例来说,此并行数据可包括5个并行位元,亦即每一个并行位元的值可为0或1。每一个并行位元系对应复数个输出接口102其中之一。例如,5个并行位元分别为0、0、1、0及0时,则选择第三个输出接口102以输出重置信号。又如5个并行位元分别为1、0、1、0及0时,则选择第一个及第三个输出接口102以输出重置信号。藉此,可利用第一串行输入输出信号控制5个硬盘的重置。
于另一个例子中,多个并行位元可对应到一数值。藉由将不同数值分别对应数个输出接口102其中之一或是数个输出接口102其中多个,解码器10可依据此数值选择多个输出接口102并同时输出重置信号。举例来说,以3个并行位对应到一数值,并以下表定义数值与输出接口102的对应关系。
藉此,可利用串行输入输出信号控制3个硬盘的重置。于实务上,数值与输出接口102的对应不限于此,所述发明所属技术领域之通常知识者可依实际需求设计不同的对应关系。
请一并参照图1及图2,图2系为本发明一实施例之串行输入输出信号的时序示意图。其中横轴为时间轴,举例来说,第一串行输入输出信号S23可为一串行输入输出数据输出(SGPIO_DOUT)信号,其包括控制指令,且控制指令包括复数个符号,每一个符号可为高准位符号或低准位符号。解码器10读取复数个符号,以产生并行数据,并行数据报括复数个位,复数个位与复数个符号系一一对应。举例来说,如图2所示,控制指令的前三个符号分别为低准位符号、高准位符号及高准位符号。因此,所产生的并行数据的前三位可分别为0、1及1。于实务上,还可由串行输入输出端口100接收第二串行输入输出信号S21及第三串行输入输出信号S22。举例来说,第二串行输入输出信号S21可为一串行输入输出加载(SGPIO_LOAD)信号,用以定义读取期间(时间点t1至时间点t2)。第三串行输入输出信号S22则可为一串行输入输出频率(SGPIO_CLK)信号,用以定义频率。藉此,解码器10可于读取期间,依据频率定时地读取控制指令中的符号,以产生并行数据。
请参照图3,系为本发明一实施例之硬盘电源模块的架构图。硬盘电源模块32包括第一重置单元320以及第一电源控制单元322。其中,第一电源控制单元322包括第一致能控制端3220,第一电源控制单元322依据第一致能控制端3220的电压控制输出电源中的第一输出电源的开启与关闭。再者,第一重置单元320包括第一重置端3200。第一重置端3200电性连接图1中的解码器10中对应的输出接口102,用以接收重置信号。此外,第一重置单元320电性连接第一致能控制端3220,以依据重置信号控制第一致能控制端3220的电压。
请继续参照图3。于一实施例中,第一重置单元320还包括第一侦测端3202。于实务上,第一侦测端3202系用以电性连接至一硬盘以接收硬盘存在信号。如此,可藉由硬盘存在信号确认硬盘电源模块32是否与硬盘连接。第一重置单元320可依据第一侦测端3202的电压及由第一致能控制端3220接收的重置信号控制第一致能控制端3220的电压。举例来说,当第一重置单元320未接收到重置信号,同时,藉由硬盘存在信号确认硬盘电源模块32并未与硬盘连接,则第一重置单元320控制第一致能控制端3220的电压,将第一输出电源关闭。如此,可避免不必要的供电,以提升系统效率。
请参照图4,系为本发明一实施例之硬盘电源模块的电路示意图。第一重置单元420包括第一晶体管Q1、第一电阻R1以及第二电阻R2。其中第一晶体管Q1的栅极通过第一电阻R1电性连接第一重置端4200,第一重置端4200通过第二电阻R2电性连接至地。再者,第一晶体管Q1的源极电性连接至地,且第一晶体管Q1的漏极电性连接第一致能控制端4220。举例来说,当需要进行重置时,重置信号将第一重置端4200的电压从低电压准位提升至高电压准位,且重置信号在一默认时间后将第一重置端4200的电压恢复至低电压准位。当第一重置端4200的电压处于低电压准位时,第一晶体管Q1不导通。当第一重置端4200的电压处于高电压准位时,第一晶体管Q1导通,使第一致能控制端4220通过第一晶体管Q1的漏极导通至地。藉此,可依据重置信号控制第一致能控制端4220的电压。
请继续参照图4,于另一实施例中,第一重置单元420还包括第二晶体管Q2、第三电阻R3、第一电容C1以及第一电压端V1。其中,第二晶体管Q2的栅极电性连接第一侦测端4202,第二晶体管Q2的源极电性连接至地,第二晶体管Q2的漏极电性连接第一致能控制端4220。再者,第三电阻R3的一端电性连接第一电压端V1,第三电阻R3的另一端电性连接第二晶体管Q2的栅极。又第一电容C1的一端电性连接第二晶体管Q2的栅极,第一电容C1的另一端接地。举例来说,当硬盘存在信号指示与硬盘连接时,第一侦测端4202的电压处于低电压准位,第二晶体管Q2不导通。当硬盘存在信号指示未与硬盘连接时,第一侦测端4202的电压处于高电压准位时,第二晶体管Q2导通,使第一致能控制端4220通过第二晶体管Q2的漏极导通至地。藉此,可依据重置信号及硬盘存在信号控制第一致能控制端4220的电压。
请继续参照图4,于又一实施例中,第一电源控制单元422包括限流开关组件SW1、第二电压端V2以及第四电阻R4。限流开关组件SW1包括电源输入端4222、接地端4224、电源输出接口4226以及第一致能控制端4220。其中,电源输入端4222电性连接第二电压端V2,第四电阻R4的一端电性连接第二电压端V2,第四电阻的另一端电性连接第一致能控制端4220。举例来说,当第一致能控制端4220未导通至地,限流开关组件SW1通过电源输出接口4226输出第一输出电源。其中,第一输出电源系由第二电压端V2所供给。当第一致能控制端4220导通至地,限流开关组件SW1停止通过电源输出接口4226输出第一输出电源。
于实务上,第一电源控制单元422还可包括第二电容C2。第二电容C2的一端电性连接第二电压端V2,第二电容C2的另一端电性连接至地,以做为滤波之用。此外,第一电源控制单元422还可包括第五电阻R5,且限流开关组件SW1还包括限流调整端4228。其中,第五电阻R5的一端电性连接限流调整端4228,第五电阻R5的另一端电性连接至地。因此,可藉由调整第五电阻R5的电阻值,控制第一输出电源的电流大小。
请一并参照图1及图4,以说明利用串行输入输出信号控制硬盘电源重置的运作方式。首先,当所有硬盘正常运作时,第一重置端4200系处于低电压准位。因此,第一晶体管Q1不导通。此时,若硬盘存在信号指示与硬盘连接无误,则第一侦测端4202的电压处于低电压准位,使得第二晶体管Q2亦不导通。因此,第一致能控制端4220的电压处于高电压准位,以使限流开关组件SW1通过电源输出接口4226输出第一输出电源。
然而,当硬盘控制模块侦测到有硬盘处于不正常的状态时,硬盘控制模块会利用串行输入输出信号通知硬盘重置装置1。当硬盘重置装置1接收到串行输入输出信号后,便利用解码器10进行解码,以决定要对哪一个硬盘进行重置。一旦决定后,解码器10便产生一脉冲信号以做为重置信号,并传送至对应的硬盘电源模块12。此脉冲信号会将第一重置端4200的电压从低电压准位提升至高电压准位,以将第一晶体管Q1导通,使得第一致能控制端4220通过第一晶体管Q1的漏极导通至地。当第一致能控制端4220导通至地,限流开关组件SW1便会停止通过电源输出接口4226输出第一输出电源。当脉冲信号结束之后,第一重置端4200的电压又会从高低电压准位恢复至低电压准位,以使限流开关组件SW1恢复通过电源输出接口4226输出第一输出电源。如此,即完成一硬盘电源重置的程序。
请参照图5,系为本发明另一实施例之硬盘电源模块的架构图。于实务上,一硬盘可利用二个不同电压的电源进行驱动,例如一个5伏特的电源及一个12伏特的电源。因此,当执行硬盘电源重置程序时,二个电源均须进行重置。所以,硬盘电源模块52包括第一重置单元520以及第一电源控制单元522,其耦接关系及运作原理与图3所示实施例相同,在此不再赘述。与第3图不同的是,硬盘电源模块52还包括第二重置单元524以及第二电源控制单元526。其中,第二电源控制单元526包括第二致能控制端5260,第二电源控制单元526依据第二致能控制端5260的电压控制输出电源中的第二输出电源的开启与关闭。再者,第二重置单元524包括第二重置端5240。第二重置端5240电性连接第一重置端5200,用以接收重置信号。此外,第二重置单元524电性连接第二致能控制端5260,以依据重置信号控制第二致能控制端5260的电压。
此外,第二重置单元524还可包括第二侦测端5242以接收硬盘存在信号。第二侦测端5242依据第二侦测端5242的电压及重置信号控制第二致能控制端5260的电压。于实务上,第二重置单元524以及第二电源控制单元526的电路结构相关实施例及其运作方式,均与第一重置单元520以及第一电源控制单元522相似,在此不再赘述。
综上所述,在本发明实施例提供的硬盘重置装置中,利用硬盘重置装置从硬盘控制模块接收串行输入输出信号,以对运作不正常的硬盘进行重置,不仅能提升计算机服务器系统的稳定度,亦降低了计算机服务器系统损坏的机率。此外,利用具编程弹性的解码器,还可依计算机服务器系统的特性设计出所需的重置机制,例如将串行输入信号转换为并行数据,藉以提升重置程序的效率。因此,在硬盘系统日益复杂且庞大的现况下,可有效降低系统维运的成本与风险。
上述仅为本发明的优选实施例而已,并不对本发明起到任何限制作用。任何所属技术领域的技术人员,在不脱离本发明的技术方案的范围内,对本发明揭露的技术方案和技术内容做任何形式的等同替换或修改等变动,均属未脱离本发明的技术方案的内容,仍属于本发明的保护范围之内。

Claims (12)

1.一种硬盘重置装置,用于一计算机服务器系统,其特征在于,包括:
一解码器,电性连接一硬盘控制模块,所述解码器包含:
一串行输入输出(Serial General Purpose Input/Output,SGPIO)端口,用以传输所述硬盘控制模块的一控制指令;以及
复数个输出接口;
其中,所述串行输入输出端口传输一第一串行输入输出信号,所述第一串行输入输出信号包括所述控制指令,所述解码器依据所述控制指令选择所述复数个输出接口以输出至少一重置信号;以及
复数个硬盘电源模块,其中每一所述硬盘电源模块电性连接对应的所述输出接口,每一所述硬盘电源模块提供一输出电源给一硬盘供电,并依据所述重置信号对所述输出电源进行重置。
2.如权利要求1所述之硬盘重置装置,其特征在于,所述所述解码器依据所述第一串行输入输出信号进行解码处理后产生一并行数据,所述并行数据各自对应所述复数个输出接口,所述解码器依据所述控制指令从所述并行数据选择所述复数个输出接口以输出所述至少一重置信号。
3.如权利要求2所述之硬盘重置装置,其特征在于,所述控制指令包括复数个符号,所述解码器读取所述复数个符号,以产生所述并行数据,所述并行数据报括复数个位元,所述复数个位元与所述复数个符号一一对应。
4.如权利要求3所述之硬盘重置装置,其特征在于,所述串行输入输出端口接收一第二串行输入输出信号及一第三串行输入输出信号,所述第二串行输入输出信号定义一读取期间,所述第三串行输入输出信号定义一频率,所述解码器于所述读取期间,依据所述频率读取所述控制指令的所述复数个符号。
5.如权利要求1所述之硬盘重置装置,其特征在于,所述些硬盘电源模块中的每一所述硬盘电源模块包括:
一第一电源控制单元,包括一第一致能控制端,所述第一电源控制单元依据所述第一致能控制端的电压控制所述输出电源中的一第一输出电源的开启与关闭;以及
一第一重置单元,包括一第一重置端,所述第一重置端电性连接对应的所述输出接口,用以接收所述重置信号,所述第一重置单元电性连接所述第一致能控制端,以依据所述重置信号控制所述第一致能控制端的电压。
6.如权利要求5所述之硬盘重置装置,其特征在于,所述第一重置单元还包括一第一侦测端,所述第一重置单元依据所述第一侦测端的电压及所述重置信号控制所述第一致能控制端的电压。
7.如权利要求6所述之硬盘重置装置,其特征在于,所述第一重置单元包括一第一晶体管、一第一电阻以及一第二电阻,其中所述第一晶体管的栅极通过所述第一电阻电性连接所述第一重置端,所述第一重置端通过所述第二电阻电性连接至地,所述第一晶体管的源极电性连接至地,所述第一晶体管的漏极电性连接所述第一致能控制端,所述重置信号将所述第一重置端的电压从一低电压准位提升至一高电压准位,且所述重置信号在一默认时间后将所述第一重置端的电压恢复至所述低电压准位,当所述第一重置端的电压处于所述低电压准位时,所述第一晶体管不导通,当所述第一重置端的电压处于所述高电压准位时,所述第一晶体管导通,使所述第一致能控制端通过所述第一晶体管的漏极导通至地。
8.如权利要求7所述之硬盘重置装置,其特征在于,所述第一重置单元还包括一第二晶体管、一第三电阻、一第一电容以及一第一电压端,其中所述第二晶体管的栅极电性连接所述第一侦测端,所述第二晶体管的源极电性连接至地,所述第二晶体管的漏极电性连接所述第一致能控制端,所述第三电阻的一端电性连接所述第一电压端,所述第三电阻的另一端电性连接所述第二晶体管的栅极,所述第一电容的一端电性连接所述第二晶体管的栅极,所述第一电容的另一端接地,当所述第一侦测端的电压处于所述低电压准位,所述第二晶体管不导通,当所述第一侦测端的电压处于所述高电压准位时,所述第二晶体管导通,使所述第一致能控制端通过所述第二晶体管的漏极导通至地。
9.如权利要求5所述之硬盘重置装置,其特征在于,所述第一电源控制单元包括一限流开关组件、一第二电压端以及一第四电阻,所述限流开关组件包括一电源输入端、一接地端、一电源输出接口以及所述第一致能控制端,其中所述电源输入端电性连接所述第二电压端,所述第四电阻的一端电性连接所述第二电压端,所述第四电阻的另一端电性连接所述第一致能控制端,当所述第一致能控制端未导通至地,所述限流开关组件通过所述电源输出接口输出所述第一输出电源,当所述第一致能控制端导通至地,所述限流开关组件停止通过所述电源输出接口输出所述第一输出电源。
10.如权利要求9所述之硬盘重置装置,其特征在于,所述第一电源控制单元还包括一第二电容,所述第二电容的一端电性连接所述第二电压端,所述第二电容的另一端电性连接至地。
11.如权利要求9所述之硬盘重置装置,其特征在于,所述第一电源控制单元还包括一第五电阻,所述限流开关组件还包括一限流调整端,所述第五电阻的一端电性连接所述限流调整端,所述第五电阻的另一端电性连接至地。
12.如权利要求5所述之硬盘重置装置,其特征在于,所述些硬盘电源模块中的每一所述硬盘电源模块还包括:
一第二电源控制单元,包括一第二致能控制端,所述第二电源控制单元依据所述第二致能控制端的电压控制所述输出电源中的一第二输出电源的开启与关闭;以及
一第二重置单元,包括一第二重置端,所述第二重置端电性连接所述第一重置端,用以接收所述重置信号,所述第二重置单元电性连接所述第二致能控制端,以依据所述重置信号控制所述第二致能控制端的电压。
CN201510264649.9A 2015-05-21 2015-05-21 硬盘重置装置 Active CN104850357B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510264649.9A CN104850357B (zh) 2015-05-21 2015-05-21 硬盘重置装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510264649.9A CN104850357B (zh) 2015-05-21 2015-05-21 硬盘重置装置

Publications (2)

Publication Number Publication Date
CN104850357A true CN104850357A (zh) 2015-08-19
CN104850357B CN104850357B (zh) 2018-06-01

Family

ID=53850032

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510264649.9A Active CN104850357B (zh) 2015-05-21 2015-05-21 硬盘重置装置

Country Status (1)

Country Link
CN (1) CN104850357B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108874635A (zh) * 2018-06-13 2018-11-23 郑州云海信息技术有限公司 一种基于cpld/fpga的多硬盘双指示灯参数模块化控制方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1603026A2 (en) * 2004-06-02 2005-12-07 Hitachi, Ltd. Disk array device and battery output control method for disk array device
CN103455395A (zh) * 2013-08-08 2013-12-18 华为技术有限公司 一种硬盘故障的检测方法及装置
CN104123955A (zh) * 2013-04-23 2014-10-29 鸿富锦精密电子(天津)有限公司 硬盘控制电路
CN104635906A (zh) * 2013-11-14 2015-05-20 鸿富锦精密电子(天津)有限公司 硬盘节能电路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1603026A2 (en) * 2004-06-02 2005-12-07 Hitachi, Ltd. Disk array device and battery output control method for disk array device
CN104123955A (zh) * 2013-04-23 2014-10-29 鸿富锦精密电子(天津)有限公司 硬盘控制电路
CN103455395A (zh) * 2013-08-08 2013-12-18 华为技术有限公司 一种硬盘故障的检测方法及装置
CN104635906A (zh) * 2013-11-14 2015-05-20 鸿富锦精密电子(天津)有限公司 硬盘节能电路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108874635A (zh) * 2018-06-13 2018-11-23 郑州云海信息技术有限公司 一种基于cpld/fpga的多硬盘双指示灯参数模块化控制方法

Also Published As

Publication number Publication date
CN104850357B (zh) 2018-06-01

Similar Documents

Publication Publication Date Title
CN203644368U (zh) Led显示屏防故障控制电路
CN102880155A (zh) 一种远程控制电阻的系统及方法
CN110618949A (zh) 一种基于lpc总线的kvm功能卡
CN109976817B (zh) 一种硬盘背板、硬盘控制方法及服务器
CN103645358A (zh) 矩阵式负载装置
CN204166522U (zh) 一种高速大容量flash单板存储电路板
CN104850357A (zh) 硬盘重置装置
CN203858630U (zh) Pcie接口切换装置
CN101546216A (zh) 复位电路
CN201765272U (zh) 三相费控无线智能电能表
CN105607974A (zh) 高可靠性多核处理系统
CN110391472A (zh) 一种电池管理装置和移动终端
CN202182934U (zh) Cd芯片功能参数自动测试装置
CN104678983A (zh) 牵引控制单元自检测电路
CN102023939B (zh) 一种存储设备安全电路
CN104834486A (zh) 硬盘重置装置
CN111352495B (zh) 一种硬盘错峰上电控制系统
CN103123530A (zh) 固态硬盘
CN205644429U (zh) 一种多盘位硬盘的供电电路
CN210119692U (zh) 一种能够消除上电风险的定标与电源控制电路
US11341013B2 (en) Electronic device having a debugging device
TW201701277A (zh) 硬碟重置裝置
CN206224375U (zh) 一种监控电源掉电自动快速放电电路
CN102789435B (zh) 串行存储器和一种划分存储区域的方法及系统
CN218181837U (zh) 一种存储盘及存储设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant