CN104777876B - 桥接电路 - Google Patents

桥接电路 Download PDF

Info

Publication number
CN104777876B
CN104777876B CN201510198682.6A CN201510198682A CN104777876B CN 104777876 B CN104777876 B CN 104777876B CN 201510198682 A CN201510198682 A CN 201510198682A CN 104777876 B CN104777876 B CN 104777876B
Authority
CN
China
Prior art keywords
mentioned
clock signal
signal
frequency
oscillator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510198682.6A
Other languages
English (en)
Other versions
CN104777876A (zh
Inventor
曾纹郁
林小琪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wei Feng electronic Limited by Share Ltd
Original Assignee
Via Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Technologies Inc filed Critical Via Technologies Inc
Priority to CN201510198682.6A priority Critical patent/CN104777876B/zh
Publication of CN104777876A publication Critical patent/CN104777876A/zh
Application granted granted Critical
Publication of CN104777876B publication Critical patent/CN104777876B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

一种桥接电路,用于提供快捷外围元件互连规格与通用串行总线规格之间的数据转换。石英振荡器具有第一端及第二端。反相器并联于石英振荡器,用以于石英振荡器的第一端及第二端分别产生第一信号及第二信号。第一电路耦接于石英振荡器的第一端,用以根据第一信号产生具有固定频率的第一时钟信号。第二电路耦接于石英振荡器的第二端,用以根据第二信号产生具有可变频率的第二时钟信号。一通用串行总线模块耦接于一快捷外围元件互连模块,根据上述第一时钟信号以及上述第二时钟信号执行符合上述通用串行总线规格的数据交换。

Description

桥接电路
本申请为申请日为2009年12月4日、申请号为200910253175.2的发明名称为“时钟产生器以及通用串行总线模块”的申请案的分案申请。
技术领域
本发明有关于一种桥接电路,且特别有关于一种提供快捷外围元件互连(Peripheral Component Interconnect Express,PCIe)规格与通用串行总线(UniversalSerial Bus,USB)规格之间的数据转换的桥接电路。
背景技术
通用串行总线(Universal Serial Bus,USB)为连接外部设备的一种串行总线标准,其可支持热插拔(Hot plug)和即插即用(Plug and Play)等功能。
现今,USB 2.0规格可提供低速、全速以及高速传输,其可分别支持最大1.5Mbps、12Mbps及480Mbps的数据量。然而,随着复杂功能的增加,电子产品需要更高速的USB传输速率,以便能更快速地从外部设备存取数据并执行相关的操作程序。
因此,USB实施论坛(USB Implementers Forum)制订了USB 3.0的规格,其可同时提供超高速(SuperSpeed)以及非超高速(即USB 2.0)的信息交换,其中超高速传输可支持最大5G bps的数据量。
发明内容
本发明提供一种桥接电路,用于提供一快捷外围元件互连规格与一通用串行总线规格之间的数据转换。上述桥接电路包括:一时钟产生器,一快捷外围元件互连模块以及一通用串行总线模块。上述时钟产生器包括:石英振荡器,具有第一端以及第二端;反相器,并联于上述石英振荡器,用以于上述石英振荡器的上述第一端以及上述第二端分别产生第一信号以及第二信号;第一电路,耦接于上述石英振荡器的上述第一端,用以根据上述第一信号产生具有固定频率的第一时钟信号;以及第二电路,耦接于上述石英振荡器的上述第二端,用以根据上述第二信号产生具有可变频率的第二时钟信号。上述快捷外围元件互连模块耦接于上述时钟产生器。上述通用串行总线模块,耦接于上述快捷外围元件互连模块,根据上述第一时钟信号以及上述第二时钟信号执行符合上述通用串行总线规格的数据交换。
附图说明
图1是显示根据本发明一实施例所述的桥接芯片,其包括快捷外围元件互连模块以及通用串行总线模块;以及
图2是显示根据本发明一实施例所述的通用串行总线模块。
[主要元件标号说明]
100~主机板;110~USB模块;
120~PCIe模块;130~桥接芯片;
140~时钟产生器;150~扩频时钟产生器;
20~时钟产生器;200~通用串行总线模块;
210~石英振荡器;220~反相器;
230~锁相回路电路;240~扩频时钟产生器;
250~通用串行总线3.0控制器;260~通用串行总线2.0控制器
270~连接器;
CLK1、CLK2、PECLK+、PECLK-~时钟信号;
D+/D-、SSTX+/SSTX-、SSRX+/SSRX-~差动对信号;以及
XTAL1、XTAL2~信号。
具体实施方式
为让本发明的上述和其它目的、特征、和优点能更明显易懂,下文特举出较佳实施例,并配合所附图式,作详细说明如下:
实施例:
对支持通用串行总线(USB)3.0的主机(Host)或装置(Device)而言,由于可提供最大5G bps的数据量,因此需要使用扩频技术(Spread Spectrum)将超高速(SuperSpeed)信号的频率散开。通过分散特定频率的能量,超高速信号将会具有较低的能量分布或是较低的频率范围,因此可降低USB 3.0的主机或装置的电磁干扰(ElectromagneticInterference,EMI)。
于同步数字系统中,时钟信号用以驱动此系统,该时钟信号通常是主要的EMI来源之一。因其本身的周期特性,时钟信号无可避免地具有窄频谱。事实上,完美的时钟信号会令其所有能量集中至单一频率及其谐波频率,因此会辐射具有无限频谱密度的能量。实际的同步数字系统会辐射电磁能量于扩展在该时钟频率及其谐波频率上的多个窄频带,而产生一谱频。该频谱的某些频率可能会超出电磁干扰的规范限制,例如美国联邦通讯委员会(FCC)、日本JEITA及欧洲IEC所制定的规范限制。
扩频时钟产生器(SSCG)多用以设计同步数字系统,特别是包含有微处理器者,以降低该等系统所产生的EMI的频谱密度。扩频时钟产生器是宽带(wide-band)频率调制(FM)的一特例,能够有效降低时钟信号的基础谐波及高阶谐波,例如降低时钟信号的峰值辐射能量,而有效降低EMI发射。因此,扩频时钟产生器对系统的电磁发射进行塑形,以符合电磁兼容规范。
图1是显示根据本发明一实施例所述的桥接芯片130,其中桥接芯片130包括快捷外围元件互连(Peripheral Component Interconnect Express,PCIe)模块120以及USB模块110。在图1中,桥接芯片130是设置于主机板100上,其中桥接芯片130可提供PCIe规格对USB规格的数据转换。在主机板100中,时钟产生器140会提供时钟信号PECLK+以及时钟信号PECLK-至桥接芯片130中以供PCIe模块120使用,其中时钟产生器140所产生的时钟信号PECLK+以及时钟信号PECLK-是作为PCIe模块120的参考时钟。一般而言,时钟信号PECLK+与时钟信号PECLK-的频率为100M赫兹。此外,在PCIe的规格中,扩频时钟为非必须的(optional)。因此,当主机板100有内建扩频时钟产生器150时,时钟信号PECLK+与时钟信号PECLK-则为扩频时钟信号,且PCIe模块120的参考时钟亦为扩频时钟信号。反之,若主机板100无设置扩频时钟产生器150时,PCIe模块120的参考时钟则无扩频成分在内。由于主机板100不一定会提供扩频时钟信号至桥接芯片130,因此桥接芯片130内的通用串行总线模块110需具有扩频时钟产生器,以便提供具有扩频成分的参考时钟来接收以及传送超高速信号。
图2是显示根据本发明一实施例所述的通用串行总线模块200。通用串行总线模块200包括时钟产生器20、通用串行总线3.0控制器250、通用串行总线2.0控制器260以及连接器270,其中时钟产生器20包括石英振荡器(crystal oscillator)210、反相器220、锁相回路(Phase Locked Loop,PLL)电路230以及扩频时钟产生器(Spread Spectrum ClockGenerator,SSCG)240。在时钟产生器20中,通过将反相器220并联于石英振荡器210,则可使石英振荡器210起振并产生信号XTAL1与信号XTAL2,其中信号XTAL2为信号XTAL1的反相信号。如图2所显示,锁相回路电路230耦接于石英振荡器210以及通用串行总线2.0控制器260之间,而扩频时钟产生器240耦接于石英振荡器210以及通用串行总线3.0控制器250之间,其中锁相回路电路230以及扩频时钟产生器240分别耦接于石英振荡器210的两端点。锁相回路电路230会根据所接收的信号XTAL1而提供时钟信号CLK1至通用串行总线2.0控制器260。锁相回路电路230为一种利用回授控制机制来同步时钟信号CLK1与信号XTAL1的电路。在此实施例中,时钟信号CLK1的频率大于信号XTAL1的频率。此外,时钟信号CLK1的频率是根据实际上通用串行总线2.0控制器260所需的操作频率所决定。接着,通用串行总线2.0控制器260会经由连接器270接收以及传送符合USB 2.0规格的差动对(differential pair)信号D+/D-。为了简化说明,连接器270上的接地线以及电源线将不进一步描述。
再者,在图2中,扩频时钟产生器240会根据所接收的信号XTAL2而提供时钟信号CLK2至通用串行总线3.0控制器250,其中时钟信号CLK2为一扩频时钟信号。扩频时钟产生器240会根据信号XTAL2于时钟信号CLK2中添加抖动(jitter),使得时钟信号CLK2具有可变频率,以便将造成电磁干扰的能量由特定频率打散,进而减轻其干扰程度。在此实施例中,时钟信号CLK2的频率大于信号XTAL2的频率。此外,时钟信号CLK2的频率是根据实际上通用串行总线3.0控制器250所需的操作频率所决定。接着,通用串行总线3.0控制器250会经由连接器270接收以及传送符合超高速规格的差动对信号,其中超高速的差动对信号又可分为传送差动对信号SSTX+/SSTX-以及接收差动对信号SSRX+/SSRX-。
在图2中,通用串行总线2.0控制器260会根据具有固定频率的时钟信号CLK1执行非超高速的信息(即差动对信号D+/D-)交换,而通用串行总线3.0控制器250会根据具有可变频率的时钟信号CLK2执行超高速的信息(即差动对信号SSTX+/SSTX-与差动对信号SSRX+/SSRX-)交换。因此,时钟信号CLK2的频率大于时钟信号CLK1的频率。
在图2中,通用串行总线模块200可设置于符合USB 3.0规格的主机端或是装置端。举例来说,当通用串行总线模块200是设置在如图1所描述的桥接芯片130时(即主机端),连接器270可以为通用串行总线3.0的插座(receptacle),例如符合标准规格-A、标准规格-B、微规格-AB或微规格-B的插座。反之,当通用串行总线模块200是设置在装置端时,例如随身碟(PenDrive)或是MP3播放器等,连接器270可以为通用串行总线3.0的插头(plug),例如符合标准规格-A、标准规格-B、微规格-AB或微规格-B的插头。
根据图2所描述的实施例,通过使用石英振荡器210两端的信号XTAL1与信号XTAL2,可分别通过锁相回路电路230以及扩频时钟产生器240产生具有固定频率的时钟信号CLK1以及具有可变频率的时钟信号CLK2。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视所附的权利要求范围所界定者为准。

Claims (10)

1.一种桥接电路,用于提供一快捷外围元件互连规格与一通用串行总线规格之间的数据转换,包括:
一快捷外围元件互连模块;以及
一通用串行总线模块,耦接于上述快捷外围元件互连模块,包括一时钟产生器,其包括:
石英振荡器,具有第一端以及第二端;
反相器,并联于上述石英振荡器,用以于上述石英振荡器的上述第一端以及上述第二端分别产生第一信号以及第二信号;
第一电路,耦接于上述石英振荡器的上述第一端,用以根据上述第一信号产生具有固定频率的第一时钟信号;以及
第二电路,耦接于上述石英振荡器的上述第二端,用以根据上述第二信号添加抖动以产生具有可变频率的第二时钟信号;
其中该通用串行总线模块根据上述第一时钟信号以及上述第二时钟信号执行符合上述通用串行总线规格的数据交换。
2.根据权利要求1所述的桥接电路,其中上述第一电路为锁相回路电路,以及上述第二电路为扩频时钟产生器。
3.根据权利要求1所述的桥接电路,其中上述第二时钟信号为一扩频时钟信号,以及上述第二电路提供上述第二时钟信号至一通用串行总线控制器,以供上述通用串行总线控制器执行超高速的信息交换。
4.根据权利要求3所述的桥接电路,其中上述通用串行总线控制器为符合通用串行总线3.0规格的控制器。
5.根据权利要求1所述的桥接电路,其中上述第一电路提供上述第一时钟信号至一通用串行总线控制器,以供上述通用串行总线控制器执行非超高速的信息交换。
6.根据权利要求5所述的桥接电路,其中上述通用串行总线控制器为符合通用串行总线2.0规格的控制器。
7.根据权利要求1所述的桥接电路,其中上述第二信号为上述第一信号的反相信号。
8.根据权利要求7所述的桥接电路,其中上述第一时钟信号的频率大于上述第一信号的频率,以及上述第二时钟信号的频率大于上述第一时钟信号的频率。
9.根据权利要求1所述的桥接电路,其中上述石英振荡器是通过上述第一端而直接耦接于上述第一电路,以及上述石英振荡器是通过上述第二端而直接耦接于上述第二电路。
10.根据权利要求1所述的桥接电路,其中上述第二时钟信号为上述快捷外围元件互连模块的一参考时钟。
CN201510198682.6A 2009-12-04 2009-12-04 桥接电路 Active CN104777876B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510198682.6A CN104777876B (zh) 2009-12-04 2009-12-04 桥接电路

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN200910253175.2A CN101739061B (zh) 2009-12-04 2009-12-04 时钟产生器以及通用串行总线模块
CN201510198682.6A CN104777876B (zh) 2009-12-04 2009-12-04 桥接电路

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN200910253175.2A Division CN101739061B (zh) 2009-12-04 2009-12-04 时钟产生器以及通用串行总线模块

Publications (2)

Publication Number Publication Date
CN104777876A CN104777876A (zh) 2015-07-15
CN104777876B true CN104777876B (zh) 2017-11-21

Family

ID=42462625

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201510198682.6A Active CN104777876B (zh) 2009-12-04 2009-12-04 桥接电路
CN200910253175.2A Active CN101739061B (zh) 2009-12-04 2009-12-04 时钟产生器以及通用串行总线模块

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN200910253175.2A Active CN101739061B (zh) 2009-12-04 2009-12-04 时钟产生器以及通用串行总线模块

Country Status (1)

Country Link
CN (2) CN104777876B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102346499B (zh) * 2010-07-23 2014-11-19 创惟科技股份有限公司 串行总线时钟脉冲频率校准系统及其方法
US8656205B2 (en) * 2010-10-04 2014-02-18 Jmicron Technology Corp. Generating reference clocks in USB device by selecting control signal to oscillator form plural calibration units
JP5269047B2 (ja) * 2010-11-29 2013-08-21 シャープ株式会社 電子機器システム、電子機器及び接続機器
JP5306396B2 (ja) * 2011-03-11 2013-10-02 シャープ株式会社 電子機器システム及び電子機器
CN105379132B (zh) * 2014-03-04 2018-05-04 联发科技股份有限公司 集成电路与相关装置
CN106356021B (zh) * 2015-07-14 2020-02-14 西安诺瓦星云科技股份有限公司 降低led显示屏电磁干扰的方法和led显示控制卡
US10275387B2 (en) * 2015-08-10 2019-04-30 Mediatek Inc. Method and associated interface circuit for mitigating interference due to signaling of a bus
US10958414B2 (en) * 2016-02-23 2021-03-23 Google Llc Clock period randomization for defense against cryptographic attacks
CN115794242B (zh) * 2023-02-08 2023-08-15 苏州浪潮智能科技有限公司 一种服务器展频方法、系统、电子设备及可读介质

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1219040A (zh) * 1998-10-28 1999-06-09 香港大学 快速修正误差的切普时钟恢复装置
TW512585B (en) * 2000-05-01 2002-12-01 Silicon Wave Inc Crystal oscillator with peak detector amplitude control
CN1510839A (zh) * 2002-12-24 2004-07-07 ��ʿͨ��ʽ���� 扩频时钟产生电路、抖动产生电路和半导体器件
CN101106355A (zh) * 2006-07-11 2008-01-16 联发科技股份有限公司 噪声移除电路
CN100409564C (zh) * 1999-09-01 2008-08-06 莱克斯马克国际公司 自动补偿扩频时钟发生器的方法与装置
CN101465648A (zh) * 2007-12-21 2009-06-24 株式会社瑞萨科技 半导体集成电路

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001191585A (ja) * 2000-01-13 2001-07-17 Ricoh Co Ltd 電子機器、画像形成装置、複写機およびファクシミリ装置
US7953175B2 (en) * 2007-07-27 2011-05-31 On Semiconductor Trading, Ltd. USB system with spread spectrum EMI reduction

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1219040A (zh) * 1998-10-28 1999-06-09 香港大学 快速修正误差的切普时钟恢复装置
CN100409564C (zh) * 1999-09-01 2008-08-06 莱克斯马克国际公司 自动补偿扩频时钟发生器的方法与装置
TW512585B (en) * 2000-05-01 2002-12-01 Silicon Wave Inc Crystal oscillator with peak detector amplitude control
CN1510839A (zh) * 2002-12-24 2004-07-07 ��ʿͨ��ʽ���� 扩频时钟产生电路、抖动产生电路和半导体器件
CN101106355A (zh) * 2006-07-11 2008-01-16 联发科技股份有限公司 噪声移除电路
CN101465648A (zh) * 2007-12-21 2009-06-24 株式会社瑞萨科技 半导体集成电路

Also Published As

Publication number Publication date
CN104777876A (zh) 2015-07-15
CN101739061B (zh) 2015-06-03
CN101739061A (zh) 2010-06-16

Similar Documents

Publication Publication Date Title
CN104777876B (zh) 桥接电路
TWI460572B (zh) 時脈產生器以及通用串列匯流排模組
CN102105872B (zh) Usb和以太网控制器组合装置
US8516290B1 (en) Clocking scheme for bridge system
CN204652379U (zh) 一种基于Lora通信技术的无线通信模块
CN102262435A (zh) 用于低功率带外通信的方法和装置
CN207408936U (zh) 一种多接口pcie设备转接卡
CN101840387A (zh) USB Key装置及其利用USB接口实现智能卡通信的方法
US20080174347A1 (en) Clock synchronization system and semiconductor integrated circuit
O'Mahony et al. The future of electrical I/O for microprocessors
CN101868948A (zh) 时钟控制电路以及发送机
US10901934B2 (en) USB integrated circuit
CN203643903U (zh) 一种cpci-e加固计算机主板
TWI519923B (zh) 橋接電路
CN210015439U (zh) 用于显控设备的国产高集成度核心板
CN215818194U (zh) 电口模块
CN216145157U (zh) 一种模组化设计的通用型边缘计算服务器
US7929919B2 (en) Systems and methods for a PLL-adjusted reference clock
CN211787075U (zh) 一种框架式硬件系统串口
JP2014160966A (ja) 通信システム、受信装置、通信方法、及び受信方法
CN201904779U (zh) 一种扩频装置
CN217134842U (zh) 一种集线器
CN220307235U (zh) 一种通信协议转换装置
CN214474984U (zh) 接口电路
CN212572589U (zh) 一种高实时性EtherCAT硬件主站系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20191115

Address after: Chinese Taiwan New Taipei City

Patentee after: Wei Feng electronic Limited by Share Ltd

Address before: Chinese Taiwan New Taipei City

Patentee before: VIA Technologies

TR01 Transfer of patent right