CN104737543A - 用于提供对视频数据的高速数据传输的方法和设备 - Google Patents

用于提供对视频数据的高速数据传输的方法和设备 Download PDF

Info

Publication number
CN104737543A
CN104737543A CN201380055216.1A CN201380055216A CN104737543A CN 104737543 A CN104737543 A CN 104737543A CN 201380055216 A CN201380055216 A CN 201380055216A CN 104737543 A CN104737543 A CN 104737543A
Authority
CN
China
Prior art keywords
data
channel
link
video
source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201380055216.1A
Other languages
English (en)
Other versions
CN104737543B (zh
Inventor
詹姆斯·D·汉肯斯
科利斯·奎因·卡特
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ATI Technologies ULC
Original Assignee
ATI Technologies ULC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ATI Technologies ULC filed Critical ATI Technologies ULC
Publication of CN104737543A publication Critical patent/CN104737543A/zh
Application granted granted Critical
Publication of CN104737543B publication Critical patent/CN104737543B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/2803Home automation networks
    • H04L12/2805Home Audio Video Interoperability [HAVI] networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/236Assembling of a multiplex stream, e.g. transport stream, by combining a video stream with other content or additional data, e.g. inserting a URL [Uniform Resource Locator] into a video stream, multiplexing software data into a video stream; Remultiplexing of multiplex streams; Insertion of stuffing bits into the multiplex stream, e.g. to obtain a constant bit-rate; Assembling of a packetised elementary stream
    • H04N21/23608Remultiplexing multiplex streams, e.g. involving modifying time stamps or remapping the packet identifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/60Network structure or processes for video distribution between server and client or between remote clients; Control signalling between clients, server and network components; Transmission of management data between server and client, e.g. sending from server to client commands for recording incoming content stream; Communication details between server and client 
    • H04N21/63Control signaling related to video distribution between client, server and network components; Network processes for video distribution between server and clients or between remote clients, e.g. transmitting basic layer and enhancement layers over different transmission paths, setting up a peer-to-peer communication via Internet between remote STB's; Communication protocols; Addressing
    • H04N21/643Communication protocols
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/32Handling requests for interconnection or transfer for access to input/output bus using combination of interrupt and burst mode transfer

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Automation & Control Theory (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本公开提供了一种用于操作具有多个数据通道的数据链路的方法和设备。所述方法包括在视频源设备与视频宿设备之间的数据接口的一条或多条数据通道上供应第一数据(如遵循DisplayPort协议的视频数据)。除了是视频流数据(如上文提到的DisplayPort视频数据)之外,所述第一数据还可为音频流数据(如DisplayPort音频数据)、源-宿接口配置数据(如DisplayPort AUX数据)以及宿相关的中断数据(如DisplayPort热插拔检测“HPD”数据)。所述方法还包括在所述数据接口的一条或多条单向数据通道上接收第二数据。所述第二数据是除了视频流数据、音频流数据、源-宿接口配置数据以及宿相关的中断数据之外的数据。

Description

用于提供对视频数据的高速数据传输的方法和设备
相关申请交叉引用
本申请主张于2012年10月22日提交的标题为“用于提供对视频数据的高速数据传输的方法和设备(METHOD AND DEVICE FORPROVIDING HIGH SPEED DATA TRANSMISSION WITH VIDEODATA)”的美国专利申请号13/656,796的优先权,本申请的公开内容以引用的方式并入本文。
发明领域
本公开涉及用于在视频源和宿(sink)硬件之间提供数据传输的方法和设备。更确切地,本公开涉及用于提供通过统一线缆对非视频相关的数据以及视频数据的高速双向传输的方法和设备。
背景技术
DisplayPort(DP)架构利用源设备内的链路服务来发现、配置并且维护与设备的链路,所述链路连接到所述设备上。链路服务通过所谓的链路训练来配置链路。链路训练是这样的过程:启用正确数量通道,并且在辅助信道上通过在DisplayPort发射器(图形输出)与接收器(中继器、集线器或显示器)之间的信号交换以要求链路速率调谐信号。
传统DisplayPort接口提供AC耦合电压差分接口。接口由三个不同的信道组成:主要链路、AUX信道以及热插拔检测(HPD)。主要链路是以可以不同速率(吉比特/秒)操作的一个、两个或四个可扩缩数据对(或通道)为特征。主要链路通道和AUX信道是由绞合线对所制成的差分信号,并且HPD是单根缆线。AUX信道物理上与主要链路信道相似,但尚未被要求以高速度传送数据。也未要求AUX信道和HPD信道提供恒定的数据流。因此,AUX信道潜能因而未被充分利用。
(从接收器到发射器)唯一通信上行在AUX信道和HPD信道上。还交替地提供下行路径和上行路径的AUX信道仅提供了缓慢传输(相对于主要链路的速度而言),并且HPD信号仅提供了二进制状态函数。此外,AUX对主要用于传送有关连接质量和存在的信息。除了在主要DP信道上的视频显示内容和音频之外,DisplayPort并不提供高速数据传输。已提出了沿着相对低速的双向AUX信道上行发送触摸屏数据的标准。
此外,显示内容并不是以进行高速上行通信来传达在无另外数据连接和缆线的情况下由此接收到的输入的方式提供。类似地,当前DisplayPort技术无法允许设备如视频摄像机、硬盘以及网络连接通过其来操作。
因此,高速上行数据要求另外布线。因此,这种另外布线、连接器和端口增加成本。在设备如具有铰接屏幕的膝上型计算机中,额外缆线提供另外的故障点。
已开发出名为“Thunderbolt”的技术,所述技术将PCI Express和DisplayPort组合成串行数据接口。因此,Thunderbolt提供用于双向数据通信。Thunderbolt要求有源线缆(在连接器中使用硅芯片增强线缆性能的铜线缆)。线缆具有用于每个方向上的数据流动的高速差分线对以及用于管理目的的配线。线缆和用于处理数据的硬件控制器的有源性质导致Thunderbolt(雷电)解决方案相对昂贵。
因此,存在对一种允许双向高速数据通过无源线缆的设备和方法的需要。还存在对提供更好地利用为现有DisplayPort通道提供的缆线的能力的通信的需要。还存在对提供更好地处理AUX和HPD数据来释放数据通道以用于其它数据通信的方法和设备的需要。
附图简述
图1是示出采用DisplayPort技术的系统的架构的图;
图2是示出根据本公开的实施方案的用于操作数据链路的第一实施方案架构的图;
图3是示出根据本公开的实施方案的用于操作数据链路的第二实施方案架构的图;以及
图4-7是示出根据本公开的实施方案的图2和3的系统的部分的操作的流程图。
实施方案详述
在示例性且非限制性实施方案中,本发明的多个方面体现在一种操作具有多个数据通道的数据链路的方法中。所述方法包括在视频源设备与视频宿设备之间的数据接口的一条或多条数据通道上供应第一数据(如遵循DisplayPort协议的视频和/或音频数据)。除了是视频流数据(如上文提到的DisplayPort视频数据)之外,第一数据还可为音频流数据(如DisplayPort音频数据)、源-宿接口配置数据(如DisplayPort AUX数据)以及宿相关的中断数据(如DisplayPort热插拔检测“HPD”数据)。所述方法还包括在所述数据接口的一条或多条单向数据通道上接收第二数据。第二数据是除了视频流数据、音频流数据、源-宿接口配置数据以及宿相关的中断数据之外的数据。
简而言之,在一个实例中,一种数据接口包括第一节点,所述第一节点可操作地供应第一信号。所述第一信号包括视频流数据、音频流数据、源-宿接口配置数据以及宿相关的中断数据中的至少一个,所述第一节点可操作地与第一线缆的第一缆线介接。所述数据接口还包括了第二节点,所述第二节点可操作地接收第二信号,所述第二信号包括除了视频流数据、音频流数据、源-宿接口配置数据以及宿相关的中断数据之外的数据,所述第二节点可操作地与第一线缆的第二缆线介接,以从第一单向引入数据通道接收第二信号。
在另一实例中,提供一种在其上包含非暂态指令的计算机可读介质,在被至少一个处理器中断时,所述指令促使:至少一个处理器在数据连接的一条或多条数据通道上供应第一数据,所述第一数据包括视频流数据、音频流数据、源-宿接口配置数据以及宿相关的中断数据中的至少一个;以及在数据接口的数据通道的一条或多条单向数据通道上接收第二数据,所述第二数据包括除了视频流数据、音频流数据、源-宿接口配置数据以及宿相关的中断数据之外的数据。
在另一实例中,提供一种操作要求链路训练的数据链路的方法,所述方法包括将链路维护数据与内容数据组合并且将所组合的数据提供给端口,所述端口可操作地在第一数据通道上传送所组合的数据。
在另一实例中,提供一种操作源-宿数据链路的方法,所述方法包括在第一单向数据通道上接收源-宿链路配置数据。
在另一实例中,提供一种数据链路,所述数据链路具有数据通道,所述数据通道包括可操作地供应视频内容数据和数据链路配置数据的第一通道。
在某些实施方案中,提供一种在其上包含非暂态指令的计算机可读介质,在被至少一个处理器中断时,所述指令促使至少一个处理器在数据连接的第一数据通道上供应视频内容数据和源-宿链路配置数据。
图1示出用于将视频信息从设备(PC 10)提供到具有DisplayPort架构的显示器(面板12)的架构。DisplayPort提供AC耦合的电压差分接口。接口是由三个不同信道组成:主要链路14、AUX信道16以及热插拔检测(HPD)18。主要链路14(也被称为一条通道、多条通道、线缆以及信道)是以可以不同速率(吉比特/秒)操作的一个、两个或四个可扩缩数据对(或通道)为特征。主要链路14负责在其上传送DisplayPort视频数据。这些特征通过PHY层15内的设置来实现。主要链路14负责来自流源36的流的传输。主要链路速率是由多个因素确定,所述因素包括发射器和接收器(即,显示器和图形源设备)的能力、线缆质量以及系统中的噪声。除其它外,PHY层15负责将电连接如I/O引脚或节点引导到具有期望源和宿的连接中。流最终被供应给显示器12的流宿40。
在显示器中的DisplayPort配置数据(DPCD)20描述接收器的能力并且存储显示器的连接状态。一旦显示器12被连接,扩展显示标识数据(EDID)22就会向源设备(PC 10)告知显示器12的能力。链路策略制定器24和流策略制定器26分别管理链路和流。
链路层是负责同步传输服务28、链路服务30以及设备服务38。在输出设备(即,图形卡GPU)中,同步传输服务28将视频流和音频流映射成具有一组规则的格式,主要链路14将理解这组规则以使得数据可在主要链路14中可用的多条通道之间扩缩。另外,当数据到达显示器12时,规则允许流重构成它们原始格式。
链路服务30用于发现、配置并且维护与设备的链路,所述链路连接到设备上。链路服务30通过辅助信道(AUX)16使用DPCD 20来完成这些操作。当通过热插拔信道18检测热插拔时,PC 10(或其它源设备)通过DPCD 20读出显示器12的接收器的至少部分体现在EDID 22中的能力。这个数据被传递至链路层(在46处示出)、传递给源设备10、从源设备10的链路层(在48处示出)读出,在链路层48处,这个数据用来将链路配置为链路训练的一部分。
链路训练是这样的过程:通过在辅助信道16上在DisplayPort发射器(PC 10的图形设备)与接收器(显示器12)之间的信号交换来调节链路各种性质(所启用的通道数量、链路速率、上升时间和下降时间、电压电平和/或上升和下降斜率)。在链路训练在正常操作期间已经完成之后,显示器12可以使用热插拔信号18作为中断来向PC 10通知重要改变,例如在检测到同步的丢失时。链路维护是AUX数据的另一责任。链路维护与显示数据的传输同时发生,并且包括如HDCP数据、中断检查和配置更新等事情。
主要链路14上发送的视频数据、在AUX信道16上发送的AUX数据以及HPD 18上发送的热插拔检测信号在本文中统称DisplayPort数据。
图2示出用于将视频信息从设备(PC 10)提供到具有增强DisplayPort架构的显示器(面板12)的架构。所述架构也提供了双向数据传递。增强DisplayPort提供AC耦合电压差分接口。接口是由三个不同的信道组成:主要(下行)链路14、上行链路116以及热插拔检测(HPD)18。主要链路14是以可以不同速率(吉比特/秒)操作的一个、两个或四个可扩缩数据对(或通道)为特征。上行链路116在一个(图2)或两个(图3)可扩缩数据对上操作。上行链路116操作其中前面AUX信道16运作的缆线(图2和图3),并且在图3的实施方案中,上行链路116在先前用于进行配置的缆线上操作。然而,AUX信道16是用于链路训练的相对低速的信道,并且沿着AUX信道16发送的配置信号用于静态配置检测,上行链路116具有等于主要链路14的一条通道(图2)或两条通道(图3)的速度。因此,可操作地利用此架构的线缆具有高速布线14、116的五条(或六条)通道以及用于HPD 18的单根缆线。在操作中,五/六条高速通道被配置成在其上传送视频信号和数据信号。通道116被描述为上行链路,但实际上,可将任何高速通道14、116配置成上行通道或下行通道。
在各种实施方案中,四条通道用于主要链路14(如传统DisplayPort设置中使用的那样),并且一条或两条通道用于上行数据传递116。然而,当少于四条通道用于下行传递(视频和/或数据)时,未使用的通道可被重新用于上行通信。因此,在主要链路14和上行链路116中的五条(或六条)组合通道中的每一条并非仅专用于上行通道或下行通道而是单向的。因此,本文所讨论的“主要链路”14是指提供下行通信的一条或多条通道,并且上行链路116是指提供上行通信的一条或多条通道。不管关于通道的数量的准确配置如何,主要链路14负责传送视频信号,并也负责发送下行数据。应当了解,链路训练是针对主要链路14和上行链路116两者执行。
管理通信以及其它低速数据通信先前依赖于由AUX信道16提供的功能性。在当前实施方案中,在传统AUX信道16线路不再专用于先前为其分配的功能性的情况下,AUX功能性提供用于其它方面。在无专用双向AUX信道和线路的情况下,AUX功能性被分布至主要链路14和上行链路116。因此,虽然传统DisplayPort布线呈现专用物理AUX信道和缆线16,但本公开的增强DisplayPort的配置呈现被编织成下行链路14和上行链路116的虚拟AUX信道。
通道的特征和数据速率通过PHY层15内的设置实现。主要链路速率和上行链路速率由多个因素确定,所述因素包括发射器和接收器(即,显示器或集线器以及图形源设备)的能力、线缆质量以及系统中的噪声。
应当理解,只要线缆被构建成符合DisplayPort规范,增强DisplayPort操作就可以与标准DisplayPort线缆一起工作。根据规范,低速AUX信号以与主要链路对相同的方式设计,并且因此可在不做修改的情况下承载高速上行通道。要求增强线缆支撑上行通信的第二通道(图3)。增强DisplayPort线缆中的配线的改变是使得两条先前静态信号缆线(CONFIG 1、CONFIG 2)成为高速线对(如高速绞合线对)。因此,相对于传统DisplayPort,增强线缆到处都有缆线,缆线被要求如传统DisplayPort那样操作。因此,为增强DisplayPort设计的缆线也将起作用以实现传统DisplayPort。
类似地,组件的PHY层15被设计成转换施加到线缆内的每根缆线上的电压和信号。这种转换允许对哪根缆线(通道)用于上行和哪根缆线用于下行进行调节。转换还提供了适于传统DisplayPort的信号以及适于增强DisplayPort的那些信号的施加。
因此,增强DisplayPort需要的所有组件与传统DisplayPort向后兼容。对于具有使用增强DisplayPort的能力的系统组件,如果系统的任何件(发射器、线缆、接收器)无法利用增强DisplayPort,那么有源组件(发射器、接收器)可检测到这种情况,并且如传统DisplayPort那样操作。假使采用传统DisplayPort的减少的功能性,则可通过在显示器上的OS托盘通知器或通过其它方式给出通知。
如上所述,先前专用为AUX信道16的布线内的缆线不再专用于此。因此,先前在AUX信道16上发送的传输内容(接收的链路训练和配置数据,方框420)通过以下方式在下行信道14和上行信道116上发送:将AUX包与所接收的显示数据(方框410)和/或所接收的非显示数据(方框430)组合(调度)(方框440)。因此,提供虚拟化的AUX信道。随后,传送所组合的数据信号(方框450)。
在增强DisplayPort中,AUX信息作为会话描述协议(SDP)包发送。下行包是沿着下行通道14行进,并且上行包是沿着上行通道116行进。应当了解,SDP包在其中具有纠错码,并且每个支持多达64数据字节。因此,SDP包支持AUX协议或FAUX协议。
在另一实施方案中,AUX数据未在它自己的单独包中提供,而是嵌入在多流传输包(MTP)的报头中。MTP传输包括了链路帧。每个链路帧在其中具有用于65,536个MTP符号的空间。在当前DisplayPort规范中,仅利用了65,536个符号中的39个。因此,链路帧提供的标头空间中的绝大部分未被使用。处于当前通道速度下的这个空间提供在19.5兆比特/秒与260兆比特/秒之间的通信,这取决于所利用的通道数量和比特率。
因此,在发射端,AUX数据被解析并插入到标头空间中(方框440)。在接收端,读出标头,提取AUX数据(方框520),并且重组AUX数据。因此,在增强DisplayPort协议中,AUX数据被放置在已在传统DisplayPort协议中发送的包内。在不要求另外带宽的情况下,由此下行传送AUX数据。
增强DisplayPort在下行主要信道14上发送传统DisplayPort信号。已知多流传输包被用来发送显示信息。不管是否也在信道14上发送非显示数据,这些包都使用。当在信道14上发送显示数据和非显示数据期间,给予显示包优先级。
对PCIe Gen 2/3或隧道简单协议中的数据执行数据传递(非显示数据)。增强DisplayPort明显地向传统PCIe实现方式增加非对称数据流(不同的通道数量/升降速度)。PCIe通信用于支持下行PCIe设备、USB设备、以太网设备等。
隧道简单方法在通向/来自下行设备的总线上提供通向/来自系统存储器的直接路径。隧道简单方法允许在无必需作为PCIe和USB的传送协议的一部分的开销的情况下进行通信。数据通过在其中具有帧缓冲器的CPU/GPU/APU发送。这种配置允许在要求将数据放置在主系统存储器中或发送到下行设备之前由所接收的数据调用的任何协同处理将由图形单元进行。
举例来说,当摄像机是下行附接时,呈现给用户的任何上传图像可在呈现给用户之前来执行图像处理。摄像机被附接在连接之间并在所述连接之间流送数据。数据流送到帧缓冲器中。随后,处理可施加到流送图像数据(锐化、色彩校正等)。随后,通过将处理过的图像放置到主存储器中来完成图像数据传输。因此,由于数据到系统中的流送的集成特征,图像处理是可能的。这种布置摒弃重新读出主存储器外的数据来执行图像处理的要求。这要求了更少的总线使用量、更少的包开销传输并且造成更快完成时间。
集成处理是由程序员可访问来实现的预设API接口控制。或者,程序员可形成他们自己的openCL(开放计算语言)代码以便利用集成的流处理。
虽然增强DisplayPort被讨论为使用PCIe Gen 2/3和隧道简单方法,但也设想出了存在但尚未形成的附加协议。
除了提供虚拟AUX信道之外,HPD 18的功能性也是虚拟化的,即HPD 118。这与传统有线HPD并行完成,其中二者结果都是ORed。HPD 118通过上行发送中断以请求资源和/或向上行设备告知下行设备中存在的事件或条件来操作。在传统DisplayPort实现方式中,下行设备是显示器和显示器集线器(DisplayPort设备)。在增强DisplayPort中,任何另外下行设备所必须的中断也需要被传输。因此,供应HPD中断包,所述HPD中断包在上行信道116上行进。因此,提供虚拟HPD连接。比起仅由传统DisplayPort HPD 18递送的能够在高速连接上发送的中断,HPD中断包还能够更快地传达到操作系统。
HPD中断包包括中断矢量数据。因此,在接收到中断包时,操作系统触发中断事件,并且也已具有适当中断处理程序的存储地址。以此方式,操作系统无需对产生中断的设备查询此类信息。此外,操作系统无需查询查找表来确定矢量数据。消除查询下行设备和/或表的需要形成更快响应时间。因此,除了在更高速的连接上行进之外,可将关于中断所造成的期望动作的更多信息与中断一起提供。虽然更快响应时间一般是有益的,增加速度对时间敏感的下行设备如发生与设备实时交互的触摸屏尤其有用。
HPD中断包(虚拟HPD 118)也被用来迫使以增强DisplayPort模式操作的系统进入传统DisplayPort模式。如果虚拟HPD中断发送非标准类型的中断,那么增强DisplayPort驱动器可以指示采用传统DisplayPort协议。类似地,如果上设行备尝试读出接收到的中断的原因,并且此类尝试在AUX信道(虚拟化的)上执行且未找到原因,或者如果原因无法读出,那么操作系统再次可以选择指示采用传统DisplayPort协议。
另外增强DisplayPort包可限定以在虚拟AUX信道上提供另外的功能性。一种实施方案将是也被用来下行发送消息的专用包。举例来说,一种实现方式包括使用下行发送的专用包充当“唤醒”信号。包括PCIe设备的下行设备被设定为观察信号和具体的中断矢量。在检测到信号和中断矢量时,设备进入唤醒模式。下行虚拟HPD消息的使用还设想成支持消息向多个下行设备的广播,使得通过消除对用于每个下行设备的离散信号的需要来节省通信。
因此,下行设备接收或产生非DisplayPort数据(包括非DisplayPort专用包)(方框630)、链路配置/训练数据(方框620)以及HPD数据(方框610)。这种数据组合(方框640)并且进行上行传送(方框650)。
因此,对于上行设备,接收组合信号(方框500),所述组合信号包括“其它”(非DisplayPort)数据(包括非DisplayPort专用包)、链路配置/维护(AUX)数据、HPD中断数据以及其它中断数据的一些或全部。随后,上行设备分离这些部分(方框510、方框520、方框530以及方框540)中的每一个,并将它们分布用于进行适当处置/处理。
类似地,下行设备在下行通道14上接收组合信号(方框700),并且随后分离出其它(非DisplayPort)数据(方框710)、链路配置/训练数据(方框720)以及内容(DisplayPort视频/音频)数据(方框730)。虽然以上公开已经参考DisplayPort技术进行阐述,但应了解,概念可应用于其中存在信号训练的任何系统(如PCI)。
以上详细描述以及本文中描述的实例仅是出于说明和描述的目的呈现,而非为了限制。例如,所描述的操作可以任何合适方式完成。方法可以始终提供所描述的操作和结果的任何合适次序完成。因此,可以设想,当前实施方案覆盖落入以上所公开的并在本文中要求的基本原理的精神和范围内的任何和所有的修改、变化或等效物。此外,虽然以上描述描述了呈执行代码的处理器的形式的硬件,但也设想出了呈状态机或能够产生相同效果的专用逻辑的形式的硬件。
本文中描述的软件操作可实施在硬件如离散逻辑固定功能电路(包括但不限于状态机、现场可编程门阵列、专用电路或其它合适硬件)中。硬件可用以硬件描述符语言(如但不限于RTL和VHDL或任何其它合适格式)存储在非暂态存储器(如RAM、ROM或其它合适的存储器)中的可执行代码来表示。在执行时,可执行代码可利用本文中描述的操作促使集成制造系统制造IC。
另外,集成电路设计系统/集成制造系统(例如,如本领域已知那样包括一个或多个处理器的工作站,在通信中通过一个或多个总线或其它合适互连来通信的相关联存储器以及其它已知外围设备)是已知的是,它们基于存储在计算机可读介质(如但不限于CDROM、RAM、其它形式的ROM、硬盘驱动器、分布式存储器等)上的可执行指令来形成带集成电路的晶圆。指令可由任何合适语言(如但不限于硬件描述符语言(HDL)、Verilog或其它合适语言)表示。因此,本文中描述的逻辑、软件以及电路还可使用其中存储指令的计算机可读介质通过此类系统来产生为集成电路。例如,可使用这样的集成电路制造系统形成具有前述软件、逻辑和结构的集成电路。在此类系统中,计算机可读介质存储可由一个或多个集成电路设计系统执行的,促使一个或多个集成电路设计系统产生集成电路的指令。

Claims (50)

1.一种操作具有数据通道的数据链路的方法,其包括:
在用于在视频源设备与视频宿设备之间的操作的数据接口的一条或多条通道上供应第一数据,所述第一数据包括视频流数据、音频流数据、源-宿接口配置数据以及宿相关的中断数据中的一个或多个;以及
在所述数据接口的所述通道中的一条或多条单向数据通道上接收第二数据,所述第二数据是除了视频流数据、音频流数据、源-宿接口配置数据以及宿相关的中断数据之外的数据。
2.如权利要求1所述的方法,其中通过第一线缆接收所述第二数据并且将所述第一数据供应给所述第一线缆。
3.如权利要求1所述的方法,其中通过第一单向引入数据通道接收所述第二数据。
4.如权利要求1所述的方法,其还包括在数据连接的一条或多条数据通道上供应第二数据。
5.如权利要求4所述的方法,其中在公共数据通道上供应第一数据和第二数据。
6.如权利要求1所述的方法,其中在公共数据通道上接收第一数据和第二数据。
7.如权利要求1所述的方法,其中所述数据通道中的每一条与公共线缆电连通。
8.如权利要求1所述的方法,其还包括接收来自所述数据连接的数据线路的中断请求信号。
9.如权利要求1所述的方法,其中所述第二数据在发送到主存储器之前传送到图形存储器。
10.如权利要求9所述的方法,其中对所述图形存储器上的所述数据执行视频处理。
11.如权利要求1所述的方法,其中所述第二数据包括其中具有中断数据的包。
12.如权利要求11所述的方法,其中所述中断数据包括中断矢量数据。
13.如权利要求1所述的方法,其还包括在所述数据连接的两条数据通道上接收第二数据。
14.如权利要求1所述的方法,其还包括在供应第一数据的所述一条或多条数据线路上供应第二数据。
15.如权利要求1所述的方法,其中所述数据链路与DisplayPort规范兼容。
16.一种数据接口,其包括:
第一节点,所述第一节点可操作地供应第一信号,所述第一信号包括视频流数据、音频流数据、源-宿接口配置数据以及宿相关的中断数据中的至少一个,所述第一节点可操作地与第一线缆的第一缆线介接;以及
第二节点,所述第二节点可操作地接收第二信号,所述第二信号包括除了视频流数据、音频流数据、源-宿接口配置数据以及宿相关的中断数据之外的数据,所述第二节点可操作地与第二线缆的第二缆线介接以从第一单向引入数据通道接收所述第二信号。
17.如权利要求16所述的接口,其中所述数据接口还可操作地向所述第一节点供应第二数据。
18.如权利要求17所述的接口,其中第一数据和第二数据供应至所述第一节点。
19.如权利要求18所述的接口,其中所述第一数据和所述第二数据被一起多路复用。
20.如权利要求16所述的接口,其中所述第二节点可操作地接收第一数据和第二数据。
21.如权利要求16所述的接口,其还包括可操作地接收宿中断通信的第三节点。
22.如权利要求16所述的接口,其还包括图形存储器,所述第二数据在发送到主存储器之前传送到所述图形存储器。
23.如权利要求22所述的接口,其中所述图形存储器可操作地对所述数据执行视频处理。
24.如权利要求16所述的接口,其还包括包处理程序,所述包处理程序可操作地从所述第二数据内的包提取中断数据。
25.如权利要求24所述的接口,其中所述中断数据包括中断矢量数据。
26.如权利要求16所述的接口,其还包括第三节点,所述第三节点可操作地从所述第一线缆的第三缆线接收第二数据。
27.如权利要求16所述的接口,其中所述第一信号与DisplayPort规范兼容。
28.一种在其上包含非暂态指令的计算机可读介质,当被至少一个处理器中断时,所述指令使得所述至少一个处理器:
在数据连接的一条或多条数据通道上供应第一数据,所述第一数据包括视频流数据、音频流数据、源-宿接口配置数据以及宿相关的中断数据中的至少一个;以及。
在数据接口的所述数据通道中的一条或多条单向数据通道上接收第二数据,所述第二数据包括除了视频流数据、音频流数据、源-宿接口配置数据以及宿相关的中断数据之外的数据。
29.如权利要求28所述的介质,其中所述第一数据被供应以与所述DisplayPort规范兼容。
30.一种操作要求链路训练的数据链路的方法,其包括:
将链路维护数据与内容数据组合;以及
将所组合的数据提供给端口,所述端口可操作地在第一数据通道上传送所组合的数据。
31.如权利要求30所述的方法,其中所述内容数据是遵守DisplayPort协议的视频数据,并且所述链路维护数据是DisplayPortAUX数据。
32.如权利要求30所述的方法,其中所述内容数据在被供应到所述第一数据通道之前与所述链路维护数据多路复用。
33.如权利要求30所述的方法,其中组合包括将所述链路维护数据插入到所述内容数据的包中。
34.如权利要求30所述的方法,其中提供所组合的数据包括在所述第一通道上提供内容数据,这包括将包供应到所述数据通道,所述包限定了有效负载大小。
35.如权利要求34所述的方法,其中提供所组合的数据包括提供所述链路维护数据,并且提供链路维护数据无法增加所述有效负载大小。
36.如权利要求34所述的方法,其中提供所组合的数据包括提供所述链路维护数据,并且提供链路维护数据无法生成另外的包。
37.如权利要求30所述的方法,其还包括:
在数据连接的第二数据通道上接收除了视频流数据、源-宿接口配置数据以及宿相关的中断数据之外的数据;以及
在所述数据连接的所述第二数据通道上接收源-宿接口配置数据。
38.如权利要求30所述的方法,其还包括:
在所述数据连接的第二数据通道上接收宿中断数据。
39.一种操作源-宿数据链路的方法,其包括:
在第一单向数据通道上接收源-宿配置数据。
40.如权利要求39所述的方法,其还包括在第二单向数据通道上传送源-宿链路配置数据。
41.一种具有数据通道的数据链路,其包括:
第一通道,所述第一通道可操作地供应视频内容数据和数据链路配置数据。
42.如权利要求41所述的链路,其中所述视频内容数据在被供应到所述第一数据通道之前与所述数据链路配置数据多路复用。
43.如权利要求41所述的链路,其中所述数据链路配置数据插入到所述视频内容数据的包中。
44.如权利要求41所述的链路,其中所述第一通道上的视频内容数据包括限定有效负载大小的包;所述数据链路配置数据与所述视频内容数据组合以使得这种组合无法增加所述有效负载大小。
45.如权利要求41所述的链路,其还包括第二通道,所述第二通道可操作地接收除了视频流数据、源-宿接口配置数据以及宿相关的中断数据之外的数据,并还接收源-宿链路配置数据。
46.如权利要求41所述的链路,其还包括:
第二通道,所述第二通道可操作地接收宿生成的中断数据。
47.如权利要求41所述的链路,其中所述第一通道是具有视频输出的装置的一部分。
48.如权利要求41所述的链路,其中所述视频内容数据和所述数据链路配置数据与DisplayPort规范兼容。
49.一种在其上包含非暂态指令的计算机可读介质,当被至少一个处理器中断时,所述指令使得所述至少一个处理器:
在数据连接的第一数据通道上供应视频内容数据和源-宿链路配置数据。
50.如权利要求49所述的介质,其中所述视频内容数据和所述源-宿链路配置数据与DisplayPort规范兼容。
CN201380055216.1A 2012-10-22 2013-10-21 用于提供对视频数据的高速数据传输的方法和设备 Active CN104737543B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/656,796 2012-10-22
US13/656,796 US9015357B2 (en) 2012-10-22 2012-10-22 Method and device for providing high speed data transmission with video data
PCT/CA2013/050795 WO2014063245A1 (en) 2012-10-22 2013-10-21 Method and device for providing high speed data transmission with video data

Publications (2)

Publication Number Publication Date
CN104737543A true CN104737543A (zh) 2015-06-24
CN104737543B CN104737543B (zh) 2019-03-05

Family

ID=50486387

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201380055216.1A Active CN104737543B (zh) 2012-10-22 2013-10-21 用于提供对视频数据的高速数据传输的方法和设备

Country Status (6)

Country Link
US (1) US9015357B2 (zh)
EP (1) EP2910025A4 (zh)
JP (1) JP2015536597A (zh)
KR (1) KR102146867B1 (zh)
CN (1) CN104737543B (zh)
WO (1) WO2014063245A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107851080A (zh) * 2015-07-02 2018-03-27 标致雪铁龙汽车股份有限公司 包括分析双向视频网络的物理层故障的分析部件的主单元
CN110121701A (zh) * 2016-11-14 2019-08-13 艾科隆技术公司 用于通过扩展介质桥接视频信息的装置和方法
CN113196720A (zh) * 2021-03-22 2021-07-30 华为技术有限公司 数据处理方法及传输设备、数据处理系统
TWI792997B (zh) * 2022-03-04 2023-02-11 瑞昱半導體股份有限公司 分析方法及非暫態電腦可讀媒體
TWI820531B (zh) * 2020-12-03 2023-11-01 聯詠科技股份有限公司 訊號處理電路及其鏈路初始化方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9984652B2 (en) 2013-08-22 2018-05-29 Intel Corporation Topology and bandwidth management for IO and inbound AV
DE102014111457B4 (de) * 2013-08-22 2018-03-15 Intel Corporation Topologie und bandbreiten-management für i/0 und eingehende av
US9484960B1 (en) * 2015-01-21 2016-11-01 Inphi Corporation Reconfigurable FEC
US10067728B2 (en) 2015-06-24 2018-09-04 Intel Corporation Techniques to independently control display segments of a display panel
KR20170025004A (ko) * 2015-08-27 2017-03-08 전자부품연구원 실시간 초고해상도 영상 획득 및 프리뷰 제공이 가능한 영상 처리 시스템 및 방법
US10051205B1 (en) * 2017-08-31 2018-08-14 Icron Technologies Corporation Devices, systems, and methods for instant video switching in an extension environment
CN108848407A (zh) * 2018-05-29 2018-11-20 深圳市众鼎科技有限公司 一种拼接屏的连接方法
US11005907B2 (en) * 2018-12-19 2021-05-11 Intel Corporation Single stream format for multiple display modes
US10804904B1 (en) 2019-10-10 2020-10-13 Samsung Electronics Co., Ltd. Apparatus and method for detecting synchronization loss in multi-lane transmitter
KR20220135504A (ko) * 2021-03-30 2022-10-07 삼성전자주식회사 데이터 처리 시스템 및 데이터 처리 장치의 동작 방법
CN113965713B (zh) * 2021-12-22 2022-04-12 长芯盛(武汉)科技有限公司 一种支持高速信号链路训练的hdmi有源线缆

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7937501B2 (en) * 2007-02-26 2011-05-03 Dell Products L.P. Displayport CE system control functionality
US20110128963A1 (en) * 2009-11-30 2011-06-02 Nvidia Corproation System and method for virtual channel communication
CN102223512A (zh) * 2011-06-22 2011-10-19 上海博康智能网络科技有限公司 一种支持多格式音视频信号与串口数据转换的系统及方法
US20120005394A1 (en) * 2007-01-12 2012-01-05 Joseph Edgar Goodart System and Method for Providing PCIE over Displayport
US8315272B2 (en) * 2008-09-02 2012-11-20 Mobius Semiconductor, Inc. Systems and methods for digital interface translation

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8204076B2 (en) * 2003-05-01 2012-06-19 Genesis Microchip Inc. Compact packet based multimedia interface
US7222290B2 (en) * 2003-11-18 2007-05-22 Agere Systems Inc. Method and apparatus for receiver detection on a PCI-Express bus
JP2006133895A (ja) * 2004-11-02 2006-05-25 Internatl Business Mach Corp <Ibm> 情報処理装置、制御方法、及びプログラム
US7539809B2 (en) * 2005-08-19 2009-05-26 Dell Products L.P. System and method for dynamic adjustment of an information handling systems graphics bus
US7844762B2 (en) * 2006-02-24 2010-11-30 Silicon Image, Inc. Parallel interface bus to communicate video data encoded for serial data links
JP5200646B2 (ja) * 2007-05-01 2013-06-05 株式会社リコー 割込制御装置および画像処理装置
US7869431B2 (en) 2007-05-10 2011-01-11 Dell Products L.P. System and method for communication of uncompressed visual information through a network
US8391354B2 (en) 2007-05-14 2013-03-05 Broadcom Corporation Method and system for transforming uncompressed video traffic to network-aware ethernet traffic with A/V bridging capabilities and A/V bridging extensions
JP5272704B2 (ja) * 2008-12-17 2013-08-28 富士ゼロックス株式会社 情報伝送システム、情報送信装置及び情報受信装置
US8549197B2 (en) 2010-03-30 2013-10-01 Icron Technologies Corporation Method and system for communicating displayport information
US8674225B2 (en) * 2010-07-13 2014-03-18 John Martin Horan Economical boosted high speed data cable
US8502073B2 (en) * 2010-07-13 2013-08-06 John Martin Horan Low impedance boosted high speed data cable
JP5577932B2 (ja) * 2010-08-09 2014-08-27 ソニー株式会社 送信回路および通信システム
JP5743186B2 (ja) * 2011-01-25 2015-07-01 Necプラットフォームズ株式会社 シリアルインタフェース回路及びシリアル通信システム

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120005394A1 (en) * 2007-01-12 2012-01-05 Joseph Edgar Goodart System and Method for Providing PCIE over Displayport
US7937501B2 (en) * 2007-02-26 2011-05-03 Dell Products L.P. Displayport CE system control functionality
US8315272B2 (en) * 2008-09-02 2012-11-20 Mobius Semiconductor, Inc. Systems and methods for digital interface translation
US20110128963A1 (en) * 2009-11-30 2011-06-02 Nvidia Corproation System and method for virtual channel communication
CN102223512A (zh) * 2011-06-22 2011-10-19 上海博康智能网络科技有限公司 一种支持多格式音视频信号与串口数据转换的系统及方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107851080A (zh) * 2015-07-02 2018-03-27 标致雪铁龙汽车股份有限公司 包括分析双向视频网络的物理层故障的分析部件的主单元
CN107851080B (zh) * 2015-07-02 2021-08-10 标致雪铁龙汽车股份有限公司 包括分析双向视频网络的物理层故障的分析部件的主单元
CN110121701A (zh) * 2016-11-14 2019-08-13 艾科隆技术公司 用于通过扩展介质桥接视频信息的装置和方法
TWI820531B (zh) * 2020-12-03 2023-11-01 聯詠科技股份有限公司 訊號處理電路及其鏈路初始化方法
CN113196720A (zh) * 2021-03-22 2021-07-30 华为技术有限公司 数据处理方法及传输设备、数据处理系统
TWI792997B (zh) * 2022-03-04 2023-02-11 瑞昱半導體股份有限公司 分析方法及非暫態電腦可讀媒體

Also Published As

Publication number Publication date
CN104737543B (zh) 2019-03-05
JP2015536597A (ja) 2015-12-21
EP2910025A1 (en) 2015-08-26
KR20150079707A (ko) 2015-07-08
KR102146867B1 (ko) 2020-08-21
US20140115192A1 (en) 2014-04-24
EP2910025A4 (en) 2016-05-04
US9015357B2 (en) 2015-04-21
WO2014063245A1 (en) 2014-05-01

Similar Documents

Publication Publication Date Title
CN104737543A (zh) 用于提供对视频数据的高速数据传输的方法和设备
US10592460B2 (en) Apparatus for virtual channel allocation via a high speed bus interface
US8397272B2 (en) Multi-stream digital display interface
CN103202091B (zh) 在无线接口上映射显示端口的方法和系统
US10185621B2 (en) Method and apparatus for providing a display stream embedded with non-display data
CN101466032B (zh) 一种多媒体通信的方法及系统
CN107277416A (zh) 电视终端及控制方法
US20090219932A1 (en) Multi-stream data transport and methods of use
US20090094658A1 (en) Methods and systems for driving multiple displays
JP2015527775A (ja) 時分割動作を用いたマルチプロトコルトンネリング
EP2252028A1 (en) Wireless multimedia transport method and apparatus
US8098690B2 (en) System and method for transferring high-definition multimedia signals over four twisted-pairs
TW201217974A (en) Monitor chaining and docking mechanism
CN106537868A (zh) 用于动态视听功能交换的方法及装置
CN107408082B (zh) 传输设备、dp源设备、接收设备以及dp接受设备
US9800642B2 (en) Communication of multimedia data streams over multiple communication lanes
JP2017512031A (ja) マルチメディアリンクを介する圧縮映像の転送
US11694651B2 (en) Delivery of display symbols to a display source
CN106470355A (zh) 在雷电电缆上发送和接收mpeg‑ts的方法
US9559882B2 (en) Apparatus and methods for flexible provision of control data in large data structures
CN102377087B (zh) 传输接口及电子系统
US11995022B2 (en) Transmitting displayport 2.0 information using USB4
US20200257649A1 (en) Transmitting displayport 2.0 information using usb4
CN105635815B (zh) 一种总线型电视系统及其通讯方法
KR101216723B1 (ko) 디스플레이포트일점일에이 기반 복수 영상 출력 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant