CN104579378A - 一种电容实现预加重电路的低压差分发送器 - Google Patents

一种电容实现预加重电路的低压差分发送器 Download PDF

Info

Publication number
CN104579378A
CN104579378A CN201510020872.9A CN201510020872A CN104579378A CN 104579378 A CN104579378 A CN 104579378A CN 201510020872 A CN201510020872 A CN 201510020872A CN 104579378 A CN104579378 A CN 104579378A
Authority
CN
China
Prior art keywords
preemphasis
low
output
pmos
potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510020872.9A
Other languages
English (en)
Other versions
CN104579378B (zh
Inventor
陈浩
黄鲁
覃林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Advanced Technology University of Science and Technology of China
Original Assignee
Institute of Advanced Technology University of Science and Technology of China
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Advanced Technology University of Science and Technology of China filed Critical Institute of Advanced Technology University of Science and Technology of China
Priority to CN201510020872.9A priority Critical patent/CN104579378B/zh
Publication of CN104579378A publication Critical patent/CN104579378A/zh
Application granted granted Critical
Publication of CN104579378B publication Critical patent/CN104579378B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Amplifiers (AREA)

Abstract

本发明提出的一种电容实现预加重电路的低压差分发送器,包括:高电位电压钳位器,带预加重的反向驱动器和低电位电压钳位器;高电位电压钳位器的输出端与带预加重的反向驱动器的高电位输入端相连,用于为带预加重的反向驱动器提供与高电位参考电压VHref相同的高电压;低电位电压钳位器的输出端与带预加重的反向驱动器的低电位输入端相连,用于为带预加重的反向驱动器提供与低电位参考电压VLref相同的低电压;带预加重的反向驱动器连接有输入端IN+、IN-和输出端OUT+、OUT-;带预加重的反向驱动器中添加有高频通路,输入端IN+、IN-通过高频通路连接输出端OUT+、OUT-。本发明与传统的带预加重的发送器相比,结构简单,功耗低,灵活度高。

Description

一种电容实现预加重电路的低压差分发送器
技术领域
本发明涉及集成电路设计领域,尤其涉及一种电容实现预加重电路的低压差分发送器。
背景技术
低压差分串行发送器能够满足高速信号传输的要求,因而得到广泛的应用。低压差分传输技术是一种电流环信号传输技术,由于采用全差分结构,对于信号发送端和接收端对地的不匹配和EMI干扰的免疫能力大大提高。
物理信道具有高频衰减特性。为了减小信号在传输通道中高频分量的衰减,需要采用均衡技术对数据传输质量进行改善。发送端均衡称为预加重技术,即提高输出信号的高频成分。
如图1所示,图1为传统的带预加重的LVDS(低压差分信号)结构发送器的电路图。通过四个MOS管的开关作用,形成不同方向的输出电流,在接收端电阻上形成低压差分信号,对输入的数字信号IN+进行边沿检测,产生控制信号,使预加重电路(11和12)产生与输出信号OUT+同相的电流,加重OUT+的边沿信号强度;同理实现输出信号OUT-上的高频边沿信号加重。传统的预加重电路结构复杂,功耗较大,有待改进。
发明内容
基于背景技术存在的技术问题,本发明提出了一种电容实现预加重电路的低压差分发送器。
本发明提出的一种电容实现预加重电路的低压差分发送器,包括:高电位电压钳位器,带预加重的反向驱动器和低电位电压钳位器;
高电位电压钳位器的输出端与带预加重的反向驱动器的高电位输入端相连,高电位电压钳位器用于为带预加重的反向驱动器提供与高电位参考电压VHref相同的高电压;低电位电压钳位器的输出端与带预加重的反向驱动器的低电位输入端相连,低电位电压钳位器用于为带预加重的反向驱动器提供与低电位参考电压VLref相同的低电压;
带预加重的反向驱动器连接有输入端IN+、IN-和输出端OUT+、OUT-;带预加重的反向驱动器中设有高频通路,输入端IN+、IN-通过高频通路连接输出端OUT+、OUT-。
优选地,高频通路的高频特性可调。
优选地,高电位电压钳位器包括比较器OP1和PMOS管M1;比较器OP1的反相输入端接入高电位参考电压VHref,其正相输入端连接PMOS管M1的漏极,其输出端连接PMOS管M1的栅极;PMOS管M1的源极接电源电压,其漏极作为高电位电压钳位器的输出端。
优选地,低电位电压钳位器包括比较器OP2和NMOS管M6;比较器OP2的反相输入端接入低电位参考电压VLref,其正相输入端连接NMOS管M6的漏极,其输出端连接NMOS管M6的栅极;NMOS管M6的源极接地,其漏极作为低电位电压钳位器的输出端。
优选地,带预加重的反向驱动器包括PMOS管M2、PMOS管M3、NMOS管M4和NMOS管M5;PMOS管M2的源极与PMOS管M3的源极相连并作为带预加重的反向驱动器的高电位输入端连接高电位电压钳位器的输出端;PMOS管M2的栅极、漏极分别连接NMOS管M4的栅极、漏极,PMOS管M3的栅极、漏极分别连接NMOS管M5的栅极、漏极;NMOS管M4的源极与NMOS管M5的源极相连并作为带预加重的反向驱动器的低电位输入端连接低电位电压钳位器的输出端;输入端IN+、IN-分别连接到PMOS管M2的栅极、PMOS管M3的栅极,输出端OUT+、OUT-分别连接到PMOS管M3的漏极、PMOS管M2的漏极。
优选地,高频通路包括电阻元件R1、电阻元件R2、电容元件C1和电容元件C2,输入端IN+依次串联电容元件C1和电阻元件R1连接到输出端OUT+,用于对输出端OUT+上的信号进行高频预加重;输入端IN-依次串联电容元件C2和电阻元件R2连接到输出端OUT-,用于对输出端OUT-上的信号进行高频预加重。
优选地,电阻元件R1和电阻元件R2可采用电阻阵列或MOS管。
优选地,电容元件C1和电容元件C2可采用电容阵列或Varactor可调电容。
优选地,所述发送器实现预加重的工作过程为:在输入端IN+、IN-上加载串行差分的CMOS电平信号,CMOS电平信号输入到带预加重的反向驱动器中,CMOS电平信号数据边沿跳变时的高频成分通过高频通路传输到输出端OUT+、OUT-的低压差分信号中,对输出端的低压差分信号的高频成分进行补偿。
本发明提供的电容实现预加重电路的低压差分发送器中,根据高频传输特性受电阻值和电容值影响的原理,可通过选择或控制高频通路上电阻元件R1、R2电阻值或电容元件C1、C2电容值的大小,调节高频通路的传输特性,对输出信号进行不同的高频补偿,以实现发送器输出端不同程度的预加重,既可以提高预加重的灵活性,又可以降低功耗。
与现有技术相比,本发明的预加重的信号来自于输入端CMOS电平差分信号的数据跳变边沿,不需要另外产生高频信号加重到输出信号上;本发明的预加重信号通过高频通路输出到输出端,不需要额外的电压检测电路以及预加重电路;本发明的预加重结构简单,且可通过调节高频通路上的电容和电阻值,调节预加重的程度。综上所述,本发明与传统的带预加重的发送器相比,结构简单,功耗低,灵活度高。
附图说明
图1为传统的带预加重的低压差分信号发送器电路图;
图2为本发明提供的一种电容实现预加重电路的低压差分发送器电路图;
图3为发送器输出波形对比图。
具体实施方式
在图1和图2中,发送器10的输出信号OUT+、OUT-经过PCB走线后在接收器20的前端等效电阻21上形成低压差分信号。故而,发送器10的输出信号OUT+、OUT-的质量直接关系到接收器20的工作可靠性,而输出信号OUT+、OUT-的质量与发送器10的结构息息相关。
参照图2,本发明中发送器10采用一种电容实现预加重电路的低压差分发送器,其包括:高电位电压钳位器11,带预加重的反向驱动器12和低电位电压钳位器13。
高电位电压钳位器11的输出端与带预加重的反向驱动器12的高电位输入端相连,低电位电压钳位器13的输出端与带预加重的反向驱动器12的低电位输入端相连。
高电位电压钳位器11为带预加重的反向驱动器12提供与高电位参考电压VHref相同的高电压,低电位电压钳位器13为带预加重的反向驱动器12提供与低电位参考电压VLref相同的低电压。
带预加重的反向驱动器12连接有输入端IN+、IN-和输出端OUT+、OUT-。串行差分的CMOS电平信号通过输入端IN+和IN-输入到带预加重的反向驱动器12,带预加重的反向驱动器12在输出端OUT+和OUT-形成不同方向的电流,电流经过PCB走线在接收器20前端等效电阻21上形成低压差分信号。
在带预加重的反向驱动器12中,通过添加电容元件和电阻元件形成高频通路121,CMOS电平数据边沿跳变时的高频成分通过高频通路121传输到输出端OUT+和OUT-的低压差分信号中,对输出端的低压差分信号的高频成分进行补偿,达到预加重的效果,并可通过选择或控制高频通路121上电阻元件R1和R2或电容元件C1和C2的大小,调节高频通路的传输特性进行不同的预加重补偿。本发明与传统的带预加重的发送器相比,结构简单,功耗低。
高电位电压钳位器11包括比较器OP1和PMOS管M1。比较器OP1的反相输入端接入高电位参考电压VHref,其正相输入端连接PMOS管M1的漏极,其输出端连接PMOS管M1的栅极。PMOS管M1的源极接电源电压,其漏极作为高电位电压钳位器11的输出端。
低电位电压钳位器13包括比较器OP2和NMOS管M6。比较器OP2的反相输入端接入低电位参考电压VLref,其正相输入端连接NMOS管M6的漏极,其输出端连接NMOS管M6的栅极。NMOS管M6的源极接地,其漏极作为低电位电压钳位器13的输出端。
带预加重的反向驱动器12包括PMOS管M2、PMOS管M3、NMOS管M4和NMOS管M5。PMOS管M2的源极与PMOS管M3的源极相连,并作为带预加重的反向驱动器12的高电位输入端连接高电位电压钳位器11的输出端。PMOS管M2的栅极、漏极分别连接NMOS管M4的栅极、漏极,PMOS管M3的栅极、漏极分别连接NMOS管M5的栅极、漏极。NMOS管M4的源极与NMOS管M5的源极相连,并作为带预加重的反向驱动器12的低电位输入端连接低电位电压钳位器13的输出端。
输入端IN+、IN-分别连接到PMOS管M2的栅极、PMOS管M3的栅极,输出端OUT+、OUT-分别连接到PMOS管M3的漏极、PMOS管M2的漏极。输入端IN+依次串联电容元件C1和电阻元件R1连接到输出端OUT+,用于对输出端OUT+上的信号进行高频预加重;输入端IN-依次串联电容元件C2和电阻元件R2连接到输出端OUT-,用于对输出端OUT-上的信号进行高频预加重。电容元件C1、电阻元件R1、电容元件C2和电阻元件R2形成高频通路121。
本实施方式提供的电容实现预加重电路的低压差分发送器实现预加重的工作原理为:在输入端IN+、IN-上加载串行差分的CMOS电平信号,CMOS电平信号输入到带预加重的反向驱动器12中,CMOS电平信号数据边沿跳变时的高频成分通过高频通路121传输到输出端OUT+、OUT-的低压差分信号中,对输出端的低压差分信号的高频成分进行补偿,达到预加重的效果。
本实施方式中,根据高频传输特性受电阻值和电容值影响的原理,可通过选择或控制高频通路121上电阻元件R1、R2电阻值或电容元件C1、C2电容值的大小,调节高频通路121的传输特性,进行不同的预加重补偿,以实现发送器输出端不同程度的预加重,既可以提高预加重的灵活性,又可以降低功耗。
本实施方式中,通过电阻元件和电容元件的配合,实现高频通路,其中,电阻元件R1和R2均选用电阻阵列,以便调节其阻值;同理,电容元件C1和C2也选用电容值可调的电容阵列。具体实施时,电阻元件R1和R2还可以替换为MOS管,通过外部的数控选择或模拟电压控制其阻值;同理,电容元件C1和C2也可以替换为Varactor(变容二极管)可调电容,通过外部的MOS开关数控选择或模拟电压控制其容值。
图3所示为本发明提供的电容实现预加重电路的低压差分发送器输出波形与未加预加重高频通路121的发送器输出波形的对比图。图3中,输出波形1为本发明提供的电容实现预加重电路的低压差分发送器输出波形,输出波形2为未加预加重高频通路121的发送器输出波形。对比输出波形1和输出波形2,可以看出输出波形1边沿陡峭,预加重效果明显,预加重大小为5.7dB。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,根据本发明的技术方案及其发明构思加以等同替换或改变,都应涵盖在本发明的保护范围之内。

Claims (9)

1.一种电容实现预加重电路的低压差分发送器,其特征在于,包括:高电位电压钳位器(11),带预加重的反向驱动器(12)和低电位电压钳位器(13);
高电位电压钳位器(11)的输出端与带预加重的反向驱动器(12)的高电位输入端相连,低电位电压钳位器(13)的输出端与带预加重的反向驱动器(12)的低电位输入端相连;
带预加重的反向驱动器(12)连接有输入端IN+、IN-和输出端OUT+、OUT-;带预加重的反向驱动器(12)中设有高频通路(121),输入端IN+、IN-通过高频通路(121)连接输出端OUT+、OUT-。
2.如权利要求1所述的电容实现预加重电路的低压差分发送器,其特征在于,高频通路(121)的高频特性可调。
3.如权利要求1所述的电容实现预加重电路的低压差分发送器,其特征在于,高电位电压钳位器(11)包括比较器OP1和PMOS管M1;比较器OP1的反相输入端接入高电位参考电压VHref,其正相输入端连接PMOS管M1的漏极,其输出端连接PMOS管M1的栅极;PMOS管M1的源极接电源电压,其漏极作为高电位电压钳位器(11)的输出端。
4.如权利要求1所述的电容实现预加重电路的低压差分发送器,其特征在于,低电位电压钳位器(13)包括比较器OP2和NMOS管M6;比较器OP2的反相输入端接入低电位参考电压VLref,其正相输入端连接NMOS管M6的漏极,其输出端连接NMOS管M6的栅极;NMOS管M6的源极接地,其漏极作为低电位电压钳位器(13)的输出端。
5.如权利要求1所述的电容实现预加重电路的低压差分发送器,其特征在于,带预加重的反向驱动器(12)包括PMOS管M2、PMOS管M3、NMOS管M4和NMOS管M5;PMOS管M2的源极与PMOS管M3的源极相连并作为带预加重的反向驱动器(12)的高电位输入端连接高电位电压钳位器(11)的输出端;PMOS管M2的栅极、漏极分别连接NMOS管M4的栅极、漏极,PMOS管M3的栅极、漏极分别连接NMOS管M5的栅极、漏极;NMOS管M4的源极与NMOS管M5的源极相连并作为带预加重的反向驱动器(12)的低电位输入端连接低电位电压钳位器(13)的输出端;输入端IN+、IN-分别连接到PMOS管M2的栅极、PMOS管M3的栅极,输出端OUT+、OUT-分别连接到PMOS管M3的漏极、PMOS管M2的漏极。
6.如权利要求5所述的电容实现预加重电路的低压差分发送器,其特征在于,高频通路(121)包括电阻元件R1、电阻元件R2、电容元件C1和电容元件C2,输入端IN+依次串联电容元件C1和电阻元件R1连接到输出端OUT+,用于对输出端OUT+上的信号进行高频预加重;输入端IN-依次串联电容元件C2和电阻元件R2连接到输出端OUT-,用于对输出端OUT-上的信号进行高频预加重。
7.如权利要求6所述的电容实现预加重电路的低压差分发送器,其特征在于,电阻元件R1和电阻元件R2可采用电阻阵列或MOS管。
8.如权利要求6所述的电容实现预加重电路的低压差分发送器,其特征在于,电容元件C1和电容元件C2可采用电容阵列或Varactor可调电容。
9.如权利要求1至8任一项所述的电容实现预加重电路的低压差分发送器,其特征在于,所述发送器实现预加重的工作过程为:在输入端IN+、IN-上加载串行差分的CMOS电平信号,CMOS电平信号输入到带预加重的反向驱动器(12)中,CMOS电平信号数据边沿跳变时的高频成分通过高频通路(121)传输到输出端OUT+、OUT-的低压差分信号中,对输出端的低压差分信号的高频成分进行补偿。
CN201510020872.9A 2015-01-15 2015-01-15 一种电容实现预加重电路的低压差分发送器 Active CN104579378B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510020872.9A CN104579378B (zh) 2015-01-15 2015-01-15 一种电容实现预加重电路的低压差分发送器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510020872.9A CN104579378B (zh) 2015-01-15 2015-01-15 一种电容实现预加重电路的低压差分发送器

Publications (2)

Publication Number Publication Date
CN104579378A true CN104579378A (zh) 2015-04-29
CN104579378B CN104579378B (zh) 2017-04-19

Family

ID=53094709

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510020872.9A Active CN104579378B (zh) 2015-01-15 2015-01-15 一种电容实现预加重电路的低压差分发送器

Country Status (1)

Country Link
CN (1) CN104579378B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104821815A (zh) * 2015-05-14 2015-08-05 中国科学技术大学先进技术研究院 一种预加重功能的电压型驱动电路
CN106603046A (zh) * 2016-11-09 2017-04-26 宁波大学 基于单向再生比较器的预加重电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6281715B1 (en) * 1998-04-29 2001-08-28 National Semiconductor Corporation Low voltage differential signaling driver with pre-emphasis circuit
CN102624656A (zh) * 2012-02-29 2012-08-01 华为技术有限公司 低压差分信号发送器
GB2497145A (en) * 2011-11-29 2013-06-05 Texas Instruments Ltd Power efficient transmitter with a high voltage swing for sending high speed data along long backplanes
CN104135272A (zh) * 2014-07-31 2014-11-05 北京大学 节省功耗的预加重lvds驱动电路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6281715B1 (en) * 1998-04-29 2001-08-28 National Semiconductor Corporation Low voltage differential signaling driver with pre-emphasis circuit
GB2497145A (en) * 2011-11-29 2013-06-05 Texas Instruments Ltd Power efficient transmitter with a high voltage swing for sending high speed data along long backplanes
CN102624656A (zh) * 2012-02-29 2012-08-01 华为技术有限公司 低压差分信号发送器
CN104135272A (zh) * 2014-07-31 2014-11-05 北京大学 节省功耗的预加重lvds驱动电路

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104821815A (zh) * 2015-05-14 2015-08-05 中国科学技术大学先进技术研究院 一种预加重功能的电压型驱动电路
CN106603046A (zh) * 2016-11-09 2017-04-26 宁波大学 基于单向再生比较器的预加重电路
CN106603046B (zh) * 2016-11-09 2019-10-18 宁波大学 基于单向再生比较器的预加重电路

Also Published As

Publication number Publication date
CN104579378B (zh) 2017-04-19

Similar Documents

Publication Publication Date Title
US9240784B2 (en) Single-ended configurable multi-mode driver
CN102474246B (zh) 具有可变控制电压的开关
Sun et al. A low-power, 20-Gb/s continuous-time adaptive passive equalizer
US20070124518A1 (en) Transmitter driver circuit in high-speed serial communications system
US9679509B2 (en) Positive feedback enhanced switching equalizer with output pole tuning
US8358156B1 (en) Voltage mode line driver and pre-emphasis circuit
CN104113498A (zh) 均衡器电路和包括均衡器电路的接收器电路
US9985684B2 (en) Passive equalizer capable of use in high-speed data communication
US9444659B2 (en) Voltage mode transmitter
US10536135B2 (en) Pseudo resistor with tunable resistance
US9525402B1 (en) Voltage mode transmitter
US9325319B1 (en) Continuous time linear equalization for current-mode logic with transformer
CN107438986B (zh) 可编程高速均衡器及相关方法
CN110061940B (zh) 一种均衡器系统
KR102355552B1 (ko) 수신 장치, 송 수신 장치를 포함하는 통신 시스템
US8750391B2 (en) Differential signal output device and portable device
CN104579378A (zh) 一种电容实现预加重电路的低压差分发送器
US10061735B2 (en) USB chipset
Yuminaka et al. Equalization techniques for multiple-valued data transmission and their application
US10715358B1 (en) Circuit for and method of receiving signals in an integrated circuit device
WO2012017691A1 (en) Ac coupled single-ended lvds receiving circuit comprising low-pass filter and voltage regulator
CN110214421B (zh) 单端接收器端接
CN102263915A (zh) 电视调谐器的输入调谐电路
CN106797354B (zh) 发射器和通信系统
KR20100097342A (ko) 고속 rf신호 스위칭 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant