CN104571948A - 一种兼容多种ddr的方法及系统 - Google Patents

一种兼容多种ddr的方法及系统 Download PDF

Info

Publication number
CN104571948A
CN104571948A CN201410768499.0A CN201410768499A CN104571948A CN 104571948 A CN104571948 A CN 104571948A CN 201410768499 A CN201410768499 A CN 201410768499A CN 104571948 A CN104571948 A CN 104571948A
Authority
CN
China
Prior art keywords
ddr
level signal
gpio pin
information
embedded device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410768499.0A
Other languages
English (en)
Inventor
曲仕辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Leshi Zhixin Electronic Technology Tianjin Co Ltd
Original Assignee
Leshi Zhixin Electronic Technology Tianjin Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Leshi Zhixin Electronic Technology Tianjin Co Ltd filed Critical Leshi Zhixin Electronic Technology Tianjin Co Ltd
Priority to CN201410768499.0A priority Critical patent/CN104571948A/zh
Publication of CN104571948A publication Critical patent/CN104571948A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F16/00Information retrieval; Database structures therefor; File system structures therefor
    • G06F16/20Information retrieval; Database structures therefor; File system structures therefor of structured data, e.g. relational data
    • G06F16/22Indexing; Data structures therefor; Storage structures

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Data Mining & Analysis (AREA)
  • Databases & Information Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

本发明提供了一种兼容多种DDR的方法及系统,应用于具有嵌入式系统的嵌入式设备中,所述方法包括:预置关联数据库,其中,所述关联数据库包括多个预设的GPIO管脚的电平信号与对应的DDR信息的映射关系,所述DDR信息包括DDR配置信息;获取嵌入式设备的GPIO管脚当前的电平信号;若在所述关联数据库中查找到与所述嵌入式设备的GPIO管脚当前的电平信号相同的电平信号,则获得对应的DDR配置信息;采用所述DDR配置信息进行DDR配置。本发明可以解决嵌入式系统中对兼容不同类型的DDR导致的维护成本过高的问题。

Description

一种兼容多种DDR的方法及系统
技术领域
本发明涉及数据存储技术领域,特别是涉及一种兼容多种DDR的方法,以及一种兼容多种DDR的系统。
背景技术
随着科技的发展,嵌入式系统(Embedded system)的应用范围越来越广泛,嵌入式系统是一种完全嵌入受控器件内部,为特定应用而设计的专用计算机系统。一般而言,嵌入式系统的构架可以分成四个部分:处理器、存储器、输入输出(I/O)和软件(由于多数嵌入式设备的应用软件和操作系统都是紧密结合的,在这里对其不加区分,这也是嵌入式系统和一般的PC操作系统的最大区别)。
很多嵌入式系统,特别是应用于图像处理与高速数据采集等场合的嵌入式系统,都需要高速缓存大量的数据。DDR(Double Data Rate,双数据速率)SDRAM由于其速度快、容量大,而且价格便宜等优点,因此能够很好地满足嵌入式系统在上述场合对大量数据缓存的需求。
随着存储器技术的发展,DDR更新换代周期变得越来越短,一年时间里单颗DDR的容量就可能翻倍,导致DDR的使用数量减少。以2G内存为例,最初设备采用8颗DDR,每颗DDR容量为256M,随着技术发展,DDR扩增到512M,只需要4颗DDR就组成2G内存。进一步的,由于DDR厂商停止生产旧DDR而导致旧的DDR售价反而比新的DDR更贵,为了节省维护旧的DDR的成本,嵌入式设备生产厂商在生产嵌入式设备时,大都生产多种DDR类型的嵌入式设备。
目前,嵌入式设备生产厂商使用不同的系统版本来支持不同的DDR,从而生产出多种DDR类型的嵌入式设备,例如,当新的DDR出现时,嵌入式设备生产厂商对应开发新的系统版本来支持该新的DDR。可想而知,开发及维护这多种系统版本,无疑会增大嵌入式设备厂商的开发成本及维护成本,并且占据较多的存储资源。
因此,如何能够在同一个系统版本中兼容多种DDR成为目前亟待解决的问题。
发明内容
本发明提供一种兼容多种DDR的方法及系统,以解决嵌入式系统中对兼容不同类型的DDR导致的维护成本过高的问题。
为了解决上述问题,本发明公开了一种兼容多种DDR的方法,所述方法应用于具有嵌入式系统的嵌入式设备中,所述的方法包括:
预置关联数据库,其中,所述关联数据库包括多个预设的GPIO管脚的电平信号与对应的DDR信息的映射关系,所述DDR信息包括DDR配置信息;
获取嵌入式设备的GPIO管脚当前的电平信号;
若在所述关联数据库中查找到与所述嵌入式设备的GPIO管脚当前的电平信号相同的电平信号,则获得对应的DDR配置信息;
采用所述DDR配置信息进行DDR配置。
优选地,所述DDR信息还包括DDR标识,所述方法还包括:
展示所述DDR标识。
优选地,所述嵌入式设备的GPIO管脚当前的电平信号在嵌入式设备的主板贴片时通过上拉或下拉电阻生成。
优选地,所述方法还包括:
当出现新的DDR时,为所述新的DDR设置对应的GPIO管脚的电平信号;
生成所述新的DDR的DDR信息及对应的GPIO管脚的电平信号的映射关系;
在所述关联数据库保存所述新的DDR的DDR信息及对应的GPIO管脚的电平信号的映射关系。
优选地,所述方法还包括:
在配置所述DDR以后,对所述DDR进行读写操作。
本发明还公开了一种兼容多种DDR的系统,所述的系统包括:
数据库预置模块,用于预置关联数据库,其中,所述关联数据库包括多个预设的GPIO管脚的电平信号与对应的DDR信息的映射关系,所述DDR信息包括DDR配置信息;
信号获取模块,用于获取嵌入式设备的GPIO管脚的当前电平信号;
配置信息确定模块,用于在所述关联数据库中查找到与所述嵌入式设备的GPIO管脚的当前电平信号相同的电平信号时,获得对应的DDR配置信息;
配置模块,用于采用所述DDR配置信息进行DDR配置。
优选地,所述DDR信息还包括DDR标识,所述系统还包括:
展现模块,用于展示所述DDR标识。
优选地,所述嵌入式设备的GPIO管脚当前的电平信号在嵌入式设备的主板贴片时通过上拉或下拉电阻生成。
优选地,所述系统还包括:
管脚信号设置模块,用于在出现新的DDR时,为所述新的DDR设置对应的GPIO管脚的电平信号;
映射关系生成模块,用于生成所述新的DDR的DDR信息及对应的GPIO管脚的电平信号的映射关系;
映射关系保存模块,用于在所述关联数据库保存所述新的DDR的DDR信息及对应的GPIO管脚的电平信号的映射关系。
优选地,所述系统还包括:
读写模块,用于在配置所述DDR以后,对所述DDR进行读写操作。
在本发明实施例中,预先配置关联数据库,该关联数据库保存多个预设的GPIO管脚的电平信号与对应的DDR信息的映射关系,在读取嵌入式设备的GPIO管脚的电平信号后,根据匹配关联数据库来获得对应的DDR配置信息,进而采用配置信息对当前DDR进行配置。在嵌入式系统中保存了多种DDR配置信息,即在同一系统版本的嵌入式系统中兼容多款DDR配置,而不用针对不用的DDR配置采用不用的系统版本进行维护,节省了开发成本和维护成本,并且,节省了嵌入式系统的存储空间。
附图说明
图1是本发明实施例的一种兼容多种DDR的方法的流程图;
图2是本发明实施例的一种兼容多种DDR的系统的结构框图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
为了解决背景技术出现的问题,本发明实施例提出了一种可以在一个系统版本中兼容多种DDR的方法,可以在嵌入式系统中预先配置关联数据库,该关联数据库保存多种DDR配置信息,嵌入式系统在读取嵌入式设备的GPIO管脚当前的电平信息后,根据匹配关联数据库来获得对应的DDR配置信息,根据DDR配置信息对当前DDR进行配置。下面,通过以下各个实施例分别对本发明进行详细介绍。
参照图1,示出了本发明实施例的一种兼容多种DDR的方法的流程图,该方法具体可以包括以下步骤:
步骤101,预置关联数据库,其中,所述关联数据库包括多个预设的GPIO管脚的电平信号与对应的DDR信息的映射关系,所述DDR信息包括DDR配置信息;
本发明实施例可以应用在安装有嵌入式系统的嵌入式设备中,该嵌入式系统预置有关联数据库,关联数据库中可以存储多个预设的GPIO管脚的电平信号与对应的DDR信息的映射关系。其中,GPIO管脚可以为一个或多个,每个GPIO管脚的电平信号可以分为高电平信号(可以用数字1表示)和低电平信号(可以用数字0表示)两种。例如,当只有一个GPIO管脚时,其电平信号可以为0或1;当有两个GPIO管脚时,两个GPIO管脚的电平信号的组合可以为00、01、10、11的至少一种,以此类推,即如果有n个GPIO管脚,则其电平信号可以为2的n次方种。
DDR信息可以包括DDR标识以及DDR配置信息,DDR标识可以示例为DDR1、DDR2、DDR3等等,DDR配置信息可以采用ddr1_config、ddr2_config、ddr3_config等形式表示。作为一种示例,DDR配置信息至少可以包括电压、数据传输率、容量标准、突发长度、封装、管脚标准,等等。
嵌入式系统能够支持DDR配置的数量根据嵌入式设备的GPIO管脚的数量来决定的,例如,如果有n个GPIO管脚,则最多能支持2的n次方种DDR,但在实际情况下通常不会超过4种。作为一种示例,假设嵌入式设备的GPIO管脚有GPIOA及GPIOB两个,DDR标识包括DDR1、DDR2及DDR3,DDR配置包括ddr1_config、ddr2_config及ddr3_config,则关联数据库可以表示如下:
DDR标识 DDR配置信息 GPIOA GPIOB
DDR1 ddr1_config 0 0
DDR2 ddr2_config 0 1
DDR3 ddr3_config 1 0
在上表中,当GPIO管脚有两个时,其电平信号包括00、01、10三种情况,则嵌入式系统可以支持的DDR1、DDR2和DDR3三种类型的DDR。
在具体实现中,当出现新的DDR时(例如某个DDR更新),本发明实施例可以在关联数据库中增加该新的DDR的映射关系记录,具体的,本发明实施例可以为所述新的DDR设置对应的GPIO管脚的电平信号;生成所述新的DDR的DDR信息及对应的GPIO管脚的电平信号的映射关系并保存该映射关系。例如,针对上表,若新的DDR为DDR4,则可以为其分配的对应的GPIO管脚的电平信号为11,并生成DDR4的信息与电平信号为11的映射关系并保存。
本发明实施例中,嵌入式系统的关联数据库中保存了多种DDR配置信息,使得本发明实施例只需要一个系统版本就可以兼容多种DDR配置。并且,当有新的DDR出现时,只需要在关联数据库中添加该新的DDR的映射关系记录即可,无需使用新的系统版本来配置新的DDR,操作方便,节省了系统开发成本和维护成本,节省了系统的存储空间。
步骤102,获取嵌入式设备的GPIO管脚当前的电平信号;
在一种实施方式中,嵌入式设备的GPIO管脚当前的电平信号可以在嵌入式设备的主板贴片时通过上拉或下拉电阻确定。具体来说,嵌入式设备厂商在生产嵌入式设备时,可以根据实际情况确定当前设备的DDR,然后通过调节GPIO管脚来指示嵌入式系统应当使用的DDR配置,其中,调节GPIO管脚的方式可以为在当前嵌入式设备的主板贴片时通过上拉电阻(上拉电阻一般是一端接电源,一端接芯片管脚的电路中的电阻)或下拉电阻(下拉电阻一般是指一端接芯片管脚一端接地的电阻)来调节。
例如,对于电视机生产厂商而言,如果2G的内存能够满足用户的需求,则电视机生产厂商可以采用2G存储容量的DDR,该厂商查询2G存储容量的DDR对应的GPIO管脚有两个,两个GPIO管脚的电平信号假设为00,则厂商在主板贴片时将这两个GPIO的管脚接地,以达到使用2G的DDR的目的。
在嵌入式设备启动后,则可以读取设备的GPIO管脚当前的电平信号。例如,在上述例子中,读取的GPIO管脚的电平信号为00。在实际中,可以通过调用引导程序Bootloader来读取设备的GPIO管脚当前的电平信号,其中,BootLoader是在操作系统内核运行之前运行,可以初始化硬件设备、建立内存空间映射图,从而将系统的软硬件环境带到一个合适状态,以便为最终调用操作系统内核准备好正确的环境。
当然,也可以使用其他方法获得设备的GPIO管脚当前的电平信号,例如,采用ioctl函数(ioctl是设备驱动程序中对设备的I/O通道进行管理的函数)来读取当前设备的GPIO管脚的电平信号,本发明实施例对此无需加以限制。
步骤103,若在所述关联数据库中查找到与所述嵌入式设备当前的GPIO管脚的电平信号相同的电平信号,则获得对应的DDR配置信息;
嵌入式系统读取嵌入式设备的GPIO管脚当前的电平信号后,可以在关联数据库中匹配该电平信号,若关联数据库中存在与该当前的电平信号相同的电平信号,则表示匹配成功,则进一步依据关联数据库中的记录获得DDR标识以及对应的DDR配置信息。
例如,针对上例,当嵌入式设备的GPIO管脚当前的电平信号为00,查询上表可知其对应的DDR标识为DDR1,对应的DDR配置信息为ddr1_config。
不同的DDR由于容量、时序等不同而需要不同的配置。DDR有很多参数需要配置,配置参数(或配置信息)是否合理不仅会影响嵌入式系统的稳定性,严重时会导致嵌入式系统不能正常工作,因此配置参数的准确性对嵌入式系统的性能起到关键作用。本发明实施例预先保存了每种DDR对应的正确的DDR配置信息,通过设置GPIO管脚的电平信号来选择对应的DDR配置信息,使得DDR配置信息与主板贴片时调节的GPIO管脚的电平信号相符合,提高了DDR配置的准确性。
步骤104,采用所述DDR配置信息进行DDR配置。
当获得DDR配置信息后,可以采用该DDR配置信息对当前DDR进行配置,以初始化该DDR。
应用于本发明实施例,采用DDR配置信息配置好当前DDR后,本发明实施例还可以展示所述DDR标识。例如,引用上例,将DDR1传递给嵌入式系统,使嵌入式系统能够通过用户界面显示当前使用的DDR为DDR1,从而让工作人员能够知道当前使用的DDR的类型。
在具体实现中,可以采用BootLoader函数来该DDR标识返回嵌入式系统。
在对DDR配置完成以后,就可以对DDR进行读写操作。
在本发明实施例中,预先配置关联数据库,该关联数据库保存多个预设的GPIO管脚的电平信号与对应的DDR信息的映射关系,在读取嵌入式设备的GPIO管脚的电平信号后,根据匹配关联数据库来获得对应的DDR配置信息,进而采用配置信息对当前DDR进行配置。在的嵌入式系统中保存了多种DDR配置信息,即在同一系统版本的嵌入式系统中兼容多款DDR配置,而不用针对不用的DDR配置采用不用的系统版本进行维护,节省了系统开发成本和维护成本,并且,节省了嵌入式系统的存储空间。
嵌入式设备生产厂商在主板贴片时通过调节GPIO管脚的电平信号以安装不同的DDR,则嵌入式系统读取嵌入式设备的GPIO管脚当前的电平信号后,根据匹配关联数据库来获得对应的DDR标识,进而采用该DDR标识对应的DDR配置信息对当前DDR进行配置,这样嵌入式设备生产厂商只需要在主板切片时通过上拉或下拉电阻的形式确定DDR的GPIO的电平信号,则可以按照关联数据库来配置DDR,对于嵌入式设备厂商而言,由于嵌入式系统中兼容了多种DDR配置,维护一个系统版本就可以生产出不同DDR的嵌入式设备,相比于背景技术中一个系统版本只支持一款DDR而言,大大地节省了系统的维护成本。
此外,当有新的DDR出现时,由于在关联数据库中可以添加该新的DDR的映射关系记录,生产厂商在主板贴片时只需要依据该新的映射关系记录对应调节GPIO接口的电平信号,便可完成新的DDR的配置,生产出具有新的DDR的嵌入式设备,相比于继续使用旧的成本较大的DDR的嵌入式设备来说,节省了硬件成本。
对于前述的各方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为依据本发明,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本发明所必须的。
参照图2,示出了本发明实施例的一种兼容多种DDR的系统的结构框图,可以包括如下模块:
数据库预置模块201,用于预置关联数据库,其中,所述关联数据库包括多个预设的GPIO管脚的电平信号与对应的DDR信息的映射关系,所述DDR信息包括DDR配置信息;
本发明实施例可以通过数据库预置模块201来设置关联数据库,关联数据库中可以存储多个预设的GPIO管脚的电平信号与对应的DDR信息的映射关系。其中,GPIO管脚可以为一个或多个,每个GPIO管脚的电平信号可以分为高电平信号和低电平信号两种,当有n个GPIO管脚时,则其电平信号可以为2的n次方种组合。
DDR信息可以包括DDR标识以及DDR配置信息,DDR标识可以示例为DDR1、DDR2、DDR3等等,DDR配置信息可以采用ddr1_config、ddr2_config、ddr3_config等形式表示。
嵌入式系统能够支持DDR配置的数量根据嵌入式设备的GPIO管脚的数量来决定的,例如,如果有n个GPIO管脚,则最多能支持2的n次方种DDR,但在实际情况下通常不会超过4种。
在本发明实施例的一种优选实施例中,所述系统还可以包括:
管脚信号设置模块,用于在出现新的DDR时,为所述新的DDR设置对应的GPIO管脚的电平信号;
映射关系生成模块,用于生成所述新的DDR的DDR信息及对应的GPIO管脚的电平信号的映射关系;
映射关系保存模块,用于在所述关联数据库保存所述新的DDR的DDR信息及对应的GPIO管脚的电平信号的映射关系。
具体而言,当出现新的DDR时,本发明实施例可以通过管脚信号设置模块为该新的DDR设置对应的GPIO管脚的电平信号,并通过映射关系生成模块生成该新的DDR的DDR信息及对应的GPIO管脚的电平信号的映射关系,以及,通过映射关系保存模块来保存该映射关系。因此,当有新的DDR出现时,只需要在关联数据库中添加该新的DDR的映射关系记录即可,无需使用新的系统版本来配置新的DDR,操作方便,节省了系统开发成本和维护成本,节省了系统的存储空间。
信号获取模块202,用于获取嵌入式设备的GPIO管脚当前的电平信号;
当嵌入式设备启动时,本发明实施例还可以通过信号获取模块202来获取嵌入式设备的GPIO管脚当前的电平信号。在具体实现中,嵌入式设备的GPIO管脚当前的电平信号在嵌入式设备的主板贴片时通过上拉或下拉电阻生成。
配置信息确定模块203,用于在所述关联数据库中查找到与所述嵌入式设备当前的GPIO管脚的电平信号相同的电平信号时,获得对应的DDR配置信息;
当信号获取模块202获取嵌入式设备的GPIO管脚当前的电平信号以后,将该当前的电平信号传递给配置信息确定模块203,配置信息确定模块203在关联数据库中查找该当前的电平信号,若配置信息确定模块203在关联数据库中查找到该当前的电平信号时,获得对应的DDR配置信息,并将该DDR配置信息传递给配置模块204。
配置模块204,用于采用所述DDR配置信息进行DDR配置。
配置模块204接收到DDR配置信息以后,采用该DDR配置信息进行DDR配置,以初始化该DDR。
在本发明实施例的一种优选实施例中,所述系统还可以包括:
展现模块,用于展示所述DDR标识。在具体实现中,配置信息确定模块203发送DDR配置信息至配置模块204的同时,还可以将对应的DDR标识发送至展现模块,以使展现模块在当前用户界面中展现该DDR标识,从而让工作人员能够知道当前使用的DDR的类型。
在本发明实施例的一种优选实施例中,所述系统还可以包括:
读写模块,用于在配置所述DDR以后,对所述DDR进行读写操作。
在一种实施方式中,配置模块204完成当前DDR的配置以后,还可以生成通知信息发送至读写模块,以提示读写模块可以进行DDR的读写操作。
对于系统实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
本发明可以在由计算机执行的计算机可执行指令的一般上下文中描述,例如程序模块。一般地,程序模块包括执行特定任务或实现特定抽象数据类型的例程、程序、对象、组件、数据结构等等。也可以在分布式计算环境中实践本发明,在这些分布式计算环境中,由通过通信网络而被连接的远程处理设备来执行任务。在分布式计算环境中,程序模块可以位于包括存储设备在内的本地和远程计算机存储介质中。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、商品或者设备中还存在另外的相同要素。
以上对本发明所提供的兼容多种DDR的方法及系统,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种兼容多种DDR的方法,其特征在于,所述方法应用于具有嵌入式系统的嵌入式设备中,所述的方法包括:
预置关联数据库,其中,所述关联数据库包括多个预设的GPIO管脚的电平信号与对应的DDR信息的映射关系,所述DDR信息包括DDR配置信息;
获取嵌入式设备的GPIO管脚当前的电平信号;
若在所述关联数据库中查找到与所述嵌入式设备的GPIO管脚当前的电平信号相同的电平信号,则获得对应的DDR配置信息;
采用所述DDR配置信息进行DDR配置。
2.根据权利要求1所述的方法,其特征在于,所述DDR信息还包括DDR标识,所述方法还包括:
展示所述DDR标识。
3.根据权利要求1或2所述的方法,其特征在于,所述嵌入式设备的GPIO管脚当前的电平信号在嵌入式设备的主板贴片时通过上拉或下拉电阻生成。
4.根据权利要求1所述的方法,其特征在于,还包括:
当出现新的DDR时,为所述新的DDR设置对应的GPIO管脚的电平信号;
生成所述新的DDR的DDR信息及对应的GPIO管脚的电平信号的映射关系;
在所述关联数据库保存所述新的DDR的DDR信息及对应的GPIO管脚的电平信号的映射关系。
5.根据权利要求1或2或4所述的方法,其特征在于,还包括:
在配置所述DDR以后,对所述DDR进行读写操作。
6.一种兼容多种DDR的系统,其特征在于,所述的系统包括:
数据库预置模块,用于预置关联数据库,其中,所述关联数据库包括多个预设的GPIO管脚的电平信号与对应的DDR信息的映射关系,所述DDR信息包括DDR配置信息;
信号获取模块,用于获取嵌入式设备的GPIO管脚的当前电平信号;
配置信息确定模块,用于在所述关联数据库中查找到与所述嵌入式设备的GPIO管脚的当前电平信号相同的电平信号时,获得对应的DDR配置信息;
配置模块,用于采用所述DDR配置信息进行DDR配置。
7.根据权利要求6所述的系统,其特征在于,所述DDR信息还包括DDR标识,所述系统还包括:
展现模块,用于展示所述DDR标识。
8.根据权利要求6或7所述的系统,其特征在于,所述嵌入式设备的GPIO管脚当前的电平信号在嵌入式设备的主板贴片时通过上拉或下拉电阻生成。
9.根据权利要求6所述的系统,其特征在于,还包括:
管脚信号设置模块,用于在出现新的DDR时,为所述新的DDR设置对应的GPIO管脚的电平信号;
映射关系生成模块,用于生成所述新的DDR的DDR信息及对应的GPIO管脚的电平信号的映射关系;
映射关系保存模块,用于在所述关联数据库保存所述新的DDR的DDR信息及对应的GPIO管脚的电平信号的映射关系。
10.根据权利要求6或7或9所述的系统,其特征在于,还包括:
读写模块,用于在配置所述DDR以后,对所述DDR进行读写操作。
CN201410768499.0A 2014-12-11 2014-12-11 一种兼容多种ddr的方法及系统 Pending CN104571948A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410768499.0A CN104571948A (zh) 2014-12-11 2014-12-11 一种兼容多种ddr的方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410768499.0A CN104571948A (zh) 2014-12-11 2014-12-11 一种兼容多种ddr的方法及系统

Publications (1)

Publication Number Publication Date
CN104571948A true CN104571948A (zh) 2015-04-29

Family

ID=53088133

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410768499.0A Pending CN104571948A (zh) 2014-12-11 2014-12-11 一种兼容多种ddr的方法及系统

Country Status (1)

Country Link
CN (1) CN104571948A (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106598887A (zh) * 2016-12-05 2017-04-26 北京小米移动软件有限公司 Ddr内存配置方法、装置以及电子设备
CN107817987A (zh) * 2016-09-13 2018-03-20 腾讯科技(深圳)有限公司 一种硬件配置方法、系统、终端及服务器
CN108415863A (zh) * 2018-02-01 2018-08-17 广东欧珀移动通信有限公司 电子装置的硬件兼容实现方法及相关产品
CN108664429A (zh) * 2018-03-30 2018-10-16 无锡睿勤科技有限公司 主从配置沟通协议、提高兼容性的方法以及电子设备
CN108923977A (zh) * 2018-07-10 2018-11-30 郑州云海信息技术有限公司 一种服务器的配置方法、装置及服务器设备
CN108959169A (zh) * 2018-06-26 2018-12-07 郑州云海信息技术有限公司 一种单主板多版本程序适配方法、系统、装置及存储介质
CN109998517A (zh) * 2019-02-27 2019-07-12 安博特纳米生物科技有限公司 生物电信号的采集方法及终端设备
CN110502265A (zh) * 2019-08-23 2019-11-26 广东电网有限责任公司 一种基于Android的GPS模块适配方法、装置、设备及存储介质
CN113535238A (zh) * 2020-04-15 2021-10-22 浙江宇视科技有限公司 一种针对ddr的兼容方法、装置、存储介质及设备
CN113590206A (zh) * 2021-07-23 2021-11-02 深圳品网科技有限公司 一种兼容多种ddr型号和容量的软件实现方法
CN113867813A (zh) * 2021-09-13 2021-12-31 广州朗国电子科技股份有限公司 一种ddr自适应方法及自适应电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5293424A (en) * 1992-10-14 1994-03-08 Bull Hn Information Systems Inc. Secure memory card
CN1747065A (zh) * 2004-08-20 2006-03-15 三星电子株式会社 用于生成参考电压的方法和电路
CN101000567A (zh) * 2006-01-13 2007-07-18 英业达股份有限公司 标示系统及方法
CN103164368A (zh) * 2013-03-29 2013-06-19 惠州Tcl移动通信有限公司 一种嵌入式设备兼容不同地址映射内存芯片的方法及系统

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5293424A (en) * 1992-10-14 1994-03-08 Bull Hn Information Systems Inc. Secure memory card
CN1747065A (zh) * 2004-08-20 2006-03-15 三星电子株式会社 用于生成参考电压的方法和电路
CN101000567A (zh) * 2006-01-13 2007-07-18 英业达股份有限公司 标示系统及方法
CN103164368A (zh) * 2013-03-29 2013-06-19 惠州Tcl移动通信有限公司 一种嵌入式设备兼容不同地址映射内存芯片的方法及系统

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107817987A (zh) * 2016-09-13 2018-03-20 腾讯科技(深圳)有限公司 一种硬件配置方法、系统、终端及服务器
CN106598887A (zh) * 2016-12-05 2017-04-26 北京小米移动软件有限公司 Ddr内存配置方法、装置以及电子设备
CN108415863A (zh) * 2018-02-01 2018-08-17 广东欧珀移动通信有限公司 电子装置的硬件兼容实现方法及相关产品
WO2019184444A1 (zh) * 2018-03-30 2019-10-03 无锡睿勤科技有限公司 一种主从配置沟通协议、提高兼容性的方法以及电子设备
CN108664429A (zh) * 2018-03-30 2018-10-16 无锡睿勤科技有限公司 主从配置沟通协议、提高兼容性的方法以及电子设备
US11175928B2 (en) 2018-03-30 2021-11-16 Wuxi Ruiqin Technology Co., Ltd Master-slave configuration communication protocol, method for improving compatibility, and electronic device
WO2020000957A1 (zh) * 2018-06-26 2020-01-02 郑州云海信息技术有限公司 一种单主板多版本程序适配方法、系统、装置及存储介质
CN108959169A (zh) * 2018-06-26 2018-12-07 郑州云海信息技术有限公司 一种单主板多版本程序适配方法、系统、装置及存储介质
CN108923977A (zh) * 2018-07-10 2018-11-30 郑州云海信息技术有限公司 一种服务器的配置方法、装置及服务器设备
CN109998517A (zh) * 2019-02-27 2019-07-12 安博特纳米生物科技有限公司 生物电信号的采集方法及终端设备
CN110502265A (zh) * 2019-08-23 2019-11-26 广东电网有限责任公司 一种基于Android的GPS模块适配方法、装置、设备及存储介质
CN113535238A (zh) * 2020-04-15 2021-10-22 浙江宇视科技有限公司 一种针对ddr的兼容方法、装置、存储介质及设备
CN113535238B (zh) * 2020-04-15 2024-02-02 浙江宇视科技有限公司 一种针对ddr的兼容方法、装置、存储介质及设备
CN113590206A (zh) * 2021-07-23 2021-11-02 深圳品网科技有限公司 一种兼容多种ddr型号和容量的软件实现方法
CN113867813A (zh) * 2021-09-13 2021-12-31 广州朗国电子科技股份有限公司 一种ddr自适应方法及自适应电路

Similar Documents

Publication Publication Date Title
CN104571948A (zh) 一种兼容多种ddr的方法及系统
WO2017028514A1 (zh) 一种数据存储、读取方法及装置
CN110941395B (zh) 动态随机存取存储器、内存管理方法、系统及存储介质
US20160162416A1 (en) Apparatus and Method for Reducing Latency Between Host and a Storage Device
US9038094B2 (en) Automated service interface optimization
CN105677257A (zh) 一种数据存储方法及电子设备
CN110928935A (zh) 数据的访问命令处理方法、装置和系统
CN115981751B (zh) 一种近存计算系统以及近存计算方法、装置、介质及设备
CN111666184B (zh) 固态驱动器ssd硬盘测试方法、装置及电子设备
CN105426322A (zh) 一种数据的预取方法及装置
US9652416B2 (en) Storage device for performing in-storage computing operations, method of operation the same, and system including the same
US9311348B2 (en) Method and system for implementing an array using different data structures
US20200285415A1 (en) Apparatus and Method of Intelligent Dynamic Application Aware Storage Device Optimization
CN103501341A (zh) 一种Web服务的创建方法及装置
CN112513824A (zh) 一种内存交织方法及装置
US10649484B2 (en) Dynamic adaptive clocking for non-common-clock interfaces
US7856344B2 (en) Method for transforming overlapping paths in a logical model to their physical equivalent based on transformation rules and limited traceability
CN102760061B (zh) 屏蔽固态硬盘存储接口差异的方法及存储系统
US20180292878A1 (en) Adaptive frequency optimization in processors
CN115963977A (zh) 一种固态硬盘及其数据操作方法、装置及电子设备
US20210103590A1 (en) Journaling of Streaming Anchor Resource(s)
CN101489124B (zh) 一种同步动态存储器的使用方法
CN105117167A (zh) 一种信息处理方法及装置、电子设备
US11941074B2 (en) Fetching a query result using a query filter
CN103777957A (zh) 一种具有可扩展性的模型库设计方法及其系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20150429