CN104518839A - 频偏检测方法和装置 - Google Patents
频偏检测方法和装置 Download PDFInfo
- Publication number
- CN104518839A CN104518839A CN201310465515.4A CN201310465515A CN104518839A CN 104518839 A CN104518839 A CN 104518839A CN 201310465515 A CN201310465515 A CN 201310465515A CN 104518839 A CN104518839 A CN 104518839A
- Authority
- CN
- China
- Prior art keywords
- clock signal
- counter
- frequency deviation
- crystal oscillator
- local crystal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 28
- 239000013078 crystal Substances 0.000 claims abstract description 251
- 230000000630 rising effect Effects 0.000 claims description 70
- 238000001514 detection method Methods 0.000 claims description 61
- 239000000284 extract Substances 0.000 claims description 18
- 238000005096 rolling process Methods 0.000 claims description 12
- 238000012937 correction Methods 0.000 claims description 11
- 230000032683 aging Effects 0.000 abstract description 4
- 238000012360 testing method Methods 0.000 description 6
- 230000001360 synchronised effect Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 238000012935 Averaging Methods 0.000 description 1
- 238000012896 Statistical algorithm Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000012938 design process Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/042—Detectors therefor, e.g. correlators, state machines
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/07—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop using several loops, e.g. for redundant clock signal generation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0685—Clock or time synchronisation in a node; Intranode synchronisation
- H04J3/0691—Synchronisation in a TDM node
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/0033—Correction by delay
- H04L7/0037—Delay of clock signal
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Manipulation Of Pulses (AREA)
Abstract
本发明实施例提供一种频偏检测方法和装置。本发明频偏检测方法,包括:对网元设备的本地晶振输出的时钟信号的频偏进行校准,通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测。本发明实施例解决了现有技术中由于本地晶振自身存在频偏以及老化带来的参数漂移,导致对参考时钟信号的频偏的检测结果不准确的问题,实现了在不更换硬件的前提下提高检测精度。
Description
技术领域
本发明实施例涉及通信技术,尤其涉及一种频偏检测方法和装置。
背景技术
同步数字序列(Synchronnous Digital Hierarchy,简称SDH)网络采用分级的主从同步方式,即用单一基准时钟(Primary Reference Clock,简称PRC)经同步分配网的同步链路控制全网同步,SDH网络使用一系列分级时钟,每一级时钟都与其上一级时钟或同一级时钟同步。SDH网络中的本级网元设备将其跟踪的上一级网元设备传输的时钟信号作为参考时钟信号,并继续向其下一级网元设备传输该参考时钟信号。但由于参考时钟信号受复杂因素的影响在传输过程中发生了频偏,因此,各级网元设备需要对参考时钟信号进行频偏检测。
现有技术中采用网元设备的本地晶振输出的时钟信号对参考时钟信号计数的方式来检测参考时钟信号是否发生了频偏。即将本地晶振输出的38.88MHz信号二分频后得到的19.44MHz信号作为时钟计数器,对统一分频为8KHz的时钟信号的上升沿进行周期计数,根据计数器的实际的计数值与预设值来判断参考时钟信号是否发生了频偏。然而采用这种方式获得的检测结果是不准确的。
发明内容
本发明实施例提供一种频偏检测方法和装置,以解决现有技术中由于本地晶振自身存在频偏以及老化带来的参数漂移,导致对参考时钟信号的频偏的检测结果不准确的问题。
第一方面,本发明实施例提供一种频偏检测方法,包括:
对网元设备的本地晶振输出的时钟信号的频偏进行校准;
通过校准后的所述本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测。
在第一方面的第一种可能的实现方式中,所述对网元设备的本地晶振输出的时钟信号的频偏进行校准,包括:
根据第一计数器的第一计数值X和第一参考值X0,计算外部校准值EXT_CAL,其中,X表示通过外时钟接口输入所述本地晶振的所述参考时钟信号无频偏时所述第一计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,X0表示所述本地晶振输出的时钟信号无频偏、且所述通过外时钟接口输入所述本地晶振的所述参考时钟信号无频偏时所述第一计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,A为第一预设计数值,A根据所需的对所述本地晶振输出的时钟信号的频偏进行校准的精度确定,f0表示所述本地晶振输出的时钟信号无频偏时的频率,f表示所述通过外时钟接口输入所述本地晶振的所述参考时钟信号无频偏时的频率;
根据EXT_CAL对所述本地晶振输出的时钟信号的频偏进行外部校准。
根据第一方面的第一种可能的实现方式,在第二种可能的实现方式中,
所述根据第一计数器的第一计数值X和第一参考值X0,计算外部校准值EXT_CAL,包括:
将第二计数器和所述第一计数器清零,同时启动所述第一计数器和所述第二计数器开始计数,所述第二计数器对所述通过外时钟接口输入所述本地晶振的所述参考时钟信号的上升沿进行计数;
确定所述第二计数器的第二计数值是否大于等于A;
若是,则停止所述第二计数器计数,将所述第二计数器清零,并向所述第一计数器发送停止信号,以使所述第一计数器停止计数并读取所述X;
根据所述X和所述X0计算EXT_CAL,
其中,Δf表示所述通过外时钟接口输入所述本地晶振的所述参考时钟信号的频偏。
根据第一方面的第一种或第二种可能的实现方式,在第三种可能的实现方式中,在所述根据EXT_CAL对所述本地晶振输出的时钟信号的频偏进行外部校准之后,还包括:
根据m个第三计数器的m个第三计数值M3i和第二参考值M0,计算内部校准值INNER_CAL1,其中,M3i表示第i个第三计数器对经过外部校准后的所述本地晶振输出的时钟信号的上升沿进行计数的计数值,M0表示第i路参考时钟信号无频偏时第i个第三计数器对经过外部校准后的所述本地晶振输出的时钟信号的上升沿进行计数的计数值,M0=X0×(1+EXT_CAL),所述m路参考时钟信号为所述本地晶振从接收的业务信号中提取的时钟信号,m为大于2的整数,i为大于等于1且小于等于m的整数;
根据INNER_CAL1对经过外部校准后的所述本地晶振输出的时钟信号的频偏进行内部校准。
根据第一方面的第三种可能的实现方式,在第四种可能的实现方式中,所述根据m个第三计数器的m个第三计数值M3i和第二参考值M0,计算内部校准值INNER_CAL1,包括:
将m个第四计数器和所述m个第三计数器清零,同时启动所述m个第三计数器和所述m个第四计数器开始计数,所述m个第四计数器分别对m路参考时钟信号的上升沿计数,所述m路参考时钟信号为所述本地晶振从接收的业务信号中提取的时钟信号;
确定第i个第四计数器的第四计数值M4i是否大于等于A,M4i表示所述第i个第四计数器对第i路参考时钟信号的上升沿进行计数的计数值;
若是,则停止所述第i个第四计数器计数,将所述第i个第四计数器清零,并向第i个第三计数器发送停止信号,以使所述第i个第三计数器停止计数并读取所述M3i;
根据所述M3i和所述M0计算
根据计算内部校准值INNER_CAL1,
其中,Δi表示第i路参考时钟信号相对于经过外部校准后的所述本地晶振输出的时钟信号的频偏,Δf'表示经过外部校准后的所述本地晶振输出的时钟信号的频偏,Δx和Δy分别表示根据公式计算出的m个数值中的最大值和最小值。
根据第一方面的第四种可能的实现方式,在第五种可能的实现方式中,所述通过校准后的所述本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测,包括:
计算所述第i路参考时钟信号的频偏Δfi,Δfi=Δi+EXT_CAL+INNER_CAL1;
确定公式-4.6ppm≤Δfi≤4.6ppm是否成立;
若公式-4.6ppm≤Δfi≤4.6ppm成立,则确定第i路参考时钟信号的频偏满足所需的精度;
从频偏满足所需的精度的j路参考时钟信号中选取频偏的绝对值最小的一路参考时钟信号作为所述网元设备的系统时钟信号,j为大于等于1小于等于m的整数;
其中,ppm为百万分之一。
根据第一方面,在第六种可能的实现方式中,所述对网元设备的本地晶振输出的时钟信号的频偏进行校准,包括:
根据n个第五计数器的n个第五计数值N5k和第三参考值N0,计算内部校准值INNER_CAL,其中,N5k表示第k个第五计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,N0表示第k路参考时钟信号无频偏时、且所述本地晶振输出的时钟信号无频偏时所述第k个第五计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,A'为第二预设计数值,A'根据所需的对所述本地晶振输出的时钟信号的频偏进行校准的精度确定,f0'表示所述本地晶振输出的时钟信号无频偏时的频率,fk表示所述第k路参考时钟信号无频偏时的频率。所述n路参考时钟信号为所述本地晶振从接收的业务信号中提取的时钟信号,n为大于2的整数,k为大于等于1且小于等于n的整数;
根据INNER_CAL对所述本地晶振输出的时钟信号的频偏进行内部校准。
根据第一方面的第六种可能的实现方式,在第七种可能的实现方式中,所述根据n个第五计数器的n个第五计数值N5k和第三参考值N0,计算内部校准值INNER_CAL,包括:
将n个第六计数器的计数值和所述n个第五计数的计数值器清零,同时启动所述n个第五计数器和所述n个第六计数器开始计数,所述n个第六计数器分别对所述n路参考时钟信号的上升沿计数;
确定第k个第六计数器的第六计数值N6k是否大于等于A',N6k表示所述第k个第六计数器对第k路参考时钟信号的上升沿进行计数的计数值;
若是,则停止所述第k个第六计数器计数,将所述第k个第六计数器清零,并向第k个第五计数器发送停止信号,以使所述第k个第五计数器停止计数并读取所述N5k;
根据所述N5k和所述N0计算
根据计算内部校准值INNER_CAL,
其中,Δk表示所述第k路参考时钟信号相对于所述本地晶振输出的时钟信号的频偏,Δf'表示所述本地晶振输出的时钟信号的频偏,Δm和Δn分别表示根据公式计算出的n个数值中的最大值和最小值。
根据第一方面的第七种可能的实现方式,在第八种可能的实现方式中,所述通过校准后的所述本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测,包括:
计算所述第k路参考时钟信号的频偏Δfk,Δfk=Δk+INNER_CAL;
确定公式-4.6ppm≤Δfk≤4.6ppm是否成立;
若公式-4.6ppm≤Δfk≤4.6ppm成立,则确定第k路参考时钟信号的频偏满足所需的精度;
从频偏满足所需的精度的p路参考时钟信号中选取频偏的绝对值最小的一路参考时钟信号信号作为所述网元设备的系统时钟信号,p为大于等于1小于等于n的整数;
其中,ppm为百万分之一。
第二方面,本发明实施例提供一种频偏检测装置,包括:
频偏校准模块,用于对网元设备的本地晶振输出的时钟信号的频偏进行校准;
频偏检测模块,用于通过校准后的所述本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测。
在第二方面的第一种可能的实现方式中,所述频偏校准模块包括:
外部校准值计算单元,用于根据第一计数器的第一计数值X和第一参考值X0,计算外部校准值EXT_CAL,其中,X表示通过外时钟接口输入所述本地晶振的所述参考时钟信号无频偏时所述第一计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,X0表示所述本地晶振输出的时钟信号无频偏、且所述通过外时钟接口输入所述本地晶振的所述参考时钟信号无频偏时所述第一计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,A为第一预设计数值,A根据所需的对所述本地晶振输出的时钟信号的频偏进行校准的精度确定,f0表示所述本地晶振输出的时钟信号无频偏时的频率,f表示所述通过外时钟接口输入所述本地晶振的所述参考时钟信号无频偏时的频率;
外部校准单元,用于根据EXT_CAL对所述本地晶振输出的时钟信号的频偏进行外部校准。
根据第二方面的第一种可能的实现方式,在第二种可能的实现方式中,
所述外部校准值计算单元,具体用于将第二计数器和所述第一计数器清零,同时启动所述第一计数器和所述第二计数器开始计数,所述第二计数器对所述通过外时钟接口输入所述本地晶振的所述参考时钟信号的上升沿进行计数;确定所述第二计数器的第二计数值是否大于等于A;若是,则停止所述第二计数器计数,将所述第二计数器清零,并向所述第一计数器发送停止信号,以使所述第一计数器停止计数并读取所述X;根据所述X和所述X0计算EXT_CAL,其中,Δf表示所述通过外时钟接口输入所述本地晶振的所述参考时钟信号的频偏。
根据第二方面的第一种或第二种可能的实现方式,在第三种可能的实现方式中,还包括:
第一内部校准值计算单元,用于在所述根据EXT_CAL对所述本地晶振输出的时钟信号的频偏进行外部校准之后,根据m个第三计数器的m个第三计数值M3i和第二参考值M0,计算内部校准值INNER_CAL1,其中,M3i表示第i个第三计数器对经过外部校准后的所述本地晶振输出的时钟信号的上升沿进行计数的计数值,M0表示第i路参考时钟信号无频偏时第i个第三计数器对经过外部校准后的所述本地晶振输出的时钟信号的上升沿进行计数的计数值,M0=X0×(1+EXT_CAL),所述m路参考时钟信号为所述本地晶振从接收的业务信号中提取的时钟信号,m为大于2的整数,i为大于等于1且小于等于m的整数;
第一内部校准单元,用于根据INNER_CAL1对经过外部校准后的所述本地晶振输出的时钟信号的频偏进行内部校准。
根据第二方面的第三种可能的实现方式,在第四种可能的实现方式中,
所述第一内部校准值计算单元,具体用于将m个第四计数器和所述m个第三计数器清零,同时启动所述m个第三计数器和所述m个第四计数器开始计数,所述m个第四计数器分别对m路参考时钟信号的上升沿计数,所述m路参考时钟信号为所述本地晶振从接收的业务信号中提取的时钟信号;确定第i个第四计数器的第四计数值M4i是否大于等于A,M4i表示所述第i个第四计数器对第i路参考时钟信号的上升沿进行计数的计数值;若是,则停止所述第i个第四计数器计数,将所述第i个第四计数器清零,并向第i个第三计数器发送停止信号,以使所述第i个第三计数器停止计数并读取所述M3i;根据所述M3i和所述M0计算根据计算内部校准值INNER_CAL1, 其中,Δi表示第i路参考时钟信号相对于经过外部校准后的所述本地晶振输出的时钟信号的频偏,Δf'表示经过外部校准后的所述本地晶振输出的时钟信号的频偏,Δx和Δy分别表示根据公式计算出的m个数值中的最大值和最小值。
根据第二方面的第四种可能的实现方式,在第五种可能的实现方式中,所述频偏检测模块,具体用于计算所述第i路参考时钟信号的频偏Δfi,Δfi=Δi+EXT_CAL+INNER_CAL1;确定公式-4.6ppm≤Δfi≤4.6ppm是否成立;若公式-4.6ppm≤Δfi≤4.6ppm成立,则确定第i路参考时钟信号的频偏满足所需的精度;从频偏满足所需的精度的j路参考时钟信号中选取频偏的绝对值最小的一路参考时钟信号作为所述网元设备的系统时钟信号,j为大于等于1小于等于m的整数;其中,ppm为百万分之一。
根据第二方面,在第六种可能的实现方式中,所述频偏校准模块,包括:
第二内部校准值计算单元,用于根据n个第五计数器的n个第五计数值N5k和第三参考值N0,计算内部校准值INNER_CAL,其中,N5k表示第k个第五计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,N0表示第k路参考时钟信号无频偏时、且所述本地晶振输出的时钟信号无频偏时所述第k个第五计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,A'为第二预设计数值,A'根据所需的对所述本地晶振输出的时钟信号的频偏进行校准的精度确定,f0'表示所述本地晶振输出的时钟信号无频偏时的频率,fk表示所述第k路参考时钟信号无频偏时的频率。所述n路参考时钟信号为所述本地晶振从接收的业务信号中提取的时钟信号,n为大于2的整数,k为大于等于1且小于等于n的整数;
第二内部校准单元,用于根据INNER_CAL对所述本地晶振输出的时钟信号的频偏进行内部校准。
根据第二方面的第六种可能的实现方式,在第七种可能的实现方式中,所述第二内部校准值计算单元,具体用于将n个第六计数器的计数值和所述n个第五计数的计数值器清零,同时启动所述n个第五计数器和所述n个第六计数器开始计数,所述n个第六计数器分别对所述n路参考时钟信号的上升沿计数;确定第k个第六计数器的第六计数值N6k是否大于等于A',N6k表示所述第k个第六计数器对第k路参考时钟信号的上升沿进行计数的计数值;若是,则停止所述第k个第六计数器计数,将所述第k个第六计数器清零,并向第k个第五计数器发送停止信号,以使所述第k个第五计数器停止计数并读取所述N5k;根据所述N5k和所述N0计算根据计算内部校准值INNER_CAL, 其中,Δk表示所述第k路参考时钟信号相对于所述本地晶振输出的时钟信号的频偏,Δf'表示所述本地晶振输出的时钟信号的频偏,Δm和Δn分别表示根据公式计算出的n个数值中的最大值和最小值。
根据第二方面的第七种可能的实现方式,在第八种可能的实现方式中,所述频偏检测模块,具体用于计算所述第k路参考时钟信号的频偏Δfk,Δfk=Δk+INNER_CAL;确定公式-4.6ppm≤Δfk≤4.6ppm是否成立;若公式-4.6ppm≤Δfk≤4.6ppm成立,则确定第k路参考时钟信号的频偏满足所需的精度;从频偏满足所需的精度的p路参考时钟信号中选取频偏的绝对值最小的一路参考时钟信号信号作为所述网元设备的系统时钟信号,p为大于等于1小于等于n的整数;其中,ppm为百万分之一。
本发明实施例频偏检测方法和装置,通过对网元设备的本地晶振输出的时钟信号的频偏进行校准,通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测,解决了现有技术中由于本地晶振自身存在频偏以及老化带来的参数漂移,导致对参考时钟信号的频偏的检测结果不准确的问题,并且实现了在不更换硬件的前提下提高了检测精度。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例一所提供的频偏检测方法的流程图;
图2为本发明实施例二所提供的频偏检测方法的流程图;
图3为本发明实施例三所提供的频偏检测方法的流程图;
图4为本发明实施例四所提供的频偏检测方法的流程图;
图5为本发明实施例五所提供的频偏检测装置500的结构示意图;
图6为本发明实施例六所提供的频偏检测装置600的结构示意图;
图7为本发明实施例七所提供的频偏检测装置700的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1为本发明实施例一所提供的频偏检测方法的流程图。本实施例的方法适用于SDH同步网络中对参考时钟信号进行频偏检测的情况。该方法由配置在SDH网络中的网元设备中的频偏检测装置执行,该装置通常以硬件和/或软件的方式来实现。本实施例的方法包括如下:
110、对网元设备的本地晶振输出的时钟信号的频偏进行校准。
由于现有技术中采用网元设备的本地晶振输出的时钟信号对参考时钟信号计数的方式来检测参考时钟信号是否发生了频偏。然而采用这种方式检测参考时钟信号是否发生频偏的前提条件是本地晶振输出的时钟信号是精确、无频偏的,为了保证本地晶振输出的时钟信号精确,通常采用恒温晶振作为网元设备的本地晶振,但由于恒温晶振出厂时自身也不可避免的存在频偏以及老化引起的参数漂移而存在频偏,导致检测精度下降甚至误检。并且在恒温晶振出现频偏后无法校准,只能通过更换硬件解决频偏问题。本实施例中的110通过对网元设备的本地晶振输出的时钟信号的频偏进行校准,从而可以提高采用恒温晶振输出的时钟信号对参考时钟信号的频偏检测的精度,以保证跟踪的参考时钟信号满足国际电信联盟远程通信标准化组织(International Telecommunications Union Telecommunication StandardizationSector,简称ITU-T)G.813要求。
120、通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测。
120中通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测,可以弥补本地晶振输出的时钟信号因频偏导致对参考时钟信号的频偏检测的偏差,获取到精确的检测结果。
本实施例提供的频偏检测方法,通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测,提高了采用本地晶振输出的时钟信号对参考时钟信号的频偏检测的精度,保证了跟踪的参考时钟信号的精度满足ITU-T G.813要求。
本实施例以上述实施例一为基础,进一步进行了优化。图2为本发明实施例二所提供的频偏检测方法的流程图。本实施例通过对本地晶振输出的时钟信号的频偏进行外部校准,通过外部校准后的本地晶振输出的时钟信号对参考时钟信号进行频偏检测。参照图2,本实施例的方法可以包括:
210、根据第一计数器的第一计数值X和第一参考值X0,计算外部校准值EXT_CAL。
其中,X表示通过外时钟接口输入本地晶振的参考时钟信号无频偏时第一计数器对本地晶振输出的时钟信号的上升沿进行计数的计数值,X0表示本地晶振输出的时钟信号无频偏、且通过外时钟接口输入本地晶振的参考时钟信号无频偏时第一计数器对本地晶振输出的时钟信号的上升沿进行计数的计数值,A为第一预设计数值,A根据所需的对本地晶振输出的时钟信号的频偏进行校准的精度确定,f0表示本地晶振输出的时钟信号无频偏时的频率,f表示通过外时钟接口输入本地晶振的参考时钟信号无频偏时的频率。
需要说明的是,在实际应用中,通常采用高稳定度的恒温晶振作为本地晶振。假设通过外时钟接口输入本地晶振的参考时钟信号的频偏为0,且对通过外时钟接口输入本地晶振的参考时钟信号计数A个周期,则计数A个周期所用的时间为A/f,单位为秒,第一计数器在同样的时间内对本地晶振输出的时钟信号的上升沿进行计数的计数值为X。从公式中可知,当本地晶振输出的时钟信号的频率大于f0,也即本地晶振输出的时钟信号正频偏时,则相同计数周期内第一计数器的第一计数值X越大,即第一计数值X大于X0;当本地晶振输出的时钟信号负频偏时,第一计数器的计数值X小于X0。第一计数器的计数值X与X0的差值反应了本地晶振输出的时钟信号的频偏大小,进一步的,可以根据X与X0的差值计算出本地晶振输出的时钟信号的频偏。
举例来说,根据第一计数器的第一计数值X和第一参考值X0,计算外部校准值EXT_CAL可以采用下述方式得到:
将第二计数器和第一计数器清零,同时启动第一计数器和第二计数器开始计数,第二计数器对通过外时钟接口输入本地晶振的参考时钟信号的上升沿进行计数;确定第二计数器的第二计数值是否大于等于A;若是,则停止第二计数器计数,将第二计数器清零,并向第一计数器发送停止信号,以使第一计数器停止计数并读取X;根据X和X0计算EXT_CAL,其中,Δf表示通过外时钟接口输入本地晶振的参考时钟信号的频偏。
需要说明的是,在确定第二计数器的第二计数值是否大于等于A的过程中,如果确定第二计数器的第二计数值小于A,则控制第二计数器继续对通过外时钟接口输入本地晶振的参考时钟信号的上升沿进行计数。210中详细介绍了计算EXT_CAL的方法,如果在实际应用中,用户未采用外部校准方法,则可以确定EXT_CAL=0。
220、根据EXT_CAL对本地晶振输出的时钟信号的频偏进行外部校准。
EXT_CAL也即为本地晶振输出的时钟信号的频偏,根据外部校准值EXT_CAL可以对通过外时钟接口输入本地晶振的参考时钟信号进行频偏检测。
230、通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测。
由于在210至220中计算出了EXT_CAL,在对跟踪的参考时钟信号进行频偏检测时,可以对检测结果进行修正,获取到准确的检测结果。
本实施例提供的频偏检测方法,通过计算EXT_CAL,并根据EXT_CAL对本地晶振输出的时钟信号的频偏进行外部校准,通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测,提高了采用本地晶振输出的时钟信号对参考时钟信号的频偏检测的精度,保证了跟踪的参考时钟信号的精度满足ITU-T G.813要求。
图3为本发明实施例三所提供的频偏检测方法的流程图。本实施例通过对本地晶振输出的时钟信号的频偏进行外部校准,并在外部校准后又进行了内部校准,通过外部校准和内部校准后的本地晶振输出的时钟信号对参考时钟信号进行频偏检测。参照图3,本实施例的方法可以包括:
310、根据第一计数器的第一计数值X和第一参考值X0,计算外部校准值EXT_CAL。
320、根据EXT_CAL对本地晶振输出的时钟信号的频偏进行外部校准。
330、根据m个第三计数器的m个第三计数值M3i和第二参考值M0,计算内部校准值INNER_CAL1。
其中,M3i表示第i个第三计数器对经过外部校准后的本地晶振输出的时钟信号的上升沿进行计数的计数值,M0表示第i路参考时钟信号无频偏时第i个第三计数器对经过外部校准后的本地晶振输出的时钟信号的上升沿进行计数的计数值,M0=X0×(1+EXT_CAL),m路参考时钟信号为本地晶振从接收的业务信号中提取的时钟信号,m为大于2的整数,i为大于等于1且小于等于m的整数。
举例来说,根据m个第三计数器的m个第三计数值M3i和第二参考值M0,计算内部校准值INNER_CAL1可以采用下述方式得到:
将m个第四计数器和m个第三计数器清零,同时启动m个第三计数器和m个第四计数器开始计数,m个第四计数器分别对m路参考时钟信号的上升沿计数,m路参考时钟信号为本地晶振从接收的业务信号中提取的时钟信号;确定第i个第四计数器的第四计数值M4i是否大于等于A,M4i表示第i个第四计数器对第i路参考时钟信号的上升沿进行计数的计数值;若是,则停止第i个第四计数器计数,将第i个第四计数器清零,并向第i个第三计数器发送停止信号,以使第i个第三计数器停止计数并读取M3i;根据M3i和M0计算根据计算内部校准值INNER_CAL1, 其中,Δi表示第i路参考时钟信号相对于经过外部校准后的本地晶振输出的时钟信号的频偏,Δf'表示经过外部校准后的本地晶振输出的时钟信号的频偏,Δx和Δy分别表示根据公式计算出的m个数值中的最大值和最小值。需要说明的是,计算内部校准值INNER_CAL1的过程中,由于m的取值受限,当某路参考时钟信号的频偏较大时,会影响到经过外部校准后的本地晶振输出的时钟信号的频偏结果,因此在设计过程中,去掉根据公式计算出的m个数值中的最大值Δx和最小值Δy,将剩余的m-2个频偏计算结果求和后取平均值来得到经过外部校准后的本地晶振输出的时钟信号的频偏,将此频偏作为经过外部校准后的本地晶振输出的时钟信号的内部校准值,在此需要说明的是,本实施例中的内部校准值计算方法可以扩展至其他统计学算法,以达到更精确的校准效果。
上述在确定第i个第四计数器的第四计数值M4i是否大于等于A的过程中,如果确定第i个第四计数器的第四计数值M4i小于A,则控制第i个第四计数器继续对第i路参考时钟信号的上升沿进行计数。
340、根据INNER_CAL1对经过外部校准后的本地晶振输出的时钟信号的频偏进行内部校准。
350、通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测。
举例来说,通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测可以采用下述方式得到:
计算第i路参考时钟信号的频偏Δfi, 确定公式-4.6ppm≤Δfi≤4.6ppm是否成立;若公式-4.6ppm≤Δfi≤4.6ppm成立,则确定第i路参考时钟信号的频偏满足所需的精度;从频偏满足所需的精度的j路参考时钟信号中选取频偏的绝对值最小的一路参考时钟信号作为网元设备的系统时钟信号,j为大于等于1小于等于m的整数;其中,ppm为百万分之一。
本实施例提供的频偏检测方法,通过计算EXT_CAL,并根据EXT_CAL对本地晶振输出的时钟信号的频偏进行外部校准,并且在外部校准后还进一步计算INNER_CAL1,根据INNER_CAL1对经过外部校准后的本地晶振输出的时钟信号的频偏再进行内部校准,通过外部校准和内部校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测,提高了采用本地晶振输出的时钟信号对参考时钟信号的频偏检测的精度,保证了跟踪的参考时钟信号的精度满足ITU-T G.813要求。
图4为本发明实施例四所提供的频偏检测方法的流程图。本实施例通过对本地晶振输出的时钟信号的频偏进行内部校准,通过内部校准后的本地晶振输出的时钟信号对参考时钟信号进行频偏检测。参照图4,本实施例的方法可以包括:
410、根据n个第五计数器的n个第五计数值N5k和第三参考值N0,计算内部校准值INNER_CAL。
其中,N5k表示第k个第五计数器对本地晶振输出的时钟信号的上升沿进行计数的计数值,N0表示第k路参考时钟信号无频偏时、且本地晶振输出的时钟信号无频偏时第k个第五计数器对本地晶振输出的时钟信号的上升沿进行计数的计数值,A'为第二预设计数值,A'根据所需的对本地晶振输出的时钟信号的频偏进行校准的精度确定,f0'表示本地晶振输出的时钟信号无频偏时的频率,fk表示第k路参考时钟信号无频偏时的频率。n路参考时钟信号为本地晶振从接收的业务信号中提取的时钟信号,n为大于2的整数,k为大于等于1且小于等于n的整数。
举例来说,根据n个第五计数器的n个第五计数值N5k和第三参考值N0,计算内部校准值INNER_CAL可以采用下述方式得到:
将n个第六计数器的计数值和n个第五计数的计数值器清零,同时启动n个第五计数器和n个第六计数器开始计数,n个第六计数器分别对n路参考时钟信号的上升沿计数;确定第k个第六计数器的第六计数值N6k是否大于等于A',N6k表示第k个第六计数器对第k路参考时钟信号的上升沿进行计数的计数值;若是,则停止第k个第六计数器计数,将第k个第六计数器清零,并向第k个第五计数器发送停止信号,以使第k个第五计数器停止计数并读取N5k;根据N5k和N0计算根据计算内部校准值INNER_CAL, 其中,Δk表示第k路参考时钟信号相对于本地晶振输出的时钟信号的频偏,Δf'表示本地晶振输出的时钟信号的频偏,Δm和Δn分别表示根据公式计算出的n个数值中的最大值和最小值。
需要说明的是,在确定第k个第六计数器的第六计数值N6k是否大于等于A'的过程中,如果确定第k个第六计数器的第六计数值N6k小于A',则控制第k个第六计数器继续对第k路参考时钟信号的上升沿进行计数。
420、根据INNER_CAL对本地晶振输出的时钟信号的频偏进行内部校准。
430、通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测。
举例来说,通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测可以采用下述方式得到:
计算第k路参考时钟信号的频偏Δfk,Δfk=Δk+INNER_CAL;确定公式-4.6ppm≤Δfk≤4.6ppm是否成立;若公式-4.6ppm≤Δfk≤4.6ppm成立,则确定第k路参考时钟信号的频偏满足所需的精度;从频偏满足所需的精度的p路参考时钟信号中选取频偏的绝对值最小的一路参考时钟信号信号作为网元设备的系统时钟信号,p为大于等于1小于等于n的整数;其中,ppm为百万分之一。
本实施例提供的频偏检测方法,通过计算INNER_CAL,并根据INNER_CAL对本地晶振输出的时钟信号的频偏进行内部校准,通过内部校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测,提高了采用本地晶振输出的时钟信号对参考时钟信号的频偏检测的精度,保证了跟踪的参考时钟信号的精度满足ITU-T G.813要求。
图5为本发明实施例五所提供的频偏检测装置500的结构示意图。本实施例的装置适用于SDH同步网络中对参考时钟信号进行频偏检测的情况。该装置通常以硬件和/或软件的方式来实现。参照图5,该频偏检测装置包括如下模块:频偏校准模块510和频偏检测模块520。
频偏校准模块510用于对网元设备的本地晶振输出的时钟信号的频偏进行校准;频偏检测模块520用于通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测。
本实施例提供的频偏检测装置,通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测,提高了采用本地晶振输出的时钟信号对参考时钟信号的频偏检测的精度,保证了跟踪的参考时钟信号的精度满足ITU-T G.813要求。
图6为本发明实施例六所提供的频偏检测装置600的结构示意图。参照图6,在上述实施例五的基础上,频偏校准模块510具体包括如下单元:外部校准值计算单元511和外部校准单元512。
外部校准值计算单元511用于根据第一计数器的第一计数值X和第一参考值X0,计算外部校准值EXT_CAL,其中,X表示通过外时钟接口输入本地晶振的参考时钟信号无频偏时第一计数器对本地晶振输出的时钟信号的上升沿进行计数的计数值,X0表示本地晶振输出的时钟信号无频偏、且通过外时据所需的对本地晶振输出的时钟信号的频偏进行校准的精度确定,f0表示本地晶振输出的时钟信号无频偏时的频率,f表示通过外时钟接口输入本地晶振的参考时钟信号无频偏时的频率;外部校准单元512用于根据EXT_CAL对本地晶振输出的时钟信号的频偏进行外部校准。
进一步的,外部校准值计算单元511具体用于将第二计数器和第一计数器清零,同时启动第一计数器和第二计数器开始计数,第二计数器对通过外时钟接口输入本地晶振的参考时钟信号的上升沿进行计数;确定第二计数器的第二计数值是否大于等于A;若是,则停止第二计数器计数,将第二计数器清零,并向第一计数器发送停止信号,以使第一计数器停止计数并读取X;根据X和X0计算EXT_CAL,其中,Δf表示通过外时钟接口输入本地晶振的参考时钟信号的频偏。
进一步的,频偏校准模块510还可以包括如下单元:第一内部校准值计算单元和第一内部校准单元。
第一内部校准值计算单元,用于在根据EXT_CAL对本地晶振输出的时钟信号的频偏进行外部校准之后,根据m个第三计数器的m个第三计数值M3i和第二参考值M0,计算内部校准值INNER_CAL1,其中,M3i表示第i个第三计数器对经过外部校准后的本地晶振输出的时钟信号的上升沿进行计数的计数值,M0表示第i路参考时钟信号无频偏时第i个第三计数器对经过外部校准后的本地晶振输出的时钟信号的上升沿进行计数的计数值,M0=X0×(1+EXT_CAL),m路参考时钟信号为本地晶振从接收的业务信号中提取的时钟信号,m为大于2的整数,i为大于等于1且小于等于m的整数。
第一内部校准单元,用于根据INNER_CAL1对经过外部校准后的本地晶振输出的时钟信号的频偏进行内部校准。
进一步的,第一内部校准值计算单元,具体用于将m个第四计数器和m个第三计数器清零,同时启动m个第三计数器和m个第四计数器开始计数,m个第四计数器分别对m路参考时钟信号的上升沿计数,m路参考时钟信号为本地晶振从接收的业务信号中提取的时钟信号;确定第i个第四计数器的第四计数值M4i是否大于等于A,M4i表示第i个第四计数器对第i路参考时钟信号的上升沿进行计数的计数值;若是,则停止第i个第四计数器计数,将第i个第四计数器清零,并向第i个第三计数器发送停止信号,以使第i个第三计数器停止计数并读取M3i;根据M3i和M0计算根据计算内部校准值INNER_CAL1, 其中,Δi表示第i路参考时钟信号相对于经过外部校准后的本地晶振输出的时钟信号的频偏,Δf'表示经过外部校准后的本地晶振输出的时钟信号的频偏,Δx和Δy分别表示根据公式计算出的m个数值中的最大值和最小值。
进一步的,频偏检测模块520具体用于计算第i路参考时钟信号的频偏Δfi, 确定公式-4.6ppm≤Δfi≤4.6ppm是否成立;若公式-4.6ppm≤Δfi≤4.6ppm成立,则确定第i路参考时钟信号的频偏满足所需的精度;从频偏满足所需的精度的j路参考时钟信号中选取频偏的绝对值最小的一路参考时钟信号作为网元设备的系统时钟信号,j为大于等于1小于等于m的整数;其中,ppm为百万分之一。
本实施例提供的频偏检测装置,通过校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测,提高了采用本地晶振输出的时钟信号对参考时钟信号的频偏检测的精度,保证了跟踪的参考时钟信号满足ITU-TG.813要求。
图7为本发明实施例七所提供的频偏检测装置700的结构示意图。参照图7,在上述实施例五的基础上,频偏校准模块510具体包括如下单元:第二内部校准值计算单元710和第二内部校准单元720。
第二内部校准值计算单元710用于根据n个第五计数器的n个第五计数值N5k和第三参考值N0,计算内部校准值INNER_CAL,其中,N5k表示第k个第五计数器对本地晶振输出的时钟信号的上升沿进行计数的计数值,N0表示第k路参考时钟信号无频偏时、且本地晶振输出的时钟信号无频偏时第k个第五计数器对本地晶振输出的时钟信号的上升沿进行计数的计数值,A'为第二预设计数值,A'根据所需的对本地晶振输出的时钟信号的频偏进行校准的精度确定,f0'表示本地晶振输出的时钟信号无频偏时的频率,fk表示第k路参考时钟信号无频偏时的频率。n路参考时钟信号为本地晶振从接收的业务信号中提取的时钟信号,n为大于2的整数,k为大于等于1且小于等于n的整数;第二内部校准单元720用于根据INNER_CAL对本地晶振输出的时钟信号的频偏进行内部校准。
进一步的,第二内部校准值计算单元710具体用于将n个第六计数器的计数值和n个第五计数的计数值器清零,同时启动n个第五计数器和n个第六计数器开始计数,n个第六计数器分别对n路参考时钟信号的上升沿计数;确定第k个第六计数器的第六计数值N6k是否大于等于A',N6k表示第k个第六计数器对第k路参考时钟信号的上升沿进行计数的计数值;若是,则停止第k个第六计数器计数,将第k个第六计数器清零,并向第k个第五计数器发送停止信号,以使第k个第五计数器停止计数并读取N5k;根据N5k和N0计算根据计算内部校准值INNER_CAL, 其中,Δk表示第k路参考时钟信号相对于本地晶振输出的时钟信号的频偏,Δf'表示本地晶振输出的时钟信号的频偏,Δm和Δn分别表示根据公式计算出的n个数值中的最大值和最小值。
进一步的,频偏检测模块520具体用于计算第k路参考时钟信号的频偏Δfk,Δfk=Δk+INNER_CAL;确定公式-4.6ppm≤Δfk≤4.6ppm是否成立;若公式-4.6ppm≤Δfk≤4.6ppm成立,则确定第k路参考时钟信号的频偏满足所需的精度;从频偏满足所需的精度的p路参考时钟信号中选取频偏的绝对值最小的一路参考时钟信号信号作为网元设备的系统时钟信号,p为大于等于1小于等于n的整数;其中,ppm为百万分之一。
本实施例提供的频偏检测装置,通过内部校准后的本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测,提高了采用本地晶振输出的时钟信号对参考时钟信号的频偏检测的精度,保证了跟踪的参考时钟信号满足ITU-T G.813要求。
本领域普通技术人员可以理解:实现上述各方法实施例的全部或部分可以通过程序指令相关的硬件来完成。前述的程序可以存储于一计算机可读取存储介质中。该程序在执行时,执行包括上述各方法实施例的;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
Claims (18)
1.一种频偏检测方法,其特征在于,包括:
对网元设备的本地晶振输出的时钟信号的频偏进行校准;
通过校准后的所述本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测。
2.根据权利要求1所述的方法,其特征在于,所述对网元设备的本地晶振输出的时钟信号的频偏进行校准,包括:
根据第一计数器的第一计数值X和第一参考值X0,计算外部校准值EXT_CAL,其中,X表示通过外时钟接口输入所述本地晶振的所述参考时钟信号无频偏时所述第一计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,X0表示所述本地晶振输出的时钟信号无频偏、且所述通过外时钟接口输入所述本地晶振的所述参考时钟信号无频偏时所述第一计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,A为第一预设计数值,A根据所需的对所述本地晶振输出的时钟信号的频偏进行校准的精度确定,f0表示所述本地晶振输出的时钟信号无频偏时的频率,f表示所述通过外时钟接口输入所述本地晶振的所述参考时钟信号无频偏时的频率;
根据EXT_CAL对所述本地晶振输出的时钟信号的频偏进行外部校准。
3.根据权利要求2所述的方法,其特征在于,所述根据第一计数器的第一计数值X和第一参考值X0,计算外部校准值EXT_CAL,包括:
将第二计数器和所述第一计数器清零,同时启动所述第一计数器和所述第二计数器开始计数,所述第二计数器对所述通过外时钟接口输入所述本地晶振的所述参考时钟信号的上升沿进行计数;
确定所述第二计数器的第二计数值是否大于等于A;
若是,则停止所述第二计数器计数,将所述第二计数器清零,并向所述第一计数器发送停止信号,以使所述第一计数器停止计数并读取所述X;
根据所述X和所述X0计算EXT_CAL,
其中,Δf表示所述通过外时钟接口输入所述本地晶振的所述参考时钟信号的频偏。
4.根据权利要求2或3所述的方法,其特征在于,在所述根据EXT_CAL对所述本地晶振输出的时钟信号的频偏进行外部校准之后,还包括:
根据m个第三计数器的m个第三计数值M3i和第二参考值M0,计算内部校准值INNER_CAL1,其中,M3i表示第i个第三计数器对经过外部校准后的所述本地晶振输出的时钟信号的上升沿进行计数的计数值,M0表示第i路参考时钟信号无频偏时第i个第三计数器对经过外部校准后的所述本地晶振输出的时钟信号的上升沿进行计数的计数值,M0=X0×(1+EXT_CAL),所述m路参考时钟信号为所述本地晶振从接收的业务信号中提取的时钟信号,m为大于2的整数,i为大于等于1且小于等于m的整数;
根据INNER_CAL1对经过外部校准后的所述本地晶振输出的时钟信号的频偏进行内部校准。
5.根据权利要求4所述的方法,其特征在于,所述根据m个第三计数器的m个第三计数值M3i和第二参考值M0,计算内部校准值INNER_CAL1,包括:
将m个第四计数器和所述m个第三计数器清零,同时启动所述m个第三计数器和所述m个第四计数器开始计数,所述m个第四计数器分别对m路参考时钟信号的上升沿计数,所述m路参考时钟信号为所述本地晶振从接收的业务信号中提取的时钟信号;
确定第i个第四计数器的第四计数值M4i是否大于等于A,M4i表示所述第i个第四计数器对第i路参考时钟信号的上升沿进行计数的计数值;
若是,则停止所述第i个第四计数器计数,将所述第i个第四计数器清零,并向第i个第三计数器发送停止信号,以使所述第i个第三计数器停止计数并读取所述M3i;
根据所述M3i和所述M0计算
根据计算内部校准值INNER_CAL1,
其中,Δi表示第i路参考时钟信号相对于经过外部校准后的所述本地晶振输出的时钟信号的频偏,Δf'表示经过外部校准后的所述本地晶振输出的时钟信号的频偏,Δx和Δy分别表示根据公式计算出的m个数值中的最大值和最小值。
6.根据权利要求5所述的方法,其特征在于,所述通过校准后的所述本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测,包括:
计算所述第i路参考时钟信号的频偏Δfi,Δfi=Δi+EXT_CAL+INNER_CAL1;
确定公式-4.6ppm≤Δfi≤4.6ppm是否成立;
若公式-4.6ppm≤Δfi≤4.6ppm成立,则确定第i路参考时钟信号的频偏满足所需的精度;
从频偏满足所需的精度的j路参考时钟信号中选取频偏的绝对值最小的一路参考时钟信号作为所述网元设备的系统时钟信号,j为大于等于1小于等于m的整数;
其中,ppm为百万分之一。
7.根据权利要求1所述的方法,其特征在于,所述对网元设备的本地晶振输出的时钟信号的频偏进行校准,包括:
根据n个第五计数器的n个第五计数值N5k和第三参考值N0,计算内部校准值INNER_CAL,其中,N5k表示第k个第五计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,N0表示第k路参考时钟信号无频偏时、且所述本地晶振输出的时钟信号无频偏时所述第k个第五计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,A'为第二预设计数值,A'根据所需的对所述本地晶振输出的时钟信号的频偏进行校准的精度确定,f0'表示所述本地晶振输出的时钟信号无频偏时的频率,fk表示所述第k路参考时钟信号无频偏时的频率。所述n路参考时钟信号为所述本地晶振从接收的业务信号中提取的时钟信号,n为大于2的整数,k为大于等于1且小于等于n的整数;
根据INNER_CAL对所述本地晶振输出的时钟信号的频偏进行内部校准。
8.根据权利要求7所述的方法,其特征在于,所述根据n个第五计数器的n个第五计数值N5k和第三参考值N0,计算内部校准值INNER_CAL,包括:
将n个第六计数器的计数值和所述n个第五计数的计数值器清零,同时启动所述n个第五计数器和所述n个第六计数器开始计数,所述n个第六计数器分别对所述n路参考时钟信号的上升沿计数;
确定第k个第六计数器的第六计数值N6k是否大于等于A',N6k表示所述第k个第六计数器对第k路参考时钟信号的上升沿进行计数的计数值;
若是,则停止所述第k个第六计数器计数,将所述第k个第六计数器清零,并向第k个第五计数器发送停止信号,以使所述第k个第五计数器停止计数并读取所述N5k;
根据所述N5k和所述N0计算
根据计算内部校准值INNER_CAL,
其中,Δk表示所述第k路参考时钟信号相对于所述本地晶振输出的时钟信号的频偏,Δf'表示所述本地晶振输出的时钟信号的频偏,Δm和Δn分别表示根据公式计算出的n个数值中的最大值和最小值。
9.根据权利要求8所述的方法,其特征在于,所述通过校准后的所述本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测,包括:
计算所述第k路参考时钟信号的频偏Δfk,Δfk=Δk+INNER_CAL;
确定公式-4.6ppm≤Δfk≤4.6ppm是否成立;
若公式-4.6ppm≤Δfk≤4.6ppm成立,则确定第k路参考时钟信号的频偏满足所需的精度;
从频偏满足所需的精度的p路参考时钟信号中选取频偏的绝对值最小的一路参考时钟信号信号作为所述网元设备的系统时钟信号,p为大于等于1小于等于n的整数;
其中,ppm为百万分之一。
10.一种频偏检测装置,其特征在于,包括:
频偏校准模块,用于对网元设备的本地晶振输出的时钟信号的频偏进行校准;
频偏检测模块,用于通过校准后的所述本地晶振输出的时钟信号对跟踪的参考时钟信号进行频偏检测。
11.根据权利要求10所述的装置,其特征在于,所述频偏校准模块包括:
外部校准值计算单元,用于根据第一计数器的第一计数值X和第一参考值X0,计算外部校准值EXT_CAL,其中,X表示通过外时钟接口输入所述本地晶振的所述参考时钟信号无频偏时所述第一计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,X0表示所述本地晶振输出的时钟信号无频偏、且所述通过外时钟接口输入所述本地晶振的所述参考时钟信号无频偏时所述第一计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,A为第一预设计数值,A根据所需的对所述本地晶振输出的时钟信号的频偏进行校准的精度确定,f0表示所述本地晶振输出的时钟信号无频偏时的频率,f表示所述通过外时钟接口输入所述本地晶振的所述参考时钟信号无频偏时的频率;
外部校准单元,用于根据EXT_CAL对所述本地晶振输出的时钟信号的频偏进行外部校准。
12.根据权利要求11所述的装置,其特征在于,所述外部校准值计算单元,具体用于将第二计数器和所述第一计数器清零,同时启动所述第一计数器和所述第二计数器开始计数,所述第二计数器对所述通过外时钟接口输入所述本地晶振的所述参考时钟信号的上升沿进行计数;确定所述第二计数器的第二计数值是否大于等于A;若是,则停止所述第二计数器计数,将所述第二计数器清零,并向所述第一计数器发送停止信号,以使所述第一计数器停止计数并读取所述X;根据所述X和所述X0计算EXT_CAL,其中,Δf表示所述通过外时钟接口输入所述本地晶振的所述参考时钟信号的频偏。
13.根据权利要求11或12所述的装置,其特征在于,还包括:
第一内部校准值计算单元,用于在所述根据EXT_CAL对所述本地晶振输出的时钟信号的频偏进行外部校准之后,根据m个第三计数器的m个第三计数值M3i和第二参考值M0,计算内部校准值INNER_CAL1,其中,M3i表示第i个第三计数器对经过外部校准后的所述本地晶振输出的时钟信号的上升沿进行计数的计数值,M0表示第i路参考时钟信号无频偏时第i个第三计数器对经过外部校准后的所述本地晶振输出的时钟信号的上升沿进行计数的计数值,M0=X0×(1+EXT_CAL),所述m路参考时钟信号为所述本地晶振从接收的业务信号中提取的时钟信号,m为大于2的整数,i为大于等于1且小于等于m的整数;
第一内部校准单元,用于根据INNER_CAL1对经过外部校准后的所述本地晶振输出的时钟信号的频偏进行内部校准。
14.根据权利要求13所述的装置,其特征在于,所述第一内部校准值计算单元,具体用于将m个第四计数器和所述m个第三计数器清零,同时启动所述m个第三计数器和所述m个第四计数器开始计数,所述m个第四计数器分别对m路参考时钟信号的上升沿计数,所述m路参考时钟信号为所述本地晶振从接收的业务信号中提取的时钟信号;确定第i个第四计数器的第四计数值M4i是否大于等于A,M4i表示所述第i个第四计数器对第i路参考时钟信号的上升沿进行计数的计数值;若是,则停止所述第i个第四计数器计数,将所述第i个第四计数器清零,并向第i个第三计数器发送停止信号,以使所述第i个第三计数器停止计数并读取所述M3i;根据所述M3i和所述M0计算根据计算内部校准值INNER_CAL1, 其中,Δi表示第i路参考时钟信号相对于经过外部校准后的所述本地晶振输出的时钟信号的频偏,Δf'表示经过外部校准后的所述本地晶振输出的时钟信号的频偏,Δx和Δy分别表示根据公式计算出的m个数值中的最大值和最小值。
15.根据权利要求14所述的装置,其特征在于,所述频偏检测模块,具体用于计算所述第i路参考时钟信号的频偏Δfi,Δfi=Δi+EXT_CAL+INNER_CAL1;确定公式-4.6ppm≤Δfi≤4.6ppm是否成立;若公式-4.6ppm≤Δfi≤4.6ppm成立,则确定第i路参考时钟信号的频偏满足所需的精度;从频偏满足所需的精度的j路参考时钟信号中选取频偏的绝对值最小的一路参考时钟信号作为所述网元设备的系统时钟信号,j为大于等于1小于等于m的整数;其中,ppm为百万分之一。
16.根据权利要求10所述的装置,其特征在于,所述频偏校准模块,包括:
第二内部校准值计算单元,用于根据n个第五计数器的n个第五计数值N5k和第三参考值N0,计算内部校准值INNER_CAL,其中,N5k表示第k个第五计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,N0表示第k路参考时钟信号无频偏时、且所述本地晶振输出的时钟信号无频偏时所述第k个第五计数器对所述本地晶振输出的时钟信号的上升沿进行计数的计数值,A'为第二预设计数值,A'根据所需的对所述本地晶振输出的时钟信号的频偏进行校准的精度确定,f0'表示所述本地晶振输出的时钟信号无频偏时的频率,fk表示所述第k路参考时钟信号无频偏时的频率。所述n路参考时钟信号为所述本地晶振从接收的业务信号中提取的时钟信号,n为大于2的整数,k为大于等于1且小于等于n的整数;
第二内部校准单元,用于根据INNER_CAL对所述本地晶振输出的时钟信号的频偏进行内部校准。
17.根据权利要求16所述的装置,其特征在于,所述第二内部校准值计算单元,具体用于将n个第六计数器的计数值和所述n个第五计数的计数值器清零,同时启动所述n个第五计数器和所述n个第六计数器开始计数,所述n个第六计数器分别对所述n路参考时钟信号的上升沿计数;确定第k个第六计数器的第六计数值N6k是否大于等于A',N6k表示所述第k个第六计数器对第k路参考时钟信号的上升沿进行计数的计数值;若是,则停止所述第k个第六计数器计数,将所述第k个第六计数器清零,并向第k个第五计数器发送停止信号,以使所述第k个第五计数器停止计数并读取所述N5k;根据所述N5k和所述N0计算根据计算内部校准值INNER_CAL, 其中,Δk表示所述第k路参考时钟信号相对于所述本地晶振输出的时钟信号的频偏,Δf'表示所述本地晶振输出的时钟信号的频偏,Δm和Δn分别表示根据公式计算出的n个数值中的最大值和最小值。
18.根据权利要求17所述的装置,其特征在于,所述频偏检测模块,具体用于计算所述第k路参考时钟信号的频偏Δfk,Δfk=Δk+INNER_CAL;确定公式-4.6ppm≤Δfk≤4.6ppm是否成立;若公式-4.6ppm≤Δfk≤4.6ppm成立,则确定第k路参考时钟信号的频偏满足所需的精度;从频偏满足所需的精度的p路参考时钟信号中选取频偏的绝对值最小的一路参考时钟信号信号作为所述网元设备的系统时钟信号,p为大于等于1小于等于n的整数;其中,ppm为百万分之一。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310465515.4A CN104518839B (zh) | 2013-09-30 | 2013-09-30 | 频偏检测方法和装置 |
PCT/CN2014/086674 WO2015043397A1 (zh) | 2013-09-30 | 2014-09-17 | 频偏检测方法和装置 |
EP14847912.4A EP3043493B1 (en) | 2013-09-30 | 2014-09-17 | Frequency shift detection method and device |
US15/084,031 US9755820B2 (en) | 2013-09-30 | 2016-03-29 | Frequency offset detection method and apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310465515.4A CN104518839B (zh) | 2013-09-30 | 2013-09-30 | 频偏检测方法和装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104518839A true CN104518839A (zh) | 2015-04-15 |
CN104518839B CN104518839B (zh) | 2017-06-27 |
Family
ID=52742030
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310465515.4A Active CN104518839B (zh) | 2013-09-30 | 2013-09-30 | 频偏检测方法和装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9755820B2 (zh) |
EP (1) | EP3043493B1 (zh) |
CN (1) | CN104518839B (zh) |
WO (1) | WO2015043397A1 (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106304316A (zh) * | 2015-05-29 | 2017-01-04 | 中国移动通信集团公司 | 一种频率同步性能检测方法及装置 |
CN113098650A (zh) * | 2021-03-29 | 2021-07-09 | 大连市共进科技有限公司 | 时间偏差测量方法、装置、通信设备和可读存储介质 |
CN113541913A (zh) * | 2020-11-05 | 2021-10-22 | 中兴通讯股份有限公司 | 时钟校准方法、时钟校准装置、电子设备和可读介质 |
CN114531327A (zh) * | 2022-01-26 | 2022-05-24 | 小唐科技(上海)有限公司 | 一种频偏自跟踪装置 |
CN118611846A (zh) * | 2024-08-06 | 2024-09-06 | 上海芯炽科技集团有限公司 | 一种适用于a-phy系统的频偏计算方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11487871B2 (en) * | 2015-01-31 | 2022-11-01 | San Diego Gas & Electric Company | Methods and systems for detecting and defending against invalid time signals |
WO2016161638A1 (zh) * | 2015-04-10 | 2016-10-13 | 华为技术有限公司 | 一种相干光源频偏估计和补偿的相干接收机、方法和系统 |
CN113098646B (zh) * | 2020-01-08 | 2022-08-05 | 大唐移动通信设备有限公司 | 一种时间同步方法、装置、电子设备及存储介质 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5943606A (en) * | 1996-09-30 | 1999-08-24 | Qualcomm Incorporated | Determination of frequency offsets in communication systems |
EP1160981A2 (en) * | 2000-05-30 | 2001-12-05 | Nokia Mobile Phones Ltd. | Method and arrangement for reducing frequency offset in a radio receiver |
CN1457570A (zh) * | 2001-07-23 | 2003-11-19 | 连宇通信有限公司 | 用于cdma通信系统接收机中的频率校正方法及装置 |
CN1578197A (zh) * | 2003-07-28 | 2005-02-09 | 华为技术有限公司 | 时钟源频率偏移检测方法 |
CN102566410A (zh) * | 2012-02-16 | 2012-07-11 | 北京华力创通科技股份有限公司 | 基于卫星授时的对本地时钟进行校准的方法和装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5659884A (en) * | 1995-02-10 | 1997-08-19 | Matsushita Communication Industrial Corp. Of America | System with automatic compensation for aging and temperature of a crystal oscillator |
US5898903A (en) * | 1996-03-14 | 1999-04-27 | Alligator Communications, Inc. | Multiple address radio system having automatic radio calibration for reducing frequency offset between radio frequency carriers |
US8258830B2 (en) * | 2009-01-20 | 2012-09-04 | Mediatek Inc. | Methods for calibrating gated oscillator and oscillator circuit utilizing the same |
JP5417130B2 (ja) * | 2009-11-19 | 2014-02-12 | 株式会社日立国際電気 | 無線通信システム |
US8427219B1 (en) * | 2011-12-05 | 2013-04-23 | Skymedi Corporation | Clock generator and a method of generating a clock signal |
CN102833026B (zh) * | 2012-08-31 | 2015-09-09 | 华为技术有限公司 | 一种时钟跟踪方法、系统和网元 |
-
2013
- 2013-09-30 CN CN201310465515.4A patent/CN104518839B/zh active Active
-
2014
- 2014-09-17 EP EP14847912.4A patent/EP3043493B1/en active Active
- 2014-09-17 WO PCT/CN2014/086674 patent/WO2015043397A1/zh active Application Filing
-
2016
- 2016-03-29 US US15/084,031 patent/US9755820B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5943606A (en) * | 1996-09-30 | 1999-08-24 | Qualcomm Incorporated | Determination of frequency offsets in communication systems |
EP1160981A2 (en) * | 2000-05-30 | 2001-12-05 | Nokia Mobile Phones Ltd. | Method and arrangement for reducing frequency offset in a radio receiver |
CN1457570A (zh) * | 2001-07-23 | 2003-11-19 | 连宇通信有限公司 | 用于cdma通信系统接收机中的频率校正方法及装置 |
CN1578197A (zh) * | 2003-07-28 | 2005-02-09 | 华为技术有限公司 | 时钟源频率偏移检测方法 |
CN102566410A (zh) * | 2012-02-16 | 2012-07-11 | 北京华力创通科技股份有限公司 | 基于卫星授时的对本地时钟进行校准的方法和装置 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106304316A (zh) * | 2015-05-29 | 2017-01-04 | 中国移动通信集团公司 | 一种频率同步性能检测方法及装置 |
CN113541913A (zh) * | 2020-11-05 | 2021-10-22 | 中兴通讯股份有限公司 | 时钟校准方法、时钟校准装置、电子设备和可读介质 |
CN113098650A (zh) * | 2021-03-29 | 2021-07-09 | 大连市共进科技有限公司 | 时间偏差测量方法、装置、通信设备和可读存储介质 |
CN114531327A (zh) * | 2022-01-26 | 2022-05-24 | 小唐科技(上海)有限公司 | 一种频偏自跟踪装置 |
CN118611846A (zh) * | 2024-08-06 | 2024-09-06 | 上海芯炽科技集团有限公司 | 一种适用于a-phy系统的频偏计算方法 |
Also Published As
Publication number | Publication date |
---|---|
EP3043493A4 (en) | 2016-07-13 |
EP3043493B1 (en) | 2017-12-27 |
EP3043493A1 (en) | 2016-07-13 |
US9755820B2 (en) | 2017-09-05 |
CN104518839B (zh) | 2017-06-27 |
WO2015043397A1 (zh) | 2015-04-02 |
US20160211969A1 (en) | 2016-07-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104518839A (zh) | 频偏检测方法和装置 | |
CN100545780C (zh) | 利用相移周期波形进行时间测量的电路、方法、系统及仪器 | |
CN110308762A (zh) | 一种芯片内部时钟源的时钟频率校准方法 | |
CN101779376B (zh) | 测量时钟抖动的电路装置和方法 | |
CN100516898C (zh) | 一种高精度时钟检测方法及检测装置 | |
CN102467477A (zh) | 一种波特率自适应的Modbus中继器和波特率自适应系统及方法 | |
CN103941622A (zh) | 基于fpga的高精度秒脉冲倍频出采样脉冲的方法 | |
CN105245203B (zh) | 高精度低速时钟占空比检测系统及方法 | |
CN105306159A (zh) | 一种时钟的时间戳补偿方法及装置 | |
CN110324026A (zh) | 一种芯片内部时钟源的时钟频率检测方法 | |
CN116980065B (zh) | 时钟校准方法、装置、终端设备及存储介质 | |
CN100488082C (zh) | 时钟源频率偏移检测方法 | |
CN105026938A (zh) | 信号处理装置 | |
CN114488766A (zh) | 一种时钟授时的方法、装置以及介质 | |
CN102420715A (zh) | 一种ieee1588协议否定测试方法 | |
CN102710359B (zh) | 一种基于ieee1588的精确时钟频率同步方法及装置 | |
CN101013335A (zh) | 分布式处理系统的时钟同步方法及装置 | |
CN113162718B (zh) | 一种基于多种授时信号的时间确定方法、系统和介质 | |
TW201303533A (zh) | 距離量測方法及系統 | |
CN102332975A (zh) | 一种接口自适应采样方法和装置 | |
CN115769540A (zh) | 时刻同步装置、时刻同步方法和时刻同步程序 | |
CN205176169U (zh) | 一种数字化采样延时变频测量系统 | |
KR100499387B1 (ko) | 클럭신호의 지연을 이용한 클럭신호 위상변화 검출 장치및 방법 | |
CN210807222U (zh) | 一种沿斜率小的信号处理装置及信号计数设备 | |
CN111273726B (zh) | 占空比偏差补偿电路、方法及芯片 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |