CN104465731B - 具有u形隧穿层基极的栅绝缘隧穿凹槽双极晶体管 - Google Patents

具有u形隧穿层基极的栅绝缘隧穿凹槽双极晶体管 Download PDF

Info

Publication number
CN104465731B
CN104465731B CN201410747342.XA CN201410747342A CN104465731B CN 104465731 B CN104465731 B CN 104465731B CN 201410747342 A CN201410747342 A CN 201410747342A CN 104465731 B CN104465731 B CN 104465731B
Authority
CN
China
Prior art keywords
shaped
layer
base
tunnelling
wafer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201410747342.XA
Other languages
English (en)
Other versions
CN104465731A (zh
Inventor
刘溪
靳晓诗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenyang University of Technology
Original Assignee
Shenyang University of Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenyang University of Technology filed Critical Shenyang University of Technology
Priority to CN201410747342.XA priority Critical patent/CN104465731B/zh
Publication of CN104465731A publication Critical patent/CN104465731A/zh
Application granted granted Critical
Publication of CN104465731B publication Critical patent/CN104465731B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • H01L29/7311Tunnel transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1004Base region of bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Bipolar Transistors (AREA)

Abstract

本发明涉及一种具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,对比同尺寸MOSFETs或隧穿场效应晶体管,利用隧穿绝缘层阻抗与其内部场强间极为敏感的相互关系实现优秀的开关特性;利用栅绝缘隧穿电流作为引发发射集电流的驱动电流,实现了更高的正向导通特性;利用发射区、基区和集电区所形成的凹槽形几何特征,对比于普通平面结构,避免了发射区、基区和集电区沿水平方向依次排列,因此节省了芯片面积,可以实现更高的集成度。另外本发明还提出了一种具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管的具体制造方法。该晶体管显著改善了纳米级集成电路单元的工作特性,适用于推广应用。

Description

具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管
技术领域:
本发明涉及超大规模集成电路制造领域,涉及一种适用于高性能超高集成度集成电路制造的具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管。
背景技术:
当前,集成电路的基本单元MOSFETs器件沟道长度的不断缩短导致了器件开关特性的明显下降。具体表现为亚阈值摆幅随着沟道长度的减小而增大、静态功耗明显增加。虽然通过改善栅电极结构的方式可使这种器件性能的退化有所缓解,但当器件尺寸进一步缩减时,器件的开关特性会重新恶化。
隧穿场效应晶体管(TFETs),对比于MOSFETs器件,虽然其平均亚阈值摆幅有所提升,然而其正向导通电流过小,虽然通过引入化合物半导体、锗化硅或锗等禁带宽度更窄的材料来生成为隧穿场效应晶体管的隧穿部分可增大隧穿几率以提升转移特性,但增加了工艺难度。此外,采用高介电常数绝缘材料作为栅极与衬底之间的绝缘介质层,虽然能够改善栅极对沟道电场分布的控制能力,却不能从本质上提高硅材料的隧穿几率,因此对于隧穿场效应晶体管的转移特性改善很有限。
发明内容:
发明目的
为在兼容现有基于硅工艺技术的前提下显著提升纳米级集成电路基本单元器件的开关特性,确保器件在降低亚阈值摆幅的同时具有良好的正向电流导通特性,本发明提供一种适用于高性能、高集成度集成电路制造的具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管。
技术方案
本发明是通过以下技术方案来实现的:
具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,采用只包含单晶硅衬底1的体硅晶圆作为生成器件衬底,或采用同时包含单晶硅衬底1和晶圆绝缘层2的SOI晶圆作为生成器件的衬底;基区4位于体硅晶圆的单晶硅衬底1或SOI晶圆的晶圆绝缘层2的上方,并具有凹槽形特征;;发射区3和集电区5分别位于基区4凹槽上端的两侧;发射极9位于发射区3的上方;集电极10位于集电区5的上方;U形导电层6位于基区4所形成的凹槽内壁,具有英文大写字母“U”形结构特征,被基区4三面包围;U形隧穿绝缘层7位于U形导电层6的内壁,同样具有英文大写字母“U”形结构特征,并被U形导电层6三面包围;栅电极8位于U形隧穿绝缘层7内壁底部的上方;阻挡绝缘层11位于器件单元之间和各电极之间,对各器件单元之间和各电极之间起隔离作用。
栅电极8与发射区3和发射极9之间通过阻挡绝缘层11隔离;栅电极8与集电区5和集电极10之间通过阻挡绝缘层11隔离;相邻的基区4之间通过阻挡绝缘层11隔离;相邻的发射区3与集电区5之间通过阻挡绝缘层11隔离;相邻的发射极9与集电极10之间通过阻挡绝缘层11隔离。
为达到本发明所述的器件功能,本发明提出具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,其核心结构特征为:
由发射区3、基区4和集电区5组成凹槽形特征,且基区4自身也具有凹槽形特征;
基区4的凹槽两侧的顶部要高于U形隧穿绝缘层7以及U形导电层6两侧顶部;
U形隧穿绝缘层7为用于产生栅电极隧穿电流的绝缘材料层,其内壁与栅 电极8相互接触,其外壁与U形导电层6相互接触。
U形导电层6的外壁与基区4形成欧姆接触,是金属材料,或者是同基区4具有相同杂质类型的、且掺杂浓度大于1019每立方厘米的半导体材料。
U形导电层6实质为具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管的浮动基极,当U形隧穿绝缘层7发生隧穿时,电流从栅电极8经U形隧穿绝缘层7流动到U形导电层6,并为基区4供电;
栅电极8是控制U形隧穿绝缘层7产生隧穿效应的电极,是控制器件开启和关断的电极,并与U形导电层6和U形隧穿绝缘层7共同构成U形隧穿层基极。
发射区3与基区4之间、集电区5与基区4之间具有相反杂质类型、且发射区3与发射极9之间形成欧姆接触、集电区3与集电极10之间形成欧姆接触。
具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,以N型为例,发射区3、基区4和集电区5分别为N区、P区和N区,其具体的工作原理为:当集电极10正偏,且栅电极8处于低电位时,栅电极8与U形导电层6之间没有形成足够的电势差,此时U形隧穿绝缘层7处于高阻状态,没有明显隧穿电流通过,因此使得基区4和发射区3之间无法形成足够大的基区电流来驱动具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,即器件处于关断状态;随着栅电极8电压的逐渐升高,栅电极8与U形导电层6之间的电势差逐渐增大,使得位于栅电极8与U形导电层6之间隧穿绝缘层7内的电场强度也随之逐渐增大,当U形隧穿绝缘层7内的电场强度位于临界值以下时,U形隧穿绝缘层7依然保持良好的高阻状态,栅电极和发射极之间的电势差几乎完全降在U形隧穿绝缘层7的内壁和外壁两侧之间,也就使得基区和发射区之间的电势差极小,因此基区几乎没有电流流过,器件也因此保持良好的关断状态,而当U形隧穿绝缘 层7内的电场强度位于临界值以上时,U形隧穿绝缘层7会由于隧穿效应而产生明显的隧穿电流,并且隧穿电流则会随着栅电极8电势的增大以极快的速度陡峭上升,这就使得U形隧穿绝缘层7在栅电极极短的电势变化区间内由高阻态迅速转换为低阻态,当隧穿绝缘层7处于低阻态,此时隧穿绝缘层7在栅电极8和U形导电层6之间所形成的电阻要远小于U形导电层6和发射极3之间所形成的电阻,这就使得基区4和发射区3之间形成了足够大的正偏电压,并且在隧穿效应的作用下,在U形隧穿绝缘层7的内壁和外壁之间产生大量电流移动,U形导电层6作为具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管的浮动基极,当U形隧穿绝缘层7发生隧穿时,电流从栅电极8经U形隧穿绝缘层7流动到U形导电层6,并为基区4供电;因此使得基区4和发射区3之间形成了足够大的基区电流来驱动具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,即器件处于开启状态。
优点及效果
本发明具有如下优点及有益效果:
1.优秀的开关特性
具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,利用隧穿绝缘层阻抗与隧穿绝缘层内电场强度之间极为敏感的相互关系,通过对U形隧穿绝缘层7选取适当的隧道绝缘材料,并对U形隧穿绝缘层7的侧壁高度、侧壁及底部厚度进行适当调节,就可以使U形隧穿绝缘层7在极小的栅电极电势变化区间内实现高阻态和低阻态之间的转换,可以实现更优秀的开关特性。
2.高正向导通电流
具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,隧穿电流通过U形导电层6流向基区,作为引发发射集流出的大量电子电流的驱动电流,与普通隧 穿场效应晶体管只是利用少量的半导体带间隧穿电流作为器件的导通电流相比,具有更好的正向电流导通特性,基于上述原因,对比于普通结构的MOSFETs、隧穿场效应晶体管或普通的双极晶体管,具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,可以实现更高的正向导通电流。
3.高集成度
具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,基区4具有凹槽形状的几何特征,发射区3和集电区5形成于基区4凹槽两侧的上方,对比于普通平面结构,具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,避免了发射区3、基区4和集电区5沿水平方向依次排列,因此节省了芯片面积,可以实现更高的集成度。
附图说明
图1为本发明具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管在SOI衬底上形成的二维结构示意图;
图2是步骤一示意图,
图3是步骤二示意图,
图4是步骤三示意图,
图5是步骤四示意图,
图6是步骤五示意图,
图7是步骤六示意图,
图8是步骤七示意图,
图9是步骤八示意图,
图10是步骤九示意图,
图11是步骤十示意图,
图12是步骤十一示意图,
图13是步骤十二示意图,
图14是步骤十三示意图,
图15是步骤十四示意图,
图16是步骤十五示意图。
附图标记说明:
1、单晶硅衬底;2、晶圆绝缘层;3、发射区;4、基区;5、集电区;6、U形导电层;7、U形隧穿绝缘层;8、栅电极;9、发射极;10、集电极;11、阻挡绝缘层。
具体实施方式
下面结合附图对本发明做进一步的说明:
如图1为本发明具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管在SOI衬底上形成的二维结构示意图;具体包括单晶硅衬底1;晶圆绝缘层2;发射区3;基区4;集电区5;U形导电层6;U形隧穿绝缘层7;栅电极8;发射极9;集电极10;阻挡绝缘层11。
具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,采用只包含单晶硅衬底1的体硅晶圆作为生成器件衬底,或采用同时包含单晶硅衬底1和晶圆绝缘层2的SOI晶圆作为生成器件的衬底;基区4位于体硅晶圆的单晶硅衬底1或SOI晶圆的晶圆绝缘层2的上方,并具有凹槽形特征;;发射区3和集电区5分别位于基区4凹槽上端的两侧;发射极9位于发射区3的上方;集电极10位于集电区5的上方;U形导电层6位于基区4所形成的凹槽内壁,具有英文大写字母“U”形结构特征,被基区4三面包围;U形隧穿绝缘层7位于U形导电层6的内壁,同样具有英文大写字母“U”形结构特征,并被U形导电层6三面包 围;栅电极8位于U形隧穿绝缘层7内壁底部的上方;阻挡绝缘层11位于器件单元之间和各电极之间,对各器件单元之间和各电极之间起隔离作用。
为达到本发明所述的器件功能,本发明提出具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,其核心结构特征为:
由发射区3、基区4和集电区5组成凹槽形特征,且基区4自身也具有凹槽形特征;
基区4的凹槽两侧的顶部要高于U形隧穿绝缘层7以及U形导电层6两侧顶部;
U形隧穿绝缘层7为用于产生栅电极隧穿电流的绝缘材料层,其内壁与栅电极8相互接触,其外壁与U形导电层6相互接触。
U形导电层6的外壁与基区4形成欧姆接触,是金属材料,或者是同基区4具有相同杂质类型的、且掺杂浓度大于1019每立方厘米的半导体材料。
U形导电层6实质为具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管的浮动基极,当U形隧穿绝缘层7发生隧穿时,电流从栅电极8经U形隧穿绝缘层7流动到U形导电层6,并为基区4供电;
栅电极8是控制U形隧穿绝缘层7产生隧穿效应的电极,是控制器件开启和关断的电极,并与U形导电层6和U形隧穿绝缘层7共同构成U形隧穿层基极。
发射区3与基区4之间、集电区5与基区4之间具有相反杂质类型、且发射区3与发射极9之间形成欧姆接触、集电区3与集电极10之间形成欧姆接触。
具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,以N型为例,发射区3、基区4和集电区5分别为N区、P区和N区,其具体的工作原理为:当集电极10正偏,且栅电极8处于低电位时,栅电极8与U形导电层6之间没有形成 足够的电势差,此时U形隧穿绝缘层7处于高阻状态,没有明显隧穿电流通过,因此使得基区4和发射区3之间无法形成足够大的基区电流来驱动具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,即器件处于关断状态;随着栅电极8电压的逐渐升高,栅电极8与U形导电层6之间的电势差逐渐增大,使得位于栅电极8与U形导电层6之间隧穿绝缘层7内的电场强度也随之逐渐增大,当U形隧穿绝缘层7内的电场强度位于临界值以下时,U形隧穿绝缘层7依然保持良好的高阻状态,栅电极和发射极之间的电势差几乎完全降在U形隧穿绝缘层7的内壁和外壁两侧之间,也就使得基区和发射区之间的电势差极小,因此基区几乎没有电流流过,器件也因此保持良好的关断状态,而当U形隧穿绝缘层7内的电场强度位于临界值以上时,U形隧穿绝缘层7会由于隧穿效应而产生明显的隧穿电流,并且隧穿电流则会随着栅电极8电势的增大以极快的速度陡峭上升,这就使得U形隧穿绝缘层7在栅电极极短的电势变化区间内由高阻态迅速转换为低阻态,当隧穿绝缘层7处于低阻态,此时隧穿绝缘层7在栅电极8和U形导电层6之间所形成的电阻要远小于U形导电层6和发射极3之间所形成的电阻,这就使得基区4和发射区3之间形成了足够大的正偏电压,并且在隧穿效应的作用下,在U形隧穿绝缘层7的内壁和外壁之间产生大量电流移动,U形导电层6作为具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管的浮动基极,当U形隧穿绝缘层7发生隧穿时,电流从栅电极8经U形隧穿绝缘层7流动到U形导电层6,并为基区4供电;因此使得基区4和发射区3之间形成了足够大的基区电流来驱动具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,即器件处于开启状态;
具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,利用隧穿绝缘层阻抗与隧穿绝缘层内电场强度之间极为敏感的相互关系,通过对U形隧穿绝缘层7 选取适当的隧道绝缘材料,并对U形隧穿绝缘层7的侧壁高度、侧壁及底部厚度进行适当调节,就可以使U形隧穿绝缘层7在极小的栅电极电势变化区间内实现高阻态和低阻态之间的转换,可以实现更优秀的开关特性。
具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,隧穿电流通过U形导电层6流向基区,作为引发发射集流出的大量电子电流的驱动电流,与普通隧穿场效应晶体管只是利用少量的半导体带间隧穿电流作为器件的导通电流相比,具有更好的正向电流导通特性,基于上述原因,对比于普通结构的MOSFETs、隧穿场效应晶体管或普通的双极晶体管,具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,可以实现更高的正向导通电流。
具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,基区4具有凹槽形状的几何特征,发射区3和集电区5形成于基区4凹槽两侧的上方,对比于普通平面结构,具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,避免了发射区3、基区4和集电区5沿水平方向依次排列,因此节省了芯片面积,可以实现更高的集成度。
本发明所提出的具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管的单元及阵列在SOI晶圆上的具体制造工艺步骤如下:
步骤一、如图2所示,提供一个SOI晶圆,SOI晶圆的下方为SOI晶圆的单晶硅衬底1,SOI晶圆的中间为晶圆绝缘层2,对SOI晶圆上方的单晶硅薄膜进行离子注入,形成杂质层;
步骤二、如图3所示,提供一个SOI晶圆,SOI晶圆的下方为SOI晶圆的单晶硅衬底1,SOI晶圆的中间为晶圆绝缘层2,对SOI晶圆上方的单晶硅薄膜再次进行离子注入,在单晶硅薄膜的顶部形成与步骤一中的杂质类型相反的、浓度不低于1019每立方厘米的重掺杂区。
步骤三、如图4所示,通过光刻、刻蚀等工艺在所提供的SOI晶圆上形成如图2所示的长方体状单晶硅孤岛阵列区域。
步骤四、如图5所示,在晶圆上方淀积绝缘介质后抛平表面,初步形成阻挡绝缘层11。
步骤五、如图6所示,通过刻蚀工艺,在基区单晶硅薄膜上刻蚀出凹槽状区域,其中凹槽的顶部两侧的重掺杂区分别为发射区3和集电区5,剩余部分为基区4。
步骤六、如图7所示,在晶圆上方淀积金属或具有和基区4相同杂质类型的重掺杂的多晶硅,使步骤五中由发射区3、集电区5和基区4所形成的凹槽内部完全被填充,再将表面平坦化至露出发射区3和集电区5,初步形成U形导电层6。
步骤七、如图8所示,通过刻蚀工艺,对步骤六中所淀积的金属或具有和基区4相同杂质类型的重掺杂的多晶硅进行刻蚀,进一步形成具有U形几何特征的U形导电层6。
步骤八、如图9所示,在晶圆上方淀积隧穿绝缘层介质,使步骤七中所形成的U形导电层6的内壁三面所包围的区域完全被填充,再将表面平坦化至露出U形导电层6,初步形成隧穿绝缘层7。
步骤九、如图10所示,通过刻蚀工艺,对步骤八中所淀积的隧穿绝缘层介质进行刻蚀,进一步形成具有U形几何特征的U形隧穿绝缘层7。
步骤十、如图11所示,在晶圆上方淀积金属材料或重掺杂多晶硅,使步骤九中所形成的U形隧穿绝缘层7的内壁三面所包围的区域完全被填充,再将表面平坦化至露出发射区3、集电区5、U形导电层6以及U形隧穿绝缘层7的顶部,形成栅电极8。
步骤十一、如图12所示,在晶圆上方通过刻蚀工艺刻蚀掉U形导电层6两侧上方部分,使U形导电层6的两侧顶部低于基区4两侧的顶部,进一步形成U形导电层6。
步骤十二、如图13所示,在晶圆上方淀积绝缘介质层,再将表面平坦化至露出发射区3、集电区5、U形隧穿绝缘层7以及栅电极8的顶部,进一步形成阻挡绝缘层11。
步骤十三、如图14所示,在晶圆上方通过刻蚀工艺刻蚀掉U形隧穿绝缘层7两侧上方部分,使U形隧穿绝缘层7的两侧顶部低于基区4两侧的顶部,进一步形成U形隧穿绝缘层7。
步骤十四、如图15所示,在晶圆上方淀积绝缘介质层,使步骤十三中的U形隧穿绝缘层7被刻蚀掉的部分完全被绝缘介质层填充,再将表面进行平坦化处理,进一步形成阻挡绝缘层11。
步骤十五、如图16所示,在位于发射区3和集电区5的上方的阻挡绝缘层11内部刻蚀出用于形成发射极9和集电极10的通孔,并在晶圆上表面淀积金属层,使通孔被金属填充,再对金属层进行刻蚀,形成发射极9和集电极10。

Claims (3)

1.具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,其特征在于:采用只包含单晶硅衬底(1)的体硅晶圆作为生成器件衬底,或采用同时包含单晶硅衬底(1)和晶圆绝缘层(2)的SOI晶圆作为生成器件的衬底;基区(4)位于体硅晶圆的单晶硅衬底(1)或SOI晶圆的晶圆绝缘层(2)的上方,并具有凹槽;发射区(3)和集电区(5)分别位于基区(4)凹槽上端的两侧;发射极(9)位于发射区(3)的上方;集电极(10)位于集电区(5)的上方;U形导电层(6)位于基区(4)所形成的凹槽内壁,具有英文大写字母“U”形结构,被基区(4)三面包围;U形隧穿绝缘层(7)位于U形导电层(6)的内壁,具有英文大写字母“U”形结构,并被U形导电层(6)三面包围;栅电极(8)位于U形隧穿绝缘层(7)内壁底部的上方;阻挡绝缘层(11)位于具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管单元之间和单个具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管的上方;由发射区(3)、基区(4)和集电区(5)组成凹槽;基区(4)的凹槽两侧的顶部要高于U形隧穿绝缘层(7)以及U形导电层(6)两侧顶部;U形隧穿绝缘层(7)为用于产生栅电极隧穿电流的绝缘材料层,其内壁与栅电极(8)相互接触,其外壁与U形导电层(6)相互接触;U形导电层(6)的外壁与基区(4)形成欧姆接触,U形导电层(6)是金属材料;U形导电层(6)为具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管的浮动基极,当U形隧穿绝缘层(7)发生隧穿时,电流从栅电极(8)经U形隧穿绝缘层(7)流动到U形导电层(6),并为基区(4)供电;栅电极(8)是控制U形隧穿绝缘层(7)产生隧穿效应的电极,是控制器件开启和关断的电极,并与U形导电层(6)和U形隧穿绝缘层(7)共同构成U形隧穿层基极;发射区(3)与基区(4)之间、集电区(5)与基区(4)之间具有相反杂质类型,且发射区(3)与发射极(9)之间形成欧姆接触,集电区(3)与集电极(10)之间形成欧姆接触。
2.根据权利要求1所述的具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管,其特征在于:栅电极(8)与发射区(3)和发射极(9)之间通过阻挡绝缘层(11)隔离;栅电极(8)与集电区(5)和集电极(10)之间通过阻挡绝缘层(11)隔离;相邻的基区(4)之间通过阻挡绝缘层(11)隔离;相邻的发射区(3)与集电区(5)之间通过阻挡绝缘层(11)隔离;相邻的发射极(9)与集电极(10)之间通过阻挡绝缘层(11)隔离。
3.一种如权利要求1所述的具有U形隧穿层基极的栅绝缘隧穿凹槽双极晶体管的制造方法,其特征在于:该方法步骤如下:
步骤一、提供一个SOI晶圆,SOI晶圆的下方为SOI晶圆的单晶硅衬底(1),SOI晶圆的中间为晶圆绝缘层(2),对SOI晶圆上方的单晶硅薄膜进行离子注入,形成杂质层;
步骤二、对SOI晶圆上方的单晶硅薄膜再次进行离子注入,在单晶硅薄膜的顶部形成与步骤一中的杂质类型相反的、浓度不低于1019每立方厘米的重掺杂区;
步骤三、通过光刻、刻蚀工艺在所提供的SOI晶圆上形成长方体状单晶硅孤岛阵列区域;
步骤四、在晶圆上方淀积绝缘介质后抛平表面,初步形成阻挡绝缘层(11);
步骤五、通过刻蚀工艺,在基区单晶硅薄膜上刻蚀出凹槽状区域,其中凹槽的顶部两侧的重掺杂区分别为发射区(3)和集电区(5),剩余部分为基区(4);
步骤六、在晶圆上方淀积金属,使步骤五中由发射区(3)、集电区(5)和基区(4)所形成的凹槽内部完全被填充,再将表面平坦化至露出发射区(3)和集电区(5),初步形成U形导电层(6);
步骤七、通过刻蚀工艺,对步骤六中所淀积的金属进行刻蚀,进一步形成具有U形几何特征的U形导电层(6);
步骤八、在晶圆上方淀积隧穿绝缘层介质,使步骤七中所形成的U形导电层(6)的内壁三面所包围的区域完全被填充,再将表面平坦化至露出U形导电层(6),初步形成隧穿绝缘层(7);
步骤九、通过刻蚀工艺,对步骤八中所淀积的隧穿绝缘层介质进行刻蚀,进一步形成具有U形几何特征的U形隧穿绝缘层(7);
步骤十、在晶圆上方淀积金属材料,使步骤九中所形成的U形隧穿绝缘层(7)的内壁三面所包围的区域完全被填充,再将表面平坦化至露出发射区(3)、集电区(5)、U形导电层(6)以及U形隧穿绝缘层(7)的顶部,形成栅电极(8);
步骤十一、在晶圆上方通过刻蚀工艺刻蚀掉U形导电层(6)两侧上方部分,使U形导电层(6)的两侧顶部低于基区(4)两侧的顶部,进一步形成U形导电层(6);
步骤十二、在晶圆上方淀积绝缘介质层,再将表面平坦化至露出发射区(3)、集电区(5)、U形隧穿绝缘层(7)以及栅电极(8)的顶部,进一步形成阻挡绝缘层(11);
步骤十三、在晶圆上方通过刻蚀工艺刻蚀掉U形隧穿绝缘层(7)两侧上方部分,使U形隧穿绝缘层(7)的两侧顶部低于基区(4)两侧的顶部,进一步形成U形隧穿绝缘层(7);
步骤十四、在晶圆上方淀积绝缘介质层,使步骤十三中的U形隧穿绝缘层(7)被刻蚀掉的部分完全被绝缘介质层填充,再将表面进行平坦化处理,进一步形成阻挡绝缘层(11);
步骤十五、在位于发射区(3)和集电区(5)的上方的阻挡绝缘层(11)内部刻蚀出用于形成发射极(9)和集电极(10)的通孔,并在晶圆上表面淀积金属层,使通孔被金属填充,再对金属层进行刻蚀,形成发射极(9)和集电极(10)。
CN201410747342.XA 2014-12-08 2014-12-08 具有u形隧穿层基极的栅绝缘隧穿凹槽双极晶体管 Expired - Fee Related CN104465731B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410747342.XA CN104465731B (zh) 2014-12-08 2014-12-08 具有u形隧穿层基极的栅绝缘隧穿凹槽双极晶体管

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410747342.XA CN104465731B (zh) 2014-12-08 2014-12-08 具有u形隧穿层基极的栅绝缘隧穿凹槽双极晶体管

Publications (2)

Publication Number Publication Date
CN104465731A CN104465731A (zh) 2015-03-25
CN104465731B true CN104465731B (zh) 2017-12-05

Family

ID=52911503

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410747342.XA Expired - Fee Related CN104465731B (zh) 2014-12-08 2014-12-08 具有u形隧穿层基极的栅绝缘隧穿凹槽双极晶体管

Country Status (1)

Country Link
CN (1) CN104465731B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101777580A (zh) * 2009-12-30 2010-07-14 复旦大学 一种隧穿场效应晶体管及其制造方法
CN101819975A (zh) * 2010-04-28 2010-09-01 复旦大学 垂直沟道双栅隧穿晶体管及其制备方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2830686B1 (fr) * 2001-10-04 2004-10-22 Commissariat Energie Atomique Transistor a un electron et a canal vertical, et procedes de realisation d'un tel transistor
US7598560B2 (en) * 2007-03-30 2009-10-06 Kavalieros Jack T Hetero-bimos injection process for non-volatile flash memory

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101777580A (zh) * 2009-12-30 2010-07-14 复旦大学 一种隧穿场效应晶体管及其制造方法
CN101819975A (zh) * 2010-04-28 2010-09-01 复旦大学 垂直沟道双栅隧穿晶体管及其制备方法

Also Published As

Publication number Publication date
CN104465731A (zh) 2015-03-25

Similar Documents

Publication Publication Date Title
CN104409487B (zh) 体硅双向击穿保护双栅绝缘隧穿增强晶体管及其制造方法
CN107808899A (zh) 具有混合导电模式的横向功率器件及其制备方法
CN109524472A (zh) 新型功率mosfet器件及其制备方法
CN101958344B (zh) 绿色场效应晶体管及其制造方法
CN104465737B (zh) 体硅双栅绝缘隧穿基极双极晶体管及其制造方法
CN104409508B (zh) Soi衬底双向击穿保护双栅绝缘隧穿增强晶体管及制造方法
WO2023093132A1 (zh) Iegt结构及其制作方法
CN104393033B (zh) 具有击穿保护功能的栅绝缘隧穿凹槽基区双极晶体管
CN104282750B (zh) 主辅栅分立控制u形沟道无掺杂场效应晶体管
CN107611170B (zh) 开态电流增强的纵向隧穿场效应晶体管
CN103117309A (zh) 一种横向功率器件结构及其制备方法
CN104485354B (zh) Soi衬底折叠栅绝缘隧穿增强晶体管及其制造方法
CN104465731B (zh) 具有u形隧穿层基极的栅绝缘隧穿凹槽双极晶体管
CN104282754B (zh) 高集成度l形栅控肖特基势垒隧穿晶体管
CN104409489B (zh) 高集成凹槽绝缘栅隧穿双极增强晶体管及其制造方法
CN104538443B (zh) 非单一衬底绝缘层厚度的高性能soi无结晶体管
CN107785414A (zh) 具有混合导电模式的横向功率器件及其制备方法
CN104465735B (zh) 内嵌栅绝缘隧穿增强晶体管
CN104485353B (zh) 具有u形隧穿绝缘层的绝缘栅隧穿双极晶体管及制造工艺
CN104299992B (zh) 一种横向沟槽绝缘栅双极型晶体管及其制备方法
CN104282753B (zh) 高集成度日形源漏栅辅控u形沟道高迁移率无结晶体管
CN104465736B (zh) 内嵌折叠栅马鞍形绝缘隧穿增强晶体管及其制造方法
CN104485352B (zh) 凹槽内嵌栅绝缘隧穿增强晶体管及其制造方法
CN104409490B (zh) Soi衬底双栅绝缘隧穿基极双极晶体管及其制造方法
CN104409486B (zh) 低亚阈值摆幅高耐压绝缘栅隧穿晶体管及其制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20171205

Termination date: 20181208