CN104462679B - 辐射探测前端读出系统数字滤波成形电路设计方法 - Google Patents

辐射探测前端读出系统数字滤波成形电路设计方法 Download PDF

Info

Publication number
CN104462679B
CN104462679B CN201410705672.2A CN201410705672A CN104462679B CN 104462679 B CN104462679 B CN 104462679B CN 201410705672 A CN201410705672 A CN 201410705672A CN 104462679 B CN104462679 B CN 104462679B
Authority
CN
China
Prior art keywords
mrow
msub
msup
mfrac
tau
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201410705672.2A
Other languages
English (en)
Other versions
CN104462679A (zh
Inventor
高武
李超锋
高德远
魏廷存
郑然�
王佳
魏晓敏
胡永才
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Northwestern Polytechnical University
Original Assignee
Northwestern Polytechnical University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Northwestern Polytechnical University filed Critical Northwestern Polytechnical University
Priority to CN201410705672.2A priority Critical patent/CN104462679B/zh
Publication of CN104462679A publication Critical patent/CN104462679A/zh
Application granted granted Critical
Publication of CN104462679B publication Critical patent/CN104462679B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Measurement Of Radiation (AREA)
  • Medicines Containing Antibodies Or Antigens For Use As Internal Diagnostic Agents (AREA)

Abstract

本发明公开了一种辐射探测前端读出系统数字滤波成形电路设计方法,用于解决现有前端读出电路模拟成形电路设计困难的技术问题。技术方案是采用数字成形、梯形成形和峰值提取实现。首先根据模拟成形器的传输函数采用双线性变换法从S平面上转换到Z平面;然后根据梯形成形的输出函数和数字成形的输入函数,通过数字离散化以及Z变换得到其传输函数;对于梯形成形的输出结果,采取将平顶宽度上所有点的平均值作为最终的结果。与背景技术模拟单通道前端读出电路中模拟滤波成形相比,本发明采用数字化方法实现数字滤波成形电路,设计方法不再随着CMOS工艺尺寸缩小而使模拟成形器设计困难,而是采样数字化的方法实现。

Description

辐射探测前端读出系统数字滤波成形电路设计方法
技术领域
本发明涉及一种前端读出电路设计方法,特别是涉及一种辐射探测前端读出系统数字滤波成形电路设计方法。
背景技术
参照图1。现有的前端读出电路由前置放大器、成形器、峰值探测和保持电路以及模/数转换器组成。入射粒子进入辐射探测器后,与其相互作用转化为电脉冲信号。该电信号首先进入前置放大器电路进行放大处理,由于前置放大器出来的信号比较微弱,为了后续电路的处理,需要再经过成形器进行成形放大处理,再由峰值探测和保持电路跟踪输入准高斯脉冲信号,并在输入脉冲达到最高点时输出峰值电压信号,同时给出脉冲信号到来的时间标志。模/数转换器把模拟峰值电压值转化为数字信号。
该前端读出电路中,成形器采用有源的CR-RC成形器等带通滤波电路实现。CR-RC成形器的传输函数为:
由CR-RC成形器的传输函数可以看出,由模拟电路实现的CR-RC成形器,本质上是一个IIR滤波器。
一般A>>1,如果R1C1=R2C2=τP,且R2C1=τP,则传输函数可以简化为:
其中,τp为成形时间。
故现有的前端读出电路采用传统的模拟成形器具有以下缺点:
(1)模拟成形电路采用硅实现面积大、功耗大。
(2)模拟成形电路的稳定性容易受外部条件的影响。
(3)随着CMOS工艺尺寸缩小,模拟成形电路设计比较困难。
发明内容
为了克服现有前端读出电路模拟成形电路设计困难的缺点,本发明提供一种辐射探测前端读出系统数字滤波成形电路设计方法。该方法采用数字成形、梯形成形和峰值提取实现。首先根据模拟成形器的传输函数采用双线性变换法从S平面上转换到Z平面;然后根据梯形成形的输出函数和数字成形的输入函数,通过数字离散化以及Z变换得到其传输函数;对于梯形成形的输出结果,采取将平顶宽度上所有点的平均值作为最终的结果。与背景技术模拟单通道前端读出电路中模拟滤波成形相比,本发明采用数字化方法实现数字滤波成形电路,设计方法不再随着CMOS工艺尺寸缩小而使模拟成形器设计困难,而是采样数字化的方法实现。
本发明解决其技术问题所采用的技术方案是:一种辐射探测前端读出系统数字滤波成形电路设计方法,其特点是采用以下步骤:
步骤一、将模拟传输函数H(s)从S平面上转换到Z平面上,采用双线性变换法,令将公式:
变换为
其中,T为采样周期。
步骤二、对于高阶半高斯模拟成形器((CR)m-(RC)n),其模拟传输函数为:
采用双线性变换法,将公式(2)变换为:
其中,m表示高斯成形器中微分电路阶数,n表示高斯成形器中积分电路阶数。
步骤三、将数字化单峰脉宽信号作为输入信号,经过变换,变成梯形输出信号,其最大值为Vmax,上升时间为ta,平顶宽度为tb-ta,下降时间为tc-tb。梯形输出信号采用公式(4)表示。
其中:
y2=-y1(t-ta) (6)
y3=-y1(t-tb) (7)
y4=y1(t-tc) (8)
对公式(4)进行以采样周期TS离散化并经过z变化得到:
其中,当na=nb时,平顶长度为0,这时梯形转换为三角形。
步骤四、采用硬件实现CR-RC成形器和梯形成形器的行为,通过综合得到数字化成形器的RTL门级网表,分别采用FPGA实现。
本发明的有益效果是:该方法采用数字成形、梯形成形和峰值提取实现。首先根据模拟成形器的传输函数采用双线性变换法从S平面上转换到Z平面;然后根据梯形成形的输出函数和数字成形的输入函数,通过数字离散化以及Z变换得到其传输函数;对于梯形成形的输出结果,采取将平顶宽度上所有点的平均值作为最终的结果。与背景技术模拟单通道前端读出电路中模拟滤波成形相比,本发明采用数字化方法实现数字滤波成形电路,设计方法不再随着CMOS工艺尺寸缩小而使模拟成形器设计困难,而是采样数字化的方法实现。
下面结合附图和具体实施方式对本发明作详细说明。
附图说明
图1是背景技术前端读出电路的框图。
图2是图1中成形器的电路框图。
图3是本发明方法中数字滤波成形结构框图。
图4是数字化的CR-RC成形器的网络结构图。
图5是梯形滤波成形结果图。
图6是梯形滤波成形的级联型网络结构图。
图7是模拟和数字的CR-RC Shaper结果比较。
图8是数字滤波成形仿真结果图。
图9是本发明方法设计的辐射探测前端读出系统数字滤波成形电路的框图。
具体实施方式
参照图3-9。本发明辐射探测前端读出系统数字滤波成形电路设计方法具体步骤如下:
1.为了实现数字化成形器,需要将模拟传输函数H(s)从S平面上转换到Z平面上,采用双线性变换法,令将公式:
变换为
其中,T为采样周期。
2.对于高阶半高斯模拟成形器((CR)m-(RC)n),其模拟传输函数为:
采用双线性变换法,将公式(2)变换为:
其中m,n分别表示半高斯成形器中微分电路阶数,积分电路阶数。
3.为了减小硬件开销,数字成形电路中电压的最大值采用梯形成形和峰值提取模块来获得。数字成形器输出的信号一般为数字化的单峰脉宽信号,将其作为输入信号,经过变换,变成梯形输出信号,其最大值为Vmax,上升时间为ta,平顶宽度为tb-ta,下降时间为tc-tb。梯形输出信号采用公式(4)表示。
其中:
y2=-y1(t-ta)(6)
y3=-y1(t-tb)(7)
y4=y1(t-tc)(8)
对公式(4)进行以采样周期TS离散化并经过z变化得到:
本发明中取τP=1,T=0.1,由公式(1)得到具体的传输函数:
根据公式(10)得到时域表达式为:
其中x(n)表示输入序列,y(n)表示输出序列。我们可用网络结构图表示具体的算法。根据公式(11)时域表达式,采用Verilog代码来实现模拟成形器的功能,实现成形器的数字化。
假设数字成形器的输入信号为一个阶跃信号U(t),则其输出的信号表达式为
其中,d=exp(-T/τP),T为采样周期。由公式(9)和(12)得到梯形成形器的传输函数为
其中,由此传输函数可以看出,其本质上也是一个IIR滤波器,它的阶数由上升时间和平顶时间决定。一种特殊情况就是na=nb时,平顶长度为0,这时梯形转换为三角形。
根据公式(13)传输函数,得到时域表达式为:
同时得到梯形滤波成形算法的级联型实现方式的网络结构图。
4.根据公式(11)和公式(14)时域表达式,采用硬件描述语言来描述CR-RC成形器和梯形成形器的行为,通过综合得到数字化成形器的RTL门级网表,分别采用FPGA进行实现。

Claims (1)

1.一种辐射探测前端读出系统数字滤波成形电路设计方法,其特征在于包括以下步骤:
步骤一、将模拟传输函数H(s)从S平面上转换到Z平面上,采用双线性变换法,令将公式:
<mrow> <mi>H</mi> <mrow> <mo>(</mo> <mi>s</mi> <mo>)</mo> </mrow> <mo>=</mo> <mfrac> <mrow> <msub> <mi>s&amp;tau;</mi> <mi>p</mi> </msub> </mrow> <mrow> <mo>(</mo> <mn>1</mn> <mo>+</mo> <msub> <mi>s&amp;tau;</mi> <mi>p</mi> </msub> <mo>)</mo> <mo>(</mo> <mn>1</mn> <mo>+</mo> <msub> <mi>s&amp;tau;</mi> <mi>p</mi> </msub> <mo>)</mo> </mrow> </mfrac> </mrow>
变换为
<mrow> <mi>H</mi> <mrow> <mo>(</mo> <mi>z</mi> <mo>)</mo> </mrow> <mo>=</mo> <mfrac> <mrow> <mfrac> <mrow> <mn>2</mn> <mi>T</mi> </mrow> <mrow> <msup> <mi>T</mi> <mn>2</mn> </msup> <mo>+</mo> <mn>4</mn> <msub> <mi>T&amp;tau;</mi> <mi>P</mi> </msub> <mo>+</mo> <mn>4</mn> <msup> <msub> <mi>&amp;tau;</mi> <mi>P</mi> </msub> <mn>2</mn> </msup> </mrow> </mfrac> <mrow> <mo>(</mo> <mn>1</mn> <mo>-</mo> <msup> <mi>Z</mi> <mrow> <mo>-</mo> <mn>2</mn> </mrow> </msup> <mo>)</mo> </mrow> </mrow> <mrow> <mn>1</mn> <mo>+</mo> <mfrac> <mrow> <mn>2</mn> <msup> <mi>T</mi> <mn>2</mn> </msup> <mo>-</mo> <mn>8</mn> <msup> <msub> <mi>&amp;tau;</mi> <mi>P</mi> </msub> <mn>2</mn> </msup> </mrow> <mrow> <msup> <mi>T</mi> <mn>2</mn> </msup> <mo>+</mo> <mn>4</mn> <msub> <mi>T&amp;tau;</mi> <mi>P</mi> </msub> <mo>+</mo> <mn>4</mn> <msup> <msub> <mi>&amp;tau;</mi> <mi>P</mi> </msub> <mn>2</mn> </msup> </mrow> </mfrac> <msup> <mi>Z</mi> <mrow> <mo>-</mo> <mn>1</mn> </mrow> </msup> <mo>+</mo> <mfrac> <mrow> <msup> <mi>T</mi> <mn>2</mn> </msup> <mo>-</mo> <mn>4</mn> <msub> <mi>T&amp;tau;</mi> <mi>P</mi> </msub> <mo>+</mo> <mn>4</mn> <msup> <msub> <mi>&amp;tau;</mi> <mi>P</mi> </msub> <mn>2</mn> </msup> </mrow> <mrow> <msup> <mi>T</mi> <mn>2</mn> </msup> <mo>+</mo> <mn>4</mn> <msub> <mi>T&amp;tau;</mi> <mi>P</mi> </msub> <mo>+</mo> <mn>4</mn> <msup> <msub> <mi>&amp;tau;</mi> <mi>P</mi> </msub> <mn>2</mn> </msup> <mi>t</mi> </mrow> </mfrac> <msup> <mi>z</mi> <mrow> <mo>-</mo> <mn>2</mn> </mrow> </msup> </mrow> </mfrac> <mo>-</mo> <mo>-</mo> <mo>-</mo> <mrow> <mo>(</mo> <mn>1</mn> <mo>)</mo> </mrow> </mrow>
其中,T为采样周期,τp为成形时间;
步骤二、对于高阶半高斯模拟成形器(CR)m-(RC)n,其模拟传输函数为:
<mrow> <mi>H</mi> <mrow> <mo>(</mo> <mi>s</mi> <mo>)</mo> </mrow> <mo>=</mo> <msup> <mrow> <mo>(</mo> <mfrac> <mrow> <msub> <mi>s&amp;tau;</mi> <mi>p</mi> </msub> </mrow> <mrow> <mo>(</mo> <mn>1</mn> <mo>+</mo> <msub> <mi>s&amp;tau;</mi> <mi>p</mi> </msub> <mo>)</mo> </mrow> </mfrac> <mo>)</mo> </mrow> <mi>m</mi> </msup> <msup> <mrow> <mo>(</mo> <mfrac> <mn>1</mn> <mrow> <mo>(</mo> <mn>1</mn> <mo>+</mo> <msub> <mi>s&amp;tau;</mi> <mi>p</mi> </msub> <mo>)</mo> </mrow> </mfrac> <mo>)</mo> </mrow> <mi>n</mi> </msup> <mo>-</mo> <mo>-</mo> <mo>-</mo> <mrow> <mo>(</mo> <mn>2</mn> <mo>)</mo> </mrow> </mrow>
采用双线性变换法,将公式(2)变换为:
<mrow> <mi>H</mi> <mrow> <mo>(</mo> <mi>z</mi> <mo>)</mo> </mrow> <mo>=</mo> <msup> <mrow> <mo>(</mo> <mfrac> <mrow> <mfrac> <mn>2</mn> <mi>T</mi> </mfrac> <mfrac> <mrow> <mn>1</mn> <mo>-</mo> <msup> <mi>z</mi> <mrow> <mo>-</mo> <mn>1</mn> </mrow> </msup> </mrow> <mrow> <mn>1</mn> <mo>+</mo> <msup> <mi>z</mi> <mrow> <mo>-</mo> <mn>1</mn> </mrow> </msup> </mrow> </mfrac> <msub> <mi>&amp;tau;</mi> <mi>p</mi> </msub> </mrow> <mrow> <mo>(</mo> <mn>1</mn> <mo>+</mo> <mfrac> <mn>2</mn> <mi>T</mi> </mfrac> <mfrac> <mrow> <mn>1</mn> <mo>-</mo> <msup> <mi>z</mi> <mrow> <mo>-</mo> <mn>1</mn> </mrow> </msup> </mrow> <mrow> <mn>1</mn> <mo>+</mo> <msup> <mi>z</mi> <mrow> <mo>-</mo> <mn>1</mn> </mrow> </msup> </mrow> </mfrac> <msub> <mi>&amp;tau;</mi> <mi>p</mi> </msub> <mo>)</mo> </mrow> </mfrac> <mo>)</mo> </mrow> <mi>m</mi> </msup> <msup> <mrow> <mo>(</mo> <mfrac> <mn>1</mn> <mrow> <mo>(</mo> <mn>1</mn> <mo>+</mo> <mfrac> <mn>2</mn> <mi>T</mi> </mfrac> <mfrac> <mrow> <mn>1</mn> <mo>-</mo> <msup> <mi>z</mi> <mrow> <mo>-</mo> <mn>1</mn> </mrow> </msup> </mrow> <mrow> <mn>1</mn> <mo>+</mo> <msup> <mi>z</mi> <mrow> <mo>-</mo> <mn>1</mn> </mrow> </msup> </mrow> </mfrac> <msub> <mi>&amp;tau;</mi> <mi>p</mi> </msub> <mo>)</mo> </mrow> </mfrac> <mo>)</mo> </mrow> <mi>n</mi> </msup> <mo>-</mo> <mo>-</mo> <mo>-</mo> <mrow> <mo>(</mo> <mn>3</mn> <mo>)</mo> </mrow> </mrow>
其中,m表示高斯成形器中微分电路阶数,n表示高斯成形器中积分电路阶数;
步骤三、将数字化单峰脉宽信号作为输入信号,经过变换,变成梯形输出信号,其最大值为Vmax,上升时间为ta,平顶宽度为tb-ta,下降时间为tc-tb;梯形输出信号采用公式(4)表示;
<mrow> <msub> <mi>V</mi> <mi>o</mi> </msub> <mrow> <mo>(</mo> <mi>t</mi> <mo>)</mo> </mrow> <mo>=</mo> <munderover> <mo>&amp;Sigma;</mo> <mrow> <mi>i</mi> <mo>=</mo> <mn>1</mn> </mrow> <mn>4</mn> </munderover> <msub> <mi>y</mi> <mi>i</mi> </msub> <mrow> <mo>(</mo> <mi>t</mi> <mo>)</mo> </mrow> <mo>-</mo> <mo>-</mo> <mo>-</mo> <mrow> <mo>(</mo> <mn>4</mn> <mo>)</mo> </mrow> </mrow>
其中:
<mrow> <msub> <mi>y</mi> <mn>1</mn> </msub> <mo>=</mo> <mfrac> <msub> <mi>V</mi> <mrow> <mi>m</mi> <mi>a</mi> <mi>x</mi> </mrow> </msub> <msub> <mi>&amp;tau;</mi> <mi>p</mi> </msub> </mfrac> <mi>t</mi> <mo>-</mo> <mo>-</mo> <mo>-</mo> <mrow> <mo>(</mo> <mn>5</mn> <mo>)</mo> </mrow> </mrow>
y2=-y1(t-ta) (6)
y3=-y1(t-tb) (7)
y4=y1(t-tc) (8)
对公式(4)进行以采样周期TS离散化并经过z变化得到:
<mrow> <msub> <mi>V</mi> <mn>0</mn> </msub> <mrow> <mo>(</mo> <mi>z</mi> <mo>)</mo> </mrow> <mo>=</mo> <mfrac> <mrow> <msub> <mi>V</mi> <mrow> <mi>m</mi> <mi>a</mi> <mi>x</mi> </mrow> </msub> <mrow> <mo>(</mo> <mn>1</mn> <mo>-</mo> <msup> <mi>z</mi> <mrow> <mo>-</mo> <msub> <mi>n</mi> <mi>a</mi> </msub> </mrow> </msup> <mo>-</mo> <msup> <mi>z</mi> <mrow> <mo>-</mo> <msub> <mi>n</mi> <mi>b</mi> </msub> </mrow> </msup> <mo>+</mo> <msup> <mi>z</mi> <mrow> <mo>-</mo> <msub> <mi>n</mi> <mi>c</mi> </msub> </mrow> </msup> <mo>)</mo> </mrow> </mrow> <mrow> <msub> <mi>n</mi> <mi>a</mi> </msub> <msup> <mrow> <mo>(</mo> <mn>1</mn> <mo>-</mo> <msup> <mi>z</mi> <mrow> <mo>-</mo> <mn>1</mn> </mrow> </msup> <mo>)</mo> </mrow> <mn>2</mn> </msup> </mrow> </mfrac> <mo>-</mo> <mo>-</mo> <mo>-</mo> <mrow> <mo>(</mo> <mn>9</mn> <mo>)</mo> </mrow> </mrow> 1
其中,当na=nb时,平顶长度为0,这时梯形转换为三角形;
步骤四、采用硬件实现CR-RC成形器和梯形成形器的行为,通过综合得到数字化成形器的RTL门级网表,分别采用FPGA实现。
CN201410705672.2A 2014-11-26 2014-11-26 辐射探测前端读出系统数字滤波成形电路设计方法 Expired - Fee Related CN104462679B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410705672.2A CN104462679B (zh) 2014-11-26 2014-11-26 辐射探测前端读出系统数字滤波成形电路设计方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410705672.2A CN104462679B (zh) 2014-11-26 2014-11-26 辐射探测前端读出系统数字滤波成形电路设计方法

Publications (2)

Publication Number Publication Date
CN104462679A CN104462679A (zh) 2015-03-25
CN104462679B true CN104462679B (zh) 2017-11-17

Family

ID=52908709

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410705672.2A Expired - Fee Related CN104462679B (zh) 2014-11-26 2014-11-26 辐射探测前端读出系统数字滤波成形电路设计方法

Country Status (1)

Country Link
CN (1) CN104462679B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112134545B (zh) * 2020-09-25 2022-04-22 中国核动力研究设计院 一种基于最佳滤波器的梯形成形方法、系统、终端及介质
CN112564641A (zh) * 2020-12-02 2021-03-26 重庆中易智芯科技有限责任公司 一种具有漏电流补偿的辐射探测器前端读出电路
CN113794449B (zh) * 2021-09-16 2024-02-02 西北工业大学 一种静态功耗自动配置的低功耗前端读出电路及设计方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102735347A (zh) * 2012-06-06 2012-10-17 合肥工业大学 目标跟踪红外凝视层析成像方法及装置
US8806415B1 (en) * 2013-02-15 2014-08-12 International Business Machines Corporation Integrated circuit pad modeling
US8869086B1 (en) * 2008-10-16 2014-10-21 Lockheed Martin Corporation Small, adaptable, real-time, scalable image processing chip

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8869086B1 (en) * 2008-10-16 2014-10-21 Lockheed Martin Corporation Small, adaptable, real-time, scalable image processing chip
CN102735347A (zh) * 2012-06-06 2012-10-17 合肥工业大学 目标跟踪红外凝视层析成像方法及装置
US8806415B1 (en) * 2013-02-15 2014-08-12 International Business Machines Corporation Integrated circuit pad modeling

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PET成像前端读出芯片研究进展;高武 等;《固体电子学研究与进展》;20121231;第32卷(第6期);第590-599页 *

Also Published As

Publication number Publication date
CN104462679A (zh) 2015-03-25

Similar Documents

Publication Publication Date Title
CN104462679B (zh) 辐射探测前端读出系统数字滤波成形电路设计方法
CN106019357A (zh) 基于rc逆变换的核脉冲信号处理方法
CN111600584A (zh) 一种核脉冲信号处理方法及系统
Saxena et al. Investigation of FPGA-based real-time adaptive digital pulse shaping for high-count-rate applications
CN106772545A (zh) 一种采用尖顶成形算法的数字脉冲幅度分析器
CN103744106A (zh) 一种基于高斯滤波成形多道脉冲幅度分析装置
WO2018223416A1 (zh) 一种fri稀疏采样核函数构建方法及电路
CN106291652A (zh) 一种数字类高斯脉冲成形递推算法
CN105629290A (zh) 一种数字核脉冲信号墨西哥草帽小波成形方法
CN110274921B (zh) 一种全数字二维符合多普勒展宽系统
CN106444216A (zh) 多通道光模数转换系统中宽带信号采集通道失配校正方法
CN204290909U (zh) 一种带宽、中心频点可调的数字滤波器
Jordanov Real time digital pulse shaper with variable weighting function
Wang et al. Application of pole-zero cancellation circuit in nuclear signal filtering and shaping algorithm
CN113189634B (zh) 一种类高斯成形方法
CN114252899B (zh) 一种核信号的级联冲激卷积成形方法和装置
CN104242877A (zh) 基于模拟cr-rc电路的核脉冲信号数字高斯成形方法
Zhang et al. Design and characterization of third-order Sallen–Key digital filter in nuclear signal processing
CN104545913A (zh) 一种应用于环境磁场抑制的自适应补偿方法及系统
Bobin et al. Digital pulse processing and optimization of the front-end electronics for nuclear instrumentation
Xu et al. Design of pulse amplitude analysis unit for nuclear logging based on trapezoidal shaping method
Jiang et al. Trapezoidal shaping algorithm based on FPGA
Paul et al. Implementation of FPGA based real-time digital DAQ for high resolution, and high count rate nuclear spectroscopy application
CN109491960A (zh) 一种减小图像畸变的位置读出电路
CN116774273B (zh) 一种核脉冲信号展开为冲激信号的方法及系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20171117

Termination date: 20191126