CN104333355B - 用于时钟变换的qc‑bc01电路模块 - Google Patents

用于时钟变换的qc‑bc01电路模块 Download PDF

Info

Publication number
CN104333355B
CN104333355B CN201410648086.9A CN201410648086A CN104333355B CN 104333355 B CN104333355 B CN 104333355B CN 201410648086 A CN201410648086 A CN 201410648086A CN 104333355 B CN104333355 B CN 104333355B
Authority
CN
China
Prior art keywords
value
clock
circuit
clocks
converted
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201410648086.9A
Other languages
English (en)
Other versions
CN104333355A (zh
Inventor
王秀萍
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhejiang Gongshang University
Original Assignee
Zhejiang Gongshang University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhejiang Gongshang University filed Critical Zhejiang Gongshang University
Priority to CN201410648086.9A priority Critical patent/CN104333355B/zh
Publication of CN104333355A publication Critical patent/CN104333355A/zh
Application granted granted Critical
Publication of CN104333355B publication Critical patent/CN104333355B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

本发明创造了一种把QC转换为BC01的电路,该电路由四个阈0.5的NMOS管、三个阂1.5的NMOS管、一个阈2.5的NMOS管、两个阈‑0.5的PMOS管、一个阈‑1.5的PMOS管和一个阈‑2.5的PMOS管组成;本发明的价值在于:该转换电路在确保QC有用信息不丢失的前提下,将QC信号转换为易于识别和使用的BC01信号;这样一方面可以使用QC信号驱动基于BC01信号的数字电路,另一方面解决了QC与BC01间的兼容问题;另外,由于该转换电路把识别难度大的QC转换为了易识别的BC01,所以可采用该转换电路和简单的BC01识别电路来组成QC的识别电路,这样可降低QC应用电路的复杂度,进而有助于QC的推广应用。

Description

用于时钟变换的QC-BC01电路模块
技术领域 本发明涉及一种将四值时钟(Quaternary Clock,QC)转换为二值时钟(Binary Clock,BC)的CMOS电路。
背景技术 数字电路系统包含时钟子系统,而时钟子系统又分为时钟分布网络和触发器两部分[1]。现有技术的时钟子系统为二值时钟子系统。而多值信号具有信息量大的特点[2-6],例如,四值时钟信号QC在一个周期内有六次跳变(边沿)[6],而传统的二值时钟BC在一个周期内只有两次跳变。由于前者在一个周期内的边沿数是后者的三倍,所以数字电路使用四值时钟有利于降低系统功耗[6]。另外,四值信号等多值信号比二值信号更适合与下一代多值的新型纳米电子器件设计数字电路系统[6,7]。例如,2012年首次报道的新型场效应管QDG-QDCFET[8]由于具有四个工作状态而更适合用于设计和实现四值逻辑电路[7]。因此,四值时钟也将更适合与多值的纳米电子器件设计数字电路系统。基于四值时钟的优点,目前已经有文献[4-6]对四值时钟进行了一定的应用研究。在研究四值时钟应用的过程中,出现了以下两个问题:一、与二值时钟的兼容问题;二、如何高效地识别和利用四值时钟,使四值时钟的应用电路尽可能简单的问题。目前,现有数字电路中的锁存器、触发器等时序部件几乎都是基于二值时钟而设计的,而非四值时钟。这样会出现使用四值时钟的数字系统与使用二值时钟的数字系统在进行同步数据交换时两者时钟信号不兼容的问题。解决该问题的难点在于:四值时钟的六次边沿既要得到充分利用,又要能驱动使用二值时钟的数字系统进行工作。不解决该问题,四值时钟就难以得到深入而广泛的应用,其低功耗等优势也难以显现。另外,由于四值时钟有四个电平值和六种跳变沿,所以检测和识别四值时钟要难于传统的二值时钟。如何使四值时钟易于识别和使用,使其识别和应用电路尽可能简单,是四值时钟应用的第二个问题。
参考文献:
[1]Kim C.,Kang S.M.,A low-swing clock double-edge triggered flip-flop[J].IEEE Journal of Solid-State Circuits,2002,37(5):648-652.
[2]Wu X.,Prosser F.Design of ternary CMOS circuits based ontransmission function theory[J],International Journal of Electronics,1988,65(5):891-905.
[3]Prosser F.,Wu X.,Chen X.,CMOS Ternary Flip-Flops&TheirApplications[J].IEE Proceedings on Computer&Digital Techniques,1988,135(5):266-272.
[4]夏银水,吴训威,多值时钟与并列式多拍多值触发器[J],电子学报,1997,25(8):52-54.
[5]Xia Y.S.,Wang L.Y.,Almaini A.E.A.,A Novel Multiple-Valued CMOSFlip-Flop Employing Multiple-Valued Clock[J],Journal of Computer Science andTechnology,2005,20(2):237-242.
[6]Lang Y.-F.,Shen J.-Z.,A general structure of all-edges-triggeredflip-flop based on multivalued clock[J],International Journal of Electronics,2013,100(12):1637-1645.
[7]Supriya Karmakar,Design of quaternary logic circuit using quantumdot gate-quantum dot channel FET(QDG-QDCFET)[J],International Journal ofElectronics,2014,101(10):1427-1442.
[8]Jain,F.,Karmakar,S.,Chan,P.-Y.,Suarez,E.,Gogna,M.,Chandy,J.,&Heller,E.Quantum Dot Channel(QDC)Field-Effect Transistors(FETs)using II-VIbarrier layers[J].Journal of Electronic Materials,2012,41(10),2775-2784.
发明内容 针对上述四值时钟QC应用中出现的问题,本发明的任务就是在保持四值时钟QC优势即充分利用四值时钟六次跳变的前提下,来解决四值时钟QC与二值时钟BC间的兼容问题,和四值时钟难识别的问题。
为完成发明任务,本发明创造了一种把四值时钟QC转换为二值时钟BC的CMOS电路。该电路在保持时钟边沿数不变的前提下将四值时钟QC的六种跳变沿转换为二值时钟BC的两种跳变沿。
本发明采取的技术方案是:首先,结合相关研究文献对四值时钟QC的电平逻辑值进行分类总结;然后,在保持时钟的边沿数不变的前提下,把四值时钟QC的四种电平逻辑值转换为两种电平逻辑值;最后,根据传输电压开关理论用MOS管实现将四值时钟QC转换为二值时钟BC的电路。该电路输出的二值时钟BC一方面可用于驱动传统基于二值时钟的数字电路,解决了四值时钟QC的兼容问题;另一方面,输出的二值时钟BC只有两个电平值,用一个电平阈值就可以识别,解决了四值时钟QC难识别的问题。
上述的将四值时钟QC转换为二值时钟BC的电路包含如下技术特征:
A、该电路的输入信号为一个四值时钟QC,其电平逻辑值为0、1、2和3,四值时钟的切换次序为0→1→2→3→2→1→0;
B、该电路的输出信号为一个二值时钟BC,其电平逻辑值为0和1,二值时钟的切换次序为0→1→0;
C、当四值时钟QC输入0或2时,二值时钟BC输出电平逻辑值0;
D、当四值时钟QC输入1或3时,二值时钟BC输出电平逻辑值1。
具有上述技术特征的电路能把切换次序为0→1→2→3→2→1→0的四值时钟QC转换为切换次序为0→1→0的二值时钟BC。从该电路的输入输出信号可以看出,在一定时间段内,两种时钟的边沿数相同,而且输出的二值时钟BC比输入的四值时钟QC易于识别。因此,本发明采用包含上述技术特征的技术方案可以完成本次的发明任务。
根据上述的技术特征和传输电压开关理论[2,3],可以获得上述时钟转换电路的开关级函数表达式,如式(1)所示,其输入和输出信号分别为四值时钟QC和二值时钟BC。
BC=0*(QC05+1.5QC·QC2.5)#1*(0.5QC·QC1.5+2.5QC). (1)
为易于用MOS管实现式(1),对其进行开关级的表达式变换。变换后的开关级函数表达式如式(2)所示。
根据式(2)可知,需要用到四个阈0.5的NMOS管、三个阈1.5的NMOS管、一个阈2.5的NMOS管、两个阈-0.5的PMOS管、一个阈-1.5的PMOS管和一个阈-2.5的PMOS管。用这12个MOS管可构成四值时钟转换为二值时钟的电路,其输入端接四值时钟QC,在输出端输出周期为0→1→0的二值时钟BC。由于该电路共使用了12个MOS管,所以本发明的电路简单。
该时钟转换电路能将四值时钟QC的六种边沿转换为二值时钟BC的两种边沿,且在相同的时间段内两种时钟的边沿数是相同的。这样就充分利用了四值时钟QC的六个边沿从而保持了四值时钟的优势,又能驱动使用二值时钟的数字电路。这使四值时钟QC与二值时钟BC的兼容问题得到解决;而且由于转换输出的二值时钟BC只有两个电平,比识别四值时钟QC的四个电平要容易,因此本次发明的电路通过时钟转换也解决了四值时钟QC难识别的问题。
从上述内容可以看出,发明的时钟转换电路既解决了四值时钟QC与二值时钟BC的兼容问题又解决了四值时钟QC难识别的问题。这样,可使用有低功耗优势的四值时钟来驱动基于二值时钟的数字电路,从而降低系统功耗;另外,本次发明的时钟转换电路输出的是易识别的二值时钟BC,这样可降低应用四值时钟电路的复杂度,进而有利于四值时钟的推广应用。
附图说明 下面结合附图和具体实施方式对本发明作进一步详细说明。
图1是输入、输出信号分别为四值时钟QC和二值时钟BC的时钟转换电路的CMOS线路图。
图2是图1所示电路中四值时钟QC和二值时钟BC的电压瞬态波形图。
具体实施方式 根据式(2),可以得到本次发明的时钟转换电路的开关级实现,其线路图如图1所示,该电路使用了四个阈0.5的NMOS管、三个阈1.5的NMOS管、一个阈2.5的NMOS管、两个阈-0.5的PMOS管、一个阈-1.5的PMOS管和一个阈-2.5的PMOS管,共12个MOS管。其工作原理为:在输入端(QC)接入四值时钟:0→1→2→3→2→1→0,在输出端(BC)就输出二值时钟:0→1→0。利用本发明可以轻易获得电平逻辑值符合发明技术特征的二值时钟BC。如果其后接阈0.5四值反相器,那么可以获得周期为3→0→3的二值时钟。因此,本发明的时钟转换电路结构简单,使用方便。
为验证本次发明的电路,下面用HSPICE软件对其进行模拟。模拟采用的工艺为TSMC 180nm CMOS,输出负载为30fF。四值时钟的四个电平逻辑值0、1、2和3对应的电压值分别为0V、1.67V、3.33V和5.0V;二值时钟的两个电平逻辑值0和1对应的电压值分别为0V和1.67V。模拟所得的电压瞬态波形如图2所示,其中QC和BC分别为发明电路输入的四值时钟和输出的二值时钟。图2的模拟结果表明,本发明能把周期为0→1→2→3→2→1→0的四值时钟转换为周期为0→1→0的二值时钟,实现了在发明内容中提出的技术特征。
总结:本次发明的时钟转换电路具有正确的功能,能将四值时钟的六次跳变都转换为二值时钟的跳变,使两种时钟的跳变数保持不变,解决了四值时钟应用中遇到的两个问题,完成了发明任务。本发明只使用了12个MOS管,电路简单;且HSPICE软件模拟结果表明,本发明的电路工作稳定可靠。最后需指出的是,本发明适用于需要将四值时钟转换为二值时钟且当四值时钟输入0或2时须输出0而当四值时钟输入1或3时须输出1的时钟转换应用场合。

Claims (1)

1.一种将四值时钟转换为二值时钟的CMOS电路,有一个四值时钟输入端QC和一个二值时钟输出端BC,所述CMOS电路能把四值时钟电平逻辑值0和2转换为二值时钟电平逻辑值0且能把四值时钟电平逻辑值1和3转换为二值时钟电平逻辑值1,即所述CMOS电路的功能是把一个周期内电平逻辑值切换次序为0→1→2→3→2→1→0的四值时钟转换为一个周期内电平逻辑值切换次序为0→1→0的二值时钟输出;
所述CMOS电路的特征在于:包括四个阈0.5的NMOS管N1、N3、N4和N8、三个阈1.5的NMOS管N2、N5和N7、一个阈2.5的NMOS管N6、两个阈-0.5的PMOS管P1和P2、一个阈-1.5的PMOS管P3和一个阈-2.5的PMOS管P4,所述MOS管P2、N6、N5、N2、P3、N7、P4和N8的栅极与电路输入端QC相接,所述MOS管P2、P3和P4的源极与电平逻辑值3的电压源相接,N1、N2、N6、N7和N8的源极与电源地相接,N4和N5的源极与电平逻辑值1的电压源相接,P2和N6的漏极与N3的栅极相接,N3的源极与N2的漏极相接,N4的漏极与P1的源极相接,P3和N7的漏极与N4的栅极相接,P4和N8的漏极与P1和N1的栅极相接,P1、N1、N3和N5的漏极相接作为电路的输出端BC。
CN201410648086.9A 2014-11-14 2014-11-14 用于时钟变换的qc‑bc01电路模块 Expired - Fee Related CN104333355B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410648086.9A CN104333355B (zh) 2014-11-14 2014-11-14 用于时钟变换的qc‑bc01电路模块

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410648086.9A CN104333355B (zh) 2014-11-14 2014-11-14 用于时钟变换的qc‑bc01电路模块

Publications (2)

Publication Number Publication Date
CN104333355A CN104333355A (zh) 2015-02-04
CN104333355B true CN104333355B (zh) 2017-12-08

Family

ID=52408022

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410648086.9A Expired - Fee Related CN104333355B (zh) 2014-11-14 2014-11-14 用于时钟变换的qc‑bc01电路模块

Country Status (1)

Country Link
CN (1) CN104333355B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104639111B (zh) * 2015-03-04 2017-11-24 浙江水利水电学院 基于jkff的qcg电路单元

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102064818A (zh) * 2009-11-12 2011-05-18 上海华虹Nec电子有限公司 Cmos输入输出接口电路
CN102332907A (zh) * 2011-07-26 2012-01-25 华南理工大学 基于cmos数字逻辑门电路的抗nbti效应加固方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090115458A1 (en) * 2007-11-07 2009-05-07 Frank Carr Cmos comparator with hysteresis

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102064818A (zh) * 2009-11-12 2011-05-18 上海华虹Nec电子有限公司 Cmos输入输出接口电路
CN102332907A (zh) * 2011-07-26 2012-01-25 华南理工大学 基于cmos数字逻辑门电路的抗nbti效应加固方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
"基于传输函数理论的四值CMOS电路";吴训威等;《中国科学》;19890531;第528到第536页 *

Also Published As

Publication number Publication date
CN104333355A (zh) 2015-02-04

Similar Documents

Publication Publication Date Title
CN104333356B (zh) 四二值时钟转换的qb02电路单元
CN104009736B (zh) 低功耗主从触发器
CN104052434B (zh) 一种时钟变换电路
CN104050305B (zh) 一种tc‑bc转换的电路单元
CN104218940A (zh) 紧凑电平位移器
CN102437836A (zh) 一种低功耗短脉冲产生电路及低功耗脉冲型d触发器
CN101741374B (zh) 无相位失真的电压电平转换器
CN104333355B (zh) 用于时钟变换的qc‑bc01电路模块
CN104320128A (zh) 一种基于cmos的qbc23电路
EP2887177B1 (en) Stacked clock distribution for low power devices
CN103346780A (zh) Mos管与单电子晶体管混合结构的可复用逻辑门
CN102624378B (zh) 一种低功耗多米诺三值文字运算电路
CN104901681A (zh) 一种vdd耐压cmos的2vdd电平转换电路
CN104702250A (zh) 一种三值碳纳米管比较器
CN105720948B (zh) 一种基于FinFET器件的时钟控制触发器
CN104617916B (zh) 一种基于FinFET器件的主从触发器
CN104467758B (zh) 一种qb31的电路单元
CN106134084B (zh) 电流模式时钟分配
CN104333370A (zh) 基于四二值时钟的qbc20电路
CN104467805B (zh) 一种qc‑bc03的转换电路
CN102394637B (zh) 基于灵敏放大逻辑的抗差分能量攻击的三值计数器
CN205283514U (zh) 一种单pad实现两个按键的电路
CN104320126A (zh) Qc变换bc21的电路单元
CN104579310A (zh) 基于cmos的qb32模块电路单元
CN104485939A (zh) 用于四二值时钟变换的qb10电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB03 Change of inventor or designer information

Inventor after: Wang Xiuping

Inventor before: Lang Yanfeng

CB03 Change of inventor or designer information
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20171208

Termination date: 20181114

CF01 Termination of patent right due to non-payment of annual fee