CN104317763A - 一种串行信号合并装置、系统及方法 - Google Patents

一种串行信号合并装置、系统及方法 Download PDF

Info

Publication number
CN104317763A
CN104317763A CN201410593823.XA CN201410593823A CN104317763A CN 104317763 A CN104317763 A CN 104317763A CN 201410593823 A CN201410593823 A CN 201410593823A CN 104317763 A CN104317763 A CN 104317763A
Authority
CN
China
Prior art keywords
port
signal
slot
pci
serial signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410593823.XA
Other languages
English (en)
Inventor
祝方武
陈凯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Digital Technologies Suzhou Co Ltd
Original Assignee
Huawei Digital Technologies Suzhou Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Digital Technologies Suzhou Co Ltd filed Critical Huawei Digital Technologies Suzhou Co Ltd
Priority to CN201410593823.XA priority Critical patent/CN104317763A/zh
Publication of CN104317763A publication Critical patent/CN104317763A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0002Serial port, e.g. RS232C
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0024Peripheral component interconnect [PCI]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明公开了一种串行信号合并装置、系统及方法,在该方案中,信号延长卡将第二插槽中的第一端口接收到的主板传输的信号转换至第二插槽中的第二端口,然后,第二端口将从第一端口传输来的信号传输至第一插槽的第三端口,这样,就将第二插槽中的串行信号传输至第一插槽上的PCI-E外部设备中,这样提高了资源的利用率。

Description

一种串行信号合并装置、系统及方法
技术领域
本发明涉及计算机技术领域,特别涉及一种串行信号合并装置、系统及方法。
背景技术
目前广泛使用的扩展卡有很多种类,如PCI-E(Peripheral ComponentInterconnect Express,外部设备互连快速通道)扩展卡等,1U、2U服务器的空间是有限的,为了使1U、2U服务器支持多种类型的PCI-E外部设备,PCI-E转接卡应用而生,PCI-E转接卡中有插槽,PCI-E外部设备插在PCI-E转接卡的插槽上,通过PCI-E转接卡与主板相连。
PCI-E外部设备主要的接口类型有:1X、4X、8X、16X,按照该排序顺序,PCI-E外部设备的传输容量增大,尺寸也是增大的,为了兼容各种类型的PCI-E外部设备,PCI-E转接卡中的插槽的长度一般为与8X的PCI-E外部设备的长度相同,或者与16X的PCI-E外部设备的长度相同。
主板的信号通过PCI-E总线传输至PCI-E转接卡时,每一个插槽只传输部分信号,如果某些插槽上的PCI-E外部设备的传输容量较低,没有达到该PCI-E外部设备的传输容量的最大值,而另一些插槽中没有PCI-E外部设备,此时,就存在资源浪费的情况。
例如:主板传输至PCI-E转接卡的信号的容量为8X,PCI-E转接卡有两个插槽,每一个插槽的长度均为8X的PCI-E外部设备的长度,那么每一个插槽传输的信号的容量为4X,如果只有一个插槽中有PCI-E外部设备,该PCI-E外部设备为8X,该8X的PCI-E外部设备中只传输4X的信号,且另一个插槽中传输的信号没有PCI-E外部设备使用,因此,目前主板将信号传输至PCI-E外部设备时存在资源浪费的情况。
发明内容
本发明实施例提供一种串行信号合并装置、系统及方法,用以解决现有技术中存在的浪费资源的缺陷。
本发明实施例提供的具体技术方案如下:
第一方面,提供一种串行信号合并装置,包括外部设备互连快速通道PCI-E转接卡、信号延长卡,所述PCI-E转接卡包括第一插槽、第二插槽,所述第一插槽插有PCI-E外部设备,所述第二插槽插有所述信号延长卡,所述第二插槽包括第一端口和第二端口,所述第一端口用于与主板相连,所述第一插槽包括第三端口,所述第二端口和所述第三端口相连,其中:
所述信号延长卡,用于将所述第一端口接收到的主板传输的信号转换至所述第二端口;
所述第二端口,用于将从所述第一端口传输来的信号传输至所述第三端口。
结合第一方面,在第一种可能的实现方式中,所述第二端口包括第一输入端口和第一输出端口,所述第三端口包括第二输入端口和第二输出端口,其中,所述第一输入端口和所述第二输出端口相连,所述第一输出端口和所述第二输入端口相连。
结合第一方面,或者第一方面的第一种可能的实现方式,在第二种可能的实现方式中,所述信号延长卡包括与所述第一端口相连的第四端口、与所述第二端口相连的第五端口,所述第四端口与所述第五端口相连。
结合第一方面,或者第一方面的第一至第二种可能的实现方式,在第三种可能的实现方式中,所述信号延长卡的长度大于或者等于所述第二插槽的长度。
结合第一方面,或者第一方面的第一至第三种可能的实现方式,在第四种可能的实现方式中,所述信号延长卡为印刷电路板PCB。
第二方面,提供一种采用如第一方面或者第一方面的任一种可能的实现方式实现的串行信号合并方法,包括:
所述信号延长卡将所述第一端口接收到的所述主板传输的信号,转换至所述第二端口;
所述PCI-E转接卡中的第二端口将所述信号传输至所述第一插槽中的第三端口;
所述PCI-E转接卡中的第三端口将所述信号传输至插在所述第一插槽上的所述PCI-E外部设备。
结合第二方面,在第一种可能的实现方式中,所述信号延长卡将所述第一端口接收到的主板传输的信号,转换至所述第二端口,具体包括:
所述信号延长卡将所述第一端口接收到的主板传输的信号传输至所述信号延长卡中与所述第一端口相连的第四端口;
所述信号延长卡将所述信号从所述第四端口中传输至所述信号延长卡中与所述第二端口相连的第五端口;
所述信号延长卡将所述信号从所述第五端口中转换至所述第二端口。
结合第二方面,或者第二方面的第一种可能的实现方式,在第二种可能的实现方式中,所述PCI-E转接卡中的第二端口将所述信号传输至所述第一插槽中的第三端口,具体包括:
所述PCI-E转接卡中的第二端口的输出端口将所述信号传输至所述第三端口的输入端口。
第三方面,提供一种串行信号合并系统,包括如第一方面或者第一方面的任一种可能的实现方式所述的串行信号合并装置、主板及外部设备互连快速通道PCI-E外部设备。
主板的信号通过PCI-E总线传输至PCI-E转接卡时,每一个插槽只传输部分信号,如果某些插槽上的PCI-E外部设备的传输容量较低,没有达到该PCI-E外部设备的传输容量的最大值,而另一些插槽中没有PCI-E外部设备,此时,就存在资源浪费的情况,而本发明实施例中,PCI-E转接卡将第二插槽中的第一端口接收到的主板传输的信号转换至第二插槽中的第二端口,然后,第二端口将从第一端口传输来的信号传输至第一插槽的第三端口,这样,就将第二插槽中的串行信号传输至第一插槽上的PCI-E外部设备中,这样,提高了资源的利用率。
附图说明
图1A为本发明实施例中串行信号合并装置、主板、PCI-E外部设备之间连接的示意图;
图1B为本发明实施例中串行信号合并装置的一种示意图;
图1C为本发明实施例中串行信号合并装置的另一种示意图;
图1D为本发明实施例中第二插槽与信号延长卡连接的一种示意图;
图1E为本发明实施例中第二插槽与信号延长卡连接的另一种示意图;
图2为本发明实施例中串行信号合并的方法流程图;
图3为本发明实施例中串行信号合并系统的示意图;
图4A为本发明实施例中串行信号合并装置的一种装置实施例;
图4B为本发明实施例中串行信号合并方法的一种流程实施例;
图5A为本发明实施例中串行信号合并装置的另一种装置实施例;
图5B为本发明实施例中串行信号合并方法的另一种流程实施例。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
下面结合说明书附图对本发明优选的实施方式进行详细说明,应当理解,此处所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明,并且在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
下面结合附图对本发明优选的实施方式进行详细说明。
实施例一:
本发明实施例中提供一种串行信号合并装置1000,串行信号合并装置1000的插槽上插有PCI-E外部设备2000相连,同时也与主板3000相连,实现PCI-E外部设备2000和主板3000之间的通信,参阅图1A所示。
如图1B所示,该串行信号合并装置1000,包括PCI-E转接卡100、信号延长卡101,其中:
PCI-E转接卡100包括第一插槽a、第二插槽b,第一插槽a插有PCI-E外部设备2000,第二插槽插b有信号延长卡101,第二插槽b包括第一端口b1和第二端口b2,第一端口b1用于与主板3000相连,第一插槽a包括第三端口a1,第二端口b2和第三端口a1相连,如图1C所示。
本发明实施例中,信号延长卡101,用于将第一端口b1接收到的主板3000传输的信号转换至第二端口b2;第二端口b2,用于将从第一端口b1传输来的信号传输至第三端口a1。
本发明实施例中,第二端口b2和第三端口a1相连,实现信号在第二端口b2和第三端口a1之间传输,具体在实现时,第二端口b2包括第一输入端口和第一输出端口,第三端口a1包括第二输入端口和第二输出端口,其中,第一输入端口和第二输出端口相连,第一输出端口和第二输入端口相连,这样,信号从第二端口b2到达第三端口a1时,可以从第二端口b2的输出端到达第三端口a1的输入端,或者,信号从第三端口a1到达第二端口b2时,可以从第三端口a1的输出端到达第二端口b2的输入端。
本发明实施例中,信号延长卡101要将信号从接收主板发送信号的第一端口b1转换至第二端口b2,可以通过如下设置实现,信号延长卡101包括与第一端口b1相连的第四端口c1、与第二端口b2相连的第五端口c2,第四端口c1与第五端口c2相连,如图1D或者图1E所示,其中,图1D或者图1E中只是第四端口c1与第五端口c2的连接方式不同,其他相同。
本发明实施例中,可选的,信号延长卡101的长度大于或者等于第二插槽b的长度。
本发明实施例中,可选的,信号延长卡101为PCB(Printed Circuit Board,印刷电路板)。
本发明实施例中,还提供一种行信号合并方法流程图,如图2所示,该流程采用图1A所示的串行信号合并装置1000实现的:
实施例二:
步骤200:信号延长卡101将第一端口b1接收到的主板3000传输的信号,转换至第二端口b2;
步骤210:PCI-E转接卡100中的第二端口b2将信号传输至第一插槽a中的第三端口a1;
步骤220:PCI-E转接卡中100的第三端口a1将信号传输至插在第一插槽a上的PCI-E外部设备2000。
本发明实施例中,可选的,信号延长卡101将第一端口b1接收到的主板3000传输的信号,转换至第二端口b2,具体包括:
信号延长卡101将第一端口b1接收到的主板3000传输的信号传输至信号延长卡101中与第一端口b1相连的第四端口c1;
信号延长卡101将信号从第四端口c1中传输至信号延长卡101中与第二端口b2相连的第五端口c2;
信号延长卡101将信号从第五端口c2中转换至第二端口b2。
本发明实施例中,可选的,PCI-E转接卡100中的第二端口b2将信号传输至第一插槽中a的第三端口a1,具体包括:
PCI-E转接卡100中的第二端口b2的输出端口将信号传输至第三端口a1的输入端口。
本发明实施例中,第一插槽a上还有与主板3000相连接的端口,这些端口直接接收从主板3000传输的信号,PCI-E转接卡也要将这些信号传输至插在第一插槽a上的PCI-E外部设备2000上。
本发明实施例中,如图3所示,还提供一种串行信号合并系统,该系统包括如图1A所示的串行信号合并装置1000、外部设备互连快速通道PCI-E外部设备2000及主板3000。
实施例三:
为了更好地理解本发明实施例,以下给出具体应用场景,如图4A所示,针对将两个4X信号合并为一个8X信号的过程,作出进一步详细描述,如图4B所示:
步骤400:信号延长卡101将第二插槽b中的第一端口b1中的4X信号转换至第二端口b2中;
步骤410:第二端口b2将4X信号传输至第三端口a1中;
步骤420:第一插槽a将8X信号传输至PCI-E外部设备2000。
上述实施例给出的是两个4X信号合并为一个8X信号的过程,在实际应用中,还可能是两个8X信号合并为一个16X信号,过程与两个4X信号合并为一个8X信号的过程类似,架构图如图5A所示,过程如图5B所示:
步骤500:信号延长卡101将第二插槽b中的第一端口b1中的8X信号转换至第二端口b2中;
步骤510:第二端口b2将8X信号传输至第三端口a1中;
步骤520:第一插槽a将16X信号传输至PCI-E外部设备2000。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本发明实施例进行各种改动和变型而不脱离本发明实施例的精神和范围。这样,倘若本发明实施例的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (9)

1.一种串行信号合并装置,其特征在于,包括外部设备互连快速通道PCI-E转接卡、信号延长卡,所述PCI-E转接卡包括第一插槽、第二插槽,所述第一插槽插有PCI-E外部设备,所述第二插槽插有所述信号延长卡,所述第二插槽包括第一端口和第二端口,所述第一端口用于与主板相连,所述第一插槽包括第三端口,所述第二端口和所述第三端口相连,其中:
所述信号延长卡,用于将所述第一端口接收到的主板传输的信号转换至所述第二端口;
所述第二端口,用于将从所述第一端口传输来的信号传输至所述第三端口。
2.如权利要求1所述的串行信号合并装置,其特征在于,所述第二端口包括第一输入端口和第一输出端口,所述第三端口包括第二输入端口和第二输出端口,其中,所述第一输入端口和所述第二输出端口相连,所述第一输出端口和所述第二输入端口相连。
3.如权利要求1或2所述的串行信号合并装置,其特征在于,所述信号延长卡包括与所述第一端口相连的第四端口、与所述第二端口相连的第五端口,所述第四端口与所述第五端口相连。
4.如权利要求1-3任一项所述的串行信号合并装置,其特征在于,所述信号延长卡的长度大于或者等于所述第二插槽的长度。
5.如权利要求1-4任一项所述的串行信号合并装置,其特征在于,所述信号延长卡为印刷电路板PCB。
6.一种采用如权利要求1-5任一项所述的串行信号合并装置实现的串行信号合并方法,其特征在于,包括:
所述信号延长卡将所述第一端口接收到的所述主板传输的信号,转换至所述第二端口;
所述PCI-E转接卡中的第二端口将所述信号传输至所述第一插槽中的第三端口;
所述PCI-E转接卡中的第三端口将所述信号传输至插在所述第一插槽上的所述PCI-E外部设备。
7.如权利要求6所述的串行信号合并方法,其特征在于,所述信号延长卡将所述第一端口接收到的主板传输的信号,转换至所述第二端口,具体包括:
所述信号延长卡将所述第一端口接收到的主板传输的信号传输至所述信号延长卡中与所述第一端口相连的第四端口;
所述信号延长卡将所述信号从所述第四端口中传输至所述信号延长卡中与所述第二端口相连的第五端口;
所述信号延长卡将所述信号从所述第五端口中转换至所述第二端口。
8.如权利要求6或7所述的串行信号合并方法,其特征在于,所述PCI-E转接卡中的第二端口将所述信号传输至所述第一插槽中的第三端口,具体包括:
所述PCI-E转接卡中的第二端口的输出端口将所述信号传输至所述第三端口的输入端口。
9.一种串行信号合并系统,其特征在于,包括如权利要求1-5任一项所述的串行信号合并装置、主板及外部设备互连快速通道PCI-E外部设备。
CN201410593823.XA 2014-10-29 2014-10-29 一种串行信号合并装置、系统及方法 Pending CN104317763A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410593823.XA CN104317763A (zh) 2014-10-29 2014-10-29 一种串行信号合并装置、系统及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410593823.XA CN104317763A (zh) 2014-10-29 2014-10-29 一种串行信号合并装置、系统及方法

Publications (1)

Publication Number Publication Date
CN104317763A true CN104317763A (zh) 2015-01-28

Family

ID=52372998

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410593823.XA Pending CN104317763A (zh) 2014-10-29 2014-10-29 一种串行信号合并装置、系统及方法

Country Status (1)

Country Link
CN (1) CN104317763A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106647957A (zh) * 2015-10-30 2017-05-10 技嘉科技股份有限公司 电信号传输延伸装置以及主机板总成结构
CN108763124A (zh) * 2018-05-23 2018-11-06 郑州云海信息技术有限公司 一种PCIE Riser卡
WO2020094011A1 (zh) * 2018-11-06 2020-05-14 中兴通讯股份有限公司 一种连接板卡及通讯单板组件

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6256700B1 (en) * 1999-03-30 2001-07-03 Dell Usa, L.P. Bus/port switching system and method for a computer
CN1624674A (zh) * 2003-11-06 2005-06-08 戴尔产品公司 Pci express链路的动态重新配置
CN1924844A (zh) * 2005-08-31 2007-03-07 英业达股份有限公司 自动调整总线宽度的方法及装置
CN1987840A (zh) * 2005-12-20 2007-06-27 英业达股份有限公司 总线宽度自动调整方法及系统
CN203149565U (zh) * 2013-03-29 2013-08-21 中国科学院空间应用工程与技术中心 一种符合VPX标准的RapidIO接口桥接器
CN103972735A (zh) * 2013-01-30 2014-08-06 鸿富锦精密电子(天津)有限公司 信号切换电路及包括该电路的pcie连接器组合

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6256700B1 (en) * 1999-03-30 2001-07-03 Dell Usa, L.P. Bus/port switching system and method for a computer
CN1624674A (zh) * 2003-11-06 2005-06-08 戴尔产品公司 Pci express链路的动态重新配置
CN1924844A (zh) * 2005-08-31 2007-03-07 英业达股份有限公司 自动调整总线宽度的方法及装置
CN1987840A (zh) * 2005-12-20 2007-06-27 英业达股份有限公司 总线宽度自动调整方法及系统
CN103972735A (zh) * 2013-01-30 2014-08-06 鸿富锦精密电子(天津)有限公司 信号切换电路及包括该电路的pcie连接器组合
CN203149565U (zh) * 2013-03-29 2013-08-21 中国科学院空间应用工程与技术中心 一种符合VPX标准的RapidIO接口桥接器

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106647957A (zh) * 2015-10-30 2017-05-10 技嘉科技股份有限公司 电信号传输延伸装置以及主机板总成结构
CN106647957B (zh) * 2015-10-30 2019-07-16 技嘉科技股份有限公司 电信号传输延伸装置以及主机板总成结构
CN108763124A (zh) * 2018-05-23 2018-11-06 郑州云海信息技术有限公司 一种PCIE Riser卡
CN108763124B (zh) * 2018-05-23 2021-10-01 郑州云海信息技术有限公司 一种PCIE Riser卡
WO2020094011A1 (zh) * 2018-11-06 2020-05-14 中兴通讯股份有限公司 一种连接板卡及通讯单板组件

Similar Documents

Publication Publication Date Title
CN108763140B (zh) 一种双向通信的方法、系统及终端设备
EP3029884A1 (en) Commissioning method, master control board, and service board
CN103716118A (zh) 一种自适应多速率的数据发送和接收方法及装置
TW201443652A (zh) 訊號切換電路及包括該電路的pcie連接器組合
CN104317763A (zh) 一种串行信号合并装置、系统及方法
CN105446930A (zh) 一种单选择端spi主从式多机双向通信方法
CN105260260A (zh) 具有数据校验功能的spi数据传输设备及数据校验方法
CN205263801U (zh) 一种pcie信号的切换板卡
CN214225912U (zh) 一种串口电平内部选择切换设备及系统
CN113641610A (zh) 处理器接口电路及处理器接口分时复用方法、电子设备
JP2012022463A (ja) 通信ユニット、情報機器および情報システム
CN102638589B (zh) 一种通道的对应连接关系的确定方法及相关连接端和系统
CN205123850U (zh) 连接器及所适用的图像采集系统
CN217562026U (zh) 硬件仿真加速器的串口转接板及系统
CN207503207U (zh) 用于多接口的综合测试系统
CN102609388B (zh) 一种从节点电路、通信方法及通信装置
CN210380893U (zh) 拓扑板卡及拓扑系统
CN106713784B (zh) 一种视频矩阵输入设备、输出设备及级联系统
CN209167983U (zh) 服务器和通信设备
CN102315917B (zh) 一种用于信号传输的省电方法及装置
CN103645689A (zh) 一种基于差分信号的单总线传输装置
CN105068952A (zh) 一种sd接口复用装置、方法以及电子设备
CN207976877U (zh) 数据传输系统
CN205692978U (zh) 非SFF‑8644接口标准高速连接器转MiniSAS‑HD线缆连接器
CN214338029U (zh) 一种兼容多类型接口的电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20150128